KR101623594B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101623594B1
KR101623594B1 KR1020090126012A KR20090126012A KR101623594B1 KR 101623594 B1 KR101623594 B1 KR 101623594B1 KR 1020090126012 A KR1020090126012 A KR 1020090126012A KR 20090126012 A KR20090126012 A KR 20090126012A KR 101623594 B1 KR101623594 B1 KR 101623594B1
Authority
KR
South Korea
Prior art keywords
common voltage
common
liquid crystal
horizontal line
crystal display
Prior art date
Application number
KR1020090126012A
Other languages
English (en)
Other versions
KR20110069321A (ko
Inventor
강동진
박성진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020090126012A priority Critical patent/KR101623594B1/ko
Publication of KR20110069321A publication Critical patent/KR20110069321A/ko
Application granted granted Critical
Publication of KR101623594B1 publication Critical patent/KR101623594B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes

Abstract

본 발명은 공통전압을 스윙 구동시키는 액정표시장치에 관한 것이다.
이 액정표시장치는 다수의 데이터라인들과 다수의 게이트라인들이 교차되고, 이 교차 구조에 의해 매트릭스 형태로 배치되는 다수의 액정셀들과, 상기 액정셀들의 화소전극들과 대향하며 수평라인 단위로 패터닝된 다수의 공통전극들을 갖는 액정표시패널; 일정 기간을 주기로 스윙되는 공통전압을 발생하는 공통전압 발생회로; 및 패널 스캔에 따라 상기 공통전압을 상기 수평라인 단위로 스위칭시키는 공통전압 스위칭부를 구비한다.

Description

액정표시장치{Liquid Crystal Display}
본 발명은 액정표시장치에 관한 것으로 특히, 공통전압을 스윙 구동시키는 액정표시장치에 관한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시한다. 이를 위하여, 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정표시패널과, 이 액정표시패널을 구동하기 위한 구동회로를 구비한다.
액정표시패널에는 도 1과 같이 게이트라인(GL)과 데이터라인(DL)이 교차되고 그 게이트라인(GL)과 데이터라인(GL)의 교차부에 액정셀(Clc)을 구동하기 위한 박막트랜지스터(Thin Film Transistor; 이하, "TFT"라 한다)가 형성된다. 또한, 액정표시패널에는 액정셀(Clc)의 전압을 유지하기 위한 스토리지 커패시터(Cst)가 형성된다. 액정셀(Clc)은 데이터전압이 인가되는 화소전극(Ep), 공통전압(Vcom)이 인가되는 공통전극(Ec) 및 액정층을 포함한다. 액정층을 이루는 액정분자들은 화소전극(Ep)과 공통전극(Ec) 사이에 걸리는 전계에 의해 그 배열이 바뀌면서 투과되 는 광량을 조절한다.
공통전압(Vcom)은 직류 레벨로 구동되는게 통상적이지만, 경우에 따라서 일정 기간을 주기로 스윙 구동될 수 있다. 예컨대, 공통전압(Vcom)은 도 2와 같이 1 프레임 기간을 주기로 스윙 구동될 수 있다. 도 2에 도시된 것처럼, n번째 프레임에서 제1 레벨(L1)로 인가되는 공통전압(Vcom)과 제2 레벨(L2)(L2<L1)로 인가되는 데이터전압(Vdata)에 의해 특정 액정셀에 제1 전압(Vp1)이 걸렸다고 가정하면, 상기 특정 액정셀에 대한 n+1번째 프레임에서의 스캔에 의해 새로운 데이터전압이 인가되기 전까지는 n+1번째 프레임에서도 상기 특정 액정셀에 걸리는 전위차가 상기 제1 전압(Vp1)으로 유지되고 있어야 한다. 다시 말해, n+1번째 프레임에서 상기 특정 액정셀에 대한 스캔 전에는, 공통전압(Vcom)이 제2 레벨(L2)로 낮아지면 상기 특정 액정셀에 충전되어 있는 데이터전압(Vdata)도 제2 레벨(L2)의 공통전압(Vcom)과 제1 전압(Vp1) 만큼의 전위차를 유지할 수 있도록 제3 레벨(L3)(L3<L2)로 낮아져야 한다. 상기 특정 액정셀에 대한 스캔 전에는 상기 특정 액정셀에 접속된 TFT는 턴 오프 상태를 유지하고 있다. TFT가 턴 오프 되어 있으므로 커플링 효과에 의해 상기 특정 액정셀에 충전되어 있는 데이터전압(Vdata)이 제2 레벨(L2)에서 제3 레벨(L3)로 낮아질 수 있는 것이다.
그런데, TFT는 도 1에 도시된 것처럼 자신의 게이트-소스 간 전압차(Vgs)가 문턱전압 이상이 되면 무조건 턴 온 된다. 공통전압(Vcom)의 스윙에 의해 데이터전압(Vdata)의 레벨이 낮아지면, TFT의 게이트-소스 간 전압차(Vgs)가 커지고 그 결과 TFT가 정상적인 스캔 전에 턴 온 될 수 있다. 스캔 전에 TFT가 턴 온 되면, 다른 액정셀에 인가될 데이터전압이 상기 특정 액정셀에 유입되어 도 2와 같이 n+1번째 프레임에서 상기 특정 액정셀에 걸리는 전위차가 제1 전압(Vp1)으로 유지되지 못하고 원하지 않는 제2 전압(Vp2)으로 변할 수 있다. 이러한 문제점은 스캔 동작에 상관없이 모든 액정셀들에 인가되는 공통전압이 동시에 스윙되는데 기인한다. 스캔 전에 상기 특정 액정셀에 걸리는 전위차가 변동되면 화질이 저하된다.
따라서, 본 발명의 목적은 공통전압 스윙 구동시 패널 스캔에 따라 공통전압을 수평라인 단위로 스위칭시킬 수 있도록 한 액정표시장치를 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 액정표시장치는 다수의 데이터라인들과 다수의 게이트라인들이 교차되고, 이 교차 구조에 의해 매트릭스 형태로 배치되는 다수의 액정셀들과, 상기 액정셀들의 화소전극들과 대향하며 수평라인 단위로 패터닝된 다수의 공통전극들을 갖는 액정표시패널; 일정 기간을 주기로 스윙되는 공통전압을 발생하는 공통전압 발생회로; 및 패널 스캔에 따라 상기 공통전압을 상기 수평라인 단위로 스위칭시키는 공통전압 스위칭부를 구비한다.
상기 액정표시패널은 상기 액정셀들을 포함하여 화상을 표시하는 유효표시영역과, 상기 유효표시영역 바깥의 비 표시영역을 구비하고; 상기 공통전압 스위칭부는 상기 비 표시영역에 형성된다.
상기 공통전압 스위칭부는, 상기 공통전압이 인가되는 공통배선; 및 상기 공통배선 상의 공통전압을 상기 수평라인 단위의 공통전극들로 스위칭하는 스위치 어레이를 구비한다.
상기 스위치 어레이는, 각 수평라인마다 한 개씩 할당되는 다수의 공통전압 인가용 스위치들을 포함한다.
상기 스위치 어레이에 포함된 공통전압 인가용 스위치들 중 n번째 수평라인에 형성된 공통전압 인가용 스위치는, 상기 공통배선과 n번째 수평라인에 형성된 공통전극 사이에 접속되며, n번째 게이트라인에 인가되는 스캔펄스에 의해 구동된다.
상기 스위치 어레이는, 각 수평라인마다 두 개씩 할당되는 다수의 공통전압 인가용 스위치들을 포함한다.
상기 스위치 어레이에 포함된 공통전압 인가용 스위치들 중 n번째 수평라인에 형성된 제1 공통전압 인가용 스위치는, 상기 공통배선과 n번째 수평라인에 형성된 공통전극 사이에 접속되며, n번째 게이트라인에 인가되는 스캔펄스에 의해 구동되고; 상기 스위치 어레이에 포함된 공통전압 인가용 스위치들 중 n번째 수평라인에 형성된 제2 공통전압 인가용 스위치는, 상기 공통배선과 n번째 수평라인에 형성된 공통전극 사이에 접속되며, n-1번째 게이트라인에 인가되는 스캔펄스에 의해 구동된다.
상기 공통전압은, 1 프레임기간을 주기로 제1 레벨과 제2 레벨 사이에서 스윙된다.
상기 공통전압은, 1 수평기간을 주기로 제1 레벨과 제2 레벨 사이에서 스윙된다.
본 발명에 따른 액정표시장치는 공통전압 스윙 구동시 패널 스캔에 따라 공 통전압을 수평라인 단위로 스위칭시킬 있어, 공통전압 스윙시 액정셀의 TFT가 정상적인 스캔 전에 턴 온 되는 현상을 미연에 방지할 수 있다. 그 결과, 본 발명에 따른 액정표시장치는 액정셀의 화소전극과 공통전극 사이에 걸리는 전위차를 원하는 값으로 유지시킬 수 있어 화질을 향상시킬 수 있게 된다.
이하, 도 3 내지 도 7을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 3은 본 발명의 실시예에 따른 액정표시장치를 나타낸다.
도 3을 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시패널(10), 타이밍 콘트롤러(11), 데이터 구동회로(12), 게이트 구동회로(13), 및 공통전압 발생회로(14)를 구비한다.
액정표시패널(10)은 두 장의 유리기판들과, 이들 사이에 형성된 액정층을 포함한다. 액정표시패널에는 다수의 데이터라인들(DL)과 다수의 게이트라인들(GL)의 교차 구조에 의해 다수의 액정셀들(Clc)이 매트릭스 형태로 형성된다.
액정표시패널(10)의 하부 유리기판에는 데이터라인들(DL), 게이트라인들(GL), TFT들, 및 스토리지 커패시터(Cst)들이 형성된다. 액정셀들(Clc)은 TFT에 접속되어 화소전극들(1)과 공통전극들(2) 사이에 걸리는 전계에 의해 구동된다. 액정표시패널(10)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 및 공통전극들(2)이 형성된다. 공통전극들(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서는 상부 유리기판 상에 형성되고, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서는 화소전극들(1)과 함께 하부 유리기판 상에 형성된다. 공통전극들(2)은 수평라인 단위로 패터닝된다. 화소전극들(1)에 인가되는 데이터전압과, 공통전극들(2)에 인가되는 공통전압(Vcom)에 의해 액정층에는 전계가 걸린다. 이 전계에 의해 액정층의 액정분자들은 그 배열이 바뀌면서 투과되는 빛의 광량을 조절할 수 있게 된다. 액정표시패널(10)의 상부 유리기판과 하부 유리기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다.
액정표시패널(10)은 액정셀들(Clc)을 포함하여 화상을 표시하는 유효표시영역(AA)과, 이 유효표시영역(AA) 바깥의 비 표시영역(NAA)을 포함한다. 비 표시영역(NAA)에는 패널 스캔에 따라 공통전압(Vcom)을 수평라인 단위로 스위칭시키는 공통전압 스위칭부(15)가 형성된다.
타이밍 콘트롤러(11)는 데이터 인에이블 신호(Data Enable, DE), 도트 클럭(CLK) 등의 타이밍신호들을 입력받아 데이터 구동회로(12)와 게이트 구동회로(13)의 동작 타이밍을 제어하기 위한 제어신호들(GDC,DDC)을 발생한다.
데이터 구동회로(12)의 동작 타이밍을 제어하기 위한 데이터 제어신호(DDC)는 라이징(Rising) 또는 폴링(Falling) 에지에 기준하여 데이터 구동회로(12) 내에서 데이터의 래치동작을 지시하는 소스 샘플링 클럭(Source Sampling Clock : SSC), 데이터 구동회로(12)의 출력을 지시하는 소스 출력 인에이블신호(SOE), 및 액정표시패널(10)의 액정셀들(Clc)에 공급될 데이터전압의 극성을 지시하는 극성제어신호(POL) 등을 포함한다.
게이트 구동회로(13)의 동작 타이밍을 제어하기 위한 게이트 제어신호(GDC)는 한 화면이 표시되는 1 수직기간 중에서 스캔이 시작되는 시작 수평라인을 지시하는 게이트 스타트 펄스(Gate Start Pulse : GSP), 게이트 구동회로(13) 내의 쉬프트 레지스터에 입력되어 게이트 스타트 펄스(GSP)를 순차적으로 쉬프트시키기 위한 타이밍 제어신호로써 TFT의 온(ON) 기간에 대응하는 펄스폭으로 발생되는 게이트 쉬프트 클럭신호(Gate Shift Clock : GSC), 및 게이트 구동회로(13)의 출력을 제어하는 게이트 출력 인에이블신호(Gate Output Enable : GOE) 등을 포함한다.
또한, 타이밍 콘트롤러(11)는 외부의 시스템 보드로부터 입력되는 디지털 비디오 데이터(RGB)를 액정표시패널(10)의 해상도에 맞게 재정렬하여 데이터 구동회로(12)에 공급한다.
데이터 구동회로(12)는 타이밍 콘트롤러(11)로부터의 데이터 제어신호(DDC)에 응답하여 디지털 비디오 데이터(RGB)를 감마기준전압 발생부(미도시)로부터의 감마기준전압들(GMA)에 기초하여 아날로그 감마보상전압으로 변환하고, 그 아날로그 감마보상전압을 데이터전압으로써 액정표시패널(10)의 데이터라인들(DL)에 공급한다. 데이터 구동회로(12)는 클럭신호를 샘플링하기 위한 쉬프트레지스터, 디지털 비디오 데이터(RGB)를 일시저장하기 위한 레지스터, 쉬프트레지스터로부터의 클럭신호에 응답하여 데이터를 1 라인분씩 저장하고 저장된 1 라인분의 데이터를 동시에 출력하기 위한 래치, 래치로부터의 디지털 데이터값에 대응하여 감마기준전압 의 참조하에 정극성/부극성의 감마전압을 선택하기 위한 디지털/아날로그 변환기, 정극성/부극성 감마전압의 선택으로 발생된 데이터전압이 공급되는 데이터라인(DL)을 선택하기 위한 멀티플렉서, 및 멀티플렉서와 데이터라인(DL) 사이에 접속된 출력버퍼 등을 포함하는 다수의 데이트 드라이브 IC(Intergrated Circuit)들로 구성된다.
게이트 구동회로(13)는 쉬프트 레지스터 어레이를 포함하여 게이트신호(Sg)를 순차적으로 발생함으로써, 데이터전압이 공급될 액정표시패널(10)의 수평라인을 선택한다. 게이트 구동회로(13)는 쉬프트 레지스터 어레이의 출력신호를 액정셀(Clc)의 TFT 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터를 더 포함할 수 있다. 쉬프트 레지스터 어레이는 하부 유리기판의 비표시영역(NAA) 상에 GIP(Gate In Panel) 방식을 통해 직접 형성되거나, 또는 레벨 쉬프터와 함께 게이트 드라이브 IC 내에 직접화 될 수 있다. 쉬프트 레지스터 어레이가 하부 유리기판의 비표시영역(NAA) 상에 형성되는 경우, 레벨 쉬프터는 타이밍 콘트롤러(11)와 함께 콘트롤 보드에 실장될 수 있다.
공통전압 발생회로(14)는 일정 기간을 주기로 스윙되는 공통전압(Vcom)을 발생하여 비 표시영역(NAA)에 형성된 공통배선에 공급한다.
도 4는 공통전압 스위칭부(15)의 일 예를 보여준다.
도 4를 참조하면, 공통전압 스위칭부(15)는 공통전압(Vcom)이 인가되는 공통배선(151)과, 공통배선(151) 상의 공통전압(Vcom)을 수평라인 단위로 패터닝 된 공통전극들(2)로 스위칭하는 스위치 어레이를 구비한다.
공통배선(151)에는 일정 기간을 주기로 스윙되는 공통전압(Vcom)이 인가된다. 공통전압(Vcom)은 도 6과 같이 1 프레임기간(1V)을 주기로 제1 레벨(L1)과 제2 레벨(L2) 사이에서 스윙될 수 있으며, 또한 도 7과 같이 1 수평기간(1H)을 주기로 제1 레벨(L1)과 제2 레벨(L2) 사이에서 스윙될 수 있다.
스위치 어레이는 각 수평라인마다 한 개씩 할당되는 다수의 공통전압 인가용 스위치들(152)을 포함한다. 공통전압 인가용 스위치들(152)은 TFT로 구현될 수 있다.
n번째 수평라인(HLn)에 형성된 공통전압 인가용 스위치(152)는, 공통배선(151)과 n번째 수평라인(HLn)에 형성된 공통전극(2) 사이에 접속되며, n번째 게이트라인(GLn)에 인가되는 스캔펄스에 의해 구동된다. n번째 수평라인(HLn)에 형성된 공통전압 인가용 스위치(152)는, n번째 스캔펄스가 턴 온 레벨을 유지하는 기간 동안 턴 온 됨으로써 공통배선(151) 상의 공통전압(Vcom)을 n번째 수평라인(HLn)에 형성된 공통전극(2)으로 인가하고, n번째 스캔펄스가 턴 오프 레벨을 유지하는 기간 동안 턴 오프 됨으로써 n번째 수평라인(HLn)에 형성된 공통전극(2)을 플로팅시킨다.
n+1번째 수평라인(HLn+1)에 형성된 공통전압 인가용 스위치(152)는, 공통배선(151)과 n+1번째 수평라인(HLn+1)에 형성된 공통전극(2) 사이에 접속되며, n+1번째 게이트라인(GLn+1)에 인가되는 스캔펄스에 의해 구동된다. n+1번째 수평라인(HLn+1)에 형성된 공통전압 인가용 스위치(152)는, n+1번째 스캔펄스가 턴 온 레벨을 유지하는 기간 동안 턴 온 됨으로써 공통배선(151) 상의 공통전압(Vcom)을 n+1번째 수평라인(HLn+1)에 형성된 공통전극(2)으로 인가하고, n+1번째 스캔펄스가 턴 오프 레벨을 유지하는 기간 동안 턴 오프 됨으로써 n+1번째 수평라인(HLn+1)에 형성된 공통전극(2)을 플로팅시킨다.
도 5는 공통전압 스위칭부(15)의 다른 예를 보여준다.
도 5를 참조하면, 공통전압 스위칭부(15)는 공통전압(Vcom)이 인가되는 공통배선(151)과, 공통배선(151) 상의 공통전압(Vcom)을 수평라인 단위로 패터닝 된 공통전극들(2)로 스위칭하는 스위치 어레이를 구비한다.
공통배선(151)에는 일정 기간을 주기로 스윙되는 공통전압(Vcom)이 인가된다. 공통전압(Vcom)은 도 6과 같이 1 프레임기간(1V)을 주기로 제1 레벨(L1)과 제2 레벨(L2) 사이에서 스윙될 수 있다.
스위치 어레이는 각 수평라인마다 두 개씩 할당되는 다수의 공통전압 인가용 스위치들(152A,152B)을 포함한다. 공통전압 인가용 스위치들(152A,152B)은 TFT로 구현될 수 있다.
n번째 수평라인(HLn)에 형성된 제1 공통전압 인가용 스위치(152A)는, 공통배선(151)과 n번째 수평라인(HLn)에 형성된 공통전극(2) 사이에 접속되며, n번째 게이트라인(GLn)에 인가되는 스캔펄스에 의해 구동된다. n번째 수평라인(HLn)에 형성된 제1 공통전압 인가용 스위치(152A)는, n번째 스캔펄스가 턴 온 레벨을 유지하는 기간 동안 턴 온 됨으로써 공통배선(151) 상의 공통전압(Vcom)을 n번째 수평라인(HLn)에 형성된 공통전극(2)으로 인가하고, n번째 스캔펄스가 턴 오프 레벨을 유지하는 기간 동안 턴 오프 됨으로써 n번째 수평라인(HLn)에 형성된 공통전극(2)을 플로팅시킨다.
n번째 수평라인(HLn)에 형성된 제2 공통전압 인가용 스위치(152B)는, 공통배선(151)과 n번째 수평라인(HLn)에 형성된 공통전극(2) 사이에 접속되며, n-1번째 게이트라인(GLn-1)에 인가되는 스캔펄스에 의해 구동된다. n번째 수평라인(HLn)에 형성된 제2 공통전압 인가용 스위치(152B)는, n-1번째 스캔펄스가 턴 온 레벨을 유지하는 기간 동안 턴 온 됨으로써 공통배선(151) 상의 공통전압(Vcom)을 n번째 수평라인(HLn)에 형성된 공통전극(2)으로 인가하고, n-1번째 스캔펄스가 턴 오프 레벨을 유지하는 기간 동안 턴 오프 됨으로써 n번째 수평라인(HLn)에 형성된 공통전극(2)을 플로팅시킨다.
이렇게 2개의 공통전압 인가용 스위치를 이용하여 해당 수평라인의 공통전압을 스위칭시키면, 1개의 공통전압 인가용 스위치를 이용할 때에 비해 스위치에 인가되는 부하를 1/2로 줄일 수 있고, 또한 1개의 공통전압 인가용 스위치를 이용할 때에 비해 각 스위치 용량을 1/2로 줄일 수 있게 된다.
상술한 바와 같이, 본 발명에 따른 액정표시장치는 공통전압 스윙 구동시 패널 스캔에 따라 공통전압을 수평라인 단위로 스위칭시킬 있어, 공통전압 스윙시 액정셀의 TFT가 정상적인 스캔 전에 턴 온 되는 현상을 미연에 방지할 수 있다. 그 결과, 본 발명에 따른 액정표시장치는 액정셀의 화소전극과 공통전극 사이에 걸리는 전위차를 원하는 값으로 유지시킬 수 있어 화질을 향상시킬 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하 는 범위 내에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명은 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 일반적인 액정셀의 등가회로도.
도 2는 공통전압 스윙 구동시 스캔 전에 TFT가 턴 온 되는 현상을 설명하기 위한 도면.
도 3은 본 발명의 실시예에 따른 액정표시장치를 보여주는 도면.
도 4는 공통전압 스위칭부의 일 예를 보여주는 도면.
도 5는 공통전압 스위칭부의 다른 예를 보여주는 도면.
도 6 및 도 7은 공통전압의 스윙 주기를 보여주는 도면들.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 액정표시패널 11 : 타이밍 콘트롤러
12 : 데이터 구동회로 13 : 게이트 구동회로
14 : 공통전압 발생회로 15 : 공통전압 스위칭부
151 : 공통배선 152,152A,152B : 공통전압 인가용 스위치

Claims (9)

  1. 다수의 데이터라인들과 다수의 게이트라인들이 교차되고, 이 교차 구조에 의해 매트릭스 형태로 배치되는 다수의 액정셀들과, 상기 액정셀들의 화소전극들과 대향하며 수평라인 단위로 패터닝된 다수의 공통전극들을 포함하여 화상을 표시하는 유효표시영역과, 상기 유효표시영역 바깥의 비 표시영역을 갖는 액정표시패널;
    일정 기간을 주기로 스윙되는 공통전압을 발생하는 공통전압 발생회로; 및
    상기 비 표시영역에 배치되고, 패널 스캔에 따라 상기 공통전압을 상기 수평라인 단위로 스위칭시키는 공통전압 스위칭부를 구비하며,
    상기 공통전압 스위칭부는 각 수평라인마다 서로 인접한 2개의 게이트 라인을 통해 공급되는 게이트 신호들에 의해 각각 제어되는 두 개의 공통전압 인가용 스위치들을 포함하는 것을 특징으로 하는 액정표시장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 공통전압 스위칭부는,
    상기 공통전압이 인가되는 공통배선; 및
    상기 공통배선 상의 공통전압을 상기 수평라인 단위마다 배치된 의 상기 공통전압 인가용 스위치들을 공통전극들로 스위칭하는포함하는 스위치 어레이를 구비하는 것을 특징으로 하는 액정표시장치.
  4. 삭제
  5. 삭제
  6. 삭제
  7. 제 3 항에 있어서,
    상기 스위치 어레이에 포함된 공통전압 인가용 스위치들 중 n번째 수평라인에 형성된 제1 공통전압 인가용 스위치는, 상기 공통배선과 n번째 수평라인에 형성된 공통전극 사이에 접속되며, n번째 게이트라인에 인가되는 스캔펄스에 의해 구동되고;
    상기 스위치 어레이에 포함된 공통전압 인가용 스위치들 중 n번째 수평라인에 형성된 제2 공통전압 인가용 스위치는, 상기 공통배선과 n번째 수평라인에 형성된 공통전극 사이에 접속되며, n-1번째 게이트라인에 인가되는 스캔펄스에 의해 구동되는 것을 특징으로 하는 액정표시장치.
  8. 제 1 항에 있어서,
    상기 공통전압은,
    1 프레임기간을 주기로 제1 레벨과 제2 레벨 사이에서 스윙되는 것을 특징으로 하는 액정표시장치.
  9. 제 1 항에 있어서,
    상기 공통전압은,
    1 수평기간을 주기로 제1 레벨과 제2 레벨 사이에서 스윙되는 것을 특징으로 하는 액정표시장치.
KR1020090126012A 2009-12-17 2009-12-17 액정표시장치 KR101623594B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090126012A KR101623594B1 (ko) 2009-12-17 2009-12-17 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090126012A KR101623594B1 (ko) 2009-12-17 2009-12-17 액정표시장치

Publications (2)

Publication Number Publication Date
KR20110069321A KR20110069321A (ko) 2011-06-23
KR101623594B1 true KR101623594B1 (ko) 2016-05-23

Family

ID=44401172

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090126012A KR101623594B1 (ko) 2009-12-17 2009-12-17 액정표시장치

Country Status (1)

Country Link
KR (1) KR101623594B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102298315B1 (ko) * 2014-09-11 2021-09-06 엘지디스플레이 주식회사 액정표시장치

Also Published As

Publication number Publication date
KR20110069321A (ko) 2011-06-23

Similar Documents

Publication Publication Date Title
KR101318043B1 (ko) 액정표시장치 및 그 구동방법
US9548031B2 (en) Display device capable of driving at low speed
US8872748B2 (en) Liquid crystal display device and driving method thereof
KR101252091B1 (ko) 수평 전계형 액정표시장치
KR101252854B1 (ko) 액정 패널, 데이터 드라이버, 이를 구비한 액정표시장치 및그 구동 방법
US8232946B2 (en) Liquid crystal display and driving method thereof
US8279150B2 (en) Method and apparatus for processing data of liquid crystal display
US20110012822A1 (en) Liquid crystal display
KR101902562B1 (ko) 액정표시장치 및 그 구동방법
KR20080000783A (ko) 액정표시장치
KR101308188B1 (ko) 액정표시장치 및 그 구동방법
JP2005092176A (ja) 液晶表示装置
KR20160017871A (ko) 액정표시장치
KR20100096383A (ko) 액정표시장치
KR101354432B1 (ko) 액정표시장치와 그 구동방법
KR101493526B1 (ko) 액정표시장치
KR101511546B1 (ko) 액정표시장치 및 그 구동방법
KR101174783B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR101589751B1 (ko) 액정표시장치
KR101623594B1 (ko) 액정표시장치
KR101752003B1 (ko) 액정표시장치
KR101549247B1 (ko) 액정표시장치와 그 구동방법
KR101457694B1 (ko) 액정표시장치와 그 구동방법
KR20090123290A (ko) 액정표시장치와 그 구동방법
KR20160035142A (ko) 액정표시장치와 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190417

Year of fee payment: 4