KR101074400B1 - 액정표시장치 및 그 구동방법 - Google Patents

액정표시장치 및 그 구동방법 Download PDF

Info

Publication number
KR101074400B1
KR101074400B1 KR1020040108446A KR20040108446A KR101074400B1 KR 101074400 B1 KR101074400 B1 KR 101074400B1 KR 1020040108446 A KR1020040108446 A KR 1020040108446A KR 20040108446 A KR20040108446 A KR 20040108446A KR 101074400 B1 KR101074400 B1 KR 101074400B1
Authority
KR
South Korea
Prior art keywords
control
liquid crystal
gate
pulse
line
Prior art date
Application number
KR1020040108446A
Other languages
English (en)
Other versions
KR20060069769A (ko
Inventor
장용호
김빈
윤수영
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020040108446A priority Critical patent/KR101074400B1/ko
Publication of KR20060069769A publication Critical patent/KR20060069769A/ko
Application granted granted Critical
Publication of KR101074400B1 publication Critical patent/KR101074400B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 데이터 라인을 저감하도록 한 액정표시장치에 관한 것이다.
본 발명은 화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로, 상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀, 상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀, 데이터라인과 교차하는 다수의 게이트라인들 및 제어라인들, 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하기 위한 게이트 구동회로, 상기 게이트라인들 중 어느 한 게이트라인으로부터의 스캔펄스와 상기 제어라인들 중 어느 한 제어라인으로부터의 상기 제어펄스에 응답하여 제 1 액정셀을 구동하기 위한 제어신호를 발생하는 제 1 스위치소자, 상기 제어신호에 응답하여 상기 데이터라인으로부터의 상기 데이터전압을 상기 제 1 액정셀에 공급하는 제 2 스위치소자 및 상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 제 3 스위치소자를 구비한다.

Description

액정표시장치 및 그 구동방법{Liquid Crystal Display Device And Driving Method Thereof}
도 1은 액정표시장치를 나타내는 도면.
도 2는 도 1에 도시된 액정표시패널에 액정셀들에 공급되는 구동신호와 그 액정셀에 공급되는 데이터 전압을 보여 주는 파형도.
도 3은 본 발명의 실시예들에 따른 액정표시장치를 나타낸 도면
도 4는 제 1 실시예에 따른 도 3의 일부 액정셀을 자세하게 나타낸 도면
도 5는 도 4의 액정표시장치를 구동하기 위한 구동파형의 일례를 나타낸 도면
도 6은 본 발명의 제 1 실시예를 구동하기 위한 구동파형의 다른 일례를 나타낸 도면.
도 7은 본 발명의 제 2 실시예에 따른 액정표시장치의 일부 액정셀들을 자세히 나타낸 도면.
도 8은 도 7의 액정표시장치를 구동하기 위한 구동파형을 나타낸 도면.
도 9는 본 발명의 제 3 실시예에 따른 액정표시장치의 일부 액정셀들을 자세하게 나타낸 도면이다.
도 10은 본 발명의 제 4 실시예에 따른 액정표시장치의 일부 액정셀들을 자세하게 나타낸 도면.
도 11은 본 발명의 제 5 실시예에 따른 액정표시장치의 일부 액정셀들을 자세하게 나타낸 도면.
도 12는 본 발명의 제 6 실시예에 따른 액정표시장치의 일부 액정셀들을 자세하게 나타낸 도면.
<도면의 주요부분에 대한 부호의 설명>
1, 11 : 데이터 구동회로 2, 12 : 게이트 구동회로
3, 13 : 액정패널 14 : 타이밍 컨트롤러
15 : 전원 발생부
본 발명은 액정표시장치 및 그 구동방법에 관한 것으로 특히, 데이터 라인을 저감하도록 한 액정표시장치 및 그 구동방법에 관한 것이다.
액정표시장치는 전계를 이용하여 액정의 광 투과율을 조절함으로써 화상을 표시하게 된다.
도 1은 액정표시장치를 나타내는 도면이고, 도 2는 도 1에 도시된 액정표시패널에 액정셀들에 공급되는 구동신호와 그 액정셀에 공급되는 데이터 전압을 보여 주는 파형도이다.
도 1 및 도 2를 참조하면, 액티브 매트릭스 타입 액정표시장치는 m×n 개의 액정셀들(Clc)이 매트릭스 타입으로 배열되고 m 개의 데이터라인들(D1 내지 Dm)과 n 개의 게이트라인들(G1 내지 Gn)이 교차되며 그 교차부에 박막트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)가 형성된 액정표시패널(3)과, 액정표시패널(3)의 데이터라인들(D1 내지 Dm)에 데이터를 공급하기 위한 데이터 구동회로(1)와, 게이트라인들(G1 내지 Gn)에 스캔펄스를 공급하기 위한 게이트 구동회로(2)를 구비한다.
액정표시패널(3)은 두 장의 유리기판 사이에 액정분자들이 주입된다. 이 액정표시패널(3)의 하부 유리기판 상에 형성된 데이터라인들(D1 내지 Dm)과 게이트라인들(G1 내지 Gn)은 교차하도록 형성된다. 데이터라인들(D1 내지 Dm)과 게이트라인들(G1 내지 Gn)의 교차부에 형성된 TFT는 게이트라인들(G1 내지 Gn)으로부터의 스캔펄스에 응답하여 데이터라인들(D1 내지 Dn)을 경유하여 공급되는 데이터 전압을 액정셀(Clc)에 공급하게 된다. 이를 위하여, TFT의 게이트전극은 게이트라인(G1 내지 Gn)에 접속되며, 드레인전극은 데이터라인(D1 내지 Dm)에 접속된다. 그리고 TFT의 소스전극은 액정셀(Clc)의 화소전극에 접속된다. 액정표시패널(3)의 상부 유리기판 상에는 도시하지 않은 블랙매트릭스, 컬러필터 및 공통전극이 형성된다. 그리고 액정표시패널(3)의 상부 유리기판과 하부 유리기판 상에는 광축이 직교하는 편광판이 부착되고 액정과 접하는 내측면 상에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다. 또한, 액정표시패널(3)의 액정셀(Clc) 각각에는 스 토리지 캐패시터(Cst)가 형성된다. 스토리지 캐패시터(Cst)는 액정셀(Clc)의 화소전극과 전단 게이트라인 사이에 형성괴거나, 액정셀(Clc)의 화소전극과 도시하지 않은 공통전극라인 사이에 형성되어 액정셀(Clc)의 전압을 일정하게 유지시킨다.
데이터 구동회로(1)는 쉬프트 레지스터, 래치, 디지털-아날로그 변화기 및 출력 버퍼를 각각 포함하는 다수의 데이터 드라이브 집적회로들로 구성된다. 이 데이터 구동회로(1)는 디지털 비디오 데이터를 래치하고 그 디지털 비디오 데이터를 아날로그 감마보상전압으로 변환하여 데이터라인들(D1 내지 Dm)에 공급한다.
게이트 구동회로(2)는 1 수평주기마다 스타트펄스를 순차적으로 쉬프트시켜 스캔펄스를 발생하는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀(Clc)의 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 및 레벨 쉬프터와 게이트라인들(G1 내지 Gn) 사이에 접속되는 출력 버퍼를 각가 포함하는 다수의 게이트 드라이브 집적회로들로 구성된다. 이 게이트 구동회로(2)는 스캔펄스를 게이트라인들(G1 내지 Gn)에 순차적으로 공급하여 데이터가 공급되는 액정표시패널(3)의 수평 라인을 선택한다.
도 2 에서, 'Vd'는 데이터 구동회로(1)에 의해 출력되어 데이터라인들(D1 내지 Dm)에 공급되는 데이터전압이며, 'Vlc'는 액정셀(Clc)에서 충방전되는 데이터전압이다. 그리고 'Scp'는 1 수평주기로 발생되는 스캔펄스이다. 'Vcom'은 액정셀(Clc)의 공통전극에 공급되는 공통전압이다.
그런데 종래의 액정표시장치는 데이터 구동부의 채널수가 액정표시패널(3)의 데이터라인(D1 내지 Dm)의 수와 동일하기 때문에 액정표시장치의 해상도가 높아질 수록 데이터라인의 수가 증가하므로 그에 필요한 데이터 구동부의 집적회로 수가 증가되어 비용이 상승하는 문제점이 있다. 또한, 데이터 구동회로와 액정표시패널(3) 사이에 라인수가 많으므로 테이프 캐리어 패키지의 라인 마진과 패널의 라인 마진 확보가 어려운 문제점이 있다.
따라서, 본 발명의 목적은 데이터 라인을 저감하도록 한 액정표시장치 및 그 구동방법을 제공함에 있다.
상기 목적을 달성하기 위하여 본 발명에 따른 액정표시장치는 화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로와; 상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀과; 상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀과; 상기 데이터라인과 교차하는 다수의 게이트라인들 및 제어라인들과; 상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하기 위한 게이트 구동회로와; 상기 게이트라인들 중 어느 한 게이트라인으로부터의 스캔펄스와 상기 제어라인들 중 어느 한 제어라인으로부터의 상기 제어펄스에 응답하여 제 1 액정셀을 구동하기 위한 제어신호를 발생하는 제 1 스위치소자와; 상기 제어신호에 응답하여 상기 데이터라인으로부터의 상기 데이터전압을 상기 제 1 액정셀에 공급 하는 제 2 스위치소자와; 상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 제 3 스위치소자를 구비한다.
상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비한다.
상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비한다.
상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비한다.
상기 스캔펄스의 펄스폭은 대략 1 수평기간이다.
상기 제어펄스의 펄스폭은 대략 1/2 수평주기이다.
상기 제어펄스의 펄스폭은 대략 1 수평주기이다.
상기 제어라인들은, 상기 게이트 라인들과 평행하게 형성되는 제어라인들과,
상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접속되는 공통제어라인을 더 구비한다.
상기 게이트 구동회로는, 상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고; 상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차적으로 공급한다.
상기 제 1 펄스폭은 대략 1/2 수평기간이며, 상기 제 1 펄스폭은 대략 1 수평기간이다.
상기 제어펄스와 상기 스캔펄스들은 동기된다.
화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로와; 상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀과; 상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀과; 상기 데이터라인과 교차하는 다수의 게이트라인들 및 제어라인들과; 상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하기 위한 게이트 구동회로와; 상기 게이트라인들 중 어느 한 게이트라인으로부터의 상기 스캔펄스에 응답하여 상기 데이터전압을 상기 제 1 액정셀에 공급하기 위한 제 1 스위치소자와; 상기 제어라인들 중 어느 한 제어라인으로부터의 상기 제어펄스에 응답하여 상기 데이터전압을 제 1 스위치소자에 공급하기 위한 제 2 스위치소자와; 상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 제 3 스위치소자를 구비하는 것을 구비한다.
상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비한다.
상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비한다.
상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비한다.
상기 스캔펄스의 펄스폭은 대략 1 수평기간이다.
상기 제어펄스의 펄스폭은 대략 1/2 수평주기이다.
상기 제어펄스의 펄스폭은 대략 1 수평주기이다.
상기 제어라인들은, 상기 게이트 라인들과 평행하게 형성되는 제어라인들과, 상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접속되는 공통제어라인을 더 구비한다.
상기 게이트 구동회로는, 상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고; 상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차적으로 공급한다.
상기 제 1 펄스폭은 대략 1/2 수평기간이며; 상기 제 1 펄스폭은 대략 1 수평기간이다.
상기 제어펄스와 상기 스캔펄스들은 동기된다.
화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로와; 상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀과; 상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀과; 상기 데이터라인과 교차하는 다수의 게이트라인들 및 제어라인들과; 상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄 스를 공급하기 위한 게이트 구동회로와; 상기 제어라인들 중 어느 한 제어라인으로부터의 제어펄스와 상기 게이트라인중 어느 한 게이트라인으로부터의 상기 스캔펄스에 응답하여 제 1 액정셀을 구동하기 위한 제어신호를 발생하는 제 1 스위치소자와; 상기 제어신호에 응답하여 상기 데이터라인으로부터의 상기 데이터전압을 상기 제 1 액정셀에 공급하는 제 2 스위치소자와; 상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 제 3 스위치소자를 구비하는 것을 구비한다.
상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비한다.
상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비한다.
상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비한다.
상기 스캔펄스의 펄스폭은 대략 1 수평기간이다.
상기 제어펄스의 펄스폭은 대략 1/2 수평주기이다.
상기 제어펄스의 펄스폭은 대략 1 수평주기이다.
상기 제어라인들은, 상기 게이트 라인들과 평행하게 형성되는 제어라인들과, 상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접속되는 공통제어라인을 더 구비한다.
상기 게이트 구동회로는, 상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고; 상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차적으로 공급한다.
상기 제 1 펄스폭은 대략 1/2 수평기간이며; 상기 제 1 펄스폭은 대략 1 수평기간이다.
상기 제어펄스와 상기 스캔펄스들은 동기된다.
화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로, 상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀, 상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀을 구비하는 액정표시장치의 구동방법에 있어서, 상기 데이터라인과 교차하도록 다수의 게이트라인들 및 제어라인들을 형성하는 단계와; 상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하는 단계와; 제 1 스위치소자를 이용하여 상기 게이트라인들 중 어느 한 게이트라인으로부터의 스캔펄스와 상기 제어라인들 중 어느 한 제어라인으로부터의 상기 제어펄스에 응답하여 제 1 액정셀을 구동하기 위한 제어신호를 발생하는 단계와; 제 2 스위치소자를 이용하여 상기 제어신호에 응답하여 상기 데이터라인으로부터의 상기 데이터전압을 상기 제 1 액정셀에 공급하는 단계와; 제 3 스위치소자를 이용하여 상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 단계 를 포함한다.
상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비한다.
상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비한다.
상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비한다.
상기 스캔펄스의 펄스폭은 대략 1 수평기간이다.
상기 제어펄스의 펄스폭은 대략 1/2 수평주기이다.
상기 제어펄스의 펄스폭은 대략 1 수평주기이다.
상기 제어라인들은, 상기 게이트 라인들과 평행하게 형성되는 제어라인들과, 상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접속되는 공통제어라인을 더 구비한다.
상기 게이트 구동회로는, 상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고; 상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차적으로 공급한다.
상기 제 1 펄스폭은 대략 1/2 수평기간이며; 상기 제 1 펄스폭은 대략 1 수 평기간이다.
상기 제어펄스와 상기 스캔펄스들은 동기된다.
화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로, 상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀, 상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀을 구비하는 액정표시장치의 구동방법에 있어서, 상기 데이터라인과 교차하도록 다수의 게이트라인들 및 제어라인들을 형성하는 단계와; 상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하는 단계와; 제 1 스위치소자를 이용하여 상기 게이트라인들 중 어느 한 게이트라인으로부터의 상기 스캔펄스에 응답하여 상기 데이터전압을 상기 제 1 액정셀에 공급하는 단계와; 제 2 스위치소자를 이용하여 상기 제어라인들 중 어느 한 제어라인으로부터의 상기 제어펄스에 응답하여 상기 데이터전압을 제 1 스위치소자에 공급하는 단계와; 제 3 스위치소자를 이용하여 상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 단계를 포함한다.
상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비한다.
상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비한다.
상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비한다.
상기 스캔펄스의 펄스폭은 대략 1 수평기간이다.
상기 제어펄스의 펄스폭은 대략 1/2 수평주기이다.
상기 제어펄스의 펄스폭은 대략 1 수평주기이다.
상기 제어라인들은, 상기 게이트 라인들과 평행하게 형성되는 제어라인들과, 상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접속되는 공통제어라인을 더 구비한다.
상기 게이트 구동회로는, 상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고; 상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차적으로 공급한다.
상기 제 1 펄스폭은 대략 1/2 수평기간이며; 상기 제 1 펄스폭은 대략 1 수평기간이다.
상기 제어펄스와 상기 스캔펄스들은 동기된다.
화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로, 상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀, 상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀을 구비하는 액정표시장치의 구동방법에 있어서, 상기 데이터라인과 교차하도록 다수의 게이트라인들 및 제어라인들을 형성하는 단계와; 상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하는 단계와; 제 1 스위치소자를 이용하여 상기 제어라인들 중 어느 한 제어라인으로부터의 제어펄스와 상기 게이트라인들 중 어느 한 게이트라인으로부터의 상기 스캔펄스에 응답하여 제 1 액정셀을 구동하기 위한 제어신호를 발생하는 단계와; 제 2 스위치소자를 이용하여 상기 제어신호에 응답하여 상기 데이터라인으로부터의 상기 데이터전압을 상기 제 1 액정셀에 공급한는 단계와; 제 3 스위치소자를 이용하여 상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 단계를 포함한다. 상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비한다.
상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비한다.
상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비한다.
상기 스캔펄스의 펄스폭은 대략 1 수평기간이다.
상기 제어펄스의 펄스폭은 대략 1/2 수평주기이다.
상기 제어펄스의 펄스폭은 대략 1 수평주기이다.
상기 제어라인들은, 상기 게이트 라인들과 평행하게 형성되는 제어라인들과, 상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접속되는 공통제어라인을 더 구비한다.
상기 게이트 구동회로는, 상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고; 상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차적으로 공급한다.
상기 제 1 펄스폭은 대략 1/2 수평기간이며; 상기 제 1 펄스폭은 대략 1 수평기간이다.
상기 제어펄스와 상기 스캔펄스들은 동기되는 것을 특징으로 하는 액정표시장치의 구동방법.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 3 내지 도 12를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 3은 본 발명의 실시예들에 따른 액정표시장치를 나타낸 도면이고, 도 4는 제 1 실시예에 따른 도 3의 일부 액정셀을 자세하게 나타낸 도면이다. 또한, 도 5는 도 4의 액정표시장치를 구동하기 위한 구동파형의 일례를 나타낸 도면이다.
도 3 내지 도 5를 참조하면, 본 발명의 제 1 실시예에 따른 액정표시장치는 m×n개의 액정셀들(Clc)이 매트릭스 타입으로 배열되고 m/2개의 데이터라인들(D1 내지 Dm/2), n개의 게이트라인들(G1 내지 Gn) 및 n개의 제어라인들(C1 내지 Cn)이 교차되는 액정표시패널(13)과, 액정표시패널(13)의 데이터라인들(D1 내지 Dm/2)에 데이터를 공급하기 위한 데이터구동회로(11)와, 게이트라인들(G1 내지 Gn) 및 제어라인들(C1 내지 Cn)에 스캔펄스 및 제어펄스를 공급하기 위한 게이트 구동회로(12)와, 데이터 구동회로(11)와 게이트 구동회로(12)를 제어하기 위한 타이밍 컨트롤러(14)와, 액정표시패널(13)의 구동에 필요한 구동전압을 발생하기 위한 전원발생부(15)를 구비한다.
액정표시패널(13)은 두 장의 유리기판 사이에 액정분자들이 주입된다. 이 액정표시패널(13)의 하부 유리기판 상에 게이트라인들(G1 내지 Gn) 및 제어라인들(C1 내지 Cn)은 데이터라인들(D1 내지 Dm/2)과 상호 교차하도록 형성된다. 데이터라인들(D1 내지 Dm)과 게이트라인들(G1 내지 Gn)의 교차부에는 동일한 데이터라인으로부터 공급되는 데이터 전압을 좌측 액정셀의 화소전극(이하, "제 1 화소전극"이라 함 : 16)과 우측 액정셀의 화소전극(이하, "제 2 화소전극"이라 함 : 17)으로 분배하기 위한 좌측 화소 구동용 제 1 박막트랜지스터(이하, "TFT1"이라 함), 제 2 TFT(이하, "TFT2"이라 함) 및 우측 화소 구동용 제 3 TFT(이하, "TFT3"이라 함)가 형성된다. 여기서, 액정셀(Clc)은 액정을 사이에 두고 대면하는 공통전극과, TFT2에 접속된 제 1 화소전극(16) 및 TFT3에 접속된 제 2 화소전극(17)을 등가적으로 나타내어 표시한다. 또한, 액정표시패널(13)의 액정셀(Clc) 각각에는 스토리지 캐패시터(Cst)가 형성된다. 스토리지 캐패시터(Cst)는 액정셀의 화소전극(16, 17)과 전단 게이트라인 혹은 전단 제어라인 사이에 형성되어 액정셀(Clc)의 전압을 일정하게 유지시킨다. 아울러 액정표시패널(13)의 상부 유리기판 상에는 도시하지 않은 블랙매트릭스, 컬러필터 및 공통전극이 형성된다. 그리고 액정표시패널(13)의 상부 유리기판과 하부 유리기판 상에는 광축이 직교하는 편광판이 부착되고, 액정과 접하는 내측 몇 상에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다.
데이터라인들(D1 내지 Dm/2)은 제 1 화소전극들(16)과 제 2 화소전극들(17)의 사이에 형성되며, 데이터 구동회로(11)로부터 제공되는 데이터전압을 TFT2, TFT3를 경유하여 제 1 화소전극들(16)과 제 2 화소전극들(17)에 공급한다. 하나의 데이터라인(Di)이 좌/우측에 형성된 두 개의 화소전극(16, 17)에 데이터전압을 공급함으로 인해, 데이터 구동회로(11)와 접속되는 데이터라인들(D1 내지 Dm/2)의 수가 종래의 액정표시장치에 비해 1/2로 감소한다. 또한, 데이터라인들(D1 내지 Dm/2)의 수가 감소함으로 인해 데이터 구동회로(11)의 채널수가 감소하게 된다.
TFT1은 j번째(단, j는 n보다 작은 양의 정수) TFT2의 온/오프를 제어하기 위해 게이트라인(Gj)으로부터 공급되는 스캔펄스에 응답하여 j번째 제어라인(Cj)으로부터 제공되는 제어펄스를 TFT2의 게이트전극에 공급한다. 이를 위해, TFT1의 게이트전극은 j번째 게이트라인에 접속되고, 소스전극은 j번째 제어라인에 접속되며, 드레인 전극은 TFT2의 게이트전극에 접속된다.
TFT2는 TFT1의 소스전극으로부터 공급되는 제어펄스에 응답하여 i번째(단, i는 m/2보다 작은 양의 정수) 데이터라인(Di)으로부터의 데이터전압을 제 1 화소전극(16a)에 공급한다. 이를 위해, TFT2의 드레인전극은 i번째 데이터라인(Di)에 접속되고 TFT2의 소스전극은 i번째 데이터라인(Di)의 좌측에 위치하는 제 1 화소전극(16a)에 접속된다.
TFT3는 j번째 게이트라인(Gj)으로부터의 스캔펄스에 응답하여 i번째 데이터 라인(Di)으로부터의 데이터전압을 제 2 화소전극(17a)에 공급한다. 이를 위해, TFT3의 게이트전극은 j번째 게이트라인(Gj)에 접속되고, 소스전극은 i번째 데이터라인(Di)에 접속되며, 드레인전극은 제 2 화소전극(17a)에 접속된다.
데이터 구동회로(11)는 쉬프트 레지스터, 래치, 디지털-아날로그 변환기 및 출력 버퍼를 각각 포함하는 다수의 데이터 드라이브 집적회로들로 구성된다. 이 데이터 구동회로(11)는 타이밍 컨트롤러(14)의 제어하에 디지털 비디오 데이터를 래치하고 그 디지털 비디오 데이터를 아날로그 감마보상전압으로 변환하여 데이터라인들(D1 내지 Dm/2)에 공급한다. 또한, 데이터 구동회로(11)는 한 수평기간 동안 동일한 데이터라인을 통해 그 데이터라인의 좌측과 우측 각각에 위치하는 두개의 액정셀에 서로 다른 데이터전압을 공급한다. 이를 위하여 데이터 구동회로(11)는 한 수평주기(1H)를 2 분할하여 반주기(H/2)마다 서로 다른 데이터전압을 데이터라인들(D1 내지 Dm/2)에 공급한다.
게이트 구동회로(12)는 한 수평주기(1H)의 1/2 길이의 펄스폭을 가지는 제어펄스(CP)와 한 수평주기의 펄스폭을 가지는 스캔펄스(SP)를 발생하고, 그 스캔펄스(SP) 및 제어펄스(CP)를 쉬프트시키는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 및 레벨 쉬프터와 게이트라인(G1 내지 Gn) 및 제어라인(C1 내지 Cn) 사이에 접속되는 출력 버퍼를 각각 포함하는 다수의 게이트 드라이브 집적회로들로 구성된다. 이 게이트 구동회로(12)는 타이밍 컨트롤러(14)의 제어하에 각 게이트라인(G1 내지 Gn)과 각 제어라인(C1 내지 Cn)마다 각각 제어펄스(CP)와 스캔펄스(SP)를 공급하고, 그 스캔펄 스(SP) 및 제어펄스(CP)를 게이트라인들(G1 내지 Gn) 및 제어라인들(C1 내지 Cn)에 순차적으로 공급하여 데이터전압이 공급되는 액정표시패널(13)의 수평라인을 선택한다. 여기서, j번째 제어라인(Cj)에 공급되는 제어펄스(CP)는 j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)와 동시에 인가되며, j+1번째 제어라인(Cj+1) 및 게이트라인(Gj+1)에 공급되는 제어펄스(CP)와 스캔펄스(SP)는 j번째 제어펄스(SP)의 논리값이 하이(High)에서 로우(Low) 논리값으로 변함과 동시에 인가된다.
타이밍 컨트롤러(14)는 수직/수평 동기신호와 클럭신호를 입력받아 게이트 구동회로(12)를 제어하기 위한 게이트 제어신호(GDC)와 데이터 구동회로(11)를 제어하기 위한 데이터 제어신호(DDC)를 발생한다. 게이트 제어신호(GDC)는 게이트 스타트 펄스(Gate Start Pulse : GSP), 쉬프트 레지스터를 구동하기 위한 게이트 쉬프트 클럭신호(Gate Shift Clock : GSC), 게이트 출력 신호(Gate Output Enable : GOE) 등을 포함한다. 데이터 제어신호(DDC)는 소스 스타트 펄스(Source Start Pulse : GSP), 소스 쉬프트 클럭(Source Shift Clock : SSC), 소스 출력 신호(Source Output Enable : SOC), 극성신호(Polarity : POL) 등을 포함한다. 그리고 타이밍 컨트롤러(14)는 디지털 비디오 데이터(RGB)를 샐플링한 후에 재정렬하여 데이터 구동회로(11)에 공급한다.
전원 발생부는 고전위 전원전압(VDD), 저전위 전원전압인 기저전압(VSS), 공통전압(VCOM), 게이트하이전압(Vgh), 게이트로우전압(Vgl) 등 액정표시패널(13)의 구동에 필요한 구동전압을 발생한다. 공통전압(VCOM)은 액정셀의 화소전극과 대향하는 공통전극에 공급되는 전압이다. 게이트하이전압(Vgh)은 TFT1, TFT2, TFT3의 문턱전압 이상으로 설정된 스캔펄스(SP) 및 제어펄스(CP)의 하이논리전압이다. 게이트로우전압(Vgl)은 TFT1, TFT2, TFT3의 문턱전압 이하로 설정된 오프전압으로 스캔펄스(SP) 및 제어펄스(CP)의 로우논리전압이다.
도 4 및 도 5를 참조하여 본 발명의 제 1 실시예에 따른 액정표시장치의 구동방법을 설명하기로 한다. T1 기간 동안, i번째 데이터라인(Di)에 제 1 화소전극(16a)을 구동하기위한 화소 데이터전압이 공급됨과 동시에 j번째 게이트라인(Gj) 및 제어라인(Cj) 각각에 스캔펄스(SP) 및 제어펄스(CP)가 공급된다. 여기서, 화소 데이터전압은 타이밍 컨트롤러(14)로부터 제공되는 SOE신호에 동기되어 데이터라인에 공급된다. j번째 게이트라인(Gj)에 공급된 스캔펄스(SP)에 의해 j번째 게이트라인(Gj)에 접속된 TFT1이 턴온되어, 제어라인(Cj)에 공급된 제어펄스(CP)가 TFT2의 게이트전극에 공급된다. 공급된 제어펄스(CP)에 의해 TFT2가 턴온되어, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 1 화소전극(16a)에 공급된다. 또한, T1 기간 동안, j번째 게이트라인(Gj)에 인가된 스캔펄스(SP)에 의해 TFT3이 턴온되어, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(17a)에도 공급된다.
T2 기간동안, i번째 데이터라인(Di)에 제 2 화소전극(17a)를 구동하기 위한 화소 데이터전압이 공급됨과 동시에 j번째 제어라인(Cj)에 공급되는 제어펄스(CP)는 로우논리값으로 변하며, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)는 하이논리값을 유지한다. 이로인해, TFT1은 턴온상태를 유지하지만, TFT2는 턴오프되어 i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 1 화소전극(16a)에는 공 급되지 않는다. 한편, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)에 의해 TFT3는 턴온 상태를 유지하여, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(17a)에 공급된다.
T3 및 T4기간에는 j+1번째 게이트라인(Gj+1)과 j+1번째 제어라인(Cj+1)에 스캔펄스(SP) 및 제어펄스(CP)가 인가되어 T1, T2 기간과 동일한 과정에 의해 제 1 및 제 2 화소전극(16b, 17b)에 데이터전압이 공급된다.
도 6은 본 발명의 제 1 실시예를 구동하기 위한 구동파형의 다른 일례를 나타낸 도면이다.
도 6의 구동파형은 제어펄스(CP)가 스캔펄스(SP)와 동일한 2분주기 펄스폭을 갖는 것을 제외하고, 도 5에 나타낸 구동파형과 실질적으로 동일하다.
도 6을 참조하면, 제어펄스(CP)와 스캔펄스(SP)는 각각 1/4주기의 지연기간을 가지고 각 제어라인들(C1 내지 Cn)과 게이트라인들(G1 내지 Gn)에 공급된다.
T0기간동안, j번째 제어라인(Cj)에 제어펄스(CP)가 공급되어도, j번째 게이트라인(Gj)에 스캔펄스(SP)가 공급되지 않으므로 이 기간에는 TFT1과 TFT2는 턴오프를 유지한다.
한편, T2기간에 j번째 제어라인(Cj)에 공급되는 제어펄스(CP)가 로우논리값으로 변함과 동시에 j+1번째 제어라인(Cj+1)에 제어펄스(CP)가 공급된다.
도 6의 구동파형의 다른 일례에 따른 구동방법은 상술한 차이점을 제외하고 도 5에 나타낸 구동파형에 의한 구동방법과 동일하므로, 이에 대한 설명은 생략하기로 한다.
도 7은 본 발명의 제 2 실시예에 따른 액정표시장치의 일부 액정셀들을 자세히 나타낸 도면이고, 도 8은 도 7의 액정표시장치를 구동하기 위한 구동파형을 나타낸 도면이다. 제 2 실시예에 따른 액정표시장치 및 그 구동방법은 2분주기로 반복되는 제어펄스(CP)가 각 제어라인(C)에 동일하게 공급되는 것을 제외하고 제 1 실시예와 실질적으로 동일하므로, 제 1 실시예와 동일한 구성요소 및 작용에 대한 설명은 생략하기로 한다.
도 3, 도 7 및 도 8을 참조하면, 본 발명의 제 2 실시예에 따른 액정표시장치의 게이트 구동회로(12)는 한 수평주기(1H)의 1/2 수평주기의 펄스폭을 가지고 온/오프를 반복하는 제어펄스(CP)와 반주기(H/2)의 스캔펄스(SP)를 발생하고, 그 스캔펄스(SP)를 쉬프트시키는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 및 레벨 쉬프터와 게이트라인(G1 내지 Gn) 및 제어라인(C) 사이에 접속되는 출력 버퍼를 각각 포함하는 다수의 게이트 드라이브 집적회로들로 구성된다. 이 게이트 구동회로(12)는 타이밍 컨트롤러(14)의 제어하에 2분주기의 스캔펄스(SP)를 각 게이트라인(G1 내지 Gn)에 순차적으로 공급하고, 1/2 수평주기의 펄스폭을 가지고 온/오프를 반복하는 제어펄스(CP)를 제어라인들(C)에 제공하여 데이터전압이 공급되는 액정표시패널(13)의 수평라인을 선택한다. 여기서, 제어라인(C)에 공급되는 제어펄스(CP)와 j번째 게이트라인(Gj)에 공급되는 2분주기 스캔펄스(SP)의 논리값은 동시에 하이논리값으로 변하게 된다.
제어라인(C)은 액정패널 상에 게이트라인들(G1 내지 Gn)과 평행하게 형성되 며, 화소 어레이의 좌측종단이나 우측종단 또는 중간의 어느 부분에서 서로 접속하여 게이트 구동회로(12)의 제어펄스(CP) 출력단에 접속된다. 이 제어라인(C)은 게이트 구동회로(12)로부터 제공되는 1/2 수평주기의 펄스폭을 갖는 제어펄스(CP)를 TFT1에 공급한다.
도 7 및 도 8을 참조하여 본 발명의 제 2 실시예에 따른 액정표시장치의 구동방법을 설명하기로 한다. T1 기간 동안, i번째 데이터라인(Di)에 제 1 화소전극(21a)을 구동하기위한 화소 데이터전압이 공급됨과 동시에 j번째 게이트라인(Gj) 스캔펄스(SP)가 공급된다. 여기서, 화소 데이터전압은 타이밍 컨트롤러(14)로부터 제공되는 SOE신호에 동기되어 데이터라인에 공급된다. 이때, 제어라인(C)에는 한 수평주기(1H)의 1/2 수평주기의 펄스폭을 가지는 제어펄스(CP)가 공급된다. j번째 게이트라인(Gj)에 공급된 스캔펄스(SP)에 의해 j번째 게이트라인(Gj)에 접속된 TFT1이 턴온되어, 제어라인(C)에 공급된 제어펄스(CP)가 TFT2의 게이트전극에 공급된다. 공급된 제어펄스(CP)에 의해 TFT2가 턴온되어, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 1 화소전극(21a)에 공급된다. 또한, T1 기간 동안, j번째 게이트라인(Gj)에 인가된 스캔펄스(SP)에 의해 TFT3이 턴온되어, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(22a)에도 공급된다.
T2 기간동안, i번째 데이터라인(Di)에 제 2 화소전극(22a)를 구동하기 위한 화소 데이터전압이 공급됨과 동시에 제어라인(C)에 공급되는 제어펄스(CP)는 로우논리값으로 변하며, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)는 하이논리값을 유지한다. 이로인해, TFT1은 턴온상태를 유지하지만, TFT2는 턴오프되어 i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 1 화소전극(21a)에는 공급되지 않는다. 한편, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)에 의해 TFT3는 턴온 상태를 유지하여, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(22a)에 공급된다.
T3 및 T4기간에는 j+1번째 게이트라인(Gj+1)에 스캔펄스(SP)가 인가되고, 동시에 제어라인(C)에 공급되는 제어펄스(CP)가 하이논리값으로 변하게된다. 이로인해, T3 및 T4기간에는 T1, T2 기간과 동일한 과정에 의해 제 1 및 제 2 화소전극(21b, 22b)에 i번째 데이터라인(Di)로부터 제공되는 데이터전압이 공급된다.
도 9는 제 3 실시예에 따른 도 3의 액정패널을 자세하게 나타낸 도면이다. 제 3 실시예의 액정표시장치는 TFT1과 TFT2의 접속방법 및 구동방법을 제외하고 제 1 실시예와 실질적으로 동일하므로, 제 1 실시예와 동일한 구성 및 작용에 대한 상세한 설명은 생략하기로한다.
또한, 제 3 실시예에 따른 액정표시장치의 구동파형은 도 5에 나타낸 구동파형과 실질적으로 동일하므로 도 5를 결부하여 제 3 실시예에 따른 액정표시장치 및 그 구동방법을 설명하기로 한다.
도 5 및 도 9를 참조하면, 본 발명의 제 3 실시예에 따른 액정표시장치의
데이터라인들(D1 내지 Dm/2)은 제 1 화소전극들(26)과 제 2 화소전극들(27)의 사이에 형성되며, 데이터 구동회로(11)로부터 제공되는 데이터전압을 TFT1, TFT2 및 TFT3를 경유하여 제 1 화소전극들(26)과 제 2 화소전극들(27)에 공급한다. 하나의 데이터라인(Di)이 좌/우측에 형성된 두 개의 화소전극(16, 17)에 데이터전 압을 공급함으로 인해, 데이터 구동회로(11)와 접속되는 데이터라인들(D1 내지 Dm/2)의 수가 종래의 액정표시장치에 비해 1/2로 감소한다. 또한, 데이터라인들(D1 내지 Dm/2)의 수가 감소함으로 인해 데이터 구동회로(11)의 채널수가 감소하게 된다.
TFT1은 j번째 게이트라인(Gj)으로부터 공급되는 스캔펄스(SP)에 응답하여 TFT2로부터 제공되는 데이터전압을 제 1 화소전극(26a)에 공급한다. 이를 위해, TFT1의 게이트전극은 j번째 게이트라인(Gj)에 접속되고, 소스전극은 TFT2의 드레인전극에 접속되며, 드레인전극은 제 1 화소전극(26a)에 접속된다.
TFT2는 j번째 제어라인(Cj)으로부터 공급되는 제어펄스(CP)에 응답하여 i번째 데이터라인(Di)으로부터 제공되는 데이터전압을 TFT1에 공급한다. 이를 위해, TFT2의 게이트전극은 j번째 제어라인에 접속되고, 소스전극은 i번째 데이터라인(Di)에 접속되며, 드레인전극은 TFT1의 소스전극에 접속된다.
TFT3는 j번째 게이트라인(Gj)으로부터의 스캔펄스에 응답하여 i번째 데이터라인(Di)으로부터의 데이터전압을 제 2 화소전극(27a)에 공급한다. 이를 위해, TFT3의 게이트전극은 j번째 게이트라인(Gj)에 접속되고, 소스전극은 i번째 데이터라인(Di)에 접속되며, 드레인전극은 제 2 화소전극(27a)에 접속된다.
도 5를 참조하여 본 발명의 제 1 실시예에 따른 액정표시장치의 구동방법을 설명하기로 한다. T1 기간 동안, i번째 데이터라인(Di)에 제 1 화소전극(26a)을 구동하기위한 화소 데이터전압이 공급됨과 동시에 j번째 게이트라인(Gj) 및 제어라인(Cj) 각각에 스캔펄스(SP)와 제어펄스(CP)가 공급된다. 여기서, 화소 데이터전 압은 타이밍 컨트롤러(14)로부터 제공되는 SOE신호에 동기되어 데이터라인에 공급된다. j번째 제어라인(Cj)에 공급된 제어펄스(CP)에 의해 j번째 제어라인(Cj)에 접속된 TFT2가 턴온되어, i번째 데이터라인(Di)에 공급된 데이터전압이 TFT1에 제공된다. 제어펄스(CP)와 동시에 공급된 스캔펄스(SP)에 의해 j번째 게이트라인(Gj)에 접속된 TFT1이 턴온되어, TFT2로부터 제공되는 데이터전압이 j번째 제 1 화소전극(26a)에 공급된다. 또한, T1 기간 동안, j번째 게이트라인(Gj)에 인가된 스캔펄스(SP)에 의해 TFT3도 턴온되어, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(27a)에도 공급된다.
T2 기간동안, i번째 데이터라인(Di)에 제 2 화소전극(27a)를 구동하기 위한 화소 데이터전압이 공급됨과 동시에 j번째 제어라인(Cj)에 공급되는 제어펄스(CP)는 로우논리값으로 변하며, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)는 하이논리값을 유지한다. 이로인해, TFT1은 턴온상태를 유지하지만, TFT2는 턴오프되어 i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 1 화소전극(26a)에는 공급되지 않는다. 한편, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)에 의해 TFT3는 턴온 상태를 유지하여, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(27a)에 공급된다.
T3 및 T4기간에는 j+1번째 게이트라인(Gj+1)과 j+1번째 제어라인(Cj+1)에 스캔펄스(SP) 및 제어펄스(CP)가 인가되어 T1, T2 기간과 동일한 과정에 의해 제 1 및 제 2 화소전극(26b, 27b)에 데이터전압이 공급된다.
한편, 제 3 실시예도 제 1 실시예와 마찬가지로 도 6에 나타낸 구동파형을 이용하여 제 3 실시예에 따른 액정표시장치를 구동하는 것이 가능하다. 도 6에 나타낸 구동파형을 이용하여 제 3 실시예의 액정표시장치를 구동하는 방법에 대한 상세한 설명은 생략하기로 한다.
도 10은 본 발명의 제 4 실시예에 따른 액정패널의 일부 액정셀을 자세하게 나타낸 도면이다. 본 발명의 제 4 실시예에 따른 액정표시장치는 제 2 실시예와 동일한 구동파형 및 제어라인(C)을 이용하는 것을 제외하고 제 3 실시예와 동일하므로, 제 2 및 제 3 실시예와 동일한 구성 및 작용에 대한 상세한 설명은 생략하기로 한다. 또한, 제 4 실시예에 따른 액정표시장치의 구동파형은 도 8에 나타낸 구동파형과 실질적으로 동일하므로 도 8을 참조하여 제 4 실시예에 따른 액정표시장치의 구동방법을 설명하기로 한다.
도 8 및 도 10을 참조하면, 본 발명의 제 4 실시예에 따른 액정표시장치의 게이트 구동회로(12)는 한 수평주기(1H)의 1/2 수평주기의 펄스폭을 가지고 온/오프를 반복하는 제어펄스(CP)와 반주기(H/2)의 스캔펄스(SP)를 발생하고, 그 스캔펄스(SP)를 쉬프트시키는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 및 레벨 쉬프터와 게이트라인(G1 내지 Gn) 및 제어라인(C) 사이에 접속되는 출력 버퍼를 각각 포함하는 다수의 게이트 드라이브 집적회로들로 구성된다. 이 게이트 구동회로(12)는 타이밍 컨트롤러(14)의 제어하에 2분주기의 스캔펄스(SP)를 각 게이트라인(G1 내지 Gn)에 순차적으로 공급하고, 1/2 수평주기의 펄스폭을 가지고 온/오프를 반복하는 제어펄스(CP)를 제어라인들(C)에 제공하여 데이터전압이 공급되는 액정표시패널(13)의 수 평라인을 선택한다. 여기서, 제어라인(C)에 공급되는 제어펄스(CP)와 j번째 게이트라인(Gj)에 공급되는 2분주기 스캔펄스(SP)의 논리값은 동시에 하이논리값으로 변하게 된다.
제어라인(C)은 액정패널 상에 게이트라인들(G1 내지 Gn)과 평행하게 형성되며, 화소 어레이의 좌측종단이나 우측종단 또는 중간의 어느 부분에서 서로 접속하여 게이트 구동회로(12)의 제어펄스(CP) 출력단에 접속된다. 이 제어라인(C)은 게이트 구동회로(12)로부터 제공되는 1/2 수평주기의 펄스폭을 갖는 제어펄스(CP)를 TFT1에 공급한다.
데이터라인들(D1 내지 Dm/2)은 제 1 화소전극들(31)과 제 2 화소전극들(32)의 사이에 형성되며, 데이터 구동회로(11)로부터 제공되는 데이터전압을 TFT1, TFT2 및 TFT3를 경유하여 제 1 화소전극들(31)과 제 2 화소전극들(32)에 공급한다. 하나의 데이터라인(Di)이 좌/우측에 형성된 두 개의 화소전극(31, 32)에 데이터전압을 공급함으로 인해, 데이터 구동회로(11)와 접속되는 데이터라인들(D1 내지 Dm/2)의 수가 종래의 액정표시장치에 비해 1/2로 감소한다. 또한, 데이터라인들(D1 내지 Dm/2)의 수가 감소함으로 인해 데이터 구동회로(11)의 채널수가 감소하게 된다.
TFT1은 j번째 게이트라인(Gj)으로부터 공급되는 스캔펄스(SP)에 응답하여 TFT2로부터 제공되는 데이터전압을 제 1 화소전극(31a)에 공급한다. 이를 위해, TFT1의 게이트전극은 j번째 게이트라인(Gj)에 접속되고, 소스전극은 TFT2의 드레인전극에 접속되며, 드레인전극은 제 1 화소전극(32a)에 접속된다.
TFT2는 제어라인(C)으로부터 공급되는 제어펄스(CP)에 응답하여 i번째 데이터라인(Di)으로부터 제공되는 데이터전압을 TFT1에 공급한다. 이를 위해, TFT2의 게이트전극은 j번째 제어라인에 접속되고, 소스전극은 i번째 데이터라인(Di)에 접속되며, 드레인전극은 TFT1의 소스전극에 접속된다.
TFT3는 j번째 게이트라인(Gj)으로부터의 스캔펄스에 응답하여 i번째 데이터라인(Di)으로부터의 데이터전압을 제 2 화소전극(27a)에 공급한다. 이를 위해, TFT3의 게이트전극은 j번째 게이트라인(Gj)에 접속되고, 소스전극은 i번째 데이터라인(Di)에 접속되며, 드레인전극은 제 2 화소전극(27a)에 접속된다.
도 8을 참조하여 본 발명의 제 4 실시예에 따른 액정표시장치의 구동방법을 설명하기로 한다. T1 기간 동안, i번째 데이터라인(Di)에 제 1 화소전극(31a)를 구동하기 위한 화소 데이터전압이 공급됨과 동시에 j번째 게이트라인(Gj)에 스캔펄스(SP)가 공급된다. 여기서, 화소 데이터전압은 타이밍 컨트롤러(14)로부터 제공되는 SOE신호에 동기되어 데이터라인에 공급된다. 이때, 제어라인(C)에는 한 수평주기(1H)의 1/2 수평주기의 펄스폭을 가지는 제어펄스(CP)가 공급된다. 제어라인(C)에 공급된 제어펄스(CP)에 의해 제어라인(C)에 접속된 TFT2가 턴온되어, i번째 데이터라인(Di)에 공급된 데이터전압이 TFT1에 제공된다. 제어펄스(CP)와 동시에 공급된 스캔펄스(SP)에 의해 j번째 게이트라인(Gj)에 접속된 TFT1이 턴온되어, TFT2로부터 제공되는 데이터전압이 j번째 제 1 화소전극(31a)에 공급된다. 또한, T1 기간 동안, j번째 게이트라인(Gj)에 인가된 스캔펄스(SP)에 의해 TFT3도 턴온되어, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(32a)에도 공급된다.
T2 기간동안, i번째 데이터라인(Di)에 제 2 화소전극(32a)를 구동하기 위한 화소 데이터전압이 공급됨과 동시에 j번째 제어라인(Cj)에 공급되는 제어펄스(CP)는 로우논리값으로 변하며, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)는 하이논리값을 유지한다. 이로인해, TFT1은 턴온상태를 유지하지만, TFT2는 턴오프되어 i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 1 화소전극(31a)에는 공급되지 않는다. 한편, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)에 의해 TFT3는 턴온 상태를 유지하여, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(32a)에 공급된다.
T3 및 T4기간에는 j+1번째 게이트라인(Gj+1)에 스캔펄스(SP)가 다시 공급되고, 제어라인(C)에 공급되는 제어펄스(CP)가 다시 하이논리값으로 변하게 된다. 이로인해, T3 및 T4 기간에는 T1, T2 기간과 동일한 과정에 의해 제 1 및 제 2 화소전극(31b, 32b)에 i번째 데이터라인(Di)으로부터 제공되는 데이터전압이 공급된다.
도 11은 본 발명의 제 5 실시예에 따른 액정표시장치의 일부 액정셀들을 자세히 나타낸 도면이다. 제 5 실시예에 따른 액정표시장치 및 그 구동방법은 TFT1의 소스단자와 드레인단자의 접속방법을 제외하고 제 1 실시예의 구성 및 구동방법과 실질적으로 동일하므로, 제 1 실시예와 동일한 구성 및 구동방법에 대한 상세한 설명은 생략하기로 한다. 또한, 제 5 실시예의 구동방법은 도 5와 실질적으로 동일하므로 이를 참조하여 제 5 실시예에 따른 액정표시장치의 구동방법을 설명하기 로 한다.
도 5 및 도 11을 참조하면, 본 발명의 제 5 실시예에 따른 액정표시장치의 TFT1은 j번째 TFT2의 온/오프를 제어하기 위해 제어라인(Cj)으로부터 공급되는 제어펄스(CP)에 응답하여 j번째 게이트라인(Gj)으로부터 제공되는 스캔펄스(SP)를 TFT2의 게이트전극에 공급한다. 이를 위해, TFT1의 소스전극은 j번째 게이트라인에 접속되고, 게이트전극은 j번째 제어라인에 접속되며, 드레인 전극은 TFT2의 게이트전극에 접속된다.
TFT2는 TFT1의 소스전극으로부터 공급되는 스캔펄스(SP)에 응답하여 i번째 데이터라인(Di)으로부터의 데이터전압을 제 1 화소전극(36a)에 공급한다. 이를 위해, TFT2의 드레인전극은 i번째 데이터라인(Di)에 접속되고 TFT2의 소스전극은 i번째 데이터라인(Di)의 좌측에 위치하는 제 1 화소전극(36a)에 접속된다.
TFT3는 j번째 게이트라인(Gj)으로부터의 스캔펄스에 응답하여 i번째 데이터라인(Di)으로부터의 데이터전압을 제 2 화소전극(37a)에 공급한다. 이를 위해, TFT3의 게이트전극은 j번째 게이트라인(Gj)에 접속되고, 소스전극은 i번째 데이터라인(Di)에 접속되며, 드레인전극은 제 2 화소전극(37a)에 접속된다.
도 5를 참조하여 제 5 실시예에 따른 액정표시장치의 구동방법을 설명하기로 한다. T1 기간 동안, i번째 데이터라인(Di)에 제 1 화소전극(36a)을 구동하기위한 화소 데이터전압이 공급됨과 동시에 j번째 게이트라인(Gj) 및 제어라인(Cj) 각각에 스캔펄스(SP) 및 제어펄스(CP)가 공급된다. 여기서, 화소 데이터전압은 타이밍 컨트롤러(14)로부터 제공되는 SOE신호에 동기되어 데이터라인에 공급된다. j번째 제 어라인(Cj)에 공급된 제어펄스(CP)에 의해 j번째 제어라인(Cj)에 접속된 TFT1이 턴온되어, 게이트라인(Gj)에 공급된 스캔펄스(GP)가 TFT2의 게이트전극에 공급된다. 공급된 스캔펄스(SP)에 의해 TFT2가 턴온되어, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 1 화소전극(36a)에 공급된다. 또한, T1 기간 동안, j번째 게이트라인(Gj)에 인가된 스캔펄스(SP)에 의해 TFT3이 턴온되어, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(37a)에도 공급된다.
T2 기간동안, i번째 데이터라인(Di)에 제 2 화소전극(37a)를 구동하기 위한 화소 데이터전압이 공급됨과 동시에 j번째 제어라인(Cj)에 공급되는 제어펄스(CP)는 로우논리값으로 변하며, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)는 하이논리값을 유지한다. 이로인해, TFT1이 턴오프되어 i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 1 화소전극(36a)에는 공급되지 않는다. 한편, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)에 의해 TFT3는 턴온 상태를 유지하여, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(37a)에 공급된다.
T3 및 T4기간에는 j+1번째 게이트라인(Gj+1)과 j+1번째 제어라인(Cj+1)에 스캔펄스(SP) 및 제어펄스(CP)가 인가되어 T1, T2 기간과 동일한 과정에 의해 제 1 및 제 2 화소전극(36b, 37b)에 데이터전압이 공급된다.
한편, 제 5 실시예도 제 1 실시예와 마찬가지로 도 6에 나타낸 구동파형을 이용하여 제 5 실시예에 따른 액정표시장치를 구동하는 것이 가능하다. 도 6에 나타낸 구동파형을 이용하여 제 5 실시예의 액정표시장치를 구동하는 방법에 대한 상 세한 설명은 생략하기로 한다.
도 12는 본 발명의 제 6 실시예에 따른 액정표시장치의 일부 액정셀을 자세하게 나타낸 도면이다.
본 발명의 제 6 실시예는 2분주기로 온/오프가 반복되는 제어펄스(CP)가 제어라인(C)에 동일하게 공급되는 것을 제외하고 제 5 실시예와 실질적으로 동일하므로, 제 5 실시예와 동일한 구성요소 및 작용에 대한 설명은 생략하기로 한다. 또한, 제 6 실시예에 따른 액정표시장치의 구동파형은 도 5에 나타낸 구동파형과 실질적으로 동일하므로, 도 5를 결부하여 제 6 실시예에 따른 액정표시장치 및 그 구동방법을 설명하기로 한다.
도 5 및 도 12를 참조하면, 본 발명의 제 6 실시예에 따른 액정표시장치의 게이트 구동회로(12)는 한 수평주기(1H)의 1/2 수평주기의 펄스폭을 가지고 온/오프를 반복하는 제어펄스(CP)와 반주기(H/2)의 스캔펄스(SP)를 발생하고, 그 스캔펄스(SP)를 쉬프트시키는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 및 레벨 쉬프터와 게이트라인(G1 내지 Gn) 및 제어라인(C) 사이에 접속되는 출력 버퍼를 각각 포함하는 다수의 게이트 드라이브 집적회로들로 구성된다. 이 게이트 구동회로(12)는 타이밍 컨트롤러(14)의 제어하에 2분주기의 스캔펄스(SP)를 각 게이트라인(G1 내지 Gn)에 순차적으로 공급하고, 1/2 수평주기의 펄스폭을 가지고 온/오프를 반복하는 제어펄스(CP)를 제어라인(C)에 제공하여 데이터전압이 공급되는 액정표시패널(13)의 수평라인을 선택한다. 여기서, 제어라인(C)에 공급되는 제어펄스(CP)와 j번째 게이트 라인(Gj)에 공급되는 2분주기 스캔펄스(SP)의 논리값은 동시에 하이논리값으로 변하게 된다.
제어라인(C)은 액정패널 상에 게이트라인들(G1 내지 Gn)과 평행하게 형성되며, 화소 어레이의 좌측종단이나 우측종단 또는 중간의 어느 부분에서 서로 접속하여 게이트 구동회로(12)의 제어펄스(CP) 출력단에 접속된다. 이 제어라인(C)은 게이트 구동회로(12)로부터 제공되는 1/2 수평주기의 펄스폭을 갖는 제어펄스(CP)를 TFT1에 공급한다.
데이터라인들(D1 내지 Dm/2)은 제 1 화소전극들(41)과 제 2 화소전극들(42)의 사이에 형성되며, 데이터 구동회로(11)로부터 제공되는 데이터전압을 TFT1, TFT2 및 TFT3를 경유하여 제 1 화소전극들(41)과 제 2 화소전극들(42)에 공급한다. 하나의 데이터라인(Di)이 좌/우측에 형성된 두 개의 화소전극(41, 42)에 데이터전압을 공급함으로 인해, 데이터 구동회로(11)와 접속되는 데이터라인들(D1 내지 Dm/2)의 수가 종래의 액정표시장치에 비해 1/2로 감소한다. 또한, 데이터라인들(D1 내지 Dm/2)의 수가 감소함으로 인해 데이터 구동회로(11)의 채널수가 감소하게 된다.
TFT1은 j번째 TFT2의 온/오프를 제어하기 위해 제어라인(C)으로부터 공급되는 제어펄스(CP)에 응답하여 j번째 게이트라인(Gj)으로부터 제공되는 스캔펄스(SP)를 TFT2의 게이트전극에 공급한다. 이를 위해, TFT1의 소스전극은 j번째 게이트라인에 접속되고, 게이트전극은 제어라인(C)에 접속되며, 드레인 전극은 TFT2의 게이트전극에 접속된다.
TFT2는 TFT1의 소스전극으로부터 공급되는 스캔펄스(SP)에 응답하여 i번째 데이터라인(Di)으로부터의 데이터전압을 제 1 화소전극(41a)에 공급한다. 이를 위해, TFT2의 드레인전극은 i번째 데이터라인(Di)에 접속되고 TFT2의 소스전극은 i번째 데이터라인(Di)의 좌측에 위치하는 제 1 화소전극(41a)에 접속된다.
TFT3는 j번째 게이트라인(Gj)으로부터의 스캔펄스에 응답하여 i번째 데이터라인(Di)으로부터의 데이터전압을 제 2 화소전극(42a)에 공급한다. 이를 위해, TFT3의 게이트전극은 j번째 게이트라인(Gj)에 접속되고, 소스전극은 i번째 데이터라인(Di)에 접속되며, 드레인전극은 제 2 화소전극(42a)에 접속된다.
도 5를 참조하여 제 6 실시예에 따른 액정표시장치의 구동방법을 설명하기로 한다. T1 기간 동안, i번째 데이터라인(Di)에 제 1 화소전극(41a)을 구동하기위한 화소 데이터전압이 공급됨과 동시에 j번째 게이트라인(Gj)에 스캔펄스(SP)가 공급된다. 여기서, 화소 데이터전압은 타이밍 컨트롤러(14)로부터 제공되는 SOE신호에 동기되어 데이터라인에 공급된다. 이때 제어라인(C)에는 한 수평주기(1H)의 1/2 수평주기의 펄스폭을 가지는 제어펄스(CP)가 공급된다. 제어라인(C)에 공급된 제어펄스(CP)에 의해 제어라인(C)에 접속된 TFT1이 턴온되어, 게이트라인(Gj)에 공급된 스캔펄스(SP)가 TFT2의 게이트전극에 공급된다. 공급된 스캔펄스(SP)에 의해 TFT2가 턴온되어, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 1 화소전극(41a)에 공급된다. 또한, T1 기간 동안, j번째 게이트라인(Gj)에 인가된 스캔펄스(SP)에 의해 TFT3이 턴온되어, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(42a)에도 공급된다.
T2 기간동안, i번째 데이터라인(Di)에 제 2 화소전극(42a)를 구동하기 위한 화소 데이터전압이 공급됨과 동시에 제어라인(C)에 공급되는 제어펄스(CP)는 로우논리값으로 변하며, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)는 하이논리값을 유지한다. 이로인해, TFT1이 턴오프되어 i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 1 화소전극(41a)에는 공급되지 않는다. 한편, j번째 게이트라인(Gj)에 공급되는 스캔펄스(SP)에 의해 TFT3는 턴온 상태를 유지하여, i번째 데이터라인(Di)으로부터 공급되는 데이터전압이 제 2 화소전극(42a)에 공급된다.
T3 및 T4기간에는 j+1번째 게이트라인(Gj+1)에 스캔펄스(SP)가 인가되고 이와 동시에 제어라인(C)의 제어펄스(CP)가 하이논리값으로 변하게 되어 T1, T2 기간과 동일한 과정에 의해 제 1 및 제 2 화소전극(41b, 42b)에 데이터전압이 공급된다.
상술한 바와 같이, 본 발명에 따른 액정표시장치 및 그 구동방법은 제어라인과 게이트라인을 통해 1/2 수평주기의 펄스폭을 가지는 제어펄스와 1/2의 펄스폭을 가지는 스캔펄스를 제공함으로서, 데이터라인의 수가 저감된 액정표시장치와 그에 따른 구동방법을 제공하는 것이 가능하다.
또한, 데이터라인의 수가 감소됨으로 인해 데이터 구동회로의 채널 수가 감소되고, 이로인해 데이터 구동회로의 집적회로 수가 감소되어 회로 비용을 감소시키는 것이 가능하다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정해져야만 할 것이다.

Claims (66)

  1. 화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로와;
    상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀과;
    상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀과;
    상기 데이터라인과 교차하는 다수의 게이트라인들 및 제어라인들과;
    상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하기 위한 게이트 구동회로와;
    상기 게이트라인들 중 어느 한 게이트라인으로부터의 스캔펄스와 상기 제어라인들 중 어느 한 제어라인으로부터의 상기 제어펄스에 응답하여 제 1 액정셀을 구동하기 위한 제어신호를 발생하는 제 1 스위치소자와;
    상기 제어신호에 응답하여 상기 데이터라인으로부터의 상기 데이터전압을 상기 제 1 액정셀에 공급하는 제 2 스위치소자와;
    상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 제 3 스위치소자를 구비하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서,
    상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  5. 제 1 항에 있어서,
    상기 스캔펄스의 펄스폭은 1 수평기간인 것을 특징으로 하는 액정표시장치.
  6. 제 1 항에 있어서,
    상기 제어펄스의 펄스폭은 1/2 수평주기인 것을 특징으로 하는 액정표시장치.
  7. 제 1 항에 있어서,
    상기 제어펄스의 펄스폭은 1 수평주기인 것을 특징으로 하는 액정표시장치.
  8. 제 1 항에 있어서,
    상기 제어라인들은,
    상기 게이트 라인들과 평행하게 형성되는 제어라인들과,
    상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접속되는 공통제어라인을 더 구비하는 것을 특징으로 하는 액정표시장치.
  9. 제 1 항에 있어서,
    상기 게이트 구동회로는,
    상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고;
    상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차적으로 공급하는 것을 특징으로 하는 액정표시장치.
  10. 제 9 항에 있어서,
    상기 제 1 펄스폭은 1/2 수평기간 또는 1 수평기간인 것을 특징으로 하는 액정표시장치.
  11. 제 5 항, 제 6 항 또는 제 10 항에 있어서,
    상기 제어펄스와 상기 스캔펄스들은 동기되는 것을 특징으로 하는 액정표시장치.
  12. 화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로와;
    상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀과;
    상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀과;
    상기 데이터라인과 교차하는 다수의 게이트라인들 및 제어라인들과;
    상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하기 위한 게이트 구동회로와;
    상기 게이트라인들 중 어느 한 게이트라인으로부터의 상기 스캔펄스에 응답하여 상기 데이터전압을 상기 제 1 액정셀에 공급하기 위한 제 1 스위치소자와;
    상기 제어라인들 중 어느 한 제어라인으로부터의 상기 제어펄스에 응답하여 상기 데이터전압을 제 1 스위치소자에 공급하기 위한 제 2 스위치소자와;
    상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 제 3 스위치소자를 구비하는 것을 특징으로 하는 액정표시장치.
  13. 제 12 항에 있어서,
    상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  14. 제 12 항에 있어서,
    상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  15. 제 12 항에 있어서,
    상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  16. 제 12 항에 있어서,
    상기 스캔펄스의 펄스폭은 1 수평기간인 것을 특징으로 하는 액정표시장치.
  17. 제 12 항에 있어서,
    상기 제어펄스의 펄스폭은 1/2 수평주기인 것을 특징으로 하는 액정표시장치.
  18. 제 12 항에 있어서,
    상기 제어펄스의 펄스폭은 1 수평주기인 것을 특징으로 하는 액정표시장치.
  19. 제 12 항에 있어서,
    상기 제어라인들은,
    상기 게이트 라인들과 평행하게 형성되는 제어라인들과,
    상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접속되는 공통제어라인을 더 구비하는 것을 특징으로 하는 액정표시장치.
  20. 제 12 항에 있어서,
    상기 게이트 구동회로는,
    상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고;
    상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차 적으로 공급하는 것을 특징으로 하는 액정표시장치.
  21. 제 20 항에 있어서,
    상기 제 1 펄스폭은 1/2 수평기간 또는 1 수평기간인 것을 특징으로 하는 액정표시장치.
  22. 제 16 항, 제 17 항 또는 제 21 항에 있어서,
    상기 제어펄스와 상기 스캔펄스들은 동기되는 것을 특징으로 하는 액정표시장치.
  23. 화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로와;
    상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀과;
    상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀과;
    상기 데이터라인과 교차하는 다수의 게이트라인들 및 제어라인들과;
    상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하기 위한 게이트 구동회로와;
    상기 제어라인들 중 어느 한 제어라인으로부터의 제어펄스와 상기 게이트라 인중 어느 한 게이트라인으로부터의 상기 스캔펄스에 응답하여 제 1 액정셀을 구동하기 위한 제어신호를 발생하는 제 1 스위치소자와;
    상기 제어신호에 응답하여 상기 데이터라인으로부터의 상기 데이터전압을 상기 제 1 액정셀에 공급하는 제 2 스위치소자와;
    상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 제 3 스위치소자를 구비하는 것을 특징으로 하는 액정표시장치.
  24. 제 23 항에 있어서,
    상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  25. 제 23 항에 있어서,
    상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  26. 제 23 항에 있어서,
    상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터 라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  27. 제 23 항에 있어서,
    상기 스캔펄스의 펄스폭은 1 수평기간인 것을 특징으로 하는 액정표시장치.
  28. 제 23 항에 있어서,
    상기 제어펄스의 펄스폭은 1/2 수평주기인 것을 특징으로 하는 액정표시장치.
  29. 제 23 항에 있어서,
    상기 제어펄스의 펄스폭은 1 수평주기인 것을 특징으로 하는 액정표시장치.
  30. 제 23 항에 있어서,
    상기 제어라인들은,
    상기 게이트 라인들과 평행하게 형성되는 제어라인들과,
    상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접속되는 공통제어라인을 더 구비하는 것을 특징으로 하는 액정표시장치.
  31. 제 23 항에 있어서,
    상기 게이트 구동회로는,
    상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고;
    상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차적으로 공급하는 것을 특징으로 하는 액정표시장치.
  32. 제 31 항에 있어서,
    상기 제 1 펄스폭은 1/2 수평기간 또는 1 수평기간인 것을 특징으로 하는 액정표시장치.
  33. 제 27 항, 제 28 항 또는 제 32 항에 있어서,
    상기 제어펄스와 상기 스캔펄스들은 동기되는 것을 특징으로 하는 액정표시장치.
  34. 화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로, 상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀, 상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀을 구비하는 액정표시장치의 구동방법에 있어서,
    상기 데이터라인과 교차하도록 다수의 게이트라인들 및 제어라인들을 형성하 는 단계와;
    상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하는 단계와;
    제 1 스위치소자를 이용하여 상기 게이트라인들 중 어느 한 게이트라인으로부터의 스캔펄스와 상기 제어라인들 중 어느 한 제어라인으로부터의 상기 제어펄스에 응답하여 제 1 액정셀을 구동하기 위한 제어신호를 발생하는 단계와;
    제 2 스위치소자를 이용하여 상기 제어신호에 응답하여 상기 데이터라인으로부터의 상기 데이터전압을 상기 제 1 액정셀에 공급하는 단계와;
    제 3 스위치소자를 이용하여 상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
  35. 제 34 항에 있어서,
    상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  36. 제 34 항에 있어서,
    상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  37. 제 34 항에 있어서,
    상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  38. 제 34 항에 있어서,
    상기 스캔펄스의 펄스폭은 1 수평기간인 것을 특징으로 하는 액정표시장치의 구동방법.
  39. 제 34 항에 있어서,
    상기 제어펄스의 펄스폭은 1/2 수평주기인 것을 특징으로 하는 액정표시장치의 구동방법.
  40. 제 34 항에 있어서,
    상기 제어펄스의 펄스폭은 1 수평주기인 것을 특징으로 하는 액정표시장치의 구동방법.
  41. 제 34 항에 있어서,
    상기 제어라인들은,
    상기 게이트 라인들과 평행하게 형성되는 제어라인들과,
    상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접속되는 공통제어라인을 더 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  42. 제 34 항에 있어서,
    상기 게이트 구동회로는,
    상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고;
    상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차적으로 공급하는 것을 특징으로 하는 액정표시장치의 구동방법.
  43. 제 42 항에 있어서,
    상기 제 1 펄스폭은 1/2 수평기간 또는 1 수평기간인 것을 특징으로 하는 액정표시장치의 구동방법.
  44. 제 38 항, 제 39 항 또는 제 43 항에 있어서,
    상기 제어펄스와 상기 스캔펄스들은 동기되는 것을 특징으로 하는 액정표시 장치의 구동방법.
  45. 화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로, 상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀, 상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀을 구비하는 액정표시장치의 구동방법에 있어서,
    상기 데이터라인과 교차하도록 다수의 게이트라인들 및 제어라인들을 형성하는 단계와;
    상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하는 단계와;
    제 1 스위치소자를 이용하여 상기 게이트라인들 중 어느 한 게이트라인으로부터의 상기 스캔펄스에 응답하여 상기 데이터전압을 상기 제 1 액정셀에 공급하는 단계와;
    제 2 스위치소자를 이용하여 상기 제어라인들 중 어느 한 제어라인으로부터의 상기 제어펄스에 응답하여 상기 데이터전압을 제 1 스위치소자에 공급하는 단계와;
    제 3 스위치소자를 이용하여 상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법의 구동방법.
  46. 제 45 항에 있어서,
    상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  47. 제 45 항에 있어서,
    상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  48. 제 45 항에 있어서,
    상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  49. 제 45 항에 있어서,
    상기 스캔펄스의 펄스폭은 1 수평기간인 것을 특징으로 하는 액정표시장치의 구동방법.
  50. 제 45 항에 있어서,
    상기 제어펄스의 펄스폭은 1/2 수평주기인 것을 특징으로 하는 액정표시장치의 구동방법.
  51. 제 45 항에 있어서,
    상기 제어펄스의 펄스폭은 1 수평주기인 것을 특징으로 하는 액정표시장치의 구동방법.
  52. 제 45 항에 있어서,
    상기 제어라인들은,
    상기 게이트 라인들과 평행하게 형성되는 제어라인들과,
    상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접속되는 공통제어라인을 더 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  53. 제 45 항에 있어서,
    상기 게이트 구동회로는,
    상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고;
    상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차적으로 공급하는 것을 특징으로 하는 액정표시장치의 구동방법.
  54. 제 53 항에 있어서,
    상기 제 1 펄스폭은 1/2 수평기간 또는 1 수평기간인 것을 특징으로 하는 액정표시장치의 구동방법.
  55. 제 49 항, 제 50 항 또는 제 54 항에 있어서,
    상기 제어펄스와 상기 스캔펄스들은 동기되는 것을 특징으로 하는 액정표시장치의 구동방법.
  56. 화상을 표시하기 위한 데이터전압을 데이터라인에 공급하는 데이터 구동회로, 상기 데이터라인의 좌측에 형성되어 상기 데이터전압에 의해 화상을 표시하는 제 1 액정셀, 상기 데이터라인의 우측에 형성되어 상기 데이터전압에 의해 화상을 표시하기 위한 제 2 액정셀을 구비하는 액정표시장치의 구동방법에 있어서,
    상기 데이터라인과 교차하도록 다수의 게이트라인들 및 제어라인들을 형성하는 단계와;
    상기 게이트라인들과 제어라인들 각각에 스캔펄스 및 제어펄스를 공급하는 단계와;
    제 1 스위치소자를 이용하여 상기 제어라인들 중 어느 한 제어라인으로부터의 제어펄스와 상기 게이트라인들 중 어느 한 게이트라인으로부터의 상기 스캔펄스 에 응답하여 제 1 액정셀을 구동하기 위한 제어신호를 발생하는 단계와;
    제 2 스위치소자를 이용하여 상기 제어신호에 응답하여 상기 데이터라인으로부터의 상기 데이터전압을 상기 제 1 액정셀에 공급한는 단계와;
    제 3 스위치소자를 이용하여 상기 제어라인의 스캔펄스에 응답하여 상기 데이터전압을 상기 제 2 액정셀에 공급하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법의 구동방법.
  57. 제 56 항에 있어서,
    상기 제 1 스위치소자는 상기 게이트라인에 접속된 게이트전극, 제어라인에 접속된 소스전극 및 제 2 스위치소자의 게이트전극에 접속된 드레인단자를 가지는 제 1 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  58. 제 56 항에 있어서,
    상기 제 2 스위치소자는 상기 제 1 스위치소자의 드레인전극에 접속된 게이트전극, 상기 데이터라인에 접속되는 소스전극 및 상기 제 1 액정셀의 화소전극과 접속된 드레인단자를 가지는 제 2 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  59. 제 56 항에 있어서,
    상기 제 3 스위치소자는 상기 게이트라인에 접속된 게이트전극, 상기 데이터 라인에 접속된 소스전극 및 상기 제 2 액정셀의 화소전극에 접속된 드레인단자를 가지는 제 3 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  60. 제 56 항에 있어서,
    상기 스캔펄스의 펄스폭은 1 수평기간인 것을 특징으로 하는 액정표시장치의 구동방법.
  61. 제 56 항에 있어서,
    상기 제어펄스의 펄스폭은 1/2 수평주기인 것을 특징으로 하는 액정표시장치의 구동방법.
  62. 제 56 항에 있어서,
    상기 제어펄스의 펄스폭은 1 수평주기인 것을 특징으로 하는 액정표시장치의 구동방법.
  63. 제 56 항에 있어서,
    상기 제어라인들은,
    상기 게이트 라인들과 평행하게 형성되는 제어라인들과,
    상기 제어라인들과 접속되어 상기 게이트 구동회로의 제어신호 출력단에 접 속되는 공통제어라인을 더 구비하는 것을 특징으로 하는 액정표시장치의 구동방법.
  64. 제 56 항에 있어서,
    상기 게이트 구동회로는,
    상기 제어라인들에 제 1 펄스폭의 제어펄스를 공통으로 공급하고;
    상기 게이트라인들에 상기 제어펄스보다 큰 제 2 펄스폭의 스캔펄스를 순차적으로 공급하는 것을 특징으로 하는 액정표시장치의 구동방법.
  65. 제 56 항에 있어서,
    상기 제 1 펄스폭은 1/2 수평기간 또는 1 수평기간인 것을 특징으로 하는 액정표시장치의 구동방법.
  66. 제 60 항, 제 61 항 또는 제 65 항에 있어서,
    상기 제어펄스와 상기 스캔펄스들은 동기되는 것을 특징으로 하는 액정표시장치의 구동방법.
KR1020040108446A 2004-12-18 2004-12-18 액정표시장치 및 그 구동방법 KR101074400B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040108446A KR101074400B1 (ko) 2004-12-18 2004-12-18 액정표시장치 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040108446A KR101074400B1 (ko) 2004-12-18 2004-12-18 액정표시장치 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20060069769A KR20060069769A (ko) 2006-06-22
KR101074400B1 true KR101074400B1 (ko) 2011-10-17

Family

ID=37163687

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040108446A KR101074400B1 (ko) 2004-12-18 2004-12-18 액정표시장치 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR101074400B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101887680B1 (ko) * 2012-04-26 2018-08-13 엘지디스플레이 주식회사 액정표시장치

Also Published As

Publication number Publication date
KR20060069769A (ko) 2006-06-22

Similar Documents

Publication Publication Date Title
US7403185B2 (en) Liquid crystal display device and method of driving the same
US9548031B2 (en) Display device capable of driving at low speed
KR101245944B1 (ko) 액정패널, 이를 구비한 액정표시장치 및 그 구동 방법
US7817126B2 (en) Liquid crystal display device and method of driving the same
KR100361465B1 (ko) 액정 패널 구동 방법 및 그 장치
US20050134545A1 (en) Gate driving apparatus and method for liquid crystal display
KR20080006037A (ko) 시프트 레지스터, 이를 포함하는 표시 장치, 시프트레지스터의 구동 방법 및 표시 장치의 구동 방법
KR101902562B1 (ko) 액정표시장치 및 그 구동방법
KR20080001097A (ko) 액정 패널, 데이터 드라이버, 이를 구비한 액정표시장치 및그 구동 방법
JP4597939B2 (ja) 液晶表示装置とその駆動方法
KR101510905B1 (ko) 액정표시장치
KR101560394B1 (ko) 액정표시장치 및 그 구동 방법
KR101284940B1 (ko) 액정표시소자의 구동 장치 및 방법
KR20140098406A (ko) 액정표시장치 및 그 구동방법
KR20080049319A (ko) 액정표시장치 및 그의 구동 방법
KR101245912B1 (ko) 액정표시장치의 게이트 구동회로
KR101074400B1 (ko) 액정표시장치 및 그 구동방법
KR20120071743A (ko) 액티브 매트릭스 표시장치
KR20060067291A (ko) 표시 장치
KR100880934B1 (ko) 액정표시장치 및 구동방법
KR101177581B1 (ko) 액정표시장치 및 그의 구동 방법
KR100848958B1 (ko) 액정표시장치 및 그 구동방법
KR102033098B1 (ko) 액정표시장치 및 그 구동방법
KR20090117510A (ko) 액정표시장치와 그 구동방법
KR20070030344A (ko) 액정 표시 장치 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140918

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150930

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180917

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20190917

Year of fee payment: 9