KR20100071022A - 저장 장치 액세스의 인터-로케이션 제어를 위한 시스템들 및 방법들 - Google Patents

저장 장치 액세스의 인터-로케이션 제어를 위한 시스템들 및 방법들 Download PDF

Info

Publication number
KR20100071022A
KR20100071022A KR1020097021424A KR20097021424A KR20100071022A KR 20100071022 A KR20100071022 A KR 20100071022A KR 1020097021424 A KR1020097021424 A KR 1020097021424A KR 20097021424 A KR20097021424 A KR 20097021424A KR 20100071022 A KR20100071022 A KR 20100071022A
Authority
KR
South Korea
Prior art keywords
sam
servo data
data sector
mark
detection module
Prior art date
Application number
KR1020097021424A
Other languages
English (en)
Inventor
제프리 피. 그룬드비그
리챠드 로슈메이어
티모시 티. 딩
Original Assignee
에이저 시스템즈 인크
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에이저 시스템즈 인크 filed Critical 에이저 시스템즈 인크
Publication of KR20100071022A publication Critical patent/KR20100071022A/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/09Digital recording
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B21/00Head arrangements not specific to the method of recording or reproducing
    • G11B21/02Driving or moving of heads
    • G11B21/10Track finding or aligning by moving the head ; Provisions for maintaining alignment of the head relative to the track during transducing operation, i.e. track following
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10222Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B21/00Head arrangements not specific to the method of recording or reproducing
    • G11B21/02Driving or moving of heads
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B2020/1264Formatting, e.g. arrangement of data block or words on the record carriers wherein the formatting concerns a specific kind of data
    • G11B2020/1265Control data, system data or management information, i.e. data used to access or process user data
    • G11B2020/1267Address data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B2020/1264Formatting, e.g. arrangement of data block or words on the record carriers wherein the formatting concerns a specific kind of data
    • G11B2020/1265Control data, system data or management information, i.e. data used to access or process user data
    • G11B2020/1281Servo information
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/25Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
    • G11B2220/2508Magnetic discs
    • G11B2220/2516Hard disks

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Moving Of The Head To Find And Align With The Track (AREA)
  • Digital Magnetic Recording (AREA)

Abstract

본 발명의 다양한 실시예들은 자기 저장 매체로의 액세스를 제어하는 시스템들 및 방법들을 제공한다. 하나의 예로서, 자기 저장 매체의 제 1 서보 데이터 섹터의 부분 및 상기 자기 저장 매체의 제 2 서보 데이터 섹터의 부분 사이의 위치를 나타내는 위치 카운트를 제공하는 단계, 및 상기 위치 카운트를 기반으로 하여 인에이블 윈도우 신호를 어서팅하는 단계를 포함하는 자기 저장 매체로의 액세스를 제어하는 방법이 개시된다.
Figure P1020097021424
자기 저장 매체, 하드 디스크 드라이브, 디스크 제어기, 카운터, 인에이블 윈도우 회로

Description

저장 장치 액세스의 인터-로케이션 제어를 위한 시스템들 및 방법들{SYSTEMS AND METHODS FOR INTER-LOCATION CONTROL OF STORAGE ACCESS}
본 발명은 자기 저장 매체에 액세스하는 시스템들 및 방법들에 관한 것이며, 특히 자기 저장 매체로의 액세스를 제어하는 시스템들 및 방법들에 관한 것이다.
판독 채널 집적 회로(IC)는 하드 디스크 드라이브(hard disk drive)와 같은 자기 레코딩 시스템(magnetic recording system)에서 핵심 전자 부품 중 하나이다. 판독 채널은 데이터를 변환 및 인코딩하여 자기 판독 헤드들(magnetic read heads)이 디스크 드라이브에 데이터를 기록하고 나서 데이터를 정확하게 판독할 수 있도록 한다. 드라이브 내의 디스크들은 전형적으로 자신들 상에 많은 트랙들(tracks)을 갖는다. 각각의 트랙은 전형적으로 사용자 데이터 섹터들, 뿐만 아니라, 상기 사용자 데이터 섹터들 사이에 인터스퍼싱된 제어 또는 "서보(servo)" 데이터 섹터들로 이루어진다. 서보 데이터 섹터들은 트랙 상에 자기 레코딩 헤드를 위치시키는 것을 원조하여 판독 섹터들에 저장된 정보가 적절하게 검색되도록 한다. 게다가, 다양한 마크들(marks)이 사용자 데이터 내에 인터스퍼싱되고, 데이터를 샘플링하는 클록을 제어하는데 사용되는 위상 동기 루프(phase lock loop)에 대한 피드백으로서 의존된다. 그러나, 때때로, 특정 서보 데이터 섹터들 또는 사용자 데이터 내에 인터스퍼싱된 마크들에 포함된 하나 이상의 요소들을 식별하지 못하도록 하는 잡음이 채널 내에 도입된다. 이 때문에, 데이터는 판독 동작 동안 부적절하게 해석되거나 손실될 수 있다.
그러므로, 적어도 상술된 이유들 때문에, 자기 저장 매체에 액세스하는 진보된 시스템들 및 방법들이 당업계에서 필요하다.
본 발명은 자기 저장 매체에 액세스하는 시스템들 및 방법들에 관한 것이며, 특히 자기 저장 매체로의 액세스를 제어하는 시스템들 및 방법들에 관한 것이다.
본 발명의 일부 실시예들은 자기 저장 매체로의 액세스를 제어하는 방법들을 제공한다. 이와 같은 방법들은 자기 저장 매체의 제 1 서보 데이터 섹터의 부분 및 상기 자기 저장 매체의 제 2 서보 데이터 섹터의 부분 사이의 위치를 나타내는 위치 카운트(location count)를 제공하는 단계를 포함한다. 일부 경우들에서, 상기 제 1 서보 데이터 섹터의 부분은 SAM(서보 어드레스 마크)이고, 상기 제 2 서보 데이터 섹터의 부분은 다음 SAM이다. 상기 방법은 상기 위치 카운트를 기반으로 하여 인에이블 윈도우 신호(enable window signal)를 어서팅(asserting)하는 단계를 더 포함한다. 상술된 실시예들의 일부 경우들에서, 상기 위치 카운트는 연속적인 SAM들 사이의 SAM2SAM 카운터를 증분시킴으로써 제공된다. 상술된 실시예들의 일부 경우들에서, 인에이블 윈도우 회로는 카운트 값을 기반으로 하여 발생되지 않는 입력을 기반으로 하여 인에이블 윈도우 출력을 디어서팅(deasserting)하도록 부가적으로 동작 가능하다.
상술된 실시예들의 일부 경우들에서, 인에이블 윈도우 신호는 SAM이 예상되는 기간 동안 어서팅된다. 특정 경우들에서, SAM을 검출하는데 사용되는 회로는 인에이블 윈도우 신호가 어서팅되지 않을 때 저 전력 모드로 스위칭될 수 있다. 상술된 실시예들의 다른 경우들에서, 인에이블 윈도우 신호는 제 1 서보 데이터 섹터 및 제 2 서보 데이터 섹터 사이의 사용자 데이터 부 내에서 마크가 예상되는 기간 동안 어서팅된다. 일부의 이와 같은 실시예들에서, 인에이블 윈도우 신호는 제 1 서보 데이터 섹터 및 제 2 서보 데이터 섹터 사이에서 다수 번 어서팅 및 디어서팅될 수 있다. 상술된 실시예들의 또 다른 경우들에서, 인에이블 윈도우 신호는 프리앰블(preamble)이 예상되는 기간 동안 어서팅된다. 상술된 실시예들의 특정 경우들에서, 인에이블 윈도우 신호는 디스크 드라이브 이벤트(disk drive event)에 대한 준비를 허용하기 위하여 디스크 드라이브 이벤트보다 충분히 앞선 지점에서 어서팅된다. 이와 같은 디스크 드라이브 이벤트는 서보 이벤트, 기록 이벤트 또는 판독 이벤트일 수 있지만, 이에 제한되지 않는다. 상술된 실시예들의 하나 이상의 경우들에서, 인에이블 윈도우 신호는 위치 카운트와 관련되지 않은 지점에서 디어서팅 또는 리셋(reset)될 수 있다.
본 발명의 다른 실시예들은 데이터 액세스를 위한 시스템들을 제공한다. 이와 같은 시스템들은 적어도 제 1 서보 데이터 섹터 및 제 2 서보 데이터 섹터를 갖는 자기 저장 매체, 상기 제 1 서보 데이터 섹터 및 상기 제 2 서보 데이터 섹터 사이의 위치를 나타내는 카운트 값을 제공하도록 동작 가능한 위치 카운터, 및 상기 카운트 값을 기반으로 하여 인에이블 윈도우 출력을 어서팅하도록 동작 가능한 인에이블 윈도우 회로를 포함한다. 상술된 실시예들의 특정 경우들에서, 위치 카운터는 SAM2SAM 카운터이다.
상술된 시스템들의 다양한 경우들에서, 상기 시스템은 상기 제 2 서보 데이터 섹터 내에서 SAM을 식별하도록 동작 가능한 SAM 검출 모듈(detection module)을 더 포함한다. 이와 같은 경우들에서, 인에이블 윈도우 출력은 SAM이 예상되기 전에 SAM 검출 모듈의 동작을 인에이블시킨다. 또한, 이와 같은 경우들에서, 인에이블 윈도우 회로는 상위 임계값(upper threshold) 및 하위 임계값(lower threshold)에 대하여 카운트를 비교하도록 동작 가능한 비교기를 포함한다. 인에이블 윈도우 출력은 상기 카운트가 하위 임계값보다 더 크고 상위 임계값보다 더 크지 않을 때마다 어서팅된다.
상술된 실시예들의 다른 경우들에서, 상기 시스템은 상기 제 1 서보 데이터 섹터 및 상기 제 2 서보 데이터 섹터 사이의 사용자 데이터 내에서 제 1 마크 및 제 2 마크를 식별하도록 동작 가능한 마크 검출 모듈을 더 포함한다. 이와 같은 경우들에서, 인이에블 윈도우 출력은 상기 제 1 마크가 예상되기 전에 마크 검출 모듈의 동작을 인에이블시키고, 상기 제 1 마크가 검출된 후에 상기 마크 검출 모듈을 디스에이블(disable)시키고, 상기 제 2 마크가 예상되기 전에 상기 마크 검출 모듈을 인에이블시킨다. 상술된 실시예들의 또 다른 경우들에서, 상기 시스템은 상기 제 2 서보 데이터 섹터 내에서 프리앰블을 식별하도록 동작 가능한 프리앰블 검출 모듈을 더 포함한다. 이와 같은 경우들에서, 인에이블 윈도우 출력은 상기 프레임블이 예상되기 전에 프리앰블 검출 모듈의 동작을 인에이블시킨다.
본 발명의 또 다른 실시예들은 자기 저장 매체 및 상기 자기 저장 매체로의 액세스를 제어하는 디스크 제어기를 포함하는 하드 디스크 드라이브들을 제공한다. 상기 자기 저장 매체는 적어도 제 1 SAM을 갖는 제 1 서보 데이터 섹터 및 제 2 SAM을 갖는 제 2 서보 데이터 섹터를 포함한다. 상기 디스크 제어기는 상기 제 1 SAM 및 상기 제 2 SAM 사이의 위치를 나타내는 카운트 값을 제공하도록 동작 가능한 SAM2SAM 카운터, 및 상기 카운트 값을 기반으로 하여 인에이블 윈도우 출력을 어서팅하도록 동작 가능한 인에이블 윈도우 회로를 포함한다. 일부 경우들에서, 인에이블 윈도우 회로는 상기 제 2 서보 데이터 섹터 내에서 제 2 SAM을 식별하도록 동작 가능한 SAM 검출 모듈, 상기 제 2 서보 데이터 섹터 내에서 프리앰블을 식별하도록 동작 가능한 프리앰블 검출 모듈, 및 상기 제 1 SAM 및 제 2 SAM 사이에 인터스퍼싱된 적어도 제 1 마크 및 제 2 마크를 식별하도록 동작 가능한 마크 검출 모듈 중 하나 이상의 동작을 인에이블시키도록 동작 가능하다. 일부 경우들에서, SAM 검출 모듈, 프리앰블 검출 모듈 및 마크 검출 모듈 모두가 포함되고 적어도 하나의 회로 요소를 공유한다.
이 요약은 본 발명의 일부 실시예들의 일반적인 개요만을 제공한다. 본 발명의 다수의 다른 목적들, 특징들, 장점들 및 다른 실시예들은 다음의 상세한 설명, 첨부된 청구항들 및 첨부 도면들로부터 더 충분히 명확해질 것이다.
본 발명의 다양한 실시예들의 부가적인 이해는 명세서의 나머지 부분들에서 설명되는 도면들을 참조함으로써 실현될 수 있다. 도면들에서, 유사한 구성요소들을 나타내기 위하여 여러 도면들 전체에 걸쳐 동일한 참조 번호들이 사용된다. 일부 경우들에서, 소문자로 이루어지는 아래첨자는 다수의 유사한 구성요소들 중 하나를 나타내기 위한 참조 번호와 관련된다. 기존의 아래첨자에 대한 상술 없이 참조 번호가 참조될 때, 이것은 모든 이와 같은 다수의 유사한 구성요소들을 나타내기 위한 것이다.
도 1a 내지 1c 및 도 2는 동기화에 대한 종래 기술의 방법들을 도시한 도면.
도 3은 본 발명의 일부 실시예들에 따른 강화된 동기화 프로세싱을 제공하는 시스템을 도시한 도면.
도 4는 본 발명의 다양한 실시예들에 따른 동기화를 제어하는 프로세스를 도시한 흐름도.
도 5는 본 발명의 일부 실시예들에 따른 SAM2SAM 카운트 값을 기반으로 하여 윈도우 출력을 발생시키는 예시적인 회로를 도시한 도면.
도 6은 본 발명의 일부 실시예들에 따른 하드 디스크 제어기로부터의 출력에 의해 제어 가능한 SAM2SAM 카운트 값을 기반으로 하여 윈도우를 발생시키는 예시적인 회로를 도시한 도면.
본 발명은 자기 저장 매체에 액세스하는 시스템들 및 방법들에 관한 것이며, 특히 자기 저장 매체로의 액세스를 제어하는 시스템들 및 방법들에 관한 것이다.
도 1a는 서보 데이터 섹터(100)의 종래 기술의 데이터 포맷(data format)을 도시한다. 도시된 바와 같이, 서보 데이터 섹터(100)는 시스템이 기록된 서보 데이 터의 타이밍(timing) 및 이득을 복구하도록 하는 프리앰블 패턴(preamble pattern)(102)을 포함할 수 있다. 프리앰블 패턴(102)은 전형적으로 모든 서보 섹터들에 대해 동일한 서보 어드레스 마크(servo address mark: SAM)(104)보다 앞선다. 그 후, SAM(104)이 인코딩된 서보 그레이 데이터(servo Gray data)(106)보다 앞서고, 그레이 데이터(106)는 하나 이상의 버스트 복조 필드(burt demodulation field)들(108)보다 앞선다. 그레이 데이터(106)는 트랙 번호(track number)/실린더 정보(cylinder information)를 나타낼 수 있고, 자기 저장 매체를 트래버싱(traversing)하는 판독 헤드에 대한 정확하지 않은 포지셔닝 정보(positioning information)를 제공한다. 버스트 복조 필트(108)는 자기 저장 매체를 트래버싱하는 판독 헤드에 대한 미세한 포지셔닝 정보를 제공한다. 도 1b는 자기 저장 매체(150) 주위에 반경방향 패턴으로 신장되는 다수의 트랙들(160) 각각의 파트로서 통합되는 상술된 서보 데이터 섹터(100)를 도시한다. 이상적인 경우에, 판독 헤드는 교호하는 서보 데이터 섹터들 및 사용자 데이터 섹터들을 통하여 개별적인 트랙을 트래버싱한다.
도 1c는 2개의 연속적인 서보 데이터 섹터들(100) 사이에서 신장되는 사용자 데이터 영역(160)을 도시한다. 특히, 사용자 데이터 영역(160)은 주기적인 데이터 마크들(172)에 의해 분리되는 데이터의 영역들(170)을 포함한다. 이와 같은 데이터 마크들(172)은 전형적으로 데이터 어드레스 마크 및/또는 당업계에 공지된 바와 같은 다른 정보를 포함하며, 일반적으로 마크들이라고 칭해질 수 있다. 다양한 경우들에서, 2개의 서보 데이터 섹터들 사이의 사용자 데이터 내에 산재된 8개의 마크 들(172)이 존재할 수 있다.
도 2는 자기 저장 매체로부터 판독 데이터(205)를 수신하는 종래 기술의 시스템(200)을 도시한다. 판독 데이터(205)는 아날로그 필터(210)에 제공되고, 필터링된 아날로그 출력(260)이 아날로그 대 디지털 컨버터(analog to digital converter)(215)에 제공된다. 아날로그 대 디지털 컨버터(215)는 디지털 출력(250)을 서보 검출 모듈(220) 및 데이터 검출 모듈(225) 둘 모두에 제공한다. 서보 검출 모듈(220)은 부분적으로 서보 데이터 내에서 서보 어드레스 마크를 식별하는 것을 기반으로 하여 샘플 클록(sample clock)을 판독 데이터(205)에 동기화시키도록 동작 가능하다. 일단 서보 어드레스 마크가 식별되면, SAMFOUND(230) 신호가 어서팅된다. 데이터 검출 모듈(225)에 의해 디지털 출력(250)으로부터 검색된 사용자 데이터를 동기화시키기 위하여 서보 검출 모듈(220)로부터 타이밍 정보(255)가 제공된다. 데이터 검출 모듈은 사용자 데이터 내에 인터스퍼싱된 마크들의 위치를 나타내는 마크 출력(235) 및 사용자 데이터 출력(240)을 제공한다. 일부 경우들에서, 시스템(200)은 판독 헤드가 하나의 SAM으로부터 다음 SAM로 이동될 때 카운트 값을 제공하는 내부 클록 사이클들에 동기적인 카운터를 포함할 수 있다. 이 카운트 정보는 자신이 자기 저장 매체 상의 서보 데이터 섹터 간격과 매칭되고 상기 서보 데이터 섹터 간격을 추적하도록 함으로써 판독 채널 내부 클록 주파수를 제어하는데 역사적으로 사용되었다. 특히, 사용자 데이터 영역을 트래버싱하는데 필요한 클록 기간들의 수가 공지되어 있는 경우에, 하나의 SAM으로부터 다음 SAM까지의 카운트 값이 내부 클록이 연속적인 서보 데이터 섹터들 사이의 디스크 스핀 속도(disk spin speed)에 비하여 너무 빨리 실행되고 있는지 또는 너무 느리게 실행되고 있는지를 나타내는데 사용될 수 있다. 이 정보를 사용하면, 내부 클록의 주파수를 수정하기 위하여 조정이 행해질 수 있다.
도 3을 참조하면, 본 발명의 일부 실시예들에 따른 강화된 동기화 프로세싱을 제공하는 시스템(300)이 도시되어 있다. 시스템(300)은 클록 신호(303)가 어서팅될 때마다 증분되고 SAMFOUND 신호(301)가 어서팅될 때마다 리셋되는 SAM2SAM 카운터(305)를 포함한다. 본 발명의 하나의 특정 실시예에서, 클록 신호(303)는 사용자 데이터 내에 인터스퍼싱된 마크들 및 섹터 데이터를 프로세싱하는 것을 통하여 당업계에 공지되어 있는 바와 같이 설정되는 데이터 샘플링 주파수에서 동작한다. SAM2SAM 카운터(305)의 출력은 SAM2SAM 카운트 값(307)이다. 본 발명의 하나의 특정 실시예에서, SAM2SAM 카운터(305)는 클록 신호(303)에 동기화된 16비트 카운터이다. 본원에 제공된 명세서를 기반으로 하여, 당업자들은 SAM2SAM 카운터(305)를 구현하는데 사용될 수 있는 다양한 카운터 회로들 및 특정 구현예에 따라 사용될 수 있는 다양한 카운터 크기들을 인식할 것이다.
SAM2SAM 카운트 값(307)이 디코드 논리 모듈(decode logic module)(330)에 제공된다. 게다가, 한 세트의 프로그래밍 가능한 값들이 디코드 논리 모듈(330)에 제공된다. 특히, 셋업 인에이블(setup enable)을 위한 상위 임계값 및 하위 임계값(308)이 프로그래밍 가능한 셋업 인에이블 레지스터(310)로부터 제공되고, 시작 인에이블을 위한 상위 임계값 및 하위 임계값(309)이 프로그래밍 가능한 셋업 인에이블 레지스터(315)로부터 제공된다. 레지스터들(310, 315)은 프로그래밍 인터페이 스(323)를 통하여 프로세스(320)에 의해 프로그래밍된다. 프로세서(320)는 당업계에 공지된 임의의 프로세서일 수 있고, 프로그래밍 인터페이스(323)는 프로세서(320)에 의해 하나 이상의 메모리 위치들 또는 레지스터들에 기록하도록 하는 당업계에 공지된 임의의 인터페이스일 수 있다. 본원에 제공된 명세서를 기반으로 하여, 당업자들은 본 발명의 여러 실시예들과 관련하여 사용될 수 있는 다수의 프로세서들 및 프로세서 인터페이스들을 인식할 것이다.
디코드 논리 모듈(330)은 적어도 부분적으로 SAM2SAM 카운트 값(307)을 기반으로 하여 다양한 인에이블 신호들을 제공한다. 이러한 인에이블 신호들은 특정 이벤트들이 자기 저장 매체로/로부터 정보를 프로세싱하는 것과 관련하여 발생할 것으로 예상되는 시간에서의 윈도우들을 나타낸다. 특히, 디코드 논리 모듈(330)은 다음 서보 데이터 섹터 내에서 다음 SAM이 예상되기 직전에 어서팅되고 SAM이 발생해야하는 잠시 후까지 어서팅된 채로 유지되는 SAM 윈도우 신호(331)를 제공한다. SAM 윈도우 신호(331)는 서보 데이터 섹터 내에서 SAM을 식별할 책임이 있는 SAM 검출 모듈(340)에 인에이블 입력으로서 제공된다. SAM 검출 모듈(340)은 SAMFOUND 신호(301)를 제공할 수 있고 인에이블 신호를 수용하기 위하여 본 발명의 여러 실시예들에 따라 변경될 수 있는 당업계에 공지되어 있는 임의의 SAM 검출 모듈일 수 있다. SAM 검출 모듈(340)이 다음 SAM을 식별하도록 시도하는 윈도우들을 개방하기 위하여 SAM2SAM 카운트 값(307)을 사용함으로써, 잠재적인 잘못된 포지티브(false positive)들을 피하고 잡음이 있는 환경에서 SAM 검출에 추가적인 길잡이(guidance)를 제공하는 더 많은 확실성(certainty)이 성취될 수 있다. 또한, SAM 검출과 관련된 회로는 윈도우가 개방되지 않을 때 디스에이블될 수 있어서 잠재적인 전력 절약들을 허용한다. 다음 SAM의 발생을 예측하기 위하여 SAM2SAM 카운트 값(307)을 사용함으로써, 하나의 서보 데이터 섹터로부터 다음 서보 데이터 섹터로의 디스크 스핀 속도의 가능한 주파수 변화를 고려하는 매우 정확한 윈도우가 개방될 수 있다. 이와 같은 윈도잉은 서보 데이터 섹터들의 물리적인 위치가 가변적이지만, SAM들이 공지되거나 예측 가능한 SAM2SAM 카운터 간격들에서 발생하기 때문에 나선형 파형 프로세싱 동안 특히 유용할 수 있다.
본 발명의 하나의 특정 실시예에서, 디코드 논리 모듈(330)은 2개의 SAM 윈도우 비교기들: 하위 임계값(예를 들어, SAM을 찾는 것을 시작하는 것이 바람직할 때의 특정 SAM2SAM 카운트 값(307))에 대하여 SAM2SAM 카운트 값(307)을 비교하는 하나의 비교기 및 상위 임계값(예를 들어, SAM이 이미 검출되었을 때의 특정 SAM2SAM 카운트 값(307))에 대하여 SAM2SAM 카운트 값(307)을 비교하는 또 다른 비교기를 포함한다. SAM2SAM 카운트 값(307)이 하위 임계값을 초과할 때, SAM 윈도우 신호(331)가 어서팅되고, SAM2SAM 카운트 값(307)이 상위 임계값을 초과할 때까지 지속적으로 어서팅되므로, "윈도우"를 생성한다. 본 발명의 일부 실시예들에서, 상위 및 하위 임계값들은 프로세서를 통하여 프로그래밍 가능할 수 있다. 다른 경우들에서, 상위 및 하위 임계값들은 하드 코딩(hard coding)된다. 본원에 제공된 명세서를 기반으로 하여, 당업자들은 이용 가능한 SAM2SAM 카운트를 기반으로 하여 이와 같은 윈도우를 발생시키는데 사용될 수 있는 다양한 회로들을 인식할 것이다.
대안적으로 또는 게다가, 디코드 논리 모듈(330)은 다음 서보 데이터 섹터 내에서 다음 프리앰블이 예상되기 직전에 어서팅되고 프리앰블이 발생해야 하는 잠시 후까지 어서팅된 채로 유지되는 프리앰블 윈도우 신호(332)를 제공한다. 프리앰블 윈도우 신호(332)는 서보 섹터 데이터 내에서 프리앰블을 식별할 책임이 있는 프리앰블 검출 모듈(350)에 인에이블 입력으로서 제공된다. 프리앰블 검출 모듈(350)은 인에이블 신호를 수용하기 위하여 본 발명의 여러 실시예들에 따라 변경될 수 있는 당업계에 공지되어 있는 임의의 프리앰블 검출 모듈일 수 있다. 예를 들어, 프리앰블 검출 모듈(350)은 위상 및 다른 정보를 계산하도록 나선형 서보 프로세싱을 위해 동작할 수 있다. 프리앰블 검출 모듈(350)이 다음 프리앰블을 식별하도록 시도하는 윈도우들을 개방하기 위하여 SAM2SAM 카운트 값(307)을 사용함으로써, 잠재적인 잘못된 포지티브들을 피하고 잡음이 있는 환경에서 프리앰블 검출에 추가적인 길잡이를 제공하는 더 많은 확실성이 성취될 수 있다. 또한, 프리앰블 검출과 관련된 회로는 윈도우가 개방되지 않을 때 디스에이블될 수 있어서 잠재적인 전력 절약들을 허용한다. 다음 프리앰블의 발생을 예측하기 위하여 SAM2SAM 카운트 값(307)을 사용함으로써, 하나의 서보 데이터 섹터로부터 다음 서보 데이터 섹터로의 디스크 스핀 속도의 가능한 주파수 변화를 고려하는 매우 정확한 윈도우가 개방될 수 있다. 이와 같은 윈도잉은 서보 데이터 섹터들의 물리적인 위치가 가변적이지만, 프리앰블들이 공지되거나 예측 가능한 SAM2SAM 카운터 간격들에서 발생하기 때문에 나선형 파형 프로세싱 동안 특히 유용할 수 있다.
본 발명의 하나의 특정 실시예에서, 디코드 논리 모듈(330)은 2개의 프리앰블 윈도우 비교기들: 하위 임계값(예를 들어, 프리앰블을 찾는 것을 시작하는 것이 바람직할 때의 특정 SAM2SAM 카운트 값(307))에 대하여 SAM2SAM 카운트 값(307)을 비교하는 하나의 비교기 및 상위 임계값(예를 들어, 프리앰블이 이미 검출되었을 때의 특정 SAM2SAM 카운트 값(307))에 대하여 SAM2SAM 카운트 값(307)을 비교하는 또 다른 비교기를 포함한다. SAM2SAM 카운트 값(307)이 하위 임계값을 초과할 때, 프리앰블 윈도우 신호(332)가 어서팅되고, SAM2SAM 카운트 값(307)이 상위 임계값을 초과할 때까지 지속적으로 어서팅되므로, "윈도우"를 생성한다. 본 발명의 일부 실시예들에서, 상위 및 하위 임계값들은 프로세서를 통하여 프로그래밍 가능할 수 있다. 다른 경우들에서, 상위 및 하위 임계값들은 하드 코딩된다. 본원에 제공된 명세서를 기반으로 하여, 당업자들은 이용 가능한 SAM2SAM 카운트를 기반으로 하여 이와 같은 윈도우를 발생시키는데 사용될 수 있는 다양한 회로들을 인식할 것이다.
대안적으로 또는 게다가, 디코드 논리 모듈(330)은 사용자 데이터 세그먼트 내에서 다음 마크가 예상되기 직전에 어서팅되고 마크가 발생해야 하는 잠시 후까지 어서팅된 채로 유지되는 마크 윈도우 신호를 제공한다. 마크 윈도우 신호(333)는 사용자데이터 내에서 인터스퍼싱된 마크들을 식별할 책임이 있는 마크 검출 모듈(360)에 인에이블 입력으로서 제공된다. 이와 같은 마크들은 데이터 어드레스 마크들을 포함할 수 있지만, 이에 제한되지 않는다. 마크 검출 모듈(360)은 인에이블 신호를 수용하기 위하여 본 발명의 여러 실시예들에 따라 변경될 수 있는 당업계에 공지되어 있는 임의의 마크 검출 모듈일 수 있다. 마크 검출 모듈(360)이 다음 마크를 식별하도록 시도하는 윈도우들을 개방하기 위하여 SAM2SAM 카운트 값(307)을 사용함으로써, 잠재적인 잘못된 포지티브들을 피하고 잡음이 있는 환경에서 마크 검출에 추가적인 길잡이를 제공하는 더 많은 확실성이 성취될 수 있다. 또한, 마크 검출과 관련된 회로는 윈도우가 개방되지 않을 때 디스에이블될 수 있어서 잠재적인 전력 절약들을 허용한다. 다음 마크의 발생을 예측하기 위하여 SAM2SAM 카운트 값(307)을 사용함으로써, 하나의 서보 데이터 섹터로부터 다음 서보 데이터 섹터로의 디스크 스핀 속도의 가능한 주파수 변화를 고려하는 매우 정확한 윈도우가 개방될 수 있다. 이와 같은 윈도잉은 판독 레이트들 및 사용자 데이터 웨지 크기(user data wedge size)들이 존(zone)들마다 자기 저장 매체에 걸쳐 가변될 수 있기 때문에 특히 유용할 수 있다. 그러나, 변화 모두가 미리 공지되기 때문에, SAM2SAM을 기반으로 하여 다음 마크 위치를 예측하는 것이 가능하다.
본 발명의 하나의 특정 실시예에서, 디코드 논리 모듈(330)은 2개의 마크 윈도우 비교기들: 하위 임계값(예를 들어, 마크를 찾는 것을 시작하는 것이 바람직할 때의 특정 SAM2SAM 카운트 값(307))에 대하여 SAM2SAM 카운트 값(307)을 비교하는 하나의 비교기 및 상위 임계값(예를 들어, 마크가 이미 검출되었을 때의 특정 SAM2SAM 카운트 값(307))에 대하여 SAM2SAM 카운트 값(307)을 비교하는 또 다른 비교기를 포함한다. SAM2SAM 카운트 값(307)이 하위 임계값을 초과할 때, 마크 윈도우 신호(333)가 어서팅되고, SAM2SAM 카운트 값(307)이 상위 임계값을 초과할 때까지 지속적으로 어서팅되므로, "윈도우"를 생성한다. 상위 임계값이 초과될 때, 하위 임계값 및 상위 임계값은 다음 예상된 마크의 위치를 반영하기 위하여 증가되고, 임계값들을 비교하고 마크 신호 윈도우를 어서팅 및 디어서팅하는 프로세스가 반복된다. 일단 SAMFOUND(301)가 어서팅되면, 상위 및 하위 임계값들은 사용자 데 이터 내에서 제 1 마크의 예상된 위치를 나타내기 위하여 리셋된다. 본 발명의 일부 실시예들에서, 상위 및 하위 임계값들은 프로세서를 통하여 프로그래밍 가능할 수 있다. 다른 경우들에서, 상위 및 하위 임계값들은 하드 코딩된다. 본원에 제공된 명세서를 기반으로 하여, 당업자들은 이용 가능한 SAM2SAM 카운트를 기반으로 하여 이와 같은 윈도우를 발생시키는데 사용될 수 있는 다양한 회로들을 인식할 것이다.
대안적으로 또는 게다가, 디코드 논리 모듈(330)은 특정 기능에 대한 셋업 시간 직전에 어서팅되는 프로그래밍 가능한 셋업 인에이블 신호(371)를 제공한다. 예를 들어, 프로그래밍 가능한 셋업 인에이블 신호(371)는 서보, 판독 또는 기록 이벤트가 발생하기 직전에 어서팅될 수 있다. 이것은 예를 들어, 전력이 충분히 미리 비활성 회로에 인가되도록 하여, 특정 이벤트가 시작하기 전에 회로가 (예를 들어, 세틀링 트랜지언트(settling transient)들이 해결되도록 하기 위하여 시간에서) 동작적으로 안정되는 것을 보증하도록 할 것이다. 또한, 이와 같은 인에이블은 이벤트들 사이의 패드 에어리어(pad area)가 감소되도록 할 것이다. 하나의 특정 예로서, 이와 같은 셋업 인에이블은 임의의 데이터가 실제로 디스크에 다 기록되기 전에 내부 전압들이 세틀링되도록 하는데 충분한 기록 경로에 대한 전원들을 초기에 턴 온(turn on)시키는데 사용될 수 있다. 또 다른 특정 예로서, 이와 같은 인에이블은 서보 이벤트들에 대하여 스켈치(squelch)를 초기에 시작하는데 사용될 수 있다. 또 다른 특정 예로서, 이와 같은 인에이블은 판독 이벤트들에 대하여 클록이 필요하기 전에 복구된 클록 턴 온 시퀀스(clock turn on sequence)를 시작하는데 사용될 수 있다. 본원에 제공된 명세서를 기반으로 하여, 당업자들은 이와 같은 셋업 인에이블 시퀀스에 대한 다양한 다른 가능한 용도들을 인식할 것이다.
프로그래밍 가능한 셋업 인에이블 신호(371)를 어서팅하기 위하여 SAM2SAM 카운트 값(307)을 사용함으로써, 특정 이벤트에 대한 준비가 정확한 간격들에서 시작 및 셧 다운(shut down)될 수 있다. 본 발명의 하나의 특정 실시예에서, 디코드 논리 모듈(330)은 2개의 셋업 윈도우 비교기들: 프로그래밍 가능한 셋업 인에이블 레지스터(310)로부터 이용 가능한 하위 임계값에 대하여 SAM2SAM 카운트 값(307)을 비교하는 비교기, 및 프로그래밍 가능한 셋업 인에이블 레지스터(310)로부터 또한 이용 가능한 상위 임계값에 대하여 SAM2SAM 카운트 값(307)을 비교하는 또 다른 비교기를 포함한다. SAM2SAM 카운트 값(307)이 하위 임계값을 초과할 때, 프로그래밍 가능한 셋업 인에이블 신호(371)가 어서팅되고, SAM2SAM 카운트 값(307)이 상위 임계값을 초과할 때까지(일부 경우들에서, SAM2SAM 카운트 값(307)과 관련되지 않은 이벤트가 하드 디스크 제어기(도시되지 않음)에 의해 시그널링되는 바와 같이 완료될 때까지) 지속적으로 어서팅된다. 본원에 제공된 명세서를 기반으로 하여, 당업자들은 이용 가능한 SAM2SAM 카운트를 기반으로 하여 프로그래밍 가능한 셋업 인에이블 신호(371)를 발생시키는데 사용될 수 있는 다양한 회로들을 인식할 것이다.
대안적으로 또는 게다가, 디코드 논리 모듈(330)은 특정 기능에 대한 시작 시간 직전에 어서팅되는 프로그래밍 가능한 시작 인에이블 신호(372)를 제공한다. 예를 들어, 프로그래밍 가능한 시작 인에이블 신호(372)는 서보, 판독 또는 기록 이벤트가 발생하기 직전에 어서팅될 수 있다. 이와 같은 신호는 또한 하드 디스크 제어기(도시되지 않음)로부터의 종래의 게이트 어서션(gate assertion)으로 자격을 부여받아서, 제어기가 여전히 이벤트를 억제 또는 중단하는 실시간 제어를 가지도록 할 수 있지만, SAM2SAM 카운터로 이러한 이벤트들의 실제 데이터 프로세싱 시작 시간을 트리거링하는 것은 섹터들 사이의 패드 에어리어가 감소되도록 하고 프리앰블의 크기가 감소되도록 할 것이며, 이는 더 많은 디스크 공간이 실제 데이터에 사용될 수 있다는 것을 의미한다. 본원에 제공된 명세서를 기반으로 하여, 당업자들은 이와 같은 셋업 인에이블 신호에 대한 다양한 다른 가능한 용도들을 인식할 것이다.
프로그래밍 가능한 시작 인에이블 신호(372)를 어서팅하기 위하여 SAM2SAM 카운트 값(307)을 사용함으로써, 특정 이벤트를 시작하는 타이밍이 더 정확해질 수 있다. 본 발명의 하나의 특정 실시예에서, 디코드 논리 모듈(330)은 2개의 시작 윈도우 비교기들: 프로그래밍 가능한 시작 인에이블 레지스터(315)로부터 이용 가능한 하위 임계값에 대하여 SAM2SAM 카운트 값(307)을 비교하는 비교기, 및 프로그래밍 가능한 시작 인에이블 레지스터(315)로부터 또한 이용 가능한 상위 임계값에 대하여 SAM2SAM 카운트 값(307)을 비교하는 또 다른 비교기를 포함한다. SAM2SAM 카운트 값(307)이 하위 임계값을 초과할 때, 프로그래밍 가능한 시작 인에이블 신호(372)가 어서팅되고, SAM2SAM 카운트 값(307)이 상위 임계값을 초과할 때까지(일부 경우들에서, SAM2SAM 카운트 값(307)과 관련되지 않은 이벤트가 하드 디스크 제어기(도시되지 않음)에 의해 시그널링되는 바와 같이 완료될 때까지) 지속적으로 어서팅된다. 본원에 제공된 명세서를 기반으로 하여, 당업자들은 이용 가능한 SAM2SAM 카운트를 기반으로 하여 프로그래밍 가능한 시작 인에이블 신호(372)를 발생시키는데 사용될 수 있는 다양한 회로들을 인식할 것이다.
도 4는 본 발명의 다양한 실시예들에 따른 동기화를 위한 프로세스를 도시한 흐름도(400)이다. 흐름도(400)에 따르면, SAM2SAM 카운터의 출력 값이 프로그래밍 가능한 셋업 출력과 관련된 하위 임계값과 비교된다(블록 402). 하위 임계값이 초과된 경우에(블록 412), 프로그래밍 가능한 셋업 인에이블이 어서팅된다(블록 404). 그 후, 프로그래밍 가능한 셋업 출력과 관련된 상위 임계값이 초과되었는지(블록 406) 또는 예를 들어, 하드 디스크 제어기로부터의 외부 인터럽트(external interrupt)가 수신되었는지(블록 407)가 결정된다. 상위 임계값이 아직 초과되지 않았고(블록 406) 외부 인터럽트가 수신되지 았은 경우에(블록 407), 프로그래밍 가능한 셋업 인에이블이 지속적으로 어서팅된다. 대안적으로, 상위 임계값이 초과된 경우에(블록 406) 또는 외부 인터럽트가 수신된 경우에(블록 407), 프로그래밍 가능한 셋업 인에이블이 디어서팅된다(블록 408). 일단 디어서팅되면(블록 408), 블록들(402 내지 408)의 프로세스들을 다시 시작하기 전에 SAM2SAM의 리셋이 대기된다(블록 454).
대안적으로 또는 게다가, SAM2SAM 카운터의 출력 값이 프로그래밍 가능한 시작 출력과 관련된 하위 임계값과 비교된다(블록 412). 하위 임계값이 초과되는 경우에(블록 412), 프로그래밍 가능한 시작 인에이블이 어서팅된다(블록 414). 그 후, 프로그래밍 가능한 시작 출력과 관련된 상위 임계값이 초과되었는지의 여부가 결정된다(블록 416). 상위 임계값이 아직 초과되지 않았고(블록 416) 또는 예를 들 어, 하드 디스크 제어기로부터의 외부 제어 신호 또는 인터럽트가 수신되었는지(블록 417)가 결정된다. 상위 임계값이 아직 초과되지 않았고(블록 416) 외부 인터럽트가 수신되지 않은 경우에(블록 417), 프로그래밍 가능한 시작 인에이블이 지속적으로 어서팅된다. 대안적으로, 상위 임계값이 초과된 경우에(블록 416) 또는 외부 인터럽트가 수신된 경우에(블록 417), 프로그래밍 가능한 시작 인에이블이 디어서팅된다(블록 418). 일단 디어서팅되면(블록 418), 블록들(412 내지 418)의 프로세스들을 다시 시작하기 전에 SAM2SAM의 리셋이 대기된다(블록 454).
대안적으로 또는 게다가, SAM2SAM 카운터의 출력 값이 SAM 윈도우 출력과 관련된 하위 임계값과 비교된다(블록 422). 하위 임계값이 초과되는 경우에(블록 422), SAM 윈도우 출력이 어서팅된다(블록 424). 그 후, SAM 윈도우 출력과 관련된 상위 임계값이 초과되었는지가 결정된다(블록 426). 상위 임계값이 아직 초과되지 않은 경우에(블록 426), SAM 윈도우 출력이 지속적으로 어서팅된다. 대안적으로, 상위 임계값이 초과된 경우에(블록 426), SAM 윈도우 출력이 디어서팅된다(블록 428). 일단 디어서팅되면(블록 428), 블록들(422 내지 428)의 프로세스들을 다시 시작하기 전에 SAM2SAM의 리셋이 대기된다(블록 454).
대안적으로 또는 게다가, SAM2SAM 카운터의 출력 값이 프리앰블 윈도우 출력과 관련된 하위 임계값과 비교된다(블록 432). 하위 임계값이 초과되는 경우에(블록 432), SAM 윈도우 출력이 어서팅된다(블록 434). 그 후, SAM 윈도우 출력과 관련된 상위 임계값이 초과되었는지가 결정된다(블록 436). 상위 임계값이 아직 초과되지 않은 경우에(블록 436), SAM 윈도우 출력이 지속적으로 어서팅된다. 대안적으 로, 상위 임계값이 초과된 경우에(블록 436), SAM 윈도우 출력이 디어서팅된다(블록 438). 일단 디어서팅되면(블록 438), 블록들(432 내지 438)의 프로세스들을 다시 시작하기 전에 SAM2SAM의 리셋이 대기된다(블록 454).
대안적으로 또는 게다가, SAM2SAM 카운터의 출력 값이 마크 윈도우 출력과 관련된 하위 임계값과 비교된다(블록 442). 하위 임계값이 초과되는 경우에(블록 442), 마크 윈도우 출력이 어서팅된다(블록 444). 그 후, 프리앰블 윈도우 출력과 관련된 상위 임계값이 초과되었는지가 결정된다(블록 446). 상위 임계값이 아직 초과되지 않은 경우에(블록 446), 프리앰블 윈도우 출력이 지속적으로 어서팅된다. 대안적으로, 상위 임계값이 초과된 경우에(블록 446), 프리앰블 윈도우 출력이 디어서팅된다(블록 448). 일단 디어서팅되면(블록 448), 마크 윈도우와 관련된 하위 임계값이 다음 예상된 마크의 위치(예를 들어, 시스템이 다음 마크를 찾기 시작해야 하는 지점)를 나타내기 위하여 증가되고(블록 450), 마크 윈도우와 관련된 상위 임계값이 다음 예상된 마크의 위치(예를 들어, 시스템이 마크를 이미 식별하였다고 예상하는 지점)를 나타내기 위하여 증가된다(블록 452). 이러한 갱신된 임계값들을 사용하여(블록들(450, 452)), 블록들(442 내지 448)의 프로세스들이 반복된다.
상술된 프로세스들은 SAM2SAM 카운터가 리셋될 때까지(블록 456) 지속된다. 일단 SAM2SAM 카운터가 리셋되면(블록 456), 프로그래밍 가능한 셋업 출력, 프로그래밍 가능한 시작 출력, SAM 윈도우 출력, 프리앰블 윈도우 출력, 및 마크 윈도우 출력 모두는 자신들이 이미 디어서팅되지 않은 경우에 디어서팅된다(블록 458). 이러한 신호들이 디어서팅되면, 최근에 식별된 SAM 및 다음 SAM 사이의 다음 기간 동 안 블록들(402 내지 454)의 프로세스들이 반복된다.
도 5를 참조하면, 본 발명의 일부 실시예들에 따른 SAM2SAM 카운트 값을 기반으로 하여 윈도우 출력을 발생시키는 예시적인 회로(500)가 도시되어 있다. 회로(500)는 상위 비교기(525) 및 하위 비교기(535)를 포함한다. 상위 비교기(525)는 SAM2SAM 카운트 값(510)(즉, 2개의 연속적인 서보 데이터 섹터들 사이의 위치를 나타내는 값) 및 상위 임계값(520)을 비교하도록 동작 가능하다. 상위 임계값(520)은 프로그래밍 가능하거나 하드 코딩될 수 있다. 또한, 상위 임계값(520)은 예를 들어, 2개의 연속적인 서보 데이터 섹터들 사이에서 발생하는 다수의 마크들의 검출을 허용하기 위하여 동적으로 변경될 수 있다. 하위 비교기(535)는 SAM2SAM 카운트 값(510) 및 하위 임계값(530)을 비교하도록 동작 가능하다. 하위 임계값(530)은 프로그래밍 가능하거나 하드 코딩될 수 있다. 또한, 하위 임계값(530)은 예를 들어, 2개의 연속적인 서보 데이터 섹터들 사이에서 발생하는 다수의 마크들의 검출을 허용하기 위하여 동적으로 변경될 수 있다. 상위 임계값(520)이 SAM2SAM 카운트(510)보다 더 큰 경우에, 상위 비교기(525)의 출력이 하이(high)로 어서팅된다. 하위 임계값(530)이 SAM2SAM 카운트(510)보다 더 큰 경우에, 하위 비교기(535)의 출력이 하이로 어서팅된다. 비교기들 각각의 출력은 XOR 게이트(545)에 제공되고, XOR 게이트(545)의 출력은 플립-플롭(flip-flop)(555)의 데이터 출력에 제공된다.
동작 시에, 상위 비교기(525) 및 하위 비교기 둘 모두의 출력은 논리 '0'들이다. 이것은 다음 클록(560) 상에서 플립-플롭(555)의 출력(570)에 클록킹되는 XOR 게이트(545)의 출력에서 논리 '0'을 발생시킨다. 이 조건은 하위 비교기(535) 의 출력이 논리 '1'로서 어서팅될 때에 SAM2SAM 카운트(510)가 하위 임계값(530)을 초과할 때까지 유지된다. 이것은 XOR 게이트(545)에서, 그리고 궁극적으로 플립-플롭(555)의 출력(570)에서 논리 '1'을 발생시킨다. 이 조건은 상위 비교기(525)의 출력이 논리 '1'로서 어서팅될 때에 SAM2SAM 카운트(510)가 상위 임계값(520)을 초과할 때까지 지속된다. 이것은 XOR 게이트(545)의 출력에서, 그리고 궁극적으로 플립-플롭(555)의 출력(570)에서 논리 '0'을 발생시킨다. 이 조건은 다음 서보 데이터 섹터에서 SAM을 식별할 시에 SAM2SAM 카운트(510)이 리셋될 때까지 유지된다.
도 6을 참조하면, 본 발명의 일부 실시예들에 따른 하드 디스크 제어기로부터의 출력에 의해 제어 가능한 SAM2SAM 카운트 값을 기반으로 하여 윈도우 출력을 발생시키는 예시적인 회로(600)가 도시되어 있다. 회로(600)는 상위 비교기(625) 및 하위 비교기(635)를 포함한다. 상위 비교기(625)는 SAM2SAM 카운트 값(610)(즉, 2개의 연속적인 서보 데이터 섹터들을 나타내는 값) 및 상위 임계값(620)을 비교하도록 동작 가능하다. 상위 임계값(620)은 프로그래밍 가능하거나 하드 코딩될 수 있다. 또한, 상위 임계값(620)은 예를 들어, 2개의 연속적인 서보 데이터 섹터들 사이에서 발생하는 다수의 마크들의 검출을 허용하기 위하여 동적으로 변경될 수 있다. 하위 비교기(635)는 SAM2SAM 카운트 값(610) 및 하위 임계값(630)을 비교하도록 동작 가능하다. 하위 임계값(630)은 프로그래밍 가능하거나 하드 코딩될 수 있다. 또한, 하위 임계값(630)은 예를 들어, 2개의 연속적인 서보 데이터 섹터들 사이에서 발생하는 다수의 마크들의 검출을 허용하기 위하여 동적으로 변경될 수 있다. 상위 임계값(620)이 SAM2SAM 카운트(610)보다 더 큰 경우에, 상위 비교 기(625)의 출력이 하이(high)로 어서팅된다. 하위 임계값(630)이 SAM2SAM 카운트(610)보다 더 큰 경우에, 하위 비교기(635)의 출력이 하이로 어서팅된다. 비교기들 각각의 출력은 XOR 게이트(645)에 제공되고, XOR 게이트(645)의 출력은 플립-플롭(flip-flop)(655)의 데이터 출력에 제공된다. 제어기 출력이 플립-플롭(655)의 리셋 입력에 인가된다. 이것은 하드 디스크 제어기(도시되지 않음)가 SAM2SAM 카운트(610)의 임의의 값과 별도로 출력(670)을 리셋하도록 한다. 회로(600)는 출력(670)이 반드시 SAM2SAM 카운트(610)의 값에 의해 관리되지는 않는 입력에 의해 리셋될 수 있다는 점을 제외하고는, 회로(500)와 실질적으로 동일하다. 회로들(500 및 600)이 단지 예시적이며, 본원에 제공된 명세서를 기반으로 하여, 당업자들이 본 발명의 다양한 실시예들에 따라 SAM2SAM 카운트 값을 기반으로 하여 희망하는 출력들을 제공하는데 사용될 수 있는 다양한 회로들을 인식할 것이라는 점이 주의되어야 한다.
결론적으로, 본 발명은 자기 저장 매체로의 액세스를 제어하는 신규한 시스템들, 디바이스들, 방법들 및 장치들을 제공한다. 본 발명의 하나 이상의 실시예들의 상세한 설명이 상기에 제공되었지만, 다양한 대안들, 변경들, 및 등가물들이 본 발명의 정신으로부터 변화함이 없이 당업자들에게 명백할 것이다. 그러므로, 상기의 설명은 첨부된 청구항들에 의해서 규정되는 본 발명의 범위를 제한하는 것으로 간주되어서는 안된다.

Claims (21)

  1. 자기 저장 매체로의 액세스를 제어하는 방법에 있어서:
    자기 저장 매체의 제 1 서보 데이터 섹터의 부분 및 상기 자기 저장 매체의 제 2 서보 데이터 섹터의 부분 사이의 위치를 나타내는 위치 카운트를 제공하는 단계; 및
    상기 위치 카운트를 기반으로 하여 어서팅되는 인에이블 윈도우 신호를 어서팅하는 단계를 포함하는, 자기 저장 매체로의 액세스 제어 방법.
  2. 제 1 항에 있어서,
    상기 제 1 서보 데이터 섹터의 부분은 제 1 SAM이고, 상기 제 2 서보 데이터 섹터의 부분은 제 2 SAM인, 자기 저장 매체로의 액세스 제어 방법.
  3. 제 2 항에 있어서,
    SAM2SAM 카운터를 제공하는 단계를 더 포함하고;
    상기 위치 카운트 제공 단계는 상기 제 1 SAM 및 상기 제 2 SAM 사이에서 상기 SAM2SAM 카운터를 증분시키는 단계를 포함하는, 자기 저장 매체로의 액세스 제어 방법.
  4. 제 1 항에 있어서,
    상기 인에이블 윈도우 신호는 SAM이 예상되는 기간 동안 어서팅되는, 자기 저장 매체로의 액세스 제어 방법.
  5. 제 4 항에 있어서,
    SAM 검출 회로는 상기 인에이블 윈도우 신호가 어서팅되지 않을 때 저 전력 모드로 스위칭되는, 자기 저장 매체로의 액세스 제어 방법.
  6. 제 1 항에 있어서,
    상기 인에이블 윈도우 신호는 상기 제 1 서보 데이터 섹터 및 상기 제 2 서보 데이터 섹터 사이의 사용자 데이터부 내에서 마크가 예상되는 기간 동안 어서팅되는, 자기 저장 매체로의 액세스 제어 방법.
  7. 제 6 항에 있어서,
    상기 인에이블 윈도우 신호는 상기 제 1 서보 데이터 섹터 및 상기 제 2 서보 데이터 섹터 사이에서 다수 번 어서팅 및 디어서팅되는, 자기 저장 매체로의 액세스 제어 방법.
  8. 제 1 항에 있어서,
    상기 인에이블 윈도우 신호는 프리앰블이 예상되는 기간 동안 어서팅되는, 자기 저장 매체로의 액세스 제어 방법.
  9. 제 1 항에 있어서,
    상기 윈도우 인에이블 신호는 디스크 드라이브 이벤트에 대한 준비를 허용하기 위하여 디스크 드라이브 이벤트보다 충분히 앞선 지점에서 어서팅되는, 자기 저장 매체로의 액세스 제어 방법.
  10. 제 9 항에 있어서,
    상기 디스크 드라이브 이벤트는 서보 이벤트, 기록 이벤트 및 판독 이벤트로 이루어진 그룹으로부터 선택되는, 자기 저장 매체로의 액세스 제어 방법.
  11. 제 1 항에 있어서,
    상기 위치 카운트와 관련되지 않은 지점에서 상기 인에이블 윈도우 신호를 리셋하는 단계를 더 포함하는, 자기 저장 매체로의 액세스 제어 방법.
  12. 데이터 액세스를 위한 시스템에 있어서:
    적어도 제 1 서보 데이터 섹터 및 제 2 서보 데이터 섹터를 포함하는 자기 저장 매체;
    상기 제 1 서보 데이터 섹터 및 상기 제 2 서보 데이터 섹터 사이의 위치를 나타내는 카운트 값을 제공하도록 동작 가능한 위치 카운터; 및
    상기 카운트 값을 기반으로 하여 인에이블 윈도우 출력을 어서팅하도록 동작 가능한 인에이블 윈도우 회로를 포함하는, 데이터 액세스를 위한 시스템.
  13. 제 12 항에 있어서,
    상기 제 2 서보 데이터 섹터 내에서 SAM을 식별하도록 동작 가능한 SAM 검출 모듈을 더 포함하고,
    상기 인에이블 윈도우 출력은 상기 SAM이 예상되기 전에 상기 SAM 검출 모듈의 동작을 인에이블시키는, 데이터 액세스를 위한 시스템.
  14. 제 13 항에 있어서,
    상기 인에이블 윈도우 회로는 비교기를 포함하고, 상기 비교기는 상위 임계값 및 하위 임계값에 대하여 카운트를 비교하도록 동작 가능하고, 상기 인에이블 윈도우 출력은 상기 카운트가 상기 하위 임계값보다 더 크고 상기 상위 임계값보다 더 크지 않을 때마다 어서팅되는, 데이터 액세스를 위한 시스템.
  15. 제 14 항에 있어서,
    상기 하위 임계값은 상기 SAM이 예상되기 전에 발생하는 카운트 값이고, 상기 상위 임계값은 상기 SAM이 검출되어야 하는 이후에 발생하는 카운트 값인, 데이터 액세스를 위한 시스템.
  16. 제 12 항에 있어서,
    상기 제 1 서보 데이터 섹터 및 상기 제 2 서보 데이터 섹터 사이의 사용자 데이터 내에서 제 1 마크 및 제 2 마크를 식별하도록 동작 가능한 마크 검출 모듈을 더 포함하고,
    상기 인이에블 윈도우 출력은 상기 제 1 마크가 예상되기 전에 상기 마크 검출 모듈의 동작을 인에이블시키고, 상기 제 1 마크가 검출된 후에 상기 마크 검출 모듈을 디스에이블시키고, 상기 제 2 마크가 예상되기 전에 상기 마크 검출 모듈을 인에이블시키는, 데이터 액세스를 위한 시스템.
  17. 제 12 항에 있어서,
    상기 제 2 서보 데이터 섹터 내에서 프리앰블을 식별하도록 동작 가능한 프리앰블 검출 모듈을 더 포함하고,
    상기 인에이블 윈도우 출력은 상기 프리앰블이 예상될 때 상기 프리앰블 검출 모듈의 동작을 인에이블시키는, 데이터 액세스를 위한 시스템.
  18. 제 12 항에 있어서,
    상기 위치 카운터는 SAM2SAM 카운터인, 데이터 액세스를 위한 시스템.
  19. 제 12 항에 있어서,
    상기 인에이블 윈도우 회로는 또한 상기 카운트 값을 기반으로 하여 발생되지 않는 입력을 기반으로 하여 상기 인에이블 윈도우 출력을 디어서팅하도록 동작 가능한, 데이터 액세스를 위한 시스템.
  20. 하드 디스크 드라이브에 있어서:
    적어도 제 1 SAM을 갖는 제 1 서보 데이터 섹터 및 제 2 SAM을 갖는 제 2 서보 데이터 섹터를 포함하는 자기 저장 매체; 및
    상기 자기 저장 매체로부터 데이터를 판독하고 상기 자기 저장 매체에 데이터를 기록하는 디스크 제어기로서:
    상기 제 1 SAM 및 상기 제 2 SAM 사이의 위치를 나타내는 카운트 값을 제공하도록 동작 가능한 SAM2SAM 카운터; 및
    상기 카운트 값을 기반으로 하여 인에이블 윈도우 출력을 어서팅하도록 동작 가능하고, 상기 제 2 서보 데이터 섹터 내에서 제 2 SAM을 식별하도록 동작 가능한 SAM 검출 모듈, 상기 제 2 서보 데이터 섹터 내에서 프리앰블을 식별하도록 동작 가능한 프리앰블 검출 모듈, 및 상기 제 1 SAM 및 제 2 SAM 사이에 인터스퍼싱된(interspersed) 적어도 제 1 마크 및 제 2 마크를 식별하도록 동작 가능한 마크 검출 모듈로 이루어진 그룹으로부터 선택된 모듈의 동작을 인에이블시키도록 동작 가능한 인에이블 윈도우 회로를 포함하는, 상기 디스크 제어기를 포함하는, 하드 디스크 드라이브.
  21. 제 20 항에 있어서,
    상기 SAM 검출 모듈, 상기 프리앰블 검출 모듈 및 상기 마크 검출 모듈 모두 가 포함되고 적어도 하나의 회로 요소를 공유하는, 하드 디스크 드라이브.
KR1020097021424A 2007-10-30 2007-10-30 저장 장치 액세스의 인터-로케이션 제어를 위한 시스템들 및 방법들 KR20100071022A (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2007/082981 WO2009058130A1 (en) 2007-10-30 2007-10-30 Systems and methods for inter-location control of storage access

Publications (1)

Publication Number Publication Date
KR20100071022A true KR20100071022A (ko) 2010-06-28

Family

ID=40591326

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020097021424A KR20100071022A (ko) 2007-10-30 2007-10-30 저장 장치 액세스의 인터-로케이션 제어를 위한 시스템들 및 방법들

Country Status (7)

Country Link
US (1) US8174784B2 (ko)
EP (1) EP2171715B1 (ko)
JP (1) JP5420555B2 (ko)
KR (1) KR20100071022A (ko)
CN (1) CN101647062B (ko)
TW (1) TWI431619B (ko)
WO (1) WO2009058130A1 (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4991469B2 (ja) * 2007-09-28 2012-08-01 株式会社東芝 サーボフレーム間隔補正装置、記憶装置、サーボフレーム間隔補正方法
US8565047B2 (en) 2011-04-28 2013-10-22 Lsi Corporation Systems and methods for data write loopback based timing control
US8773811B2 (en) 2011-12-12 2014-07-08 Lsi Corporation Systems and methods for zone servo timing gain recovery
US8681444B2 (en) 2012-06-07 2014-03-25 Lsi Corporation Multi-zone servo processor
US8625216B2 (en) 2012-06-07 2014-01-07 Lsi Corporation Servo zone detector
US8564897B1 (en) 2012-06-21 2013-10-22 Lsi Corporation Systems and methods for enhanced sync mark detection
US9019641B2 (en) 2012-12-13 2015-04-28 Lsi Corporation Systems and methods for adaptive threshold pattern detection
US9053217B2 (en) 2013-02-17 2015-06-09 Lsi Corporation Ratio-adjustable sync mark detection system
US9196297B2 (en) 2013-03-14 2015-11-24 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for enhanced sync mark mis-detection protection
US9275655B2 (en) 2013-06-11 2016-03-01 Avago Technologies General Ip (Singapore) Pte. Ltd. Timing error detector with diversity loop detector decision feedback
US10152999B2 (en) 2013-07-03 2018-12-11 Avago Technologies International Sales Pte. Limited Systems and methods for correlation based data alignment
US9129650B2 (en) 2013-07-25 2015-09-08 Avago Technologies General Ip (Singapore) Pte. Ltd. Array-reader based magnetic recording systems with frequency division multiplexing
US9129646B2 (en) 2013-09-07 2015-09-08 Avago Technologies General Ip (Singapore) Pte. Ltd. Array-reader based magnetic recording systems with mixed synchronization
US8976475B1 (en) 2013-11-12 2015-03-10 Lsi Corporation Systems and methods for large sector dynamic format insertion
US10420928B2 (en) * 2015-12-14 2019-09-24 Medtronic, Inc. Implantable medical device having a scheme for managing storage of data
CN111446977B (zh) * 2020-04-03 2021-07-23 杭州易百德微电子有限公司 超宽带前导码接收器及其接收方法

Family Cites Families (103)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3973183A (en) * 1971-08-20 1976-08-03 Agency Of Industrial Science & Technology Method and apparatus for detecting uneven magnetic field by a change in resistance of semiconductor element
US3973182A (en) * 1971-08-20 1976-08-03 Agency Of Industrial Science & Technology Method and apparatus for detecting uneven magnetic field by hall effect in semiconductor
US4024571A (en) * 1975-08-14 1977-05-17 Rca Corporation Synchronizing system employing burst crossover detection
US4777544A (en) * 1986-08-15 1988-10-11 International Business Machine Corporation Method and apparatus for in-situ measurement of head/recording medium clearance
DE3938520A1 (de) * 1989-11-21 1991-05-29 Teves Gmbh Alfred Verfahren und system zur messdatenerfassung und -auswertung
US5130866A (en) * 1990-07-17 1992-07-14 International Business Machines Corporation Method and circuitry for in-situ measurement of transducer/recording medium clearance and transducer magnetic instability
US5278703A (en) * 1991-06-21 1994-01-11 Digital Equipment Corp. Embedded servo banded format for magnetic disks for use with a data processing system
US5309357A (en) * 1992-01-28 1994-05-03 Independent Scintillation Imaging Systems (Isis) Inc. Scintillation data collecting apparatus and method
US5341249A (en) * 1992-08-27 1994-08-23 Quantum Corporation Disk drive using PRML class IV sampling data detection with digital adaptive equalization
US5377058A (en) * 1992-12-31 1994-12-27 International Business Machines Corporation Fly height servo control of read/write head suspension
EP0631277A3 (en) * 1993-06-22 1995-02-22 Quantum Corp Data sector format without identity code and data control unit for disk drive.
US5400201A (en) * 1993-10-25 1995-03-21 Syquest Technology, Inc. Servo burst pattern for removing offset caused by magnetic distortion and method associated therewith
JPH07302938A (ja) * 1994-04-28 1995-11-14 Sony Corp 圧電セラミックトランス及びその製造方法
KR970010638B1 (ko) 1994-05-11 1997-06-28 삼성전자 주식회사 서보 어드레스 마크 검출 보상 회로
US5798885A (en) * 1994-06-06 1998-08-25 Fujitsu Limited Head positioning control for disk apparatus using peak detection, polarity detection and sector mark detection
US5862005A (en) * 1994-10-11 1999-01-19 Quantum Corporation Synchronous detection of wide bi-phase coded servo information for disk drive
KR100329151B1 (ko) * 1995-04-27 2002-11-29 삼성전자 주식회사 디스크구동기록장치의스핀들모터구동제어회로
US5796535A (en) * 1995-05-12 1998-08-18 Cirrus Logic, Inc. Sampled amplitude read channel employing a user data frequency synthesizer and a servo data frequency synthesizer
US5696639A (en) * 1995-05-12 1997-12-09 Cirrus Logic, Inc. Sampled amplitude read channel employing interpolated timing recovery
CN1204413A (zh) * 1995-11-01 1999-01-06 西克斯特技术公司 容错数据采样伺服模式
US5668679A (en) * 1995-12-21 1997-09-16 Quantum Corporation System for self-servowriting a disk drive
US5987562A (en) * 1996-03-08 1999-11-16 Texas Instruments Incorporated Waveform sampler and method for sampling a signal from a read channel
US6023383A (en) * 1996-03-19 2000-02-08 Texas Instruments Incorporated Error estimation circuit and method for providing a read channel error signal
FR2748571B1 (fr) * 1996-05-09 1998-08-07 Europ Agence Spatiale Dispositif de recepteur pour systeme de navigation notamment par satellite
US5844920A (en) * 1996-11-07 1998-12-01 Cirrus Logic, Inc. Thermal asperity compensation using multiple sync marks for retroactive and split segment data synchronization in a magnetic disk storage system
US5835295A (en) * 1996-11-18 1998-11-10 Cirrus Logice, Inc. Zero phase restart interpolated timing recovery in a sampled amplitude read channel
US5901010A (en) * 1997-02-07 1999-05-04 Cirrus Logic, Inc. Magnetic disc recording system employing two stage actuators for simultaneous accesses through multiple recording heads
US5781129A (en) * 1997-03-03 1998-07-14 Motorola, Inc. Adaptive encoder circuit for multiple data channels and method of encoding
US6081397A (en) * 1997-04-08 2000-06-27 International Business Machines Corporation Method and apparatus for SID-to-SID period estimation
US6009549A (en) * 1997-05-15 1999-12-28 Cirrus Logic, Inc. Disk storage system employing error detection and correction of channel coded data, interpolated timing recovery, and retroactive/split-segment symbol synchronization
US5986830A (en) * 1997-07-30 1999-11-16 Cirrus Logic, Inc. Read/write channel write precompensation system and method using one or more delay clocks
US6493162B1 (en) * 1997-12-05 2002-12-10 Seagate Technology Llc Frame synchronization for viterbi detector
US6111712A (en) * 1998-03-06 2000-08-29 Cirrus Logic, Inc. Method to improve the jitter of high frequency phase locked loops used in read channels
US6158107A (en) * 1998-04-02 2000-12-12 International Business Machines Corporation Inverted merged MR head with plated notched first pole tip and self-aligned second pole tip
WO2000000975A1 (fr) * 1998-06-30 2000-01-06 Asahi Kasei Kogyo Kabushiki Kaisha Circuit a boucle a phase asservie
US6208478B1 (en) * 1998-07-07 2001-03-27 Texas Instruments Incorporated Read clock interface for read channel device
US6657802B1 (en) * 1999-04-16 2003-12-02 Infineon Technologies Corporation Phase assisted synchronization detector
US6404829B1 (en) * 1999-06-29 2002-06-11 Oak Technology, Inc. DC insensitive AGC circuit for optical PRML read channel
US6530060B1 (en) * 2000-02-08 2003-03-04 Cirrus Logic, Inc. Sampled amplitude read channel employing a post processor with a boundary error compensator which compensates for boundary error events in a split-field data sector
US6519102B1 (en) * 2000-04-27 2003-02-11 International Business Machines Corporation Method and apparatus for implementing an in-situ digital harmonic computation facility for direct access storage device (DASD)
US6775529B1 (en) * 2000-07-31 2004-08-10 Marvell International Ltd. Active resistive summer for a transformer hybrid
US6717764B2 (en) * 2000-06-02 2004-04-06 Seagate Technology Llc Method and apparatus for head fly height measurement
US6816328B2 (en) * 2000-06-20 2004-11-09 Infineon Technologies North America Corp. Pseudo-synchronous interpolated timing recovery for a sampled amplitude read channel
US6400518B1 (en) * 2000-11-01 2002-06-04 International Business Machines Corporation Magneto-resistive asymmetry correction circuit
US6606048B1 (en) * 2000-11-16 2003-08-12 Marvell International, Ltd. Method and apparatus for equalizing the digital performance of multiple ADC's
US6490110B2 (en) * 2000-12-05 2002-12-03 Cirrus Logic, Inc. Servo data detection with improved phase shift tolerance
JP2002175673A (ja) * 2000-12-07 2002-06-21 Nec Corp Pll回路、データ検出回路及びディスク装置
JP4112809B2 (ja) * 2001-01-31 2008-07-02 株式会社東芝 垂直磁気記録方式の磁気ディスク装置及びディスク製造方法
US6603622B1 (en) * 2001-02-28 2003-08-05 Western Digital Technologies, Inc. Disk drive employing a sync mark detector comprising a matched filter and a dual polarity correlator
US6963521B2 (en) * 2001-03-30 2005-11-08 Sony Corporation Disc drive apparatus
JP2002329329A (ja) * 2001-04-27 2002-11-15 Sony Corp 相変化記録方式の光ディスク及び光ディスク装置
WO2002095738A1 (en) * 2001-05-22 2002-11-28 Seagate Technology Llc Method and system for measuring fly height
JP4726337B2 (ja) * 2001-06-27 2011-07-20 ルネサスエレクトロニクス株式会社 ワンチップマイクロコンピュータ
US6856183B2 (en) * 2001-10-12 2005-02-15 Agere Systems Inc. Scheme to improve performance of timing recovery systems for read channels in a disk drive
US7082005B2 (en) * 2001-10-24 2006-07-25 Agere Systems Inc. Servo data detection in the presence or absence of radial incoherence using digital interpolators
US6813108B2 (en) * 2001-10-24 2004-11-02 Agere Systems Inc. Servo data detection in presence of radial incoherence using multiple data detectors
US6920004B1 (en) * 2002-03-29 2005-07-19 Western Digital Technologies, Inc. Method for adjusting a delay time for opening a servo sector detection window in a disk drive having a spiral track
US7126776B1 (en) 2002-04-17 2006-10-24 Western Digital Technologies, Inc. Disk drive having a sector clock that is synchronized to the angular speed of the spindle motor
US7088533B1 (en) * 2002-04-23 2006-08-08 Maxtor Corporation Method of self-servo writing in a disk drive using a spiral pattern
TW563318B (en) * 2002-05-20 2003-11-21 Via Optical Solution Inc Timing recovery circuit and method
JP2004014090A (ja) * 2002-06-11 2004-01-15 Fujitsu Ltd データ再生装置、再生方法、及び再生装置の制御を行う回路
JP2004095047A (ja) * 2002-08-30 2004-03-25 Toshiba Corp ディスク記憶装置及び同装置におけるサーボアドレスマーク検出方法
US7180696B2 (en) * 2002-12-27 2007-02-20 Matsushita Electric Industrial Co., Ltd. Methods for selective multi-pass servowriting and self-servowriting
US7092462B2 (en) * 2003-01-14 2006-08-15 Agere Systems Inc. Asynchronous servo RRO detection employing interpolation
US7116504B1 (en) * 2003-03-25 2006-10-03 Marvell International Ltd. DC-offset compensation loops for magnetic recording system
US7199961B1 (en) * 2003-03-25 2007-04-03 Marvell International Ltd. Detecting fly height of a head over a storage medium
US7136250B1 (en) * 2003-03-25 2006-11-14 Marvell International Ltd. Detecting fly height of a head over a storage medium
US6912099B2 (en) * 2003-05-13 2005-06-28 Agere Systems Inc. Maximum likelihood detection of asynchronous servo data employing interpolation
US7191382B2 (en) * 2003-06-02 2007-03-13 Fujitsu Limited Methods and apparatus for correcting data and error detection codes on the fly
US7308057B1 (en) 2003-06-05 2007-12-11 Maxtor Corporation Baseline wander compensation for perpendicular recording
US7038875B2 (en) * 2003-07-31 2006-05-02 Seagate Technology Llc Dynamic measurement of head media spacing modulation
US7320101B1 (en) * 2003-08-19 2008-01-15 Altera Corporation Fast parallel calculation of cyclic redundancy checks
US7016131B2 (en) * 2003-08-29 2006-03-21 Agency For Science, Technology And Research Method and implementation of in-situ absolute head medium spacing measurement
US7203017B1 (en) * 2003-09-23 2007-04-10 Marvell International Ltd. Timing recovery for data storage channels with buffered sectors
US7620101B1 (en) 2003-09-24 2009-11-17 Cypress Semiconductor Corporation Equalizer circuit, communication system, and method that is adaptive to varying launch amplitudes for reducing receiver error
US7002767B2 (en) * 2003-09-30 2006-02-21 Agere Systems Inc. Detection of recorded data employing interpolation with gain compensation
US7133227B2 (en) * 2004-01-21 2006-11-07 Seagate Technology Llc Head polarity detection algorithm and apparatus
US7154689B1 (en) 2004-02-05 2006-12-26 Maxtor Corporation Apparatus for writing servo bursts on a disk with servo track pitch based on read element width and methods of manufacturing same
US7230789B1 (en) * 2004-04-08 2007-06-12 Maxtor Corporation Method and apparatus for performing a self-servo write operation in a disk drive using spiral servo information
US7180693B2 (en) * 2004-04-14 2007-02-20 Agere Systems Inc. Method and apparatus for maximum likelihood detection of data employing interpolation with compensation of signal asymmetry
US8405924B2 (en) * 2004-04-30 2013-03-26 Agere Systems Llc Method and apparatus for improved address mark detection
JP4427392B2 (ja) * 2004-06-22 2010-03-03 株式会社東芝 磁気記録媒体、その製造方法及び磁気記録再生装置
US7079342B1 (en) * 2004-07-26 2006-07-18 Marvell International Ltd. Method and apparatus for asymmetry correction in magnetic recording channels
US7248426B1 (en) * 2004-07-30 2007-07-24 Western Digital Technologies, Inc. Servo writing a disk drive from spiral tracks by shifting a demodulation window an integer number of sync mark intervals
US7253984B1 (en) * 2004-09-02 2007-08-07 Maxtor Corporation Disk drive that generates a position error signal and a fly height signal from a servo burst pattern
US7193544B1 (en) * 2004-09-08 2007-03-20 Northrop Grumman Corporation Parallel, adaptive delta sigma ADC
US7206146B2 (en) * 2004-10-27 2007-04-17 Hitachi Global Storage Technologies Netherlands B.V. Biphase magnetic pattern detector using multiple matched filters for hard disk drive
US7167328B2 (en) * 2004-12-17 2007-01-23 Agere Systems Inc. Synchronizing an asynchronously detected servo signal to synchronous servo demodulation
US7193798B2 (en) * 2005-01-12 2007-03-20 Agere Systems, Inc. Method and apparatus for encoding and decoding a runout correction bit pattern of servo field
US7362536B1 (en) * 2005-07-08 2008-04-22 Maxtor Corporation Disk drive that compensates for phase incoherence between radially adjacent servo tracks and methods thereof
JP2007087537A (ja) * 2005-09-22 2007-04-05 Rohm Co Ltd 信号処理装置、信号処理方法、および記憶システム
US7693243B2 (en) * 2005-09-26 2010-04-06 Via Technologies, Inc. Method and circuit for timing recovery
JP4379814B2 (ja) * 2006-03-28 2009-12-09 富士通株式会社 記憶装置、制御方法、制御装置及びプログラム
US7423827B2 (en) * 2006-04-20 2008-09-09 Agere Systems Inc. Systems and methods for accessing data from a variable polarity head assembly
US7679850B2 (en) * 2006-05-11 2010-03-16 Seagate Technology Llc Position determination using circular shift codes
US7411531B2 (en) * 2006-06-30 2008-08-12 Agere Systems Inc. Methods and apparatus for asynchronous sampling of a received signal at a downsampled rate
US7499238B2 (en) * 2006-09-22 2009-03-03 Agere Systems Inc. Systems and methods for improving disk drive synchronization
US7643235B2 (en) * 2006-09-28 2010-01-05 Seagate Technology Llc Synchronization for data communication
US8107573B2 (en) * 2006-10-06 2012-01-31 Realtek Semiconductor Corp. Method and apparatus for baseline wander compensation in Ethernet application
US7446690B2 (en) * 2006-11-06 2008-11-04 Atmel Corporation Apparatus and method for implementing an analog-to-digital converter in programmable logic devices
US7420498B2 (en) * 2006-11-22 2008-09-02 Infineon Technologies Ag Signal converter performing a role
US7768730B2 (en) * 2007-04-30 2010-08-03 Broadcom Corporation Base line control electronics architecture
US7602567B2 (en) * 2007-06-28 2009-10-13 Lsi Corporation Feed-forward DC restoration in a perpendicular magnetic read channel

Also Published As

Publication number Publication date
TW200919455A (en) 2009-05-01
EP2171715A1 (en) 2010-04-07
TWI431619B (zh) 2014-03-21
US8174784B2 (en) 2012-05-08
EP2171715B1 (en) 2012-06-20
CN101647062B (zh) 2012-07-18
EP2171715A4 (en) 2011-05-25
CN101647062A (zh) 2010-02-10
JP2011502321A (ja) 2011-01-20
US20100208377A1 (en) 2010-08-19
JP5420555B2 (ja) 2014-02-19
WO2009058130A1 (en) 2009-05-07

Similar Documents

Publication Publication Date Title
US8174784B2 (en) Systems and methods for inter-location control of storage access
US9305581B2 (en) Systems and methods for memory efficient repeatable run out processing
CN101743593B (zh) 使用伺服地址标记数据来控制飞行高度的系统和方法
US6934104B1 (en) Servo synchronization based on a servo synch mark that conflicts with self-clocking encoding algorithms
US7715138B1 (en) Disk drive estimating a servo zone after synchronously detecting a servo sync mark
US7929237B2 (en) Modulated disk lock clock and methods for using such
US7679852B2 (en) Adjustment of read/write clock edge timing
US5905601A (en) Apparatus for reproducing data having a restart read gate signal generator in a disk storage system
GB2312780A (en) Disk writing control circuit
US6760173B2 (en) Synchronization servo mark detector and method having improved phase error immunity for use in mass data storage device, or the like
JP4128489B2 (ja) ショック検出装置、ディスク装置、ショック検出方法、ショック検出プログラム
JP2007141305A (ja) 磁気ディスク装置
US5418659A (en) Reliable time-domain demarcation of split formats in embedded-servo, zoned-data recording disk drives
US6255911B1 (en) PLL circuit protected against noise and missing pulses in a reference signal
JP5112501B2 (ja) 磁気ディスク装置、信号処理回路及び信号処理方法
US8934186B1 (en) Data storage device estimating servo zone to reduce size of track address
JP2004326881A (ja) ディスク記憶装置及びシンクマーク検出方法
US9047919B1 (en) Disk drive initializing servo read channel by reading data preceding servo preamble during access operation
US7259928B2 (en) System and method for writing servo track in sealed HDD
US9164684B1 (en) Magnetic disc drive and method of recovering recorded data
US8972631B2 (en) Data access formatter
US7072132B2 (en) System and method for writing servo track in sealed HDD
JP2006236452A (ja) データ記録装置
JPS61204867A (ja) サ−ボトラツクの保護方式
JP2010129136A (ja) データ記憶装置、リード回路及びデータ記憶装置の製造方法。

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right