KR20100010594A - 유기전계발광 표시장치 - Google Patents
유기전계발광 표시장치 Download PDFInfo
- Publication number
- KR20100010594A KR20100010594A KR1020080071532A KR20080071532A KR20100010594A KR 20100010594 A KR20100010594 A KR 20100010594A KR 1020080071532 A KR1020080071532 A KR 1020080071532A KR 20080071532 A KR20080071532 A KR 20080071532A KR 20100010594 A KR20100010594 A KR 20100010594A
- Authority
- KR
- South Korea
- Prior art keywords
- signal supply
- transistor
- supply lines
- dummy pattern
- lines
- Prior art date
Links
- 230000003071 parasitic effect Effects 0.000 claims description 18
- 238000000034 method Methods 0.000 claims description 9
- 239000002184 metal Substances 0.000 claims description 6
- 229910052751 metal Inorganic materials 0.000 claims description 6
- 239000007769 metal material Substances 0.000 claims description 3
- 239000004065 semiconductor Substances 0.000 claims description 3
- 239000003990 capacitor Substances 0.000 description 21
- 238000010586 diagram Methods 0.000 description 11
- 230000004044 response Effects 0.000 description 11
- 230000000630 rising effect Effects 0.000 description 6
- 230000015556 catabolic process Effects 0.000 description 5
- 230000007423 decrease Effects 0.000 description 5
- 238000006731 degradation reaction Methods 0.000 description 5
- 230000008859 change Effects 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 3
- 230000008901 benefit Effects 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66848—Unipolar field-effect transistors with a Schottky gate, i.e. MESFET
- H01L29/66856—Unipolar field-effect transistors with a Schottky gate, i.e. MESFET with an active layer made of a group 13/15 material
- H01L29/66863—Lateral single gate transistors
- H01L29/66871—Processes wherein the final gate is made after the formation of the source and drain regions in the active layer, e.g. dummy-gate processes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0413—Details of dummy pixels or dummy lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/118—Masterslice integrated circuits
- H01L27/11803—Masterslice integrated circuits using field effect technology
- H01L27/11807—CMOS gate arrays
- H01L2027/11868—Macro-architecture
- H01L2027/11874—Layout specification, i.e. inner core region
- H01L2027/11879—Data lines (buses)
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/10—Applying interconnections to be used for carrying current between separate components within a device
- H01L2221/1068—Formation and after-treatment of conductors
- H01L2221/1073—Barrier, adhesion or liner layers
- H01L2221/1084—Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers
- H01L2221/1089—Stacks of seed layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12044—OLED
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Theoretical Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 구동의 안정성을 확보할 수 있도록 한 유기전계발광 표시장치에 관한 것이다.
본 발명은 복수의 화소들과, 두 개 이상의 수평라인들에 배치된 상기 화소들과 각각 접속되는 제 1신호 공급선들 및 상기 제 1신호 공급선들보다 적은 상기 수평라인들에 위치된 화소들과 각각 접속되는 제 2신호 공급선들을 구비하는 유기전계발광 표시장치에 있어서; 상기 제 1 및 제 2신호 공급선들을 구동하기 위한 주사 구동부와; 상기 제 1 및 제 2신호 공급선들과 교차되는 방향으로 위치되는 데이터선들을 구동하기 위한 데이터 구동부와; 상기 제 2신호 공급선들의 로드가 상기 제 1신호 공급선들의 로드와 동일해지도록 더미 패턴을 제공하는 더미 패턴부를 구비한다.
Description
본 발명은 유기전계발광 표시장치에 관한 것으로, 특히 구동의 안정성을 확보할 수 있도록 한 유기전계발광 표시장치에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 표시패널(Plasma Display Panel) 및 유기전계발광 표시장치(Organic Light Emitting Display) 등이 있다.
평판 표시장치 중 유기전계발광 표시장치는 전자와 정공의 재결합에 의하여 빛을 발생하는 유기 발광 다이오드를 이용하여 영상을 표시한다. 이러한, 유기전계발광 표시장치는 빠른 응답속도를 가짐과 동시에 낮은 소비전력으로 구동되는 장점이 있다.
도 1은 종래의 유기전계발광 표시장치의 화소를 나타내는 회로도이다.
도 1을 참조하면, 종래의 유기전계발광 표시장치의 화소(4)는 유기 발광 다이오드(OLED)와, 데이터선(Dm) 및 주사선(Sn)에 접속되어 유기 발광 다이오드(OLED)를 제어하기 위한 화소회로(2)를 구비한다.
유기 발광 다이오드(OLED)의 애노드전극은 화소회로(2)에 접속되고, 캐소드전극은 제 2전원(ELVSS)에 접속된다. 이와 같은 유기 발광 다이오드(OLED)는 화소회로(2)로부터 공급되는 전류에 대응되어 소정 휘도의 빛을 생성한다.
화소회로(2)는 주사선(Sn)에 주사신호가 공급될 때 데이터선(Dm)으로 공급되는 데이터신호에 대응되어 유기 발광 다이오드(OLED)로 공급되는 전류량을 제어한다. 이를 위해, 화소회로(2)는 제 1전원(ELVDD)과 유기 발광 다이오드(OLED) 사이에 접속된 제 2트랜지스터(M2)와, 제 2트랜지스터(M2), 데이터선(Dm) 및 주사선(Sn)의 사이에 접속된 제 1트랜지스터(M1)와, 제 2트랜지스터(M2)의 게이트전극과 제 1전극 사이에 접속된 스토리지 커패시터(Cst)를 구비한다.
제 1트랜지스터(M1)의 게이트전극은 주사선(Sn)에 접속되고, 제 1전극은 데이터선(Dm)에 접속된다. 그리고, 제 1트랜지스터(M1)의 제 2전극은 스토리지 커패시터(Cst)의 일측단자에 접속된다. 여기서, 제 1전극은 소오스전극 및 드레인전극 중 어느 하나로 설정되고, 제 2전극은 제 1전극과 다른 전극으로 설정된다. 예를 들어, 제 1전극이 소오스전극으로 설정되면 제 2전극은 드레인전극으로 설정된다. 주사선(Sn) 및 데이터선(Dm)에 접속된 제 1트랜지스터(M1)는 주사선(Sn)으로부터 주사신호가 공급될 때 턴-온되어 데이터선(Dm)으로부터 공급되는 데이터신호를 스토리지 커패시터(Cst)로 공급한다. 이때, 스토리지 커패시터(Cst)는 데이터신호에 대응되는 전압을 충전한다.
제 2트랜지스터(M2)의 게이트전극은 스토리지 커패시터(Cst)의 일측단자에 접속되고, 제 1전극은 스토리지 커패시터(Cst)의 다른측단자 및 제 1전원(ELVDD)에 접속된다. 그리고, 제 2트랜지스터(M2)의 제 2전극은 유기 발광 다이오드(OLED)의 애노드전극에 접속된다. 이와 같은 제 2트랜지스터(M2)는 스토리지 커패시터(Cst)에 저장된 전압값에 대응하여 제 1전원(ELVDD)으로부터 유기 발광 다이오드(OLED)를 경유하여 제 2전원(ELVSS)으로 흐르는 전류량을 제어한다. 이때, 유기 발광 다이오드(OLED)는 제 2트랜지스터(M2)로부터 공급되는 전류량에 대응되는 빛을 생성한다.
하지만, 이와 같은 종래의 유기전계발광 표시장치의 화소는 제 2트랜지스터(M2)의 문턱전압의 불균일 및 유기 발광 다이오드(OLED)의 열화에 의하여 원하는 휘도의 영상을 표시하지 못하는 문제점이 있다. 이를 극복하기 위하여, 화소들 각각에 다수의 트랜지스터를 포함하여 문턱전압의 불균일 및/또는 유기 발광 다이오드(OLED)의 열화를 보상하는 화소구조가 제안되고 있다. 하지만, 화소들 각각에 다수의 트랜지스터가 포함되는 경우 일부 주사선들은 다른 주사선들과 접속되는 화소들의 수가 상이하게 설정되는 문제점이 발생한다. 이 경우, 일부 주사선들의 로드와 다른 주사선들의 로드가 불균일하게 설정되어 구동의 안정성이 저하되는 문제점이 발생한다.
따라서, 본 발명의 목적은 구동의 안정성을 확보할 수 있도록 한 유기전계발광 표시장치를 제공하는 것이다.
본 발명의 실시예는 복수의 화소들과, 두 개 이상의 수평라인들에 배치된 상기 화소들과 각각 접속되는 제 1신호 공급선들 및 상기 제 1신호 공급선들보다 적은 상기 수평라인들에 위치된 화소들과 각각 접속되는 제 2신호 공급선들을 구비하는 유기전계발광 표시장치에 있어서; 상기 제 1 및 제 2신호 공급선들을 구동하기 위한 주사 구동부와; 상기 제 1 및 제 2신호 공급선들과 교차되는 방향으로 위치되는 데이터선들을 구동하기 위한 데이터 구동부와; 상기 제 2신호 공급선들의 로드가 상기 제 1신호 공급선들의 로드와 동일해지도록 더미 패턴을 제공하는 더미 패턴부를 구비한다.
바람직하게, 상기 더미 패턴부의 세로 방향 길이는 상기 화소의 세로 방향 길이보다 짧게 설정된다. 상기 더미 패턴은 상기 제 2신호 공급선들과 다른 금속 물질로 형성된다. 상기 제 2신호 공급선들은 게이트 메탈로 형성되며, 상기 더미 패턴은 소스/드레인 메탈 또는 반도체층으로 형성된다. 상기 더미 패턴은 상기 유기전계발광 표시장치로 공급되는 정전압원들 중 어느 하나의 정전압원과 전기적으로 접속된다. 상기 제 2신호 공급선들의 기생 커패시턴스가 상기 제 1신호 공급선 들의 기생 커패시턴스와 동일해지도록 상기 제 2신호 공급선들과 상기 더미 패턴의 중첩영역이 설정된다. 상기 더미 패턴부는 액티브 영역을 제외한 패널의 상측부 및 하측부 중 적어도 하나의 영역에 위치된다.
본 발명의 유기전계발광 표시장치에 의하여 신호 공급선들의 로드를 동일하게 설정하여 구동의 안정성을 확보할 수 있다.
이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 바람직한 실시 예가 첨부된 도 2 내지 도 7을 참조하여 자세히 설명하면 다음과 같다.
도 2는 본 발명의 실시예에 의한 유기전계발광 표시장치를 나타내는 도면이다.
도 2를 참조하면, 본 발명의 실시예에 의한 유기전계발광 표시장치는 주사선들(S0 내지 Sn+1), 발광 제어선들(E1 내지 En+1) 및 데이터선들(D1 내지 Dm)에 의하여 구획된 영역에 위치되는 화소들(140)을 포함하는 화소부(130)와, 주사선들(S0 내지 Sn+1) 및 발광 제어선들(E1 내지 En+1)을 구동하기 위한 주사 구동부(110)와, 데이터선들(D1 내지 Dm)을 구동하기 위한 데이터 구동부(120)와, 주사 구동부(110) 및 데이터 구동부(120)를 제어하기 위한 타이밍 제어부(150)를 구비한다.
주사 구동부(110)는 타이밍 제어부(150)로부터 주사 구동제어신호(SCS)를 공급받는다. 주사 구동제어신호(SCS)를 공급받는 주사 구동부(110)는 주사신호를 생성하고, 생성된 주사신호를 주사선들(S0 내지 Sn+1)로 순차적으로 공급한다. 또한, 주사 구동부(110)는 주사 구동제어신호(SCS)에 응답하여 발광 제어신호를 생성하고, 생성된 발광 제어신호를 발광 제어선들(E1 내지 En+1)로 순차적으로 공급한다.
여기서, 발광 제어신호는 주사신호의 폭보다 넓은 폭으로 설정된다. 실제로, i(i는 자연수)번째 발광 제어선(Ei)으로 공급되는 발광 제어신호는 i-1번째 주사선(Si-1) 및 i번째 주사선(Si)으로 공급되는 주사신호와 중첩되도록 공급된다. 그리고, 발광 제어신호는 주사신호와 다른 극성으로 설정된다. 예를 들어, 주사신호가 로우 극성으로 설정된다면 발광 제어신호는 하이 극성으로 설정된다.
데이터 구동부(120)는 타이밍 제어부(150)로부터 데이터 구동제어신호(DCS)를 공급받는다. 데이터 구동제어신호(DCS)를 공급받은 데이터 구동부(120)는 데이터신호를 생성하고, 생성된 데이터신호를 주사신호와 동기되도록 데이터선들(D1 내지 Dm)로 공급한다.
타이밍 제어부(150)는 외부로부터 공급되는 동기신호들에 대응하여 데이터 구동제어신호(DCS) 및 주사 구동제어신호(SCS)를 생성한다. 타이밍 제어부(150)에서 생성된 데이터 구동제어신호(DCS)는 데이터 구동부(120)로 공급되고, 주사 구동제어신호(SCS)는 주사 구동부(110)로 공급된다. 그리고, 타이밍 제어부(150)는 외 부로부터 공급되는 데이터(Data)를 데이터 구동부(120)로 공급한다.
화소부(130)는 외부로부터 제 1전원(ELVDD) 및 제 2전원(ELVSS)을 공급받아 각각의 화소들(140)로 공급한다. 제 1전원(ELVDD) 및 제 2전원(ELVSS)을 공급받은 화소들(140) 각각은 데이터신호에 대응하는 빛을 생성한다.
이와 같은 화소들(140)은 자신들 각각에 포함되는 유기 발광 다이오드의 열화 및 구동 트랜지스터의 문턱전압을 보상하여 원하는 휘도의 빛이 생성되도록 한다. 이를 위하여, 화소들(140) 각각에는 유기 발광 다이오드의 열화를 보상하기 위한 보상부 및 구동 트랜지스터의 문턱전압을 보상하기 위한 화소회로가 설치된다.
여기서, 화소들(140) 각각에 포함되는 보상부 및 화소회로가 원하는 형태로 구동하기 위하여 i번째 수평라인에 위치되는 화소(140)는 i-1번째 주사선(Si-1), i번째 주사선(Si), i+1번째 주사선(Si+1), i번째 발광 제어선(Ei) 및 i+1번째 발광 제어선과 접속된다.
도 3은 본 발명의 실시예에 의한 화소를 나타내는 회로도이다. 도 3에서는 설명의 편의성을 위하여 n번째 수평라인에 위치하며 제 m데이터선(Dm)과 접속된 화소를 도시하기로 한다.
도 3을 참조하면, 본 발명의 제 1실시예에 의한 화소(140)는 유기 발광 다이오드(OLED)와, 유기 발광 다이오드(OLED)로 전류를 공급하기 위한 제 2트랜지스터(M2)(즉, 구동 트랜지스터)의 문턱전압을 보상하기 위한 화소회로(142)와, 유기 발광 다이오드(OLED)의 열화를 보상하기 위한 보상부(144)를 구비한다.
유기 발광 다이오드(OLED)의 애노드전극은 화소회로(142)에 접속되고, 캐소드전극은 제 2전원(ELVSS)에 접속된다. 이와 같은 유기 발광 다이오드(OLED)는 제 2트랜지스터(M2)로부터 공급되는 전류량에 대응하여 소정 휘도의 빛을 생성한다. 여기서, 제 1전원(ELVDD)은 제 2전원(ELVSS)보다 높은 전압값을 갖는다.
화소회로(142)는 유기 발광 다이오드(OLED)로 전류를 공급함과 아울러 제 2트랜지스터(M2)의 문턱전압을 보상한다. 이를 위해, 화소회로(142)는 제 1 내지 제 6트랜지스터(M1 내지 M6)와, 스토리지 커패시터(Cst)를 구비한다.
제 1트랜지스터(M1)의 게이트전극은 제 n주사선(Sn)에 접속되고, 제 1전극은 데이터선(Dm)에 접속된다. 그리고, 제 1트랜지스터(M1)의 제 2전극은 제 2트랜지스터(M2)의 제 1전극에 접속된다. 이와 같은 제 1트랜지스터(M1)는 제 n주사선(Sn)으로 주사신호가 공급될 때 턴-온되어 데이터선(Dm)으로 공급되는 데이터신호를 제 2트래지스터(M2)의 제 1전극으로 공급한다.
제 2트랜지스터(M2)의 게이트전극은 제 1노드(N1)에 접속되고, 제 1전극은 제 1트랜지스터(M1)의 제 2전극에 접속된다. 그리고, 제 2트랜지스터(M2)의 제 2전극은 제 6트랜지스터(M6)의 제 1전극에 접속된다. 이와 같은 제 2트랜지스터(M2)는 제 1노드(N1)에 인가되는 전압에 대응하는 전류를 유기 발광 다이오드(OLED)로 공급한다.
제 3트랜지스터(M3)의 제 1전극은 제 2트랜지스터(M2)의 제 2전극에 접속되고, 제 2전극은 제 1노드(N1)에 접속된다. 그리고, 제 3트랜지스터(M3)의 게이트 전극은 제 n주사선(Sn)에 접속된다. 이와 같은 제 3트랜지스터(M3)는 주사선(Sn)으로 주사신호가 공급될 때 턴-온되어 제 2트랜지스터(M2)를 다이오드 형태로 접속시킨다.
제 4트랜지스터(M4)의 제 1전극은 제 1노드(N1)에 접속되고, 제 2전극은 초기화 전원(Vint)에 접속된다. 그리고, 제 4트랜지스터(M4)의 게이트전극은 제 n-1주사선(Sn-1)에 접속된다. 이와 같은 제 4트랜지스터(M4)는 제 n-1주사선(Sn-1)으로 주사신호가 공급될 때 턴-온되어 제 1노드(N1)의 전압을 초기화 전원(Vint)의 전압으로 초기화한다.
제 5트랜지스터(M5)의 제 1전극은 제 1전원(ELVDD)에 접속되고, 제 2전극은 제 2트랜지스터(M2)의 제 1전극에 접속된다. 그리고, 제 5트랜지스터(M5)의 게이트전극은 제 n발광 제어선(En)에 접속된다. 이와 같은 제 5트랜지스터(M5)는 제 n발광 제어선(En)으로 발광 제어신호가 공급되지 않을 때 턴-온되어 제 1전원(ELVDD)과 제 2트랜지스터(M2)의 제 1전극을 전기적으로 접속시킨다.
제 6트랜지스터(M6)의 제 1전극은 제 2트랜지스터(M2)의 제 2전극에 접속되고, 제 2전극은 유기 발광 다이오드(OLED)에 접속된다. 그리고, 제 6트랜지스터(M6)의 게이트전극은 제 n발광 제어선(En)에 접속된다. 이와 같은 제 6트랜지스터(M6)는 발광 제어선(En)으로 발광 제어신호가 공급되지 않을 때 턴-온되어 제 2트랜지스터(M2)와 유기 발광 다이오드(OLED)를 전기적으로 접속시킨다.
스토리지 커패시터(Cst)는 제 1노드(N1)와 제 1전원(ELVDD) 사이에 접속된다. 이와 같은 스토리지 커패시터(Cst)는 제 1노드(N1)에 인가되는 전압에 대응하 여 소정의 전압을 충전한다.
보상부(144)는 유기 발광 다이오드(OLED)의 열화에 대응하여 제 2트랜지스터(M2)의 게이트전극의 전압(즉, 제 1노드(N1)의 전압)을 제어한다. 다시 말하여, 보상부(144)는 유기 발광 다이오드(OLED)가 열화될수록 제 1노드(N1)의 전압이 낮아지도록 제어함으로써 유기 발광 다이오드(OLED)의 열화를 보상한다. 이를 위하여, 보상부(144)는 제 7 내지 제 9트랜지스터(M7 내지 M9)와, 제 1피드백 커패시터(Cfb1) 및 제 2피드백 커패시터(Cfb2)를 구비한다.
제 7트랜지스터(M7)의 제 1전극은 제 2노드(N2)에 접속되고, 제 2전극은 유기 발광 다이오드(OLED)의 애노드전극에 접속된다. 그리고, 제 7트랜지스터(M7)의 게이트전극은 제 n+1주사선(Sn+1)에 접속된다. 이와 같은 제 7트랜지스터(M7)는 n+1주사선(Sn+1)으로 주사신호가 공급될 때 턴-온되어 제 2노드(N2)와 유기 발광 다이오드(OLED)를 전기적으로 접속시킨다.
제 8트랜지스터(M8)의 제 1전극은 제 1전원(ELVDD)에 접속되고, 제 2전극은 제 2노드(N2)에 접속된다. 그리고, 제 8트랜지스터(M8)의 게이트전극은 제 n+1발광 제어선(En+1)에 접속된다. 이와 같은 제 8트랜지스터(M8)는 제 n+1발광 제어선(En+1)으로 발광 제어신호가 공급되지 않을 때 턴-온되어 제 1전원(ELVDD)과 제 2노드(N2)를 전기적으로 접속시킨다.
제 1피드백 커패시터(Cfb1)의 제 1단자는 제 2노드(N2)에 접속되고, 제 2단자는 제 3노드(N3)에 접속된다. 이와 같은 피드백 커패시터(Cfb1)는 제 2노드(N2)의 전압 변화량에 대응하여 제 3노드(N3)의 전압을 변화시킨다.
제 2피드백 커패시터(Cfb2)의 제 1단자는 제 3노드(N3)에 접속되고, 제 2단자는 제 1노드(N1)에 접속된다. 이와 같은 피드백 커패시터(Cfb1)는 제 3노드(N3)의 전압 변화량에 대응하여 제 1노드(N1)의 전압을 변화시킨다.
즉, 제 1피드백 커패시터(Cfb1) 및 제 2피드백 커패시터(Cfb2)는 제 2노드(N2)와 제 1노드(N1) 사이에 위치되며, 제 2노드(N2)의 전압 변화량에 대응하여 제 1노드(N1)의 전압을 변화시킨다.
제 9트랜지스터(M9)의 제 1전극은 제 1전원(ELVDD)에 접속되고, 제 2전극은 제 3노드(N3)에 접속된다. 그리고, 제 9트랜지스터(M9)의 게이트전극은 제 n+1발광 제어선(En+1)에 접속된다. 이와 같은 제 9트랜지스터(M9)는 제 n+1발광 제어선(En+1)으로 발광 제어신호가 공급될 때 턴-온되어 제 3노드(N3)와 제 1전원(ELVDD)을 전기적으로 접속시킨다. 여기서, 제 9트랜지스터(M9)는 다른 트랜지스터들(M1 내지 M8)과 다른 도전형으로 형성된다. 예를 들어, 다른 트랜지스터들(M1 내지 M8)이 피모스(PMOS)로 형성되는 경우, 제 9트랜지스터(M9)는 엔모스(NMOS)로 형성된다.
도 4는 도 3에 도시된 화소의 구동방법을 나타내는 파형도이다.
도 3 및 도 4를 결부하여 동작과정을 상세히 설명하면, 먼저 제 1기간(T1) 동안 제 n-1주사선(Sn-1)으로 주사신호가 공급되고, 제 n발광 제어선(En)으로 발광 제어신호가 공급된다.
제 n발광 제어선(En)으로 발광 제어신호가 공급되면 제 5트랜지스터(M5) 및 제 6트랜지스터(M6)가 턴-오프된다. 제 n-1주사선(Sn-1)으로 주사신호가 공급되면 제 4트랜지스터(M4)가 턴-온된다. 제 4트랜지스터(M4)가 턴-온되면 제 1노드(N1)가 초기화 전원(Vint)의 전압으로 초기화된다. 여기서, 초기화 전원(Vint)은 데이터신호보다 낮은 전압값으로 설정된다.
제 2기간(T2)에는 제 n-1주사선(Sn-1)으로 주사신호의 공급이 중단되고, 제 n주사선(Sn)으로 주사신호가 공급된다. 또한, 제 2기간(T2) 동안 제 n+1발광 제어선(En+1)으로 발광 제어신호가 공급된다. 제 n-1주사선(Sn-1)으로 주사신호의 공급이 중단되면 제 4트랜지스터(M4)가 턴-오프된다. 제 n주사선(Sn)으로 주사신호가 공급되면 제 1트랜지스터(M1) 및 제 3트랜지스터(M3)가 턴-온된다.
제 3트랜지스터(M3)가 턴-온되면 제 2트랜지스터(M2)가 다이오드 형태로 접속된다. 제 1트랜지스터(M1)가 턴-온되면 데이터선(Dm)으로 공급되는 데이터신호가 제 2트랜지스터(M2)의 제 1전극으로 공급된다. 여기서, 제 1기간(T1) 동안 제 1노드(N1)의 전압이 초기화 전원(Vint)의 전압으로 초기화되기 때문에 제 2트랜지스터(M2)가 턴-온된다. 따라서, 제 1트랜지스터(M1)로부터 경유하여 공급되는 데이터신호는 제 2트랜지스터(M2) 및 제 3트랜지스터(M3)를 경유하여 제 1노드(N1)로 공급된다. 이때, 제 1노드(N1)에는 데이터신호와 제 2트랜지스터(M2)의 문턱전압에 대응하는 전압이 인가되고, 스토리지 커패시터(Cst)는 제 1노드(N1)에 인가된 전압에 대응하는 소정의 전압을 충전한다.
한편, 제 n+1발광 제어선(En+1)으로 발광 제어신호가 공급되면 제 9트랜지스터(M9)가 턴-온되고, 제 8트랜지스터(M8)가 턴-오프된다. 제 9트랜지스터(M9)가 턴-온되면 제 3노드(N3)로 제 1전원(ELVDD)의 공급된다. 즉, 제 1노드(N1)에 데이터신호에 대응되는 전압이 인가되는 기간 동안 제 3노드(N3)는 제 1전원(ELVDD)의 전압을 유지한다.
제 3기간(T3) 동안 제 n발광 제어선(En)으로 공급되는 발광 제어신호 및 제 n주사선(Sn)으로 공급되는 주사신호의 공급이 중단된다. 그리고, 제 3기간(T3) 동안 제 n+1주사선(Sn+1)으로 주사신호가 공급된다.
제 n주사선(Sn)으로 주사신호의 공급이 중단되면 제 1트랜지스터(M1) 및 제 3트랜지스터(M3)가 턴-오프된다. 제 n발광 제어선(En)으로 공급되는 발광 제어신호의 공급이 중단되면 제 5트랜지스터(M5) 및 제 6트랜지스터(M6)가 턴-온된다. 제 5트랜지스터(M5) 및 제 6트랜지스터(M6)가 턴-온되면 제 1전원(ELVDD), 제 5트랜지스터(M5), 제 2트랜지스터(M2), 제 6트랜지스터(M6) 및 유기 발광 다이오드(OLED)가 전기적으로 접속된다. 이때, 제 2트랜지스터(M2)는 제 1노드(N1)에 인가된 전압에 대응하는 전류를 유기 발광 다이오드(OLED)로 공급한다.
한편, 제 n+1주사선(Sn+1)으로 공급되는 주사신호에 대응하여 제 3기간(T3) 동안 제 7트랜지스터(M7)가 턴-온 상태를 유지한다. 따라서, 제 3기간(T3) 동안 제 2노드(N2)는 유기 발광 다이오드(OLED)에 인가되는 전압(Voled)을 공급받는다.
이후, 제 4기간(T4) 동안 제 n+1주사선(Sn+1)으로 공급되는 주사신호 및 제 n+1발광 제어선(En+1)으로 공급되는 발광 제어신호의 공급이 중단된다. 제 n+1주사선(Sn+1)으로 주사신호의 공급이 중단되면 제 7트랜지스터(M7)가 턴-오프된다. 제 n+1발광 제어선(En+1)으로 발광 제어신호의 공급이 중단되면 제 9트랜지스터(M9)가 턴-오프됨과 아울러 제 8트랜지스터(M8)가 턴-온된다.
제 8트랜지스터(M8)가 턴-온되면 제 2노드(N2)의 전압이 유기 발광 다이오드(OLED)의 전압(Voled)으로부터 제 1전원(ELVDD)의 전압으로 상승한다. 이때, 제 9트랜지스터(M9)가 턴-오프되기 때문에, 즉 제 3노드(N3)가 플로팅 상태로 설정되기 때문에 제 2노드(N2)의 전압 상승폭에 대응하여 제 3노드(N3)의 전압도 상승한다. 마찬가지로, 플로팅 상태로 설정된 제 1노드(N1)의 전압도 제 3노드(N3)의 전압 상승폭에 대응하여 소정 전압 상승된다. 즉, 제 4기간(T4)에는 제 2노드(N2)의 전압 상승폭에 대응하여 제 1노드(N1)의 전압을 제어한다. 이후, 제 2트랜지스터(M2)는 제 1노드(N1)에 인가된 전압에 대응하는 전류를 유기 발광 다이오드(OLED)로 공급한다.
한편, 유기 발광 다이오드(OLED)는 시간이 지남에 따라서 열화된다. 유기 발광 다이오드(OLED)가 열화되면 유기 발광 다이오드(OLED)에 인가되는 전압(Voled)이 상승된다. 다시 말하여, 유기 발광 다이오드(OLED)로 전류가 공급될 때 유기 발광 다이오드(OLED)에 인가되는 전압(Voled)은 유기 발광 다이오드(OLED)가 열화될수록 상승한다. 따라서, 유기 발광 다이오드(OLED)가 열화될수록 제 2노드(N2)의 전압 상승폭이 작아진다.
상세히 설명하면, 유기 발광 다이오드(OLED)가 열화될수록 제 2노드(N2)로 공급되는 유기 발광 다이오드(OLED)의 전압(Voled)이 상승한다. 유기 발광 다이오드(OLED)에 인가되는 전압(Voled)이 상승하면 제 2노드(N2)로 제 1전원(ELVDD)의 전압이 공급될 때 전압 상승폭이 작아진다. 제 2노드(N2)의 전압 상승폭이 감소하 면 제 3노드(N3) 및 제 1노드(N1)의 전압 상승폭도 감소된다. 그러면, 동일한 데이터신호에 대응하여 제 2트랜지스터(M2)에서 유기 발광 다이오드(OLED)로 공급되는 전류량이 증가된다. 즉, 본 발명에서는 유기 발광 다이오드(OLED)가 열화될수록 제 2트랜지스터(M2)에서 공급되는 전류량이 증가되고, 이에 따라 유기 발광 다이오드(OLED)의 열화에 의한 휘도저하를 보상할 수 있다.
도 5는 도 2에 도시된 주사선들의 로드를 나타내는 도면이다.
도 5를 참조하면, 제 2주사선(S2) 내지 제 n-1주사선(Sn-1)(예를 들어, 제 1신호 공급선들)은 3개의 수평라인에 위치되는 화소들(140)과 접속된다. 다시 말하여, 제 2주사선(S2) 내지 제 n-1주사선(Sn-1) 각각은 세 개의 수평라인에 위치되며, 이에 따라 세 개의 수평라인에 대응하는 로드(load)를 갖는다.
상세히 설명하면, 화소들(140)과 접속되는 주사선들(S) 각각은 다수의 금속물질(예를 들면, 데이터선들(D1 내지 Dm) 및 전원선들)과 중첩되도록 배치되며, 이에 따라 소정의 기생 커패시턴스가 발생된다. 이 경우, 제 2주사선(S2) 내지 제 n-1주사선(Sn-1) 각각은 세 개의 수평라인에 대응하는 기생 커패시턴스의 용량을 갖게된다.
제 1주사선(S1) 및 제 n주사선(Sn)은 두 개의 수평라인에 위치되는 화소들(140)과 접속된다. 다시 말하여, 제 1주사선(S1) 및 제 n주사선(Sn) 각각은 두 개의 수평라인에 위치되며, 이에 따라 두 개의 수평라인에 대응하는 기생 커패시턴의 용량을 갖게된다. 일례로, 제 1주사선(S1) 및 제 n주사선(Sn) 각각의 기생 커 패시턴의 용량은 제 2주사선(S2)의 기생 커패시턴스 용량보다 낮게 설정된다.
제 0주사선(S0) 및 제 n+1주사선(Sn+1)은 하나의 수평라인에 위치되는 화소들(140)과 접속된다. 다시 말하여, 제 0주사선(S0) 및 제 n+1주사선(Sn+1) 각각은 하나의 수평라인에 위치되며, 이에 따라 하나의 수평라인에 대응하는 기생 커패시턴스의 용량을 갖게된다. 일례로, 제 0주사선(S0) 및 제 n+1주사선(Sn+1) 각각의 기생 커패시턴의 용량은 제 1주사선(S1)의 기생 커패시턴스의 용량보다 낮게 설정된다.
상술한 바와 같이 제 0주사선(S0), 제 1주사선(S1), 제 n주사선(Sn) 및 제 n+1주사선(Sn+1)(예를 들어, 제 2신호 공급선들)은 제 2주사선(S2) 내지 제 n-1주사선(Sn-1)과 다른 로드를 갖게된다. 이와 같이 주사선들(S)이 서로 다른 로드를 갖게 되면 구동의 안정성이 저하되는 문제점이 발생한다. 일례로, 제 0주사선(S0)으로 공급되는 주사신호는 제 2주사선(S2)으로 공급되는 주사신호와 상이한 공급시간(즉, 폴링 및 라이징 타임이 상이하게 설정됨)을 갖게되고, 제 1주사선(S1)으로 공급되는 주사신호는 제 0주사선(S0) 및 제 2주사선(S2)으로 공급되는 주사신호와 상이한 공급시간을 갖게 된다. 본원 발명에서는 이와 같은 문제점을 극복하기 위하여 도 6과 같은 패널을 제안한다.
도 6은 본 발명의 실시예에 의한 패널을 나타내는 도면이다.
도 6을 참조하면, 본 발명의 실시예에 의한 패널(200)은 화소들(40)의 상측부 및 하측부에 위치되는 더미 패턴부(210)를 구비한다. 여기서, 더미 패턴 부(210)는 액티브 영역 이외의 영역에 위치된다.
상측부에 위치되는 더미 패턴부(210)는 제 0주사선(S0) 및 제 1주사선(S1)과 접속되어 제 0주사선(S0) 및 제 1주사선(S1)의 로드가 제 2주사선(S2)과 동일해질 수 있도록 더미 패턴을 제공한다.
하측부에 위치되는 더미 패턴부(210)는 제 n주사선(Sn) 및 제 n+1주사선(Sn+1)과 접속되어 제 n주사선(Sn) 및 제 n+1주사선(Sn+1)의 로드가 제 2주사선(S2)과 동일해질 수 있도록 더미 패턴을 제공한다.
이를 위하여, 더미 패턴부(210)는 더미 패턴이 포함된다. 더미 패턴은 제 0주사선(S0)(또는 제 n+1주사선(Sn+1))의 로드가 제 2주사선(S2)과 동일해질 수 있도록 기생 커패시턴스를 추가로 제공한다. 또한, 더미 패턴은 제 1주사선(S1)(또는 제 n주사선(Sn))의 로드가 제 2주사선(S2)과 동일해질 수 있도록 기생 커패시턴스를 추가로 제공한다. 예를 들어, 더미 패턴부(210)에는 도 7과 같은 더미 패턴(212)이 설치되어 제 0주사선(S0)(또는 제 n+1주사선(Sn+1)) 및 제 1주사선(S1)(또는 제 n주사선(Sn))의 로드가 제 2주사선(S2)의 로드와 동일해지도록 기생 커패시턴스를 추가로 제공한다. 이 경우, 모든 주사선들(S0 내지 Sn+1)의 로드가 대략 동일하게 설정되고, 이에 따라 구동의 안정성을 확보할 수 있다.
한편, 도 7에서는 더미 패턴(212)이 판 형태의 형성되는 것으로 도시되었지만 본 발명이 이에 한정되는 것은 아니다. 실제로, 더미 패턴(212)은 추가로 기생 커패시턴스를 제공하는 것으로 다양한 형태(예를 들면, 지그재그, 모자이크 형태 등)로 형성될 수 있다. 그리고, 더미 패턴은 주사선(S)들이 형성되는 게이트메탈 이 아니 다른 물질로 형성된다. 예를 들어, 더미 패턴(212)은 소스/드레인 메탈 또는 반도체층으로 형성될 수 있다.
추가적으로 더미 패턴(212)은 정전압원과 접속된다. 더미 패턴(212)이 정전압원과 접속되지 않는 경우 더미 패턴(212)에 의하여 추가적으로 제공되는 기생 커패시터는 플로팅 상태로 설정되는 문제점이 있다. 따라서, 본 발명에서는 더미 패턴(212)을 정전압원과 접속시켜 안정적으로 기생 커패시턴스를 제공한다. 정전압원은 패널(200)로 제공되는 전압들 중 어느 하나로 설정될 수 있다. 예를 들어, 정전압원은 제 1전원(ELVDD), 제 2전원(ELVSS) 및 초기화 전원(Vint) 중 어느 하나로 설정될 수 있다.
한편, 더미 패턴부(210)의 내부에는 유기 발광 다이오드 등이 포함되지 않는다. 다시 말하여, 더미 패턴부(210)의 내부에는 소정 모양의 더미패턴만이 형성된다. 따라서, 더미 패턴부(210)의 세로 방향의 길이 L2는 화소(140)의 세로 방향의 길이(L1)보다 짧게 설정된다. 이 경우, 더미 패턴부(210)에 의하여 낭비되는 영역이 최소화되어 패널(200)의 세로 방향 길이가 증가하는 것을 방지할 수 있다.
상술한 기재에서는 주사선들(S0, S1, Sn, Sn+1)의 로드를 맞추기 위한 더미 패턴부(210)를 설명하였지만, 본 발명이 이에 한정되지는 않는다. 예를 들어, 도 2에 도시된 바와 같이 제 n+1발광 제어선(En+1)의 로드는 그 외의 발광 제어선들(E1 내지 En)의 로드와 상이한다. 이 경우, 제 n+1발광 제어선(En+1)과 그 외의 발광 제어선들(E1 내지 En)의 로드가 동일해질 수 있도록 더미 패턴을 추가적로 형성할 수 있다.
또한, 본 발명에서 화소구조는 도 3의 구조에 한정되지 않는다. 실제로, 본 발명은 주사선들 및/또는 발광 제어선들(즉, 신호를 전달하기 위한 신호 공급선들) 중 일부인 제 1신호 공급선들이 두 개 이상의 수평라인에 위치된 화소들과 접속되고, 제 1신호 공급선들을 제외한 나머지 제 2신호 공급선들이 제 1신호 공급선들보다 적은 수평라인들에 위치된 화소들과 접속되는 경우 적용될 수 있다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 지식을 가진 자라면 본 발명의 기술 사상의 범위 내에서 다양한 변형예가 가능함을 이해할 수 있을 것이다.
도 1은 종래의 화소를 나타내는 회로도이다.
도 2는 본 발명의 실시예에 의한 유기전계발광 표시장치를 나타내는 도면이다.
도 3은 도 2에 도시된 화소의 실시예를 나타내는 회로도이다.
도 4는 도 3에 도시된 화소의 구동방법을 나타내는 파형도이다.
도 5는 도 2에 도시된 주사선들의 로드를 나타내는 도면이다.
도 6은 본 발명의 실시예에 의한 패널을 나타내는 도면이다.
도 7은 도 6에 도시된 더미 패턴부를 나타내는 도면이다.
<도면의 주요 부분에 대한 부호의 설명>
2 : 화소회로 4 : 화소
110 : 주사 구동부 120 : 데이터 구동부
130 : 화소부 140 : 화소
142 : 화소회로 144 : 보상부
150 : 타이밍 제어부 200 : 패널
210 : 더미 패턴부 212 : 더미 패턴
Claims (7)
- 복수의 화소들과, 두 개 이상의 수평라인들에 배치된 상기 화소들과 각각 접속되는 제 1신호 공급선들 및 상기 제 1신호 공급선들보다 적은 상기 수평라인들에 위치된 화소들과 각각 접속되는 제 2신호 공급선들을 구비하는 유기전계발광 표시장치에 있어서,상기 제 1 및 제 2신호 공급선들을 구동하기 위한 주사 구동부와,상기 제 1 및 제 2신호 공급선들과 교차되는 방향으로 위치되는 데이터선들을 구동하기 위한 데이터 구동부와,상기 제 2신호 공급선들의 로드가 상기 제 1신호 공급선들의 로드와 동일해지도록 더미 패턴을 제공하는 더미 패턴부를 구비하는 것을 특징으로 하는 유기전계발광 표시장치.
- 제 1항에 있어서,상기 더미 패턴부의 세로 방향 길이는 상기 화소의 세로 방향 길이보다 짧게 설정되는 것을 특징으로 하는 유기전계발광 표시장치.
- 제 1항에 있어서,상기 더미 패턴은 상기 제 2신호 공급선들과 다른 금속 물질로 형성되는 것을 특징으로 하는 유기전계발광 표시장치.
- 제 3항에 있어서,상기 제 2신호 공급선들은 게이트 메탈로 형성되며, 상기 더미 패턴은 소스/드레인 메탈 또는 반도체층으로 형성되는 것을 특징으로 하는 유기전계발광 표시장치.
- 제 1항에 있어서,상기 더미 패턴은 상기 유기전계발광 표시장치로 공급되는 정전압원들 중 어느 하나의 정전압원과 전기적으로 접속되는 것을 특징으로 하는 유기전계발광 표시장치.
- 제 1항에 있어서,상기 제 2신호 공급선들의 기생 커패시턴스가 상기 제 1신호 공급선들의 기생 커패시턴스와 동일해지도록 상기 제 2신호 공급선들과 상기 더미 패턴의 중첩영역이 설정되는 것을 특징으로 하는 유기전계발광 표시장치.
- 제 1항에 있어서,상기 더미 패턴부는 액티브 영역을 제외한 패널의 상측부 및 하측부 중 적어도 하나의 영역에 위치되는 것을 특징으로 하는 유기전계발광 표시장치.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080071532A KR101432126B1 (ko) | 2008-07-23 | 2008-07-23 | 유기전계발광 표시장치 |
US12/499,224 US8665249B2 (en) | 2008-07-23 | 2009-07-08 | Organic light emitting display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080071532A KR101432126B1 (ko) | 2008-07-23 | 2008-07-23 | 유기전계발광 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100010594A true KR20100010594A (ko) | 2010-02-02 |
KR101432126B1 KR101432126B1 (ko) | 2014-08-21 |
Family
ID=41568205
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080071532A KR101432126B1 (ko) | 2008-07-23 | 2008-07-23 | 유기전계발광 표시장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8665249B2 (ko) |
KR (1) | KR101432126B1 (ko) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9653368B2 (en) | 2014-08-06 | 2017-05-16 | Samsung Display Co., Ltd. | Display device and method of fabricating the same |
KR20170092746A (ko) * | 2016-02-03 | 2017-08-14 | 삼성디스플레이 주식회사 | 화소, 화소의 구동방법 및 화소를 포함하는 유기발광 표시장치 |
KR20170102147A (ko) * | 2016-02-29 | 2017-09-07 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20170119270A (ko) * | 2016-04-15 | 2017-10-26 | 삼성디스플레이 주식회사 | 표시 장치 |
US9817527B2 (en) | 2014-08-18 | 2017-11-14 | Samsung Display Co., Ltd. | Touch sensing device |
CN107564412A (zh) * | 2016-06-30 | 2018-01-09 | 三星显示有限公司 | 显示装置 |
KR20190027717A (ko) * | 2017-09-07 | 2019-03-15 | 애플 인크. | 보충 로딩 구조체를 갖는 디스플레이 |
US11721269B2 (en) | 2016-09-22 | 2023-08-08 | Samsung Display Co., Ltd. | Display device |
US11849615B2 (en) | 2016-11-29 | 2023-12-19 | Samsung Display Co., Ltd. | Display device with protection against electrostatic discharge |
US11895884B2 (en) | 2017-02-21 | 2024-02-06 | Samsung Display Co., Ltd. | Display device |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101064452B1 (ko) * | 2010-02-17 | 2011-09-14 | 삼성모바일디스플레이주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
KR102023183B1 (ko) * | 2012-11-20 | 2019-09-20 | 삼성디스플레이 주식회사 | 화소, 이를 포함하는 표시장치 및 그 구동 방법 |
CN103198794B (zh) * | 2013-03-29 | 2015-12-02 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、有机发光显示面板及显示装置 |
JP6506961B2 (ja) | 2013-12-27 | 2019-04-24 | 株式会社半導体エネルギー研究所 | 液晶表示装置 |
US10490122B2 (en) | 2016-02-29 | 2019-11-26 | Samsung Display Co., Ltd. | Display device |
US10354578B2 (en) * | 2016-04-15 | 2019-07-16 | Samsung Display Co., Ltd. | Display device |
KR102559544B1 (ko) | 2016-07-01 | 2023-07-26 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102611958B1 (ko) * | 2016-09-23 | 2023-12-12 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102715304B1 (ko) | 2016-11-29 | 2024-10-14 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102709910B1 (ko) | 2016-12-07 | 2024-09-27 | 삼성디스플레이 주식회사 | 표시장치 및 그의 구동방법 |
KR20180082692A (ko) | 2017-01-10 | 2018-07-19 | 삼성디스플레이 주식회사 | 표시 장치 및 그의 구동 방법 |
US10796642B2 (en) * | 2017-01-11 | 2020-10-06 | Samsung Display Co., Ltd. | Display device |
KR102417989B1 (ko) | 2017-05-23 | 2022-07-07 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102369284B1 (ko) * | 2017-06-01 | 2022-03-04 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
CN107633812B (zh) * | 2017-10-30 | 2019-12-10 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
CN207474028U (zh) * | 2017-10-31 | 2018-06-08 | 昆山国显光电有限公司 | 一种像素电路和显示装置 |
CN109727572A (zh) * | 2017-10-31 | 2019-05-07 | 昆山国显光电有限公司 | 一种像素电路和显示装置 |
WO2019186857A1 (ja) * | 2018-03-29 | 2019-10-03 | シャープ株式会社 | 表示装置およびその駆動方法 |
CN111179859B (zh) * | 2020-03-16 | 2021-03-02 | 京东方科技集团股份有限公司 | 一种像素电路、显示面板及显示装置 |
CN115602119A (zh) * | 2021-07-08 | 2023-01-13 | 乐金显示有限公司(Kr) | 像素电路及包括其的显示面板 |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2962985B2 (ja) * | 1993-12-22 | 1999-10-12 | シャープ株式会社 | 液晶表示装置 |
US5666288A (en) * | 1995-04-21 | 1997-09-09 | Motorola, Inc. | Method and apparatus for designing an integrated circuit |
JP3037886B2 (ja) | 1995-12-18 | 2000-05-08 | インターナショナル・ビジネス・マシーンズ・コーポレイション | 液晶表示装置の駆動方法 |
US5894293A (en) * | 1996-04-24 | 1999-04-13 | Micron Display Technology Inc. | Field emission display having pulsed capacitance current control |
JP4162717B2 (ja) * | 1996-12-10 | 2008-10-08 | タッチ センサー テクノロジーズ,エルエルシー | 差動式タッチセンサーおよびそれの制御回路 |
JP3466929B2 (ja) * | 1998-10-05 | 2003-11-17 | 株式会社東芝 | 半導体装置 |
JP4609970B2 (ja) | 2001-01-17 | 2011-01-12 | カシオ計算機株式会社 | 液晶表示装置 |
JP2003028606A (ja) * | 2001-07-11 | 2003-01-29 | Sony Corp | 静電容量検出装置およびこれを用いた指紋照合装置 |
JP4049604B2 (ja) * | 2002-04-03 | 2008-02-20 | 株式会社ルネサステクノロジ | 薄膜磁性体記憶装置 |
KR20040009102A (ko) | 2002-07-22 | 2004-01-31 | 삼성전자주식회사 | 액티브 매트릭스형 표시 장치 |
JP2004085891A (ja) * | 2002-08-27 | 2004-03-18 | Sharp Corp | 表示装置および表示駆動回路の制御装置ならびに表示装置の駆動方法 |
US6822891B1 (en) * | 2003-06-16 | 2004-11-23 | Kabushiki Kaisha Toshiba | Ferroelectric memory device |
KR100532087B1 (ko) | 2003-06-20 | 2005-11-30 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 |
KR100560787B1 (ko) * | 2003-11-05 | 2006-03-13 | 삼성에스디아이 주식회사 | 유기전계발광표시장치 |
KR101048371B1 (ko) * | 2003-11-21 | 2011-07-11 | 삼성전자주식회사 | 액적 공급 설비, 이를 이용한 표시장치의 제조 방법 |
US7528638B2 (en) * | 2003-12-22 | 2009-05-05 | Micron Technology, Inc. | Clock signal distribution with reduced parasitic loading effects |
KR101116817B1 (ko) * | 2004-06-30 | 2012-02-28 | 엘지디스플레이 주식회사 | 유기 절연막을 포함하는 액정 패널 및 그 제조 방법 |
US8395744B2 (en) * | 2006-05-19 | 2013-03-12 | Sharp Kabushiki Kaisha | Display device including dummy pixel region |
KR101182327B1 (ko) * | 2006-06-29 | 2012-09-24 | 엘지디스플레이 주식회사 | 평판표시장치와 그 화질제어 방법 |
KR100739336B1 (ko) | 2006-08-18 | 2007-07-12 | 삼성에스디아이 주식회사 | 유기 전계발광 표시장치 |
KR20080024278A (ko) * | 2006-09-13 | 2008-03-18 | 삼성전자주식회사 | 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치 |
US8446445B2 (en) * | 2006-09-27 | 2013-05-21 | Casio Computer Co., Ltd. | Exposure device, image forming apparatus and method for operating exposure device |
KR20080043097A (ko) * | 2006-11-13 | 2008-05-16 | 삼성전자주식회사 | 표시 장치 |
KR101353269B1 (ko) * | 2006-12-11 | 2014-01-20 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
KR20080060442A (ko) * | 2006-12-27 | 2008-07-02 | 엘지디스플레이 주식회사 | 액정표시장치와 그 제조방법 |
KR101316791B1 (ko) * | 2007-01-05 | 2013-10-11 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 이를 포함하는 액정 표시 장치, 박막트랜지스터 기판의 제조 방법 |
KR101244897B1 (ko) | 2007-02-13 | 2013-03-18 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이를 구비하는 액정 표시 장치 |
US7990060B2 (en) * | 2007-05-31 | 2011-08-02 | Lg Display Co., Ltd. | Organic light emitting display device and method of manufacturing the same |
-
2008
- 2008-07-23 KR KR1020080071532A patent/KR101432126B1/ko active IP Right Grant
-
2009
- 2009-07-08 US US12/499,224 patent/US8665249B2/en active Active
Cited By (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9653368B2 (en) | 2014-08-06 | 2017-05-16 | Samsung Display Co., Ltd. | Display device and method of fabricating the same |
US11864454B2 (en) | 2014-08-06 | 2024-01-02 | Samsung Display Co., Ltd. | Display device and method of fabricating the same |
US11335856B2 (en) | 2014-08-06 | 2022-05-17 | Samsung Display Co., Ltd. | Display device and fabricating method of the same |
US10446755B2 (en) | 2014-08-06 | 2019-10-15 | Samsung Display Co., Ltd. | Display device |
US10109797B2 (en) | 2014-08-06 | 2018-10-23 | Samsung Display Co., Ltd. | Method of fabricating display device |
US9817527B2 (en) | 2014-08-18 | 2017-11-14 | Samsung Display Co., Ltd. | Touch sensing device |
KR20170092746A (ko) * | 2016-02-03 | 2017-08-14 | 삼성디스플레이 주식회사 | 화소, 화소의 구동방법 및 화소를 포함하는 유기발광 표시장치 |
KR20170102147A (ko) * | 2016-02-29 | 2017-09-07 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20170119270A (ko) * | 2016-04-15 | 2017-10-26 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20180003747A (ko) * | 2016-06-30 | 2018-01-10 | 삼성디스플레이 주식회사 | 표시 장치 |
CN107564412A (zh) * | 2016-06-30 | 2018-01-09 | 三星显示有限公司 | 显示装置 |
US11721269B2 (en) | 2016-09-22 | 2023-08-08 | Samsung Display Co., Ltd. | Display device |
US11849615B2 (en) | 2016-11-29 | 2023-12-19 | Samsung Display Co., Ltd. | Display device with protection against electrostatic discharge |
US11895884B2 (en) | 2017-02-21 | 2024-02-06 | Samsung Display Co., Ltd. | Display device |
KR20190027717A (ko) * | 2017-09-07 | 2019-03-15 | 애플 인크. | 보충 로딩 구조체를 갖는 디스플레이 |
US11594190B2 (en) | 2017-09-07 | 2023-02-28 | Apple Inc. | Displays with supplemental loading structures |
US11100877B2 (en) | 2017-09-07 | 2021-08-24 | Apple Inc. | Displays with supplemental loading structures |
US11929045B2 (en) | 2017-09-07 | 2024-03-12 | Apple Inc. | Displays with supplemental loading structures |
Also Published As
Publication number | Publication date |
---|---|
US8665249B2 (en) | 2014-03-04 |
US20100020059A1 (en) | 2010-01-28 |
KR101432126B1 (ko) | 2014-08-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101432126B1 (ko) | 유기전계발광 표시장치 | |
KR100873078B1 (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법 | |
KR100931469B1 (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 | |
KR100911969B1 (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 | |
KR100962961B1 (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 | |
KR100936882B1 (ko) | 유기전계발광 표시장치 | |
KR100873076B1 (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법 | |
KR100911981B1 (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 | |
KR100732828B1 (ko) | 화소 및 이를 이용한 발광 표시장치 | |
KR100936883B1 (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 | |
KR101040813B1 (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 | |
US9196196B2 (en) | Pixel and organic light emitting display device using the same | |
KR100739334B1 (ko) | 화소와 이를 이용한 유기전계발광 표시장치 및 그의구동방법 | |
KR100969770B1 (ko) | 유기전계발광 표시장치와 그의 구동방법 | |
KR101682690B1 (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 | |
KR100986896B1 (ko) | 유기전계발광 표시장치 및 그의 구동방법 | |
TWI578590B (zh) | 具像素之有機發光顯示裝置及其驅動方法 | |
KR100805597B1 (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법 | |
KR100858618B1 (ko) | 유기전계발광 표시장치 및 그의 구동방법 | |
US9262962B2 (en) | Pixel and organic light emitting display device using the same | |
KR100805596B1 (ko) | 유기전계발광 표시장치 | |
KR100926618B1 (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 | |
KR20080080753A (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법 | |
KR20120009669A (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 | |
KR20100098860A (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20180802 Year of fee payment: 5 |