KR20080030632A - 전류 제어 회로, led 전류 제어 장치 및 발광 장치 - Google Patents
전류 제어 회로, led 전류 제어 장치 및 발광 장치 Download PDFInfo
- Publication number
- KR20080030632A KR20080030632A KR1020087002238A KR20087002238A KR20080030632A KR 20080030632 A KR20080030632 A KR 20080030632A KR 1020087002238 A KR1020087002238 A KR 1020087002238A KR 20087002238 A KR20087002238 A KR 20087002238A KR 20080030632 A KR20080030632 A KR 20080030632A
- Authority
- KR
- South Korea
- Prior art keywords
- decoder
- value
- circuit
- current
- command
- Prior art date
Links
- 230000008878 coupling Effects 0.000 claims description 14
- 238000010168 coupling process Methods 0.000 claims description 14
- 238000005859 coupling reaction Methods 0.000 claims description 14
- 238000000034 method Methods 0.000 claims description 8
- 239000003086 colorant Substances 0.000 claims description 3
- 230000004048 modification Effects 0.000 description 5
- 238000012986 modification Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 239000000284 extract Substances 0.000 description 4
- 230000001413 cellular effect Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000010355 oscillation Effects 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000000007 visual effect Effects 0.000 description 2
- 230000004397 blinking Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K7/00—Modulating pulses with a continuously-variable modulating signal
- H03K7/08—Duration or width modulation ; Duty cycle modulation
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/20—Controlling the colour of the light
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/30—Driver circuits
- H05B45/32—Pulse-control circuits
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B20/00—Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
- Y02B20/30—Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]
Landscapes
- Led Devices (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
카운터 회로(6)는, 발진부(4)로부터 받은 클럭 펄스와 동기하여, 카운트값을 1비트씩 가산한다. 하위 디코더(12)는, 카운터 회로(6)로부터 출력되는 카운트값을 받아, 하위측의 비트와 설정값1을 비교하고, 설정값1에 관계되는 비트 패턴과 일치하는 기간에서만 H 레벨을 출력한다. 마찬가지로, 상위 디코더(14)는, 상위측의 비트와 설정값2를 비교하고, 설정값2에 관계되는 비트 패턴과 일치하는 기간에서만 H 레벨을 출력한다. 그리고, AND 회로(10)는, 하위 디코더(12) 및 상위 디코더(14)가 모두 H 레벨인 신호를 출력하고 있는 기간에서, 트랜지스터(TR)를 도통시킨다.
카운트값, 설정값, 펄스 신호, 상위 디코더, 하위 디코더, 카운터 회로
Description
본 발명은, 스위칭에 의해 공급하는 전류값을 조정하는 전류 제어 회로, LED 전류 제어 장치 및 발광 장치에 관한 것으로, 특히 복수의 설정값의 곱에 따른 전류값을 공급하는 전류 제어 회로, LED 전류 제어 장치 및 발광 장치에 관한 것이다.
휴대 전화기 등의 전자 기기에서는, 액정 표시 화면(LCD : Liquid Crystal Display)의 백라이트나 유저 인터페이스로서 다양한 LED(Lighting Emitting Diode)가 이용되고 있다. 또한,LED를 단순히 점등할 뿐만 아니라, 기기의 상태나 유저로부터의 설정 등에 따라서, LED의 발광 휘도나 점멸 상태를 변화시키는 것도 행해지고 있다. 일반적으로, 이와 같은 시각적 효과는, 「적색」 「녹색」 「청색」의 3종류의 LED를 배치하고, 각각의 발광 휘도를 조정함으로써 실현된다.
LED의 발광 휘도는, 공급되는 전류값에 따라서 변화되기 때문에, 임의의 색을 표현하기 위해서는, 각 LED에의 공급 전류값을 각각 제어하는 전류 제어 회로가 필요로 된다. 따라서, 예를 들면, 일본 특개 2002-111786호 공보(특허 문헌1)에서는, 펄스 폭 변조 방식(PWM : Pulse Width Modulation; 이하, PWM 방식으로도 칭 함)에 의해, 공급 전류값을 제어하는 발광 장치가 개시되어 있다.
PWM 방식은, H(하이) 레벨 및 L(로우) 레벨이 소정 주기마다 나타나는 펄스 신호를 발생하고, 그 펄스 신호가 H 레벨인 기간만 부하에 전류를 공급하는 방식이다. 그 때문에,H 레벨의 기간이 길어질수록, 공급되는 전류는 커지게 된다. PWM 방식에서는,1주기 내에서의 H 레벨 기간의 비율, 즉 듀티비를 변화시킴으로써, 공급 전류값을 제어한다.
또한,보다 높은 시각적 효과를 발휘시키기 위해서, 유저로부터의 설정이나 센서 등으로부터의 신호에 따라서, 발광 휘도나 전체 색조를 변화시키는 시도도 행해지고 있다. 예를 들면, 일본 특개 2004-205669호 공보(특허 문헌2)에서는, 음성의 음압 레벨에 따라서 발광 휘도를 변화시키는 LED 제어 회로가 개시되어 있다.
특허 문헌1 : 일본 특개 2002-111786호 공보
특허 문헌2 : 일본 특개 2004-205669호 공보
<발명의 개시>
<발명이 해결하고자 하는 과제>
예를 들면, 휴대 전화기에서의 액정 표시 화면의 밝기는, 유저에 의해 설정 변경할 수 있는 것이 일반적이다. 이와 같은 휴대 전화기에 대하여, 센서로부터의 신호에 따라서 발광 휘도를 변화시키는 구성을 부가한 경우에는, 유저로부터의 설정값 및 센서 신호로부터의 설정값에 따른 전류값을 공급할 필요가 있다. 즉, 2개의 설정값을 승산하여 듀티비를 결정할 필요가 있다. 또한, 복수의 센서로부터의 신호에 따라서 발광 휘도를 변화시키는 구성으로 한 경우에는, 각 센서 신호에 따 른 설정값을 모두 승산하여 듀티비를 결정할 필요가 있다.
그런데, 휴대 전화기 등의 전자 기기에서는, 회로 구성의 간소화나 저소비 전력화 등의 관점에서, 각 설정값은 디지털값, 즉 비트 열로서 공급된다. 그 때문에, 복수의 설정값을 승산하기 위해서는, 각각의 설정값을 구성하는 비트수의 총합 이상을 취급할 수 있는 승산기가 필요로 된다. 예를 들면, 64단계(6비트)를 갖는 설정값을 서로 승산하기 위해서는, 12비트의 승산기가 필요로 된다.
따라서, 많은 설정값을 승산하여 듀티비를 결정하는 경우에는, 승산기 및 기억 영역이 다비트화되어, 회로 구성이 복잡화하다고 하는 문제가 있었다.
따라서, 본 발명은, 이러한 문제를 해결하기 위해서 이루어진 것으로, 그 목적은, 간소화된 회로 구성에 의해 복수의 설정값의 곱에 따른 전류값을 공급하는 전류 제어 회로, LED 전류 제어 장치 및 발광 장치를 제공하는 것이다.
<과제를 해결하기 위한 수단>
본 발명의 일 국면에 따르면, 본 발명은, 외부로부터 복수의 설정값을 받고, 복수의 설정값의 곱에 따른 전류값을 공급하는 전류 제어 회로이다. 그리고, 본 발명에 따른 전류 제어 회로는, 카운트값을 클럭 신호에 기초하여 가산 또는 감산하는 카운터 회로와, 복수의 설정값과 각각 대응지어진 복수의 디코더 회로와, 복수의 디코더 회로로부터 출력되는 복수의 공급 명령을 결합한 구동 명령을 출력하는 결합부와, 결합부로부터 받은 구동 명령에 따라서, 공급하는 전류를 단속하여 전류값을 조정하는 구동부를 포함하고, 복수의 디코더 회로의 각각은, 자기와 대응지어진 설정값 및 카운트값을 받고, 카운트값이 해당 설정값에 따른 값으로 되는 기간에서 공급 명령을 출력하고, 결합부는, 복수의 디코더 회로의 각각으로부터 공급 명령을 받고, 복수의 디코더 회로 중 어느 것으로부터도 공급 명령이 주어지는 기간에서 구동 명령을 출력한다.
바람직하게는, 전류 제어 회로는, 또한, 복수의 부하에 대하여 각각 전류를 공급하고, 또한, 부하별로 할당된 복수의 설정값을 받고, 부하마다 해당 부하에 할당된 설정값의 곱에 따른 전류값을 공급하고, 또한, 복수의 부하와 각각 대응지어진 복수의 결합부 및 복수의 구동부를 포함하고, 복수의 구동부의 각각은, 자기와 대응지어진 부하에 공급하는 전류를 단속하여 전류값을 조정하고, 복수의 결합부의 각각은, 복수의 디코더 회로로부터 출력되는 공급 명령 중, 자기와 대응지어진 부하에 할당된 설정값을 받아서 출력되는 공급 명령을 결합한 구동 명령을 생성하고, 해당 구동 명령을 자기와 대응지어진 구동부에 출력한다.
바람직하게는, 복수의 설정값은, 2 이상의 부하에 할당된 설정값을 포함하고, 복수의 디코더 회로는, 2 이상의 부하에 할당된 설정값을 받고, 동일한 공급 명령을 해당 부하와 대응지어지는 2 이상의 결합부에 출력하는 디코더 회로를 포함한다.
바람직하게는, 공급 명령은, 하이 레벨과 로우 레벨이 반복되는 펄스 신호이고, 결합부는, 복수의 펄스 신호를 받아서 서로의 논리곱을 취함으로써 구동 명령을 생성한다.
바람직하게는, 복수의 디코더 회로의 각각은, 자기가 받는 설정값의 단계수 에 따라서, 카운트값을 구성하는 복수의 비트 중 필요한 비트수를 사용한다.
본 발명의 다른 국면에 따르면, 본 발명은, 전원과, 전원에 접속된 LED와, 전원 및 LED와 직렬로 접속되며, 외부로부터 복수의 설정값을 받고, 복수의 설정값의 곱에 따른 전류값을 공급하는 전류 제어 회로를 포함한 LED 전류 제어 장치이다. 그리고, 전류 제어 회로는, 카운트값을 클럭 신호에 기초하여 가산 또는 감산하는 카운터 회로와, 복수의 설정값 중 어느 1개의 설정값 및 카운트값을 받고, 카운트값을 구성하는 복수의 비트 중, 각각 서로 다른 1 또는 2 이상의 비트에 의해 나타내어지는 값이 설정값에 따른 값으로 되는 기간에서 공급 명령을 주는 복수의 디코더 회로와, 복수의 디코더 회로로부터 복수의 공급 명령을 받고, 복수의 디코더 회로 중 어느 것으로부터도 공급 명령이 주어지는 기간에서 구동 명령을 출력하는 결합부와, 결합부로부터 받은 구동 명령에 따라서, 공급하는 전류를 단속하여 전류값을 조정하는 구동부를 포함한다.
본 발명의 또 다른 국면에 따르면, 본 발명은, 전원 전압과 기준 전압 사이에 부하 회로와 직렬로 접속되는 구동 트랜지스터와, 그 구동 트랜지스터의 도통을 제어하는 구동 제어 회로를 갖고, 구동 트랜지스터가 도통하는 시간에 의해 부하 회로에 흐르는 전류를 제어하는 전류 제어 회로이다. 그리고, 구동 제어 회로는, 1개의 클럭 신호로부터 형성된 제1 듀티비의 제1 펄스 신호와, 제1 펄스 신호와는 상이한 주기로 제2 듀티비의 제2 펄스 신호를 발생하는 복수의 펄스 발생 회로를 갖고, 제1 펄스 신호와 제2 펄스 신호를 논리곱한 펄스 신호에 의해 구동 트랜지스터를 구동하는 것을 특징으로 한다.
바람직하게는, 제1 및 제2 펄스 신호의 각 듀티비는, 각각 상이한 명령 신호 에 기초하여 각각 설정 가능한 것을 특징으로 한다.
바람직하게는, 복수의 펄스 발생 회로는, 클럭 신호를 카운트하는 1개의 카운터 회로와, 그 카운터 회로에서 생성되는 복수의 제1 비트 출력을 이용하여 제1 명령 신호와의 비교를 행하는 제1 디코더 회로와, 그 제1 디코더 회로에서 이용하는 복수의 제1 비트 출력과는 상이한 복수의 제2 비트 출력을 이용하여 제2 명령 신호와의 비교를 행하는 제2 디코더 회로를 갖는 것을 특징으로 한다.
본 발명의 또 다른 국면에 따르면, 본 발명은, 부하 회로와, 전술한 전류 제어 회로를 포함하는 발광 장치이다. 그리고, 부하 회로는, 서로 색이 다른 복수의 LED 소자로 이루어지고, 각 LED 소자에 흘리는 전류를 복수의 구동 트랜지스터를 이용하여 개별로 제어하는 것을 특징으로 한다.
<발명의 효과>
본 발명에 따르면, 복수의 설정에 따른 공급 명령을 생성하기 위한 각 디코더 회로는, 동일한 카운터 회로로부터 출력되는 카운트값에 따라서 공급 명령을 생성한다. 그 때문에, 각각의 설정값에 따른 복수의 공급 명령을 생성하기 위한 기준 발생 수단을 1개의 카운터 회로로 구성할 수 있다. 또한, 공통의 카운트값에 기초하여 생성된 공급 명령은, 서로 주기가 체배의 관계로 되므로, 결합부에서 공급 명령을 결합함으로써, 공급 명령끼리의 합성 처리를 용이하게 행할 수 있다. 따라서, 간소화된 회로 구성에 의해 복수의 설정값의 곱에 따른 전류값을 공급하는 전류 제어 회로, LED 전류 제어 장치 및 발광 장치를 실현할 수 있다.
도 1은 실시 형태1에 따른 LED 전류 제어 장치의 개략 구성도.
도 2는 실시 형태1에 따른 각 부의 타임차트.
도 3은 실시 형태1의 변형예에 따른 각 부의 타임차트.
도 4는 실시 형태2에 따른 LED 전류 제어 장치의 개략 구성도.
도 5는 실시 형태2에 따른 각 부의 타임차트.
도 6은 실시 형태3에 따른 LED 전류 제어 장치의 개략 구성도.
도 7은 실시 형태3에 따른 각 부의 타임차트.
<부호의 설명>
1, 2, 3 : 전류 제어 장치
4 : 발진부
6 : 카운터 회로
8 : 전원 노드
10 : AND 회로
12 : 하위 디코더
13 : 중위 디코더
14 : 상위 디코더
101, 102, 103 : 전류 제어 회로
LED : 발광 소자
R : 제한 저항
TR, TR1, TR2, TR3 : 트랜지스터
<발명을 실시하기 위한 최량의 형태>
본 발명의 실시 형태에 대해서, 도면을 참조하면서 상세하게 설명한다. 또한, 도면 중의 동일 또는 상당 부분에 대해서는, 동일 부호를 붙이고 그 설명은 반복하지 않는다.
[실시 형태1]
도 1을 참조하면, 실시 형태1에 따른 LED 전류 제어 장치(1)는, 전류 제어 회로(101)와, 전원 노드(8)와, 발광 소자 LED와, 제한 저항 R로 이루어진다. 그리고, 전원 노드(8)와 접지 전위 사이에, 발광 소자 LED, 제한 저항 R 및 전류 제어 회로(101)가 직렬로 접속된다.
전류 제어 회로(101)는, 서로 독립된 2개의 설정값을 받고, 2개의 설정값의 논리곱에 따른 전류값으로 발광 소자 LED를 구동한다. 그리고, 전류 제어 회로(101)는, 트랜지스터 TR과, 발진부(4)와, 카운터 회로(6)와, 하위 디코더(12)와, 상위 디코더(14)와, AND 회로(10)로 이루어진다.
트랜지스터 TR은, 전원 노드(8)와 접지 전위 사이에 개삽되며, 게이트에 공급된 펄스 신호에 따라서 회로를 차단 또는 도통시켜, 발광 소자 LED에 공급하는 전류값을 조정한다. 즉, 트랜지스터 TR은, 구동부로서 기능한다. 그리고, 트랜지스터 TR은, 예를 들면, NMOS 트랜지스터 등으로 이루어진다.
발진부(4)는, 일정 주기로 클럭 펄스를 생성하여, 카운터 회로(6)에 출력한다.
카운터 회로(6)는, 업 카운터 또는 다운 카운터이며, 발진부(4)로부터 받은 클럭 펄스와 동기하여, 카운트값을 1비트씩 가산 또는 감산한다. 그리고, 카운터 회로(6)는, 하위 디코더(12) 및 상위 디코더(14)에서 필요로 되는 비트수로 이루어지는 카운트값을 갖고, 그 카운트값을 비트 단위로 출력한다. 또한, 실시 형태1에서는, 카운터 회로(6)가 업 카운터인 것으로 하여 이하의 설명을 행한다.
하위 디코더(12)는, 카운터 회로(6)로부터 출력되는 카운트값을 받아, 그 카운트값에서의 하위측의 1 또는 2 이상의 비트와 외부로부터 받은 설정값1을 비교하고, 설정값1에 일치하는지의 여부에 기초하여, 공급 명령인, H 레벨 또는 L 레벨의 신호를 출력한다.
상위 디코더(14)는, 카운터 회로(6)로부터 출력되는 카운트값을 받아, 그 카운트값에서의 상위측의 1 또는 2 이상의 비트와 외부로부터 받은 설정값2를 비교하고, 설정값2에 일치하는지의 여부에 기초하여, 공급 명령인, H 레벨 또는 L 레벨의 신호를 출력한다.
하위 디코더(12) 및 상위 디코더(14)는, 공급되는 설정값의 단계수에 따라서, 필요로 되는 비트수가 결정된다. 예를 들면, 64단계로 이루어지는 설정값을 접수하는 경우에는, 64=26이므로, 6비트가 필요로 된다.
AND 회로(10)는, 하위 디코더(12)로부터 출력되는 신호와, 상위 디코더(14)로부터 출력되는 신호를 결합하고, 구동 명령을 트랜지스터 TR의 게이트에 주어, 트랜지스터 TR의 차단 또는 도통을 제어한다. 구체적으로는,AND 회로(10)는, 하위 디코더(12) 및 상위 디코더(14)로부터 출력되는 신호끼리의 논리곱을 연산하고, 하위 디코더(12) 및 상위 디코더(14)로부터 출력되는 신호가 모두 H 레벨인 경우에만 H 레벨의 신호를 출력한다.
발광 소자 LED는, 예를 들면, 휴대 전화기의 유저 인터페이스(User Interface)로서 이용되는 LED이며, 공급되는 전류값에 따라서 그 발광 휘도를 변화시킨다.
제한 저항 R은, 발광 소자 LED의 파손 방지를 목적으로 한 것으로, 과대한 돌입 전류를 억제한다. 또한, 과전류 내력이 높은 발광 소자 LED를 이용하는 경우나 다른 보호 기능을 포함하는 경우에는, 반드시 제한 저항 R을 설치할 필요는 없다.
설정값1 및 2는, 주로, 소정의 단계수에 대한 단계값으로서 공급되며, 0∼100%의 범위의 듀티비를 의미한다. 그리고, 설정값1 및 2는, 휴대 전화기의 숫자 키(도시 생략) 등을 통해서 유저로부터 공급되거나, 외부 또는 내장의 센서(도시 생략)로부터의 신호에 따라서 공급되거나 한다. 또한, 외부 또는 내장의 센서로부터 공급되는 신호는 아날로그 신호인 것도 많지만, 그 경우에는, 아날로그·디지털 변환기(ADC : Analog to Digital Converter)를 이용하여, 디지털 신호로 변환하여 설정값으로서 이용할 수 있다.
이하, 전류 제어 회로(101)의 동작에 대해서 상세하게 설명한다. 또한, 실시 형태1에서는, 설정값1의 설정 가능 범위는 16단계(4비트)로 하고, 설정값2의 설정 가능 범위는 64단계(6비트)로 한다. 따라서, 카운터 회로(6)는, 10비트의 카운트값을 출력한다.
하위 디코더(12)는, 카운터 회로(6)로부터 출력되는 카운트값 중, 하위 4비트에 대해서 설정값1에 관계되는 비트 패턴과 일치하는지의 여부를 판단한다. 그리고, 하위 디코더(12)는, 설정값1에 관계되는 비트 패턴과 일치하는 기간에서만 H 레벨을 출력하고, 그 이외의 기간에서는 L 레벨을 출력한다.
하위 디코더(12)는, 16단계의 설정 가능 범위를 갖는 설정값1이 공급되므로, 2진수 표시로 「0000」, 「0001」, …, 「1111」의 16가지의 패턴을 접수 가능하다. 따라서, 예를 들면, 16단계 중의 2단계째(듀티비 12.5%)를 설정하는 경우에는, 설정값1로서, 전술한 16가지의 패턴 중에 포함되는 2개의 패턴(일례로서, 2진수 표시로 「0000」 및 「0001」)이 하위 디코더(12)에 제공된다.
마찬가지로, 상위 디코더(14)는, 카운터 회로(6)로부터 출력되는 카운트값 중, 상위 6비트에 대해서 설정값2에 관계되는 패턴과 일치하는지의 여부를 판단한다. 그리고, 상위 디코더(14)는, 설정값2에 관계되는 비트 패턴과 일치하는 기간에서만 H 레벨을 출력하고, 그 이외의 기간에서는 L 레벨을 출력한다.
상위 디코더(14)는, 64단계의 설정 가능 범위를 갖는 설정값2가 공급되므로, 2진수 표시로 「000000」, 「000001」, …, 「111111」의 64가지의 패턴을 접수가능하다. 따라서, 예를 들면, 64단계 중의 16단계째(듀티비 25%)를 설정하는 경우에는, 설정값2로서, 전술한 64가지의 패턴 중에 포함되는 16개의 패턴(일례로서, 2진수 표시로 「000000」, 「000001」, …, 「001111」)이 상위 디코더(14)에 공급된다. 또한, 설정값으로서, 복수의 패턴을 제공하는 경우에는, 그 시간 및 처리가 복잡하게 되므로, 설정값2로서, 2진수 표시로 「00xxxx」(「x」는, 어느 값이어도 되는 것을 의미함 : 이하의 설명에서도 마찬가지임)라고 하는 형식의 패턴을 상위 디코더(14)에 제공할 수도 있다.
도 2는, 전술한 예에서의 각 부의 타임차트를 도시한다. 또한, 도 2에서는, 간소화를 위해서 카운트값을 16진수로 나타내고, 16진수를 나타내는 기호 「h」를 부가한다.
도 2의 (a)는, 카운터 회로(6)로부터 출력되는 카운트값을 도시한다.
도 2의 (b)는, 카운터 회로(6)로부터 출력되는 카운트값의 하위 비트를 도시한다.
도 2의 (c)는, 카운터 회로(6)로부터 출력되는 카운트값의 상위 비트를 도시한다.
도 2의 (d)는, 하위 디코더(12)로부터 출력되는 신호를 도시한다.
도 2의 (e)는, 상위 디코더(14)로부터 출력되는 신호를 도시한다.
도 2의 (f)는 AND 회로(10)로부터 출력되는 신호를 도시한다.
도 2의 (a)를 참조하면, 카운터 회로(6)로부터 출력되는 카운트값은, 10비트로 이루어지고, 16진수 표시로 「000h」, 「001h」, …, 「3FFh」의 범위에서, 소정 주기로 카운트 업된다.
도 2의 (b)를 참조하면, 하위 비트는, 카운터 회로(6)로부터 출력되는 카운트값과 동일한 주기로 카운트 업된다.
도 2의 (c)를 참조하면, 상위 비트는, 카운터 회로(6)로부터 출력되는 카운트값에 대하여 16배의 긴 주기로 카운트 업된다.
도 2의 (d)를 참조하면, 하위 디코더(12)는, 「000h」, 「001h」 및 「010h」, 「011h」 등과 같이, 카운트값의 하위 4비트가 「0000」 또는 「0001」이면, 상위 비트에 상관없이 H 레벨을 출력한다. 그 때문에, 하위 디코더(12)는, 주기 T1에서 소정의 듀티비를 발생한다.
도 2의 (e)를 참조하면, 상위 디코더(14)는, 「000h」, 「001h」, …, 「0FFh」 등과 같이, 카운트값의 상위 6비트가 「00xxxx」이면, 하위 비트에 상관없이 H 레벨을 출력한다. 그 때문에, 상위 디코더(14)는, 주기 T2에서 소정의 듀티비를 발생한다.
도 2의 (f)를 참조하면, AND 회로(10)는, 하위 디코더(12)로부터 출력되는 신호와 상위 디코더(14)로부터 출력되는 신호의 논리곱을 취하고, 하위 디코더(12) 및 상위 디코더(14)가 모두 H 레벨의 신호를 출력하고 있는 기간에서, H 레벨의 신호를 출력한다.
여기서, 하위 디코더(12) 및 상위 디코더(14)는, 서로 카운터 회로(6)로부터 출력되는 카운트값에 기초하여 펄스 신호를 생성한다. 그 때문에, 카운터 회로(6)가 카운트값을 일주시키는 기간, 즉 카운트값이 「000h」로부터 「3FFh」로 될 때 까지의 기간을 1주기로서 보면, 하위 디코더(12) 및 상위 디코더(14)로부터 출력되는 펄스 신호는, 각각 설정값1 및 설정값2의 듀티비에 일치한다. 또한, 상위 디코더(14)로부터 출력되는 펄스 신호의 주기는, 하위 디코더(12)로부터 출력되는 펄스 신호의 주기의 체배로 되므로, 펄스 신호간에서의 주기 어긋남이나 위상 어긋남은 생기지 않는다. 그 때문에,AND 회로(10)로부터 출력되는 펄스 신호의 듀티비는, 설정값1의 듀티비와, 설정값2의 듀티비의 곱에 일치한다.
따라서, 전류 제어 회로(101)는, 설정값1과 설정값2의 곱에 따른 전류값을 발광 소자 LED에 공급할 수 있다.
전술한 설명에서는, 설정값1의 듀티비가 12.5% 및 설정값2의 듀티비가 25%인 경우에 대해 설명하였지만, 설정값1 및 설정값2는, 각각 독립적으로 설정할 수 있고, 또한, 어느 값으로 설정되어도 그 곱에 의해 결정되는 듀티비를 갖는 펄스 신호를 트랜지스터 TR에 공급할 수 있다.
본 발명의 실시 형태1에 따르면, 하위 디코더 및 상위 디코더는, 각각 동일한 카운터 회로로부터 출력되는 카운트값을 구성하는 비트에 기초하여, 설정값에 따른 펄스 신호를 출력한다. 그 때문에, 각각의 설정값에 따른 펄스 신호를 서로 독립적으로 생성하는 경우에 비해, 1개의 기준 발생 수단을 배치하는 것만으로 해결된다. 또한, 공통의 카운트값에 기초하여 생성된 펄스 신호는, 그 주기 및 위상이 서로 일치하므로, 논리곱을 연산함으로써, 펄스 신호끼리의 승산을 용이하게 행할 수 있다. 따라서, 간소화된 회로 구성에 의해 복수의 설정값의 곱에 따른 전류값을 공급하는 전류 제어 회로 및 그것을 포함한 LED 전류 제어 장치를 실현할 수 있다.
또한, 본 발명의 실시 형태1에 따르면, 각각의 디코더에서 사용되는 비트수 에 따라서, 접수할 수 있는 설정값의 단계수가 결정된다. 또한, 각각의 디코더에서 사용되는 비트수는 임의로 선택할 수 있으므로, 설정값의 단계수가 어느 것이어도 비교적 설계가 자유로운 LED 전류 제어 장치를 실현할 수 있다.
[실시 형태1의 변형예]
하위 디코더(12) 및 상위 디코더(14)는, 대상으로 하는 비트가 나타내는 값을 수치로 변환하고, 설정값과 비교하는 구성으로 하여도 된다.
또한, 실시 형태1의 변형예에서는, 실시 형태1과 마찬가지로, 설정값1의 설정 가능 범위는 16단계(4비트)로 하고, 설정값2의 설정 가능 범위는 64단계(6비트)로 한다. 그리고, 카운터 회로(6)는, 10비트의 카운트값을 출력한다.
실시 형태1의 변형예에 따른 하위 디코더(12)는, 카운터 회로(6)로부터 받은 카운트값 중 하위 4비트를 내부 카운트값으로서 추출한다. 그리고, 하위 디코더(12)는, 내부 카운트값이 설정값1 이하로 되는 기간에서 H 레벨을 출력하고, 그 이외의 기간에서는 L 레벨을 출력한다.
실시 형태1의 변형예에 따른 상위 디코더(14)는, 카운터 회로(6)로부터 받은 카운트값 중 상위 6비트를 내부 카운트값으로서 추출한다. 그리고, 상위 디코더(14)는, 내부 카운트값이 설정값2 이하로 되는 기간에서 H 레벨을 출력하고, 그 이외의 기간에서는 L 레벨을 출력한다.
도 3은, 실시 형태1의 변형예에 따른 각 부의 타임차트이다. 또한, 도 3에서는, 간소화를 위해서 카운트값을 16진수로 나타내고, 그 표시를 위해서 「h」 기호를 부가한다.
도 3의 (a)는, 카운터 회로(6)로부터 출력되는 카운트값을 도시한다.
도 3의 (b)는, 하위 디코더(12)에서의 내부 카운트값을 도시한다.
도 3의 (c)는, 하위 디코더(12)로부터 출력되는 신호를 도시한다.
도 3의 (d)는, 상위 디코더(14)에서의 내부 카운트값을 도시한다.
도 3의 (e)는, 상위 디코더(14)로부터 출력되는 신호를 도시한다.
도 3의 (f)는, AND 회로(10)로부터 출력되는 신호를 도시한다.
도 3의 (a)를 참조하면, 카운터 회로(6)는, 발진부(4)로부터 받은 클럭 펄스에 따라서, 소정 주기로 카운트값을 1씩 증가시킨다. 그리고, 카운터 회로(6)는, 「000h」, 「001h」, …, 「3FFh」의 순으로, 소정 주기로 반복하여 카운트 업한다. 또한, 카운터 회로(6)는 10비트로 이루어지므로, 그 주기는, 발진부(4)의 주기의 210(1024)배로 된다.
도 3의 (b)를 참조하면, 하위 디코더(12)는, 카운터 회로(6)로부터 출력되는 카운트값의 하위 4비트를 추출하므로, 하위 디코더(12)는, 「0h」, 「1h」, …, 「Fh」의 순으로, 소정 주기로 반복하여 카운트 업한다.
예를 들면, 16단계 중의 2단계째(듀티비 12.5%)를 설정하는 경우에는, 설정값1로서 「1h」가 공급된다. 그러면, 하위 디코더(12)는, 설정값1과 내부 카운트값을 비교하고, 내부 카운트값이 설정값1 이하로 되는 기간만 H 레벨을 출력한다.
도 3의 (c)를 참조하면, 도 3의 (b)에 도시하는 비교 결과에 기초하여, 하위 디코더(12)는, 듀티비가 12.5%인 펄스 신호를 출력한다. 또한, 하위 디코더(12)가 출력하는 펄스 신호의 주기는, 내부 카운트값의 주기에 일치한다.
도 3의 (d)를 참조하면, 상위 디코더(14)는, 카운터 회로(6)로부터 출력되는 카운트값의 상위 6비트를 추출하므로, 상위 디코더(14)는, 「00h」, 「01h」, …, 「3Fh」의 순으로, 소정 주기로 반복하여 카운트 업한다.
예를 들면, 64단계 중의 16단계째(듀티비 25%)를 설정하는 경우에는, 설정값2로서 「0Fh」가 공급된다. 그러면, 상위 디코더(14)는, 설정값2와 내부 카운트값을 비교하고, 내부 카운트값이 설정값2 이하로 되는 기간만 H 레벨을 출력한다.
도 3의 (e)를 참조하면, 도 3의 (d)에 도시하는 비교 결과에 기초하여, 상위 디코더(14)는, 듀티비가 25%인 펄스 신호를 출력한다. 또한, 상위 디코더(14)가 출력하는 펄스 신호의 주기는, 카운터 회로(6)로부터 출력되는 카운트값의 주기에 일치한다.
도 3의 (f)를 참조하면, AND 회로(10)는, 하위 디코더(12)로부터 출력되는 신호와 상위 디코더(14)로부터 출력되는 신호의 논리곱을 연산하고, 하위 디코더(12) 및 상위 디코더(14)가 모두 H 레벨인 신호를 출력하고 있는 기간에서, H 레벨의 신호를 출력한다.
이상의 동작에 의해, 1주기, 즉 카운트값이 「000h」로부터 「3FFh」로 될 때까지의 기간에서 보면, AND 회로(10)는, 설정값1에 의해 설정되는 듀티비와 설정값2에 의해 설정되는 듀티비의 논리곱에 의해 결정되는 듀티비를 갖는 펄스 신호를 트랜지스터 TR의 게이트에 공급한다.
전술한 설명에서는, 설정값1의 듀티비가 12.5% 및 설정값2의 듀티비가 25%인 경우에 대해 설명하였지만, 설정값1 및 설정값2는, 각각 독립적으로 설정할 수 있으며, 또한, 어느 값으로 설정되어도 그 곱에 의해 결정되는 듀티비를 갖는 펄스 신호를 트랜지스터 TR의 게이트에 공급할 수 있다.
또한, 전술한 설명에서는, 하위 디코더(12) 및 상위 디코더(14)는, 각각 내부 카운트값이 설정값1 및 설정값2 이하로 되는 기간에서, H 레벨의 신호를 출력하는 구성에 대해서 설명하였지만, 이 구성에 한정되는 것은 아니다. 예를 들면, 각각 카운트값이 설정값1 및 설정값2보다 큰 경우에서,H 레벨의 신호를 출력하도록 구성하여도 된다.
[실시 형태2]
전술한 실시 형태1에서는,1개의 LED에 대하여, 2개의 설정을 제공하는 경우에 대해 설명하였다. 한편, 실시 형태2에서는, 복수의 LED에 대하여, 공통의 설정 및 개별의 설정을 제공하는 경우에 대해 설명한다.
도 4를 참조하면, 실시 형태2에 따른 LED 전류 제어 장치(2)는, 전류 제어 회로(102)와, 전원 노드(8)와, 발광 소자 LED.R, LED.G, LED.B로 이루어진다. 그리고, 전원 노드(8)와 접지 전위 사이에, 발광 소자 LED.R, LED.G, LED.B가 각각 접속되고, 전류 제어 회로(102)에 의해 구동된다.
발광 소자 LED.R, LED.G, LED.B는, 각각 「적색」 「녹색」 「청색」의 LED가 복수 접속된 것이며, 예를 들면, LED 표시 화면의 백라이트 등에 이용된다. 그리고, 발광 소자 LED.R, LED.G, LED.B의 각각의 발광 휘도를 조정함으로써, 다양한 색조를 표현할 수 있다.
전류 제어 회로(102)는, 발광 소자 LED.R, LED.G, LED.B에 대한 공통 설정인 설정값1 및 각각에 대한 개별 설정인 설정값 2.1, 2.2, 2.3을 받고, 그 설정값에 따른 전류값으로 발광 소자 LED.R, LED.G, LED.B를 구동한다. 그리고, 전류 제어 회로(102)는, 트랜지스터 TR1, TR2, TR3과, 발진부(4)와, 카운터 회로(6)와, 하위 디코더(12)와, 상위 디코더(14.1, 14.2, 14.3)와 AND 회로(10.1, 10.2, 10.3)로 이루어진다.
트랜지스터 TR1, TR2, TR3은, 각각 전원 노드(8)와 접지 전위 사이에 개삽되며, 게이트에 공급된 펄스 신호에 따라서 회로를 차단 또는 도통시켜, 발광 소자 LED.R, LED.G, LED.B에 공급하는 전류값을 조정한다.
하위 디코더(12)는, 카운터 회로(6)로부터 출력되는 카운트값을 받아, 그 카운트값에서의 하위측의 1 또는 2 이상의 비트와 외부로부터 받은 설정값1을 비교하고, 설정값1에 일치하는지의 여부에 기초하여, H 레벨 또는 L 레벨의 신호를 출력한다.
상위 디코더(14.1, 14.2, 14.3)는, 각각 카운터 회로(6)로부터 출력되는 카운트값을 받아, 그 카운트값에서의 상위측의 1 또는 2 이상의 비트와 외부로부터 받은 설정값 2.1, 2.2, 2.3을 비교하고, 설정값 2.1, 2.2, 2.3에 일치하는지의 여부에 기초하여, H 레벨 또는 L 레벨의 신호를 출력한다.
AND 회로(10.1, 10.2, 10.3)는, 하위 디코더(12)로부터 출력되는 신호와, 각각 상위 디코더(14.1, 14.2, 14.3)로부터 출력되는 신호의 논리곱을 취하고, 하위 디코더(12) 및 상위 디코더(14.1, 14.2, 14.3)로부터 출력되는 신호가 모두 H 레벨인 기간만 H 레벨로 되는 신호를 생성한다. 그리고, AND 회로(10.1, 10.2, 10.3)는, 각각 생성한 신호를 트랜지스터 TR1, TR2, TR3의 게이트에 공급한다.
발진부(4) 및 카운터 회로(6)는, 실시 형태1과 마찬가지이므로, 상세한 설명 은 반복하지 않는다.
도 5는, 실시 형태2에 따른 각 부의 타임차트를 도시한다. 또한, 일례로서, 설정값1의 듀티비는 50%, 설정값 2.1, 2.2, 2.3의 듀티비는 각각 25%, 50%, 75%이다.
도 5의 (a)는, 하위 디코더(12)로부터 출력되는 신호를 도시한다.
도 5의 (b)∼(d)는, 상위 디코더(14.1∼14.3)로부터 출력되는 신호를 도시한다.
도 5의 (e)∼(g)는, AND 회로(10.1∼10.3)로부터 출력되는 신호를 도시한다.
도 5의 (a)를 참조하면, 하위 디코더(12)는, 설정값1에 따라서, 일정한 주기 마다 소정의 듀티비(50%)의 H 레벨과 L 레벨을 반복하는 펄스 신호를 출력한다.
도 5의 (b)∼(d)를 참조하면, 상위 디코더(14.1, 14.2, 14.3)는, 각각 설정값 2.1, 2.2, 2.3에 따라서, 듀티비 25%, 50%, 75%의 펄스 신호를 출력한다. 또한, 상위 디코더(14.1, 14.2, 14.3)는, 서로 독립적으로 펄스 신호를 생성하지만, 카운터 회로(6)로부터 출력되는 공통의 카운트값에 기초하여 펄스 신호를 생성하기 때문에, 그 주기는 서로 동일하게 된다.
도 5의 (e)∼(g)를 참조하면, AND 회로(10.1, 10.2, 10.3)는, 하위 디코더(12)로부터 출력되는 신호와, 각각 상위 디코더(14.1, 14.2, 14.3)로부터 출력되는 신호의 논리곱을 출력한다. 따라서, AND 회로(10.1, 10.2, 10.3)는, 설정값1의 듀티비와 각각 설정값 2.1, 2.2, 2.3의 듀티비의 곱에 일치하는 듀티비를 갖는 펄스 신호를 출력한다. 즉, AND 회로(10.1, 10.2, 10.3)가 출력하는 펄스 신호의 듀 티비는, 각각 12.5%, 25%, 37.5%로 된다.
전술한 바와 같이, 상위 디코더(14.1, 14.2, 14.3)는, 카운트값에 포함되는 공통의 상위 비트에 기초하여 각각 펄스 신호를 생성하지만, 이것은, 생성된 펄스 신호가 서로 독립하여 사용되기 때문이다. 즉, 복수의 디코더에 의해 생성된 펄스 신호가 서로 독립하여 사용되는 경우라도, 카운트값에 포함되는 비트를 해당 복수의 디코더에 공통적으로 제공할 수 있다.
본 발명의 실시 형태2에 따르면, 실시 형태1에서의 효과 외에, 공통의 설정값과 각 LED의 개별의 설정값의 양방의 설정값에 따른 전류값을 각각의 LED에 공급할 수 있다. 그 때문에, 발광색이 상이한 복수의 LED를 조합하여 표시를 행하는 경우 등에서, 공통 설정값에 의해 전체 휘도의 제어를 행하고, 또한, 개별 설정값에 의해 전체 색조의 제어를 동시에 행할 수 있다. 따라서, 전체의 표시 효과를 저하시키지 않고, 유저로부터의 설정에 용이하게 대응할 수 있다.
또한, 본 발명의 실시 형태2에 따르면, 공통 설정값을 받는 하위 디코더는, 그 출력을 각각의 LED에 대한 AND 회로에 출력하므로, 공통 설정값을 접수하는 디코더를 각각의 LED 회로에서 설치할 필요가 없다. 또한, 개별 설정값을 접수하는 상위 디코더는, 각각 카운트값을 구성하는 동일한 비트를 이용하여, 펄스 신호를 생성한다. 그 때문에, 각각이 서로 다른 비트를 이용하는 경우에 비해, 카운터 회로가 출력하는 카운트값의 비트수를 저감할 수 있다. 따라서, 보다 간소화된 회로구성의 LED 전류 제어 장치를 실현할 수 있다.
[실시 형태3]
전술한 실시 형태1에서는,1개의 LED에 대하여, 2개의 설정값을 제공하는 경우에 대해 설명하였다. 한편, 실시 형태3에서는,1개의 LED에 대하여, 3개의 설정값을 제공하는 경우에 대해 설명한다.
도 6을 참조하면, 실시 형태3에 따르는 LED 전류 제어 장치(3)는, 전류 제어 회로(103)와, 전원 노드(8)와, 발광 소자 LED와, 제한 저항 R로 이루어진다. 그리고, 전원 노드(8)와 접지 전위 사이에, 발광 소자 LED, 제한 저항 R 및 전류 제어 회로(103)가 직렬로 접속된다.
전류 제어 회로(103)는, 실시 형태1에 따르는 LED 전류 제어 장치(1)의 전류 제어 회로(101)에서, 중위 디코더(13)를 더 가한 것이다. 그리고, 전류 제어 회로(103)는, 서로 독립된 3개의 설정값을 받고, 3개의 설정값의 곱에 따른 전류값으로 발광 소자 LED를 구동한다.
중위 디코더(13)는, 카운터 회로(6)로부터 출력되는 카운트값을 받고, 하위 디코더(12) 및 상위 디코더(14) 모두가 이용하지 않는 중위측의 1 또는 2 이상의 비트와 외부로부터 받은 설정값3을 비교하고, 설정값2에 일치하는지의 여부에 기초하여, H 레벨 또는 L 레벨의 신호를 출력한다.
AND 회로(10)는, 하위 디코더(12), 중위 디코더(13) 및 상위 디코더(14)로부터 출력되는 3개의 신호를 받아서 논리곱을 취하고, 어느 신호도 H 레벨인 기간만 H 레벨로 되는 신호를 생성한다.
그 밖에 대해서는, 실시 형태1과 마찬가지므로, 상세한 설명은 반복하지 않는다.
도 7은, 실시 형태3에 따르는 각 부의 타임차트를 도시한다. 또한, 일례로서, 설정값1의 듀티비는 50%, 설정값2의 듀티비는 75%, 설정값3의 듀티비는 25%이다.
도 7의 (a)는, 하위 디코더(12)로부터 출력되는 신호를 도시한다.
도 7의 (b)는, 중위 디코더(13)로부터 출력되는 신호를 도시한다.
도 7의 (c)는, 상위 디코더(14)로부터 출력되는 신호를 도시한다.
도 7의 (d)는, AND 회로(10)로부터 출력되는 신호를 도시한다.
도 7의 (a)를 참조하면, 하위 디코더(12)는, 설정값1에 따라서, 동일한 기간마다 H 레벨과 L 레벨을 반복하는 펄스 신호를 출력한다.
도 7의 (b)를 참조하면, 중위 디코더(13)는, 설정값3에 따라서, 듀티비가 75%인 펄스 신호를 출력한다.
도 7의 (c)를 참조하면, 상위 디코더(14)는, 설정값2에 따라서, 듀티비가 25%인 펄스 신호를 출력한다.
또한, 도 7의 (a)∼(c)를 참조하면, 중위 디코더(13)로부터 출력되는 펄스 신호의 주기는, 하위 디코더(12)로부터 출력되는 펄스 신호의 주기의 4배이며, 상위 디코더(14)로부터 출력되는 펄스 신호의 주기는, 중위 디코더(13)로부터 출력되는 펄스 신호의 주기의 2배이다.
도 7의 (d)를 참조하면, AND 회로(10)는, 하위 디코더(12), 중위 디코더(13) 및 상위 디코더(14)로부터 각각 출력되는 펄스 신호의 논리곱을 연산하여 출력한다. 따라서 AND 회로(10)는, 설정값1, 설정값2 및 설정값3의 듀티비를 각각 승산 하여 얻어지는 듀티비를 갖는 펄스 신호를 출력한다. 즉 AND 회로(10)가 출력하는 펄스 신호의 듀티비는, 9.375%(=50%×75%×25%)로 된다.
전술한 바와 같이, AND 회로(10)는, 설정값1의 듀티비에 따라서 하위 디코더(12)로부터 출력되는 펄스 신호, 설정값2의 듀티비에 따라서 상위 디코더(14)로부터 출력되는 펄스 신호, 및 설정값3의 듀티비에 따라서 중위 디코더(13)로부터 출력되는 펄스 신호를 받고, 그들의 논리곱에 기초하는 펄스 신호를 출력한다. 따라서, AND 회로(10)는, 설정값1, 설정값2 및 설정값3의 듀티비를 전부 승산한 듀티비를 갖는 펄스 신호를 트랜지스터 TR의 게이트에 공급한다.
따라서, 전류 제어 회로(103)는, 외부로부터 설정값1, 2 및 3을 받고, 그들의 승산 결과에 따른 전류로 발광 소자 LED를 구동할 수 있다.
또한, 전술한 설명에서는,3개의 설정값을 받고, 그 승산 결과에 따른 전류를 공급하는 경우에 대해서 설명하였지만, 4개 이상의 설정값을 받고, 그 승산 결과에 따른 전류를 공급하는 경우에도 마찬가지로 적용할 수 있는 것은 물론이다.
본 발명의 실시 형태3에 따르면, 실시 형태1에서의 효과 외에,3 이상의 설정값의 곱에 따른 전류값을 LED에 공급할 수 있다. 따라서, 많은 설정값에 의해 LED의 발광 휘도가 조정되는 경우에도, 보다 간소화된 회로 구성의 LED 전류 제어 장치를 실현할 수 있다.
또한, 전술한 실시 형태1∼3에서는, 전류 제어 회로가 발진부를 포함하는 경우에 대해 설명하였지만, 외부로부터 클럭 펄스를 받도록 구성하여도 된다.
금회 개시된 실시 형태는 모든 점에서 예시이며 제한적인 것은 아니라고 생 각되어야 한다. 본 발명의 범위는, 상기한 설명이 아니라, 청구의 범위에 의해 나타내어지며, 청구의 범위와 균등한 의미 및 범위 내에서의 모든 변경이 포함되는 것이 의도된다.
Claims (10)
- 외부로부터 복수의 설정값을 받고, 상기 복수의 설정값의 곱에 따른 전류값을 공급하는 전류 제어 회로로서,카운트값을 클럭 신호에 기초하여 가산 또는 감산하는 카운터 회로와,상기 복수의 설정값과 각각 대응지어진 복수의 디코더 회로와,상기 복수의 디코더 회로로부터 출력되는 복수의 공급 명령을 결합한 구동 명령을 출력하는 결합부와,상기 결합부로부터 받은 상기 구동 명령에 따라서, 공급하는 전류를 단속하여 전류값을 조정하는 구동부를 포함하고,상기 복수의 디코더 회로의 각각은, 자기와 대응지어진 설정값 및 상기 카운트값을 받고, 상기 카운트값이 해당 설정값에 따른 값으로 되는 기간에서 공급 명령을 출력하고,상기 결합부는, 상기 복수의 디코더 회로의 각각으로부터 상기 공급 명령을 받고, 상기 복수의 디코더 회로 중 어느 것으로부터도 상기 공급 명령이 주어지는 기간에서 상기 구동 명령을 출력하는 전류 제어 회로.
- 제1항에 있어서,상기 전류 제어 회로는,복수의 부하에 대하여 각각 전류를 공급하고, 또한, 부하별로 할당된 복수의 설정값을 받고, 부하마다 해당 부하에 할당된 설정값의 곱에 따른 전류값을 공급하고,또한, 상기 복수의 부하와 각각 대응지어진 복수의 상기 결합부 및 복수의 상기 구동부를 더 포함하고,상기 복수의 구동부의 각각은, 자기와 대응지어진 부하에 공급하는 전류를 단속하여 전류값을 조정하고,상기 복수의 결합부의 각각은, 상기 복수의 디코더 회로로부터 출력되는 상기 공급 명령 중, 자기와 대응지어진 부하에 할당된 설정값을 받아서 출력되는 공급 명령을 결합한 구동 명령을 생성하고, 해당 구동 명령을 자기와 대응지어진 구동부에 출력하는 전류 제어 회로.
- 제2항에 있어서,상기 복수의 설정값은, 2 이상의 부하에 할당된 설정값을 포함하고,상기 복수의 디코더 회로는, 2 이상의 부하에 할당된 설정값을 받고, 동일한 공급 명령을 해당 부하와 대응지어지는 2 이상의 결합부에 출력하는 디코더 회로를 포함하는 전류 제어 회로.
- 제1항에 있어서,상기 공급 명령은, 하이 레벨과 로우 레벨이 반복되는 펄스 신호이고,상기 결합부는, 복수의 펄스 신호를 받아서 서로의 논리곱을 취함으로써 상기 구동 명령을 생성하는 전류 제어 회로.
- 제1항에 있어서,상기 복수의 디코더 회로의 각각은, 자기가 받는 상기 설정값의 단계수에 따라서, 상기 카운트값을 구성하는 복수의 비트 중 필요한 비트수를 사용하는 전류 제어 회로.
- 전원과,상기 전원에 접속된 LED와,상기 전원 및 상기 LED와 직렬로 접속되며, 외부로부터 복수의 설정값을 받고, 상기 복수의 설정값의 곱에 따른 전류값을 공급하는 전류 제어 회로를 포함하고,상기 전류 제어 회로는,카운트값을 클럭 신호에 기초하여 가산 또는 감산하는 카운터 회로와,상기 복수의 설정값 중 어느 1개의 설정값 및 상기 카운트값을 받고, 상기 카운트값을 구성하는 복수의 비트 중, 각각 서로 다른 1 또는 2 이상의 비트에 의해 나타내어지는 값이 상기 설정값에 따른 값으로 되는 기간에서 공급 명령을 주는 복수의 디코더 회로와,상기 복수의 디코더 회로로부터 복수의 상기 공급 명령을 받고, 상기 복수의 디코더 회로 중 어느 것으로부터도 상기 공급 명령이 주어지는 기간에서 구동 명령을 출력하는 결합부와,상기 결합부로부터 받은 상기 구동 명령에 따라서, 공급하는 전류를 단속하여 전류값을 조정하는 구동부를 포함하는 LED 전류 제어 장치.
- 전원 전압과 기준 전압 사이에 부하 회로와 직렬로 접속되는 구동 트랜지스터와, 그 구동 트랜지스터의 도통을 제어하는 구동 제어 회로를 갖고, 상기 구동 트랜지스터가 도통하는 시간에 의해 상기 부하 회로에 흐르는 전류를 제어하는 전류 제어 회로로서,상기 구동 제어 회로는, 1개의 클럭 신호로부터 형성된 제1 듀티비의 제1 펄스 신호와, 상기 제1 펄스 신호와는 상이한 주기로 제2 듀티비의 제2 펄스 신호를 발생하는 복수의 펄스 발생 회로를 갖고, 상기 제1 펄스 신호와 상기 제2 펄스 신호를 논리곱한 펄스 신호에 의해 상기 구동 트랜지스터를 구동하는 것을 특징으로 하는 전류 제어 회로.
- 제7항에 있어서,상기 제1 및 제2 펄스 신호의 각 듀티비는, 각각 상이한 명령 신호에 기초하여 각각 설정 가능한 것을 특징으로 하는 전류 제어 회로.
- 제8항에 있어서,상기 복수의 펄스 발생 회로는,상기 클럭 신호를 카운트하는 1개의 카운터 회로와,상기 카운터 회로에서 생성되는 복수의 제1 비트 출력을 이용하여 제1 명령 신호와의 비교를 행하는 제1 디코더 회로와,상기 제1 디코더 회로에서 이용하는 상기 복수의 제1 비트 출력과는 상이한 복수의 제2 비트 출력을 이용하여 제2 명령 신호와의 비교를 행하는 제2 디코더 회로를 갖는 것을 특징으로 하는 전류 제어 회로.
- 부하 회로와, 전류 제어 회로를 포함하는 발광 장치로서,상기 전류 제어 회로는, 전원 전압과 기준 전압 사이에 상기 부하 회로와 직렬로 접속되는 구동 트랜지스터와, 그 구동 트랜지스터의 도통을 제어하는 구동 제어 회로를 갖고, 상기 구동 트랜지스터가 도통하는 시간에 의해 상기 부하 회로에 흐르는 전류를 제어하고,상기 구동 제어 회로는, 1개의 클럭 신호로부터 형성된 제1 듀티비의 제1 펄스 신호와, 상기 제1 펄스 신호와는 상이한 주기로 제2 듀티비의 제2 펄스 신호를 발생하는 복수의 펄스 발생 회로를 갖고, 상기 제1 펄스 신호와 상기 제2 펄스 신호를 논리곱한 펄스 신호에 의해 상기 구동 트랜지스터를 구동하고,상기 부하 회로는, 서로 색이 다른 복수의 LED 소자로 이루어지고, 각 LED 소자에 흘리는 전류를 복수의 구동 트랜지스터를 이용하여 개별로 제어하는 발광 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005188325A JP4963802B2 (ja) | 2005-06-28 | 2005-06-28 | 電流制御回路、led電流制御装置および発光装置 |
JPJP-P-2005-00188325 | 2005-06-28 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20080030632A true KR20080030632A (ko) | 2008-04-04 |
Family
ID=37595195
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020087002238A KR20080030632A (ko) | 2005-06-28 | 2006-06-23 | 전류 제어 회로, led 전류 제어 장치 및 발광 장치 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7659873B2 (ko) |
JP (1) | JP4963802B2 (ko) |
KR (1) | KR20080030632A (ko) |
CN (1) | CN101176256B (ko) |
TW (1) | TW200711533A (ko) |
WO (1) | WO2007000943A1 (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100945797B1 (ko) * | 2008-05-30 | 2010-03-08 | 주식회사 하이닉스반도체 | 듀티 사이클 보정 회로 및 방법 |
CN101431389B (zh) * | 2008-11-19 | 2014-01-01 | 深圳市中庆光电显示科技开发有限公司 | 一种电路及其信号的传输方法 |
US8111023B2 (en) * | 2008-12-18 | 2012-02-07 | National Chi Nan University | Control system for different colors of light emitting diodes |
TWI430705B (zh) * | 2009-09-16 | 2014-03-11 | Novatek Microelectronics Corp | 發光二極體的驅動裝置及其驅動方法 |
CN102143624A (zh) * | 2010-01-28 | 2011-08-03 | 宋忠慎 | 一种高频窄脉冲驱动led的高效节能方法 |
TWI422269B (zh) | 2010-07-14 | 2014-01-01 | Richtek Technology Corp | 具有去除閃爍功能之led控制器及led去除閃爍電路與相關方法 |
US8975775B2 (en) * | 2012-01-24 | 2015-03-10 | Hamilton Sundstrand Corporation | Fail protected pulse generator and system |
CN103974512A (zh) * | 2014-05-05 | 2014-08-06 | 生迪光电科技股份有限公司 | 一种基于照明装置的无线音乐调光方法及其系统 |
CN108366456B (zh) * | 2018-03-05 | 2020-02-11 | 上海艾为电子技术股份有限公司 | 一种移动设备指示灯的驱动方法、驱动装置及移动设备 |
DE112020006004T5 (de) * | 2019-12-06 | 2022-11-03 | Rohm Co., Ltd. | Treibervorrichtung für lichtemittierendes element |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3836887A (en) * | 1972-12-18 | 1974-09-17 | Mitsubishi Electric Corp | Control system for electric installations on vehicle |
JPS5380271A (en) * | 1976-12-24 | 1978-07-15 | Seiko Instr & Electronics Ltd | Alarm watch |
GB1582563A (en) * | 1977-06-21 | 1981-01-14 | Texas Instruments Ltd | Digital control system and a method of transmitting control data in such a system |
US4198623A (en) * | 1978-11-13 | 1980-04-15 | Sanders Associates, Inc. | Touch entry interactive cathode ray tube arrangement |
JPH0652875B2 (ja) | 1987-11-28 | 1994-07-06 | 日本電気株式会社 | Pwm変換回路 |
JPH05158430A (ja) * | 1991-12-03 | 1993-06-25 | Rohm Co Ltd | 表示装置 |
JP2001272938A (ja) * | 2000-03-28 | 2001-10-05 | Sharp Corp | 色調調整回路およびその回路を備えたバックライトモジュールおよび発光ダイオード表示装置 |
JP3529718B2 (ja) | 2000-10-03 | 2004-05-24 | ローム株式会社 | 携帯形電話機の発光装置およびその駆動ic |
JP4056381B2 (ja) | 2002-12-24 | 2008-03-05 | 埼玉日本電気株式会社 | Led制御回路 |
JP4163079B2 (ja) | 2003-09-12 | 2008-10-08 | ローム株式会社 | 発光制御回路 |
JP2009135138A (ja) * | 2007-11-28 | 2009-06-18 | Texas Instr Japan Ltd | Led駆動回路 |
-
2005
- 2005-06-28 JP JP2005188325A patent/JP4963802B2/ja not_active Expired - Fee Related
-
2006
- 2006-06-23 US US11/916,492 patent/US7659873B2/en not_active Expired - Fee Related
- 2006-06-23 KR KR1020087002238A patent/KR20080030632A/ko not_active Application Discontinuation
- 2006-06-23 WO PCT/JP2006/312597 patent/WO2007000943A1/ja active Application Filing
- 2006-06-23 CN CN2006800160682A patent/CN101176256B/zh not_active Expired - Fee Related
- 2006-06-28 TW TW095123266A patent/TW200711533A/zh unknown
Also Published As
Publication number | Publication date |
---|---|
WO2007000943A1 (ja) | 2007-01-04 |
TW200711533A (en) | 2007-03-16 |
CN101176256A (zh) | 2008-05-07 |
CN101176256B (zh) | 2011-07-13 |
JP2007012683A (ja) | 2007-01-18 |
US20090115347A1 (en) | 2009-05-07 |
JP4963802B2 (ja) | 2012-06-27 |
US7659873B2 (en) | 2010-02-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20080030632A (ko) | 전류 제어 회로, led 전류 제어 장치 및 발광 장치 | |
US6618031B1 (en) | Method and apparatus for independent control of brightness and color balance in display and illumination systems | |
EP2012560B1 (en) | Control device and control method, and planar light source and control method of planar light source | |
US7391407B2 (en) | Back-light driving circuit in field sequential liquid crystal display | |
KR100694371B1 (ko) | 다수의 상이한 컬러의 발광 다이오드 구동 장치 | |
JP4081462B2 (ja) | 表示パネルの色合い調整回路 | |
CN102770899B (zh) | 图像显示用发光装置、图像显示装置和led驱动器 | |
US7551153B2 (en) | Combined exponential/linear RGB LED I-sink digital-to-analog converter | |
US8159419B2 (en) | Display apparatus and control method thereof | |
US20090309502A1 (en) | CONTROL CIRCUIT AND METHOD FOR CONTROLLING LEDs | |
CN101257752A (zh) | 用于场序照明系统中的恒定颜色点的颜色管理控制器 | |
US20110134021A1 (en) | Method and apparatus for led driver color-sequential scan | |
WO2014017384A1 (ja) | 表示装置 | |
US8305006B2 (en) | Light emitting element control circuit | |
JPH07311560A (ja) | マルチカラーのledディスプレイユニット | |
KR102665623B1 (ko) | 급격한 밝기 변화들이 감소된 조명 장치 | |
JP5331696B2 (ja) | バックライト・デバイスおよびバックライト・ディスプレイ用の複数の発光ダイオード要素からなるセット | |
JPH09244570A (ja) | Led表示駆動装置 | |
US9642228B2 (en) | Light-emitting element driving circuit system | |
WO2008075720A1 (ja) | 有機el発光装置 | |
JPS63104095A (ja) | 発光ダイオ−ド表示装置 | |
KR20050119540A (ko) | 키패드 백라이트 컬러조정장치 | |
KR100565206B1 (ko) | 차량용 디브이디 플레이어의 프론트 패널 엘시디 백라이트구동장치 | |
JP2011100936A (ja) | 発光素子駆動回路システム及び電子機器 | |
JP2004102040A (ja) | 自発光素子の駆動装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |