KR20080015732A - 물결 파형 잡음을 줄일 수 있는 lcd 패널 구동 회로 및방법 - Google Patents

물결 파형 잡음을 줄일 수 있는 lcd 패널 구동 회로 및방법 Download PDF

Info

Publication number
KR20080015732A
KR20080015732A KR1020070081211A KR20070081211A KR20080015732A KR 20080015732 A KR20080015732 A KR 20080015732A KR 1020070081211 A KR1020070081211 A KR 1020070081211A KR 20070081211 A KR20070081211 A KR 20070081211A KR 20080015732 A KR20080015732 A KR 20080015732A
Authority
KR
South Korea
Prior art keywords
frequency control
operating frequency
control signal
signal
ramp
Prior art date
Application number
KR1020070081211A
Other languages
English (en)
Other versions
KR100875792B1 (ko
Inventor
춘린 유
쿠안-유 첸
Original Assignee
우 옵트로닉스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 우 옵트로닉스 코포레이션 filed Critical 우 옵트로닉스 코포레이션
Publication of KR20080015732A publication Critical patent/KR20080015732A/ko
Application granted granted Critical
Publication of KR100875792B1 publication Critical patent/KR100875792B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Abstract

LCD 패널을 구동하는 회로 및 방법이 제공된다. 상기 회로는, 영상 인버터에 의해 제공된 다수의 저전압 차등 신호(LVDS)를 수신하는 타이밍 제어기를 이용하는데, 여기서 상기 LVDS는 수평 동기 신호를 포함한다. 상기 타이밍 제어기는 수평 동기 신호에 기초하여 다수의 램프 동작 제어 신호를 인버터 제어 IC로 변조하여 전송하고, 이때에 상기 램프 동작 제어 신호의 주파수는 서로 다르며, 이로 인해 LCD 패널에 이용되는 상기 인버터 제어 IC의 램프 동작 주파수는 변하게 된다.

Description

물결 파형 잡음을 줄일 수 있는 LCD 패널 구동 회로 및 방법{Circuit and method for dirving an LCD panel capable of reducing water-like waveform noise}
본 발명은 액정 표시 장치(LCDs) 분야의 기술에 관한 것으로서, 보다 상세하게는 LCD 구동을 위한 회로 및 방법에 관한 것이다.
최근들어, LCD 텔레비전은 미래 전자 제품 소비의 주역으로 간주되고 있다. 그러나, R&D 인력들이 LCD 텔레비전 패널의 구동 회로를 디자인할 때에 그들은 LCD 패널의 구동 회로를 그들의 경험에 의존해서 디자인하는 경향이 있고, 이러한 결과로 문제가 야기된다.
종래의 LCD 텔레비전 구동 회로의 예시에 관해서, 도 1은 종래의 LCD 텔레비전에 이용되는 패널 모듈을 개략적으로 나타내고, 도 2는 종래의 표시 패널의 서브 픽셀(sub-pixel)을 나타낸다.
도 1을 참조하면, 상기 패널 모듈은 제어 보드(11), 전방 소스 보드(121), 후방 소스 보드(122), 게이트 보드(13), 및 표시 패널(14)을 포함한다. 상기 제어 보드(11)는 타이밍 제어기(TCON)(111)를 포함한다. 복수의 소스 구동 유 닛(151,152)은 상기 표시 패널(14)과 상기 전방 소스 보드(121) 사이 그리고 상기 표시 패널(14)과 상기 후방 소스 보드(122) 사이에 배치된다. 각각의 소스 구동 유닛(151,152)은 소스 구동 IC(또는 "데이터 IC"로 불림, 미도시)를 구비한다. 나아가, 복수의 게이트 구동 유닛(161,162)은 상기 표시 패널(14)과 상기 게이트 보드(13) 사이에 배치된다. 각각의 게이트 구동 유닛(161,162)은 게이트 구동 IC(또는 "스캔 IC"라 불림, 미도시)를 구비한다.
상기 제어 보드(11)에 위치한 상기 타이밍 제어기(111)는 상기 소스 구동 IC와 상기 게이트 구동 IC가 상기 표시 패널(14)의 박막 트랜지스터(TFTs)에 열(row)과 열 간 순차적으로 신호를 인가하도록 하여 대응하는 필수 그레이 레벨에 따라 액정 캐패시턴스를 충전 또는 방전되게 하는 역할을 수행한다. 도 2를 참조하여 예를 들면, Y 게이트 라인이 선택된 경우, 상기 TFT(21,22)는 Y 게이트 라인에 전기적으로 접속되어 구동이 되고, 그에 따라 첫번째로 N 소스 구동 IC는 액정 캐패시턴스들(C1c)(231,232)에 동시에 모든 표시 데이터를 출력하게 된다(규칙에 따르면, 아날로그 전압의 증폭은 데이터의 양만큼 나타나게 된다). 저장 캐패시턴스(Cs)(241,242)는 이 게이트 라인이 다시 선택될 때까지 모든 데이터가 정확하게 유지되도록 하는 역할을 수행한다. Y+1 게이트 라인이 선택된 경우는, 이상에서 언급한 동작이 다시 반복되어 지고, 이에 따라 순차적으로 동작이 진행되며, 상기 프레임을 표시하는 동작은 완료된다.
1366 X 768 해상도를 포함한 Wide eXtended Graphics Array +(WXGA+) 규격에 따라 제조된 표시 패널을 예를 들어 보기로 한다. 국제 텔레비전 시스템 협 회(NTSC)에서 정의한 시스템 신호 분류 체계에 따르면, 768 게이트 라인의 순차적인 전송이 요구되고 구동 신호들은 한 프레임 시간(약 16.67 ms) 안에 TFT들이 동작 되어야 한다. 다시 말해서, 모든 게이트 라인은 오직 21.7us(46.08KHz)를 공유할 뿐이다. 이러한 짧은 기간 동안의 효과로 인해 총 1366 X 3 개의 TFT들이 게이트를 켜고 끄는 동작을 마치도록 요구하고, 나아가 표시되는 데이터가 소스-드레인의 액정 캐패시턴스들 안에 쓰여 지도록 요구하고 있다. 아울러, 위에서 언급한 짧은 기간에는 표시영역 밖의 비어있는 기간이나 전송 라인의 지연 신호는 포함되어 있지 않다.
따라서, 모든 게이트 라인들은 매우 짧은 기간 또는 매우 빠른 주파수 내에서 구동과 정지를 겪게 된다. 게이트 라인이 구동 또는 정지되는 순간에, 전압의 변화가 가장 크게 나타나고(대략 30에서 40 볼트), 그런 다음 기생(parasitic) 캐패시턴스(Cgd)를 통하여 표시 전극의 전압은 영향을 받게 된다.
상술한 Cgd는 게이트와 MOS의 드레인 사이에서 발생된 기생 캐패시턴스를 포함한 일반적인 CMOS 회로와 유사하다. 표시 패널의 게이트가 소스 구동 IC의 출력 라인과 접속됨으로 인해서, 소스 구동 IC 출력 라인에 전압이 가장 크게 변화한 경우 표시 전극의 전압은 영향을 받게 된다.
예를 들어서, 어느 프레임의 게이트 라인을 구동하였을 경우에는 상향으로 진행하는 전압이 표시 전극에 발생하게 된다. 그러나 이때의 게이트 라인의 구동으로 인해서 소스 구동 IC는 표시 전극들의 충전을 시작하게 된다. 이와 같이, 비록 전압은 전압의 진행 흐름에 기인한 시작이 정확하지 않더라도, 소스 구동 IC는 표 시 전극에 정확한 전압으로 충전될 수 있다. 이 흐름은 그리 큰 것은 아니다.
그러나, 게이트 라인이 구동된 경우, 소스 구동 IC가 더 이상 표시 전극들에 충전되지 않고 있으면, 게이트 구동 IC가 기생 캐패시턴스 Cgd를 경유하여 표시 전극들로 진행하도록 하는 구동을 정지하는 것에 의해 전압 강하(30-40 볼트)가 발생하게 되며, 표시 전극들의 전압 강하가 진행된 결과로 표시된 그레이 레벨의 정확성에 영향을 미치고, 그레이 레벨을 보는 사람의 관점에서 프레임의 불연속성을 야기하게 된다. 따라서, 구동 회로를 디자인할 때에는 타이밍 제어와 신호 오류에 특별한 주의가 요구된다.
일반적으로, 표시 패널의 디자인 시에 마주치게 되는 주요 사항으로 물결 파형 잡음이 있다. 시스템 측의 인버터를 표시 패널에 조립할 경우, 표시되는 프레임은 수평의 물결 파형 잡음이 나타나게 된다. 이것은 그 원인으로 인버터에 램프 동작 주파수와 수평 동기(Hsync) 주파수가 서로 동기화에 실패하게 되는 것을 들 수 있고, 나아가 서로 간의 간섭이 발생하여, 각 게이트 라인이 서로 간에 일치하지 않는 시간이 과도하게 유지하게 되어, 이로 인해 보이는 그레이 레벨의 밝기에 미세 변화를 야기하게 된다.
일반적으로, 상술한 바와 같은 문제를 해결하기 위한 해결책은:
1. 인버터의 램프 동작 주파수를 가능한 수평 동기 주파수로부터 멀리 떨어지도록 하는 것과,
2. 인버터의 램프 동작 주파수를 수평 동기 주파수와 동기화시켜서 서로 간의 간섭을 방지하도록 하는 것이 있겠다.
첫번째 해결책에 따르면, 상기 두 주파수를 제한된 범위 안에서 서로 간에 떨어지도록 유지하고, 그 밖에는 수평 동기 주파수를 물결 파형 잡음이 적게 발생할 때까지 텔레비전의 시스템 단말에서 교환되도록 하는 방법이 있다. 다시 말해서, 냉음극 형광 램프(CFL)의 전류를 일정하게 유지시키는 것은 오늘날 대부분의 발명가들이 후단(Post-Stage) 출력 회로 설계 작업시에 채택한 주요한 컨셉이 되었다. 그러므로, 램프 동작 주파수의 범위는 이런 파라미터 예를 들어, 피드백 보정치와 같은 것에 의해 제한된다. 더구나, 신호 표준은 NTSC로부터 위상 변경 라인(Phase Alteration Line(PAL)) 방식으로 또는 그 반대로 바뀔 수 있어서, 수평 동기 주파수는 다양화될 수 있고, 이것은 인버터의 램프 동작 주파수와 간섭 가능성을 증가시키게 된다.
두번째 해결책에 의하면, 복합 프로그램 가능 논리 소자(CPLD: Complex Programmable Logic Device)의 사용은 인버터의 램프 동작 주파수가 수평 동기 주파수와 동기화되도록 하는 데 필요하다. 그럼에도 불구하고, 이러한 해결책은 비용을 증가시킬 뿐 아니라 타이밍 클럭의 카운트가 몇 프레임 동안 정수가 되지 않을 가능성이 존재하는 문제의 원인이 된다.
본 발명의 목적은 LCD 패널에서 물결 파형 잡음을 줄이고, 인버터 주파수와 수평 동기 주파수 사이의 간섭을 효과적으로 줄여서, LCD 패널에서 물결 파형 잡음의 문제를 줄일 수 있도록 하는 방법 및 회로를 제공하는 데 있다.
본 발명의 다른 목적은 LCD 패널의 인버터 주파수의 변화에 따라 LCD 패널의 인버터 주파수가 가변하는 값이 될 수 있도록 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 방법 및 회로를 제공하는 데 있다.
본 발명의 일 측면에 따르면, 영상 인버터, 타이밍 제어기 및 인버터 제어 IC를 포함하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 회로가 제공된다. 상기 영상 인버터는 다수의 저전압 차등 신호를 제공하는 데 이용된다. 상기 타이밍 제어기는 상기 영상 인버터와 전기적으로 접속되고, 각각 상기 저전압 차등 신호에 따라 다수의 다른 램프 동작 주파수 제어 신호들을 제공하기 위한 저전압 차등 신호를 수신한다. 상기 인버터 제어 IC와 상기 타이밍 제어기는 전기적으로 접속되며, 상기 인버터 제어 IC가 상기 램프 동작 주파수 제어 신호를 수신하고, 그 후 상기 인버터 제어 IC는 상기 램프 동작 주파수 제어 신호의 변조 처리를 진행한 다음, 후단 출력 회로에 변조된 신호를 전송한다.
본 발명의 다른 측면에 따르면, (A) 수평 동기 신호에 따라 다수의 다른 램프 동작 주파수 제어 신호를 제공하고, 상기 램프 동작 주파수 제어 신호를 각각 인버터 제어 IC로 전송하는 단계; 및 (B) 상기 인버터 제어 IC가 후단(Post-Stage) 출력 회로에 변조된 신호를 전송하기 위한 램프 동작 주파수 신호를 수신한 다음, 상기 인버터 제어 IC에 의해 상기 램프 동작 주파수 신호의 변조 처리를 진행하는 단계;를 포함하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 방법이 제공된다.
본 발명의 또 다른 측면에 따르면, LCD 패널, 구동 회로, 영상 인버터, 타이밍 제어기 및 인버터 제어 IC를 포함하는 LCD 장치를 제공한다. 상기 LCD 패널은 상부 기판, 하부 기판 및 상기 상부 기판과 상기 하부 기판 사이에 위치한 액정층을 포함한다. 상기 구동 회로는 소스 구동 유닛과 게이트 구동 유닛이 모두 상기 LCD 패널에 전기적으로 접속되어 있는 상기 소스 구동 유닛과 상기 게이트 구동 유닛을 구비한다. 상기 영상 인버터는 다수의 저전압 차등 신호를 제공한다. 상기 타이밍 제어기는 상기 영상 인버터와 전기적으로 접속되고, 각각의 상기 저전압 차등 신호에 따라 다수의 다른 램프 동작 주파수 제어 신호를 제공하는 상기 저전압 차등 신호를 수신한다. 상기 인버터 제어 IC는 상기 타이밍 제어기와 전기적으로 접속되고, 상기 램프 동작 주파수 제어 신호를 수신하고, 상기 램프 동작 주파수 제어 신호의 변조 처리를 진행한 다음 후단 출력 회로에 변조된 신호를 전송한다.
상기 저전압 차등 신호는 수평 동기(Hsync) 신호를 포함하고, 상기 타이밍 제어기는 상기 수평 동기 신호의 처리에 따라서 상기 램프 동작 주파수 제어 신호를 생성한다.
상기 램프 동작 주파수 제어 신호는 제 1 주파수의 램프 동작 주파수 제어 신호와, 제 2 주파수의 램프 동작 주파수 제어 신호와, 제 3 주파수의 램프 동작 주파수 제어 신호를 포함하고, 상기 타이밍 제어기는 제 1 프레임 동안 상기 제 1 주파수의 램프 동작 주파수 제어 신호를 제공하고, 제 2 프레임 동안 상기 제 2 주파수의 램프 동작 주파수 제어 신호를 제공하고, 제 3 프레임 동안 상기 제 3 주파수의 램프 동작 주파수 제어 신호를 제공한다.
상술한 타이밍 제어기는 상기 인버터 제어 IC의 램프 동작 주파수 제어 신호가 주파수 제어기간을 따르도록 하며, 상기 주파수 제어기간은 몇 개의 주기를 포함하고, 상기 타이밍 제어기는 각 주기의 순서가 다르도록 램프 동작 주파수 제어 신호를 제공한다.
상기 타이밍 제어기는 다수의 라인들을 경유하여 상기 인버터 제어 IC와 전기적으로 접속되고, 각 라인은 제각기 다른 주파수의 램프 동작 주파수 제어 신호를 전송한다.
본 발명의 다른 목적, 장점 및 새로운 특징들은 첨부한 도면과 함께 후술할 상세한 설명을 통해서 보다 명확하게 될 것이다.
본 발명은 타이밍 제어기가 LVDS(Low-Voltage Differential Signal)가 압축에서 회복할 때의 수평 동기 신호를 검출하고, 상기 타이밍 제어기가 다양한 주파수의 램프 동작 제어 신호를 인버터 제어 IC로 변조하여 출력하여, 상기 인버터 제어 IC의 상기 램프 동작 주파수가 다양해 지도록 LCD 패널에 채택된 것이다. 추가로, 신호 전송 라인에 부착된 저항과 캐패시턴스에 의해서, 백라이트 모듈 회로의 저항용량(RC) 피드백 값은 조절될 수 있으며, 이로 인해서 인버터 제어 IC의 램프 동작 주파수는 일정하지 않은 값으로 유지될 수 있게 되고, 주어진 주파수와 시간의 범위 안에서 순서대로 주기적으로 변화될 수 있게 되므로, 이것은 CCFL(Cold Cathode Fluorescent Lamp)의 일정한 정 전류 출력을 유지시킬 수 있게 되며, 이로 인해 물결 파형 잡음은 LCD 패널의 인버터가 작동한 결과로 감소하게 된다.
본 발명에 따른 LCD 패널의 외관을 나타낸 도 3A를 참조하면, 상기 LCD 패널(34)은 상부 기판(341), 하부 기판(342) 및 상기 상부 기판(341)과 상기 하부 기판(342) 사이에 위치한 액정층(343)을 포함한다. 나아가 본 발명에 따른 LCD 장치의 회로를 도시한 도 3B를 참조하면, 상기 LCD 장치는 시스템 회로(31), 구동 회로(32) 및 백라이트 모듈 회로(33)를 포함한다. 상기 시스템 회로(31)는 영상 인버터(311)와 전원 관리 IC(312)를 더 포함하고, 상기 구동 회로(32)는 타이밍 제어기(TCON)(321), DC-DC 변환 유닛(322), 소스 구동 유닛(323)과 게이트 구동 유닛(324)를 더 포함하고, 상기 백라이트 모듈 회로(33)는 인버터 제어 IC(331)를 더 포함한다. 일 실시예로, 상기 소스 구동 유닛(323)은 상기 소스 구동 유닛(323)을 상기 LCD 패널(34)에 전기적으로 접속시키는 다수의 소스 구동 IC(미도시)를 포함하고, 상기 게이트 구동 유닛(324)은 상기 게이트 구동 유닛(324)을 상기 LCD 패널(34)에 전기적으로 접속시키는 하는 다수의 게이트 구동 IC(미도시)를 포함한다.
상술한 시스템 회로(31)는 상기 구동 회로(32)와 상기 백라이트 모듈 회로(33)와 각각 전기적으로 접속되고, 상기 구동 회로(32)는 역시 상기 백라이트 모듈 회로(33)와 전기적으로 접속된다. 이밖에, 상기 영상 인버터(311)와 상기 백라 이트 모듈 회로(33)는 전기적으로 접속되고, 상기 전원 관리 IC(312)는 상기 DC-DC 변환 유닛(322)과 상기 인버터 제어 IC(331)과 전기적으로 접속된다. 상기 DC-DC 변환 유닛(322)은 상기 타이밍 제어기(321), 상기 소스 구동 유닛(323) 및 상기 게이트 구동 유닛(324)과 각각 전기적으로 접속된다. 상기 타이밍 제어기(321)는 상기 소스 구동 유닛(323), 상기 게이트 구동 유닛(324) 및 상기 인버터 제어 IC(331)와 각각 전기적으로 접속된다. 본 실시예에서는 상기 타이밍 제어기(321)가 세 개의 라인을 통해서 상기 인버터 제어 IC(33)와 전기적으로 접속된 것으로 도시되어 있는데, 이를 통해서 상기 타이밍 제어기(321)는 확인 신호로 설계된 세 개의 로직을 상기 인버터 제어 IC(331)로 제공할 수 있다.
상술한 전원 관리 IC(312)는 시스템 전원을 상기 구동 회로(32)와 상기 백라이트 모듈 회로(33)에 제공하는 역할을 수행한다. 상기 영상 인버터(311)는 저전압 차등 신호(LVDS) 데이터와 저전압 차등 신호 클럭(LVDS CLK)을 상기 타이밍 제어기(321)로 출력하는 역할을 수행한다.
상기 타이밍 제어기(321)는 상기 LVDS 데이터와 상기 LVDS CLK를 수신한 후에, 다수의 진동 감소 차동 신호(RSDS)를 상기 소스 구동 유닛(323)으로 출력하고, 트랜지스터-트랜지스터 로직(TTL) 제어 신호를 상기 게이트 구동 유닛(324)으로 출력하도록 상기 LVDS CLK의 디지털 처리를 수행하며, 여기서 상기 진동 감소 차등 신호는 진동 감소 차등 신호 데이터와 진동 차등 신호 타이밍 클럭을 포함한다.
아울러, 상기 타이밍 제어기(321)는 상기 LVDS CLK을 수신한 후에, 다수의 램프 동작 주파수 제어 신호를 상기 인버터 제어 IC(331)에 제공하기 위해서, 상기 LVDS CLK이 압축에서 회복될 때에 수평 동기 신호(Hsync)의 검출을 통해서 변조 처리를 진행한다. 상기 인버터 제어 IC(331)는 상기 램프 동작 주파수 제어 신호를 수신한 후에, 상기 램프 동작 주파수 제어 신호의 변조 처리를 진행하고, 그런 다음 상기 변조된 신호를 후단(Post-Stage) 출력 회로로 전송 또는 출력한다.
본 실시예에 따르면, 상기 램프 동작 주파수 제어 신호는 제 1 주파수 FH(1,0,0)의 신호, 제 2 주파수 FT(0,1,0)의 신호, 제 3 주파수 FI(0,0,1)의 신호가 포함될 수 있고, 이러한 세 가지의 램프 동작 주파수들인 상기 제어 신호를 교환함으로 인해서, 허용된 동작 범위 안에서 더욱 일정한 변화를 달성할 수 있게 된다. 다른 실시예로는, 상기 타이밍 제어기(321)는 더욱 다른 주파수들의 램프 동작 주파수 제어 신호를 제공할 수 있다. 예를 들어 LCD 패널이 WXGA+(1366 X 768)의 해상도를 갖게 되면, 상기 인버터 제어 IC(331)는 약 44Khz에서 52KHz 정도의 동작 주파수 범위를 허용한다. 따라서, 상기 제 1 주파수 FH는 52KHz가 되고, 상기 제 2 주파수 FT는 48KHz가 되고, 상기 제 3 주파수 FI는 44KHz가 된다. 이와 같이, 다른 램프 동작 주파수 제어 신호는 다양한 주파수의 램프 동작 주파수 제어 신호로 나뉘어 진다.
도 4를 참조하면(도 3을 통해서 설명한 내용도 참조), 게이트 시작 펄스(GSP)는 상기 타이밍 제어기(321)가 상기 게이트 구동 유닛(324)으로 출력하는 최초 스캔 신호이고, 수평 동기(H_sync)는 수평 동기 신호가 상기 영상 인버터(311)에서 상기 타이밍 제어기(321)로 송신되는 것이고, 수평 블랭킹(HB)은 상기 소스 구동 유닛(323)의 상기 소스 구동 IC로부터 출력된 두 프레임 사이의 시간 간격이고, 게이트 출력 인가(GOE)는 상기 타이밍 제어기(321)에서 상기 게이트 구동 유닛(324)의 상기 게이트 구동 IC로 출력된 출력 실딩 신호(Output Shielding Signals)이며, 이는 동시에 구동되는 두 개의 인접 스캔 라인을 확인하기 위해 이용된다. 상기 인버터 제어 주파수("Inv_ConF")는 상기 동작 주파수 제어 신호가 상기 타이밍 제어기(321)에서 상기 인버터 제어 IC(331)로 출력된 것이다.
도 4에 나타난 바와 같이, 첫 번째 프레임 동안에는 프레임 비율이 V Hz로 나타나게 되고(V는 매초당 스캔되는 프레임의 수), 상기 수평 동기(Hsync)의 주파수와 GOE는 H Hz이다(H는 매 프레임 동안에 스캔되는 게이트 라인의 수). 상기 타이밍 제어기(321)에서 상기 인버터 제어 IC(331)로 출력하는 상기 램프 동작 주파수 제어 신호(Inv_Conf)는 제 1 주파수 FH(1,0,0)이고, 상기 타이밍 제어기(321)는 첫 번째 프레임 동안 I 수의 펄스를 생성한다.
도 5를 참조하면(역시 도 3을 통해서 설명한 내용도 참조), 비록 도 4와 유사하나, 상기 타이밍 제어기(321)에서 상기 인버터 제어 IC(331)로 출력하는 상기 램프 동작 주파수 제어 신호(Inv_Conf)는 제 2 주파수 FT(0,1,0)로 변화되고, 이때에 상기 타이밍 제어기(321)는 두 번째 프레임 동안 J 수의 펄스를 생성한다.
도 6을 참조하면(역시 도 3을 통해서 설명한 내용도 참조), 비록 도4, 도5와 유사하나, 상기 타이밍 제어기(321)에서 상기 인버터 제어 IC(331)로 출력하는 상기 램프 동작 주파수 제어 신호(Inv_Conf)는 제 3 주파수 FL(0,0,1)로 변화되고, 이 때에 상기 타이밍 제어기(321)는 세 번째 프레임 동안 K 수의 펄스를 생성한다. 도 4 내지 도 6에서 도시한 세 프레임들과 위의 설명으로부터, 상기 타이밍 제어기(321)가 상기 인버터 제어 IC(331)에 각각 다양한 주파수의 상기 램프 동작 제어 신호를 제공하는 것에 의해, 상기 인버터 제어 IC(331)와 상기 수평 동기 신호 사이의 주파수 간섭 문제를 효과적으로 해결할 수 있음을 알 수 있다. 본 실시예에서 제안한 바에 의하면, 상기 세 프레임들은 한 주기로 간주되고, 따라서, 상기 제 1 프레임, 제 2 프레임 및 상기 제 3 프레임은 도 4 내지 도 6에 도시된 바와 같이 첫 번째 주기에 관련된다.
도 7(역시 도 3을 통해서 설명한 내용도 참조)에는 상기 램프 동작 주파수 제어 신호가 상기 주기 동안 상기 타이밍 제어기(321)로부터 제공되는 것을 나타낸 도면이다. 예를 들어 첫 번째 주기에는, 상기 타이밍 제어기(321)는 제 1 프레임 동안 램프 동작 주파수 제어 신호의 제 1 주파수 FH를 상기 인버터 제어 IC(331)로 제공하고, 제 2 프레임 동안 램프 동작 주파수 제어 신호의 제 2 주파수 FT를 상기 인버터 제어 IC(331)로 제공하고, 제 3 프레임 동안 램프 동작 주파수 제어 신호의 제 3 주파수 FL을 상기 인버터 제어 IC(331)로 제공한다.
유사하게, 역시 도 7에 도시된 바와 같이, 두 번째 주기(네 번째에서 여섯 번째 프레임)에는 상기 램프 동작 주파수 제어 신호는 상기 타이밍 제어기(321)에서 상기 인버터 제어 IC(331)로 출력되고 순차적으로 다른 순서(디지털 논리 신호에 의해 다음 자리로 이동)로 진행하며, 따라서 네 번째 프레임 동안 상기 타이밍 제어기(321)는 램프 동작 주파수 제어 신호의 제 2 주파수 FT를 상기 인버터 제어 IC(331)로 제공하고, 다섯 번째 프레임 동안 상기 타이밍 제어기(321)는 램프 동작 주파수 제어 신호의 제 3 주파수 FL을 상기 인버터 제어 IC(331)로 제공하고, 여섯 번째 프레임 동안 상기 타이밍 제어기(321)는 램프 동작 주파수 제어 신호의 제 1 주파수 FH를 상기 인버터 제어 IC(331)로 제공한다.
상기 세 번째 주기(일곱 번째에서 아홉 번째 프레임)에는 상기 램프 동작 주파수 제어 신호는 상기 타이밍 제어기(321)에서 상기 인버터 제어 IC(331)로 출력되고 순차적으로 역시 다른 순서(디지털 논리 신호에 의해 다음 자리로 이동)로 진행하며, 따라서 일곱 번째 프레임 동안 상기 타이밍 제어기(321)는 램프 동작 주파수 제어 신호의 제 3 주파수 FL을 상기 인버터 제어 IC(331)로 제공하고, 여덟 번째 프레임 동안 상기 타이밍 제어기(321)는 램프 동작 주파수 제어 신호의 제 1 주파수 FH를 상기 인버터 제어 IC(331)로 제공하고, 아홉 번째 프레임 동안 상기 타이밍 제어기(321)는 램프 동작 주파수 제어 신호의 제 2 주파수 FT를 상기 인버터 제어 IC(331)로 제공한다. 본 실시예에 따르면, 상기 타이밍 제어기(321)는 상술한 세 주기와 같은 주파수 제어기간을 형성할 수 있고, 따라서 상기 인버터 제어 IC(331)의 상기 램프 동작 주파수는 일정하지 않은 값으로 유지될 수 있고, 주어진 주파수와 시간의 범위 안에서 순서대로 주기적으로 변화될 수 있고, 이것은 CCFL의 일정한 정 전류 출력을 유지시킬 수 있게 된다.
본 실시예에 따르면, 물론 모든 주기는 더 많은 프레임(예, 네 프레임)을 포함할 수 있고, 모든 주파수 제어기간은 더 많은 주기(예, 네 주기)를 포함할 수 있다.
위에서 설명한 바와 같이, 상기 프레임 비율이 V Hz일 때, 상기 인버터 제어 IC(331)의 상기 램프 동작 주파수는 V/9의 비율에 따라 순차적으로 제어될 수 있는데, 이것은 상기 제 1 주파수 FH, 상기 제 2 주파수 FT 및 상기 제 3 주파수 FL(High 높음, Typical 보통, Low 낮음)이 상기 타이밍 제어기(321)로부터 출력되기 때문이다. 나아가, 상기 인버터 제어 IC(331)의 상기 램프 동작 주파수는 세 프레임 중 하나로 규칙적으로 변화하게 되며, 모든 아홉 프레임 동안 주기는 계속 반복된다. 결과적으로, 상기 인버터 제어 IC(331)의 상기 램프 동작 주파수가 상기 수평 동기 신호와 간섭되는 현상은 대폭적으로 줄어들게 된다.
이상에서와 같이, 본 발명은 상기 타이밍 제어기가 LVDS가 압축에서 회복할 때의 수평 동기 신호를 검출하고, 상기 타이밍 제어기가 다양한 주파수의 램프 동작 제어 신호를 상기 인버터 제어 IC로 변조하여 출력하여, 상기 인버터 제어 IC의 상기 램프 동작 주파수가 다양해 지도록 LCD 패널에 채택된 것이다. 추가로, 신호 전송 라인에 부착된 저항과 캐패시턴스에 의해서, 백라이트 모듈 회로의 저항용량(RC) 피드백 값은 조절될 수 있으며, 이로 인해서 인버터 제어 IC의 램프 동작 주파수는 일정하지 않은 값으로 유지될 수 있게 되고, 주어진 주파수와 시간의 범위 안에서 순서대로 주기적으로 변화될 수 있게 되므로, 이것은 CCFL의 일정한 정 전류 출력을 유지시킬 수 있게 되며, 이로 인해 물결 파형 잡음은 LCD 패널의 인버터가 작동한 결과로 감소하게 된다.
비록 본 발명이 한정된 실시예로 설명되었다 하더라도, 더 많은 변형예와 다양성은 이하에서 청구한 발명의 범위에서 벗어나지 않는 것임을 이해해야 할 것이다.
도 1은 종래의 LCD 텔레비전에 이용되는 패널 모듈을 개략적으로 나타낸 도면이다.
도 2는 종래의 표시 패널의 서브 픽셀(Sub-Pixel)을 나타낸 도면이다.
도 3A는 본 발명에 따른 LCD 패널을 나타낸 사시도;
도 3B는 본 발명에 따른 LCD 장치에 이용되는 회로를 나타낸 블럭도;
도 4는 본 발명에 따른 제 1 프레임과 타이밍 제어기 사이의 관계를 나타낸 그래프;
도 5는 본 발명에 따른 제 2 프레임과 타이밍 제어기 사이의 관계를 나타낸 그래프;
도 6은 본 발명에 따른 제 3 프레임과 타이밍 제어기 사이의 관계를 나타낸 그래프;이고,
도 7은 다수의 동작 주기를 개략적으로 나타낸 도면이다.

Claims (20)

  1. 다수의 저전압 차등 신호를 제공하는 영상 인버터;
    상기 영상 인버터와 전기적으로 접속되고, 상기 각각의 저전압 차등 신호에 따라 다수의 서로 다른 램프 동작 주파수 제어 신호들을 제공하기 위하여 상기 저전압 차등 신호를 수신하는 타이밍 제어기; 및
    상기 타이밍 제어기와 전기적으로 접속되고, 상기 램프 동작 주파수 제어 신호를 수신한 후, 상기 램프 동작 주파수 제어 신호에 대해 변조 처리를 수행한 다음, 이렇게 변조된 신호를 후단 출력 회로(Post-Stage Outputting Circuit)에 전송하는 인버터 제어 IC;를 포함하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 회로.
  2. 제 1 항에 있어서,
    상기 저전압 차등 신호는 수평 동기 신호를 포함하고,
    상기 타이밍 제어기는 상기 수평 동기 신호를 처리하는 것에 의해 상기 램프 동작 주파수 제어 신호를 생성하는 것을 특징으로 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 회로.
  3. 제 1 항에 있어서,
    상기 서로 다른 램프 동작 주파수 제어 신호들은 일정하게 변화되고 주기적 으로 순환되는 것을 특징으로 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 회로.
  4. 제 1 항에 있어서,
    상기 램프 동작 주파수 제어 신호는 제 1 주파수의 램프 동작 주파수 제어 신호와, 제 2 주파수의 램프 동작 주파수 제어 신호와, 제 3 주파수의 램프 동작 주파수 제어 신호를 포함하고,
    상기 타이밍 제어기는, 제 1 프레임 동안에는 상기 제 1 주파수의 램프 동작 주파수 제어 신호를 제공하고, 제 2 프레임 동안에는 상기 제 2 주파수의 램프 동작 주파수 제어 신호를 제공하고, 제 3 프레임 동안에는 상기 제 3 주파수의 램프 동작 주파수 제어 신호를 제공하는 것을 특징으로 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 회로.
  5. 제 1 항에 있어서,
    상기 타이밍 제어기는, 상기 램프 동작 주파수 제어신호를 주파수 제어 기간에 따라 상기 인버터 제어 IC에 제공하는 것을 특징으로 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 회로.
  6. 제 5 항에 있어서,
    상기 주파수 제어 기간은 복수의 사이클을 포함하고,
    상기 타이밍 제어기는, 각 사이클의 순서가 서로 다르게 램프 동작 주파수 제어 신호를 제공하는 것을 특징으로 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 회로.
  7. 제 6 항에 있어서,
    상기 타이밍 제어기는, 상기 인버터 제어 IC에 대해 각 사이클 마다 상기 램프 동작 주파수 제어 신호를 제공하고,
    상기 램프 동작 주파수 제어 신호는 각각의 사이클에서 서로 다른 순서로 이루어지는 것을 특징으로 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 회로.
  8. 제 1 항에 있어서,
    상기 타이밍 제어기는, 복수의 라인들을 경유하여 상기 인버터 제어 IC에 전기적으로 접속되고,
    각 라인들은 제각각 서로 다른 주파수의 램프 동작 주파수 제어 신호를 전송하는 것을 특징으로 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 회로.
  9. (A) 수평 동기 신호에 따라 다수의 서로 다른 램프 동작 주파수 제어 신호를 생성하고, 이 램프 동작 주파수 제어 신호들 각각을 인버터 제어 IC로 전송하는 단계; 및
    (B) 후단(Post-Stage) 출력 회로에 변조된 신호를 전송하기 위해, 상기 인버 터 제어 IC가 상기 램프 동작 주파수 신호를 수신한 후, 상기 인버터 제어 IC에 의해 상기 램프 동작 주파수 제어 신호를 변조 처리하는 단계;를 포함하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 방법.
  10. 제 9 항에 있어서,
    상기 다수의 서로 다른 램프 동작 주파수 제어 신호는, 일정하게 변화되고 주기적으로 순환되는 것을 특징으로 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 방법.
  11. 제 9 항에 있어서,
    상기 램프 동작 주파수 제어 신호는, 제 1 주파수의 램프 동작 주파수 제어 신호와, 제 2 주파수의 램프 동작 주파수 제어 신호와, 제 3 주파수의 램프 동작 주파수 제어 신호를 포함하고,
    제 1 프레임 동안에는 상기 제 1 주파수의 램프 동작 주파수 제어 신호가 제공되고, 제 2 프레임 동안에는 상기 제 2 주파수의 램프 동작 주파수 제어 신호가 제공되며, 제 3 프레임 동안에는 상기 제 3 주파수의 램프 동작 주파수 제어 신호가 제공되는 것을 특징으로 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 방법.
  12. 제 9 항에 있어서,
    상기 램프 동작 주파수 제어 신호가 주파수 제어 기간에 따라 상기 인버터 제어 IC로 전송되는 것을 특징으로 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 방법.
  13. 제 12 항에 있어서,
    상기 주파수 제어 기간은 다수의 사이클을 포함하고, 각 사이클에 대해 서로 다른 순서를 갖는 램프 동작 주파수 제어 신호가 제공되는 것을 특징으로 하는 LCD 패널에서 물결 파형 잡음을 줄이기 위한 방법.
  14. 상부 기판, 하부 기판 및 상기 상부 기판과 상기 하부 기판 사이에 게재되는 액정층을 포함하는 LCD 패널;
    상기 LCD 패널에 전기적으로 접속되는 소스 구동 유닛과 게이트 구동 유닛을 가지는 구동 회로;
    다수의 저전압 차등 신호를 제공하는 영상 인버터;
    상기 영상 인버터와 전기적으로 접속되고, 상기 각각의 저전압 차등 신호에 따라 다수의 서로 다른 램프 동작 주파수 제어 신호를 제공하기 위하여 상기 저전압 차등 신호를 수신하는 타이밍 제어기; 및
    상기 타이밍 제어기와 전기적으로 접속되고, 상기 램프 동작 주파수 제어 신호를 수신한 후, 상기 램프 동작 주파수 제어 신호에 대해 변조 처리를 수행한 다음, 이렇게 변조된 신호를 후단 출력 회로(Post-Stage Outputting Circuit)에 전송 하는 인버터 제어 IC;를 포함하는 LCD 장치.
  15. 제 14 항에 있어서,
    상기 저전압 차등 신호는 수평 동기 신호를 포함하고,
    상기 타이밍 제어기는, 상기 수평 동기 신호에 따라 상기 램프 동작 주파수 제어 신호를 생성하는 것을 특징으로 하는 LCD 장치.
  16. 제 14 항에 있어서,
    상기 서로 다른 램프 동작 주파수 제어 신호는 일정하게 변화되고, 주기적으로 순환되는 것을 특징으로 하는 LCD 장치.
  17. 제 14 항에 있어서,
    상기 램프 동작 주파수 제어 신호는 제 1 주파수의 램프 동작 주파수 제어 신호와, 제 2 주파수의 램프 동작 주파수 제어 신호와, 제 3 주파수의 램프 동작 주파수 제어 신호를 포함하고,
    상기 타이밍 제어기는, 제 1 프레임 동안에는 상기 제 1 주파수의 램프 동작 주파수 제어 신호를 제공하고, 제 2 프레임 동안에는 상기 제 2 주파수의 램프 동작 주파수 제어 신호를 제공하며, 제 3 프레임 동안에는 상기 제 3 주파수의 램프 동작 주파수 제어 신호를 제공하는 것을 특징으로 하는 LCD 장치.
  18. 제 14 항에 있어서,
    상기 타이밍 제어기는, 상기 램프 동작 주파수 제어신호를 주파수 제어 기간에 따라 상기 인버터 제어 IC에 제공하는 것을 특징으로 하는 LCD 장치.
  19. 제 18 항에 있어서,
    상기 주파수 제어 기간은 복수의 사이클을 포함하고,
    상기 타이밍 제어기는, 각 사이클의 순서가 서로 다르게 램프 동작 주파수 제어 신호를 제공하는 것을 특징으로 하는 LCD 장치.
  20. 제 14 항에 있어서,
    상기 타이밍 제어기는, 다수의 라인들을 경유하여 상기 인버터 제어 IC와 전기적으로 접속되고,
    각 라인은 각각 서로 다른 주파수의 램프 동작 주파수 제어 신호를 전송하는 것을 특징으로 하는 LCD 장치.
KR1020070081211A 2006-08-16 2007-08-13 물결 파형 잡음을 줄일 수 있는 lcd 패널 구동 회로 및방법 KR100875792B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW095130055A TWI348671B (en) 2006-08-16 2006-08-16 A circuit for driving an lcd panel and a method thereof
TW095130055 2006-08-16

Publications (2)

Publication Number Publication Date
KR20080015732A true KR20080015732A (ko) 2008-02-20
KR100875792B1 KR100875792B1 (ko) 2008-12-26

Family

ID=39100924

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070081211A KR100875792B1 (ko) 2006-08-16 2007-08-13 물결 파형 잡음을 줄일 수 있는 lcd 패널 구동 회로 및방법

Country Status (4)

Country Link
US (1) US8149205B2 (ko)
JP (1) JP5693804B2 (ko)
KR (1) KR100875792B1 (ko)
TW (1) TWI348671B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012031504A1 (zh) * 2010-09-08 2012-03-15 海尔集团公司 显示装置及源极驱动板

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110157103A1 (en) * 2009-12-28 2011-06-30 Himax Technologies Limited Display Device and Driving Circuit
TWI424411B (zh) * 2009-12-31 2014-01-21 Au Optronics Corp 電致發光裝置
TWI413804B (zh) * 2010-03-22 2013-11-01 Amtran Technology Co Ltd 增強畫面遮黑效果的立體影像顯示之方法及系統
US9317158B2 (en) * 2011-03-08 2016-04-19 Synaptics Incorporated Baseline management for input devices
KR101859219B1 (ko) 2011-07-25 2018-05-18 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US9095035B2 (en) * 2011-10-07 2015-07-28 Rohm Co., Ltd. Display device, inverter apparatus and method of driving lamps
TWI488441B (zh) * 2012-10-29 2015-06-11 Novatek Microelectronics Corp 降低水波紋雜訊的方法及系統
US20140152676A1 (en) * 2012-11-30 2014-06-05 Dave Rohn Low latency image display on multi-display device
CN105405384A (zh) * 2015-12-31 2016-03-16 深圳市华星光电技术有限公司 显示控制电路及显示设备

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2538593B2 (ja) * 1987-05-06 1996-09-25 株式会社東芝 液晶表示装置
JPH1012392A (ja) * 1996-06-21 1998-01-16 Nagano Japan Radio Co 蛍光管点灯装置
JP4192327B2 (ja) * 1999-03-23 2008-12-10 ソニー株式会社 情報処理装置及び方法、並びに提供媒体
KR100510332B1 (ko) * 1999-04-27 2005-08-25 세이코 엡슨 가부시키가이샤 클록 생성 회로, 직렬/병렬 변환 장치 및 병렬/직렬 변환장치 및 반도체 장치
KR100767370B1 (ko) * 2001-08-24 2007-10-17 삼성전자주식회사 액정 표시 장치와 이의 구동 방법
JP2004341101A (ja) * 2003-05-14 2004-12-02 Nec Corp 表示パネル駆動装置
US7233309B2 (en) * 2003-09-30 2007-06-19 Intel Corporation Coordinating backlight frequency and refresh rate in a panel display
JP4371765B2 (ja) * 2003-10-17 2009-11-25 Nec液晶テクノロジー株式会社 液晶表示装置
KR100994227B1 (ko) 2003-12-29 2010-11-12 엘지디스플레이 주식회사 액정표시장치와 그의 구동방법
JP2005316298A (ja) * 2004-04-30 2005-11-10 Nec Lcd Technologies Ltd 液晶表示装置、該液晶表示装置に用いられる光源駆動回路及び光源駆動方法
JP2006040780A (ja) * 2004-07-29 2006-02-09 Matsushita Electric Ind Co Ltd バックライト調光装置
KR100705085B1 (ko) 2004-10-30 2007-04-06 엘지전자 주식회사 액정표시장치의 웨이비 노이즈 제거장치
US20070152951A1 (en) * 2005-12-29 2007-07-05 Lg.Philips Lcd Co., Ltd. Liquid crystal display device and driving method thereof
TWI348668B (en) * 2006-01-27 2011-09-11 Au Optronics Corp Liquid crystal display and driving method thereof
JP4997623B2 (ja) * 2006-03-01 2012-08-08 Nltテクノロジー株式会社 液晶表示装置、該液晶表示装置に用いられる駆動制御回路及び駆動方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012031504A1 (zh) * 2010-09-08 2012-03-15 海尔集团公司 显示装置及源极驱动板

Also Published As

Publication number Publication date
TWI348671B (en) 2011-09-11
US8149205B2 (en) 2012-04-03
KR100875792B1 (ko) 2008-12-26
TW200811787A (en) 2008-03-01
US20080042930A1 (en) 2008-02-21
JP5693804B2 (ja) 2015-04-01
JP2008046600A (ja) 2008-02-28

Similar Documents

Publication Publication Date Title
KR100875792B1 (ko) 물결 파형 잡음을 줄일 수 있는 lcd 패널 구동 회로 및방법
CN100447852C (zh) 液晶显示器件及其驱动方法
US8593440B2 (en) Liquid crystal display
KR101286541B1 (ko) 액정표시장치
US8289258B2 (en) Liquid crystal display
US8368630B2 (en) Liquid crystal display
US8665199B2 (en) Liquid crystal display device, liquid crystal display device drive method, and television receiver
JP4425556B2 (ja) 駆動装置およびそれを備えた表示モジュール
US7705822B2 (en) Liquid crystal display
US8432343B2 (en) Liquid crystal display device and driving method thereof
US20110169797A1 (en) Liquid crystal display and driving method thereof
US20020140662A1 (en) Liquid crystal display device and driving method thereof
CN103903546B (zh) 图像显示装置及其驱动方法
KR101361956B1 (ko) 액정표시장치
US20140043317A1 (en) Display device and method of driving the same
US8072445B2 (en) Driving device and display apparatus having the same
KR101696458B1 (ko) 액정표시장치
CN100495522C (zh) 液晶显示器的驱动装置与方法
KR20020001471A (ko) 멀티 타이밍 컨트롤러를 가지는 액정표시장치
CN101320177B (zh) 液晶显示面板及其黑画面插入方法
KR101604481B1 (ko) 액정표시장치
KR100956343B1 (ko) 액정 표시 장치 및 그 구동 방법
Nam et al. CCFL backlight solution for low-cost liquid crystal televisions without image artifacts
KR20050033731A (ko) 액정표시장치 및 그의 구동방법
KR101007684B1 (ko) 액정표시장치 및 그의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121119

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20131119

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20141120

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20161122

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20171120

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20181129

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20191202

Year of fee payment: 12