KR20070108031A - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR20070108031A
KR20070108031A KR1020060040760A KR20060040760A KR20070108031A KR 20070108031 A KR20070108031 A KR 20070108031A KR 1020060040760 A KR1020060040760 A KR 1020060040760A KR 20060040760 A KR20060040760 A KR 20060040760A KR 20070108031 A KR20070108031 A KR 20070108031A
Authority
KR
South Korea
Prior art keywords
signal
sustain
voltage
scan
address
Prior art date
Application number
KR1020060040760A
Other languages
English (en)
Other versions
KR100820640B1 (ko
Inventor
김근수
송용
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060040760A priority Critical patent/KR100820640B1/ko
Priority to EP07251891A priority patent/EP1852844A1/en
Priority to US11/744,323 priority patent/US8305298B2/en
Priority to CNA2007101017387A priority patent/CN101067917A/zh
Publication of KR20070108031A publication Critical patent/KR20070108031A/ko
Application granted granted Critical
Publication of KR100820640B1 publication Critical patent/KR100820640B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 장치(Plasma Display Apparatus)에 관한 것으로, 스캔 전극에 제 2 하강 램프 신호가 공급되는 동안 어드레스 전극(X)에 어드레스 바이어스 신호를 공급함으로써, 셋다운 방전을 안정시키는 효과가 있다.
이러한, 본 발명의 플라즈마 디스플레이 장치는 스캔 전극과 서스테인 전극이 형성되고, 상기 스캔 전극과 서스테인 전극에 교차하는 어드레스 전극이 형성되는 플라즈마 디스플레이 패널과, 초기화를 위한 리셋 기간 이전의 프리 리셋 기간에서 상기 스캔 전극에 전압이 점진적으로 하강하는 제 1 하강 램프 신호를 공급하고, 상기 리셋 기간에서는 상기 스캔 전극에 전압이 점진적으로 상승하는 상승 램프 신호를 공급하고, 상기 상승 램프 신호 이후에 전압이 점진적으로 하강하는 제 2 하강 램프 신호를 공급하고, 상기 리셋 기간 이후의 어드레스 기간에서는 상기 스캔 전극에 스캔 바이어스 신호와 스캔 신호를 공급하는 스캔 구동부와, 상기 프리 리셋 기간에서 상기 서스테인 전극에 제 1 서스테인 바이어스 신호를 공급하는 서스테인 구동부 및 상기 스캔 전극에 제 2 하강 램프 신호가 공급되는 동안 상기 어드레스 전극에 어드레스 바이어스 신호를 공급하고, 상기 어드레스 기간에서 상기 어드레스 전극에 데이터 신호를 공급하는 데이터 구동부를 포함하는 것이 바람직하다.

Description

플라즈마 디스플레이 장치{Plasma Display Apparatus}
도 1은 본 발명의 플라즈마 디스플레이 장치의 구성을 설명하기 위한 도면.
도 2a 내지 도 2b는 본 발명의 플라즈마 디스플레이 장치에 포함되는 플라즈마 디스플레이 장치의 구조의 일례를 설명하기 위한 도면.
도 3은 본 발명의 플라즈마 디스플레이 장치에서 영상의 계조를 구현하기 위한 프레임(Frame)에 대해 설명하기 위한 도면.
도 4는 본 발명의 플라즈마 디스플레이 장치의 동작을 상세히 설명하기 위한 도면.
도 5a 내지 도 5b는 상승 램프 신호 또는 제 2 하강 램프 신호의 또 다른 형태에 대해 설명하기 위한 도면.
도 6은 스캔 상승 신호에 대해 설명하기 위한 도면.
도 7은 스캔 신호와 제 2 하강 램프 신호의 전압 차이에 대해 설명하기 위한 도면.
도 8은 서스테인 바이어스 신호 신호의 다른 형태에 대해 설명하기 위한 도면.
도 9a 내지 도 9b는 어드레스 바이어스 신호에 대해 보다 상세히 설명하기 위한 도면.
<도면의 주요 부분에 대한 부호의 설명>
100 : 플라즈마 디스플레이 패널 101 : 데이터 구동부
102 : 스캔 구동부 103 : 서스테인 구동부
본 발명은 플라즈마 디스플레이 장치(Plasma Display Apparatus)에 관한 것이다.
플라즈마 디스플레이 장치는 전극이 형성된 플라즈마 디스플레이 패널과, 이러한 플라즈마 디스플레이 패널의 전극에 소정의 구동 신호를 공급하는 구동부를 포함하여 이루어진다.
일반적으로 플라즈마 디스플레이 패널에는 격벽으로 구획된 방전 셀(Cell) 내에 형광체 층이 형성되고, 아울러 복수의 전극(Electrode), 예를 들면 스캔 전극(Y), 서스테인 전극(Z), 어드레스 전극(X)이 형성된다.
그리고 구동부는 전극을 통해 방전 셀로 구동 신호를 공급한다.
그러면, 방전 셀 내에서는 공급되는 구동 전압에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 전압에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.
이러한 플라즈마 디스플레이 장치에서 방전 셀 내에서 발생하는 방전은 리셋 방전, 어드레스 방전, 서스테인 방전 등이 있다. 이와 같이 방전 셀 내에서는 다양한 형태의 방전이 발생한다.
한편, 종래의 플라즈마 디스플레이 장치에서는 방전 셀 내에서 다양한 형태의 방전이 연속적 또는 불연속적으로 발생함으로 인해, 방전 셀 내에서의 벽 전하(Wall Charge)의 분포가 불안정해 진다.
이와 같이, 방전 셀 내에서의 벽 전하의 분포가 불안정해짐에 따라 방전 셀 내에서의 방전이 불안정해지고, 결국 플라즈마 디스플레이 패널 상에 잔상이 표시되는 등의 문제점이 발생한다.
상술한 문제점을 해결하기 위해 본 발명은 방전 셀 내에서의 벽 전하의 분포를 안정시키는 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.
상술한 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 장치는 스캔 전극과 서스테인 전극이 형성되고, 상기 스캔 전극과 서스테인 전극에 교차하는 어드레스 전극이 형성되는 플라즈마 디스플레이 패널과, 초기화를 위한 리셋 기간 이전의 프리 리셋 기간에서 상기 스캔 전극에 전압이 점진적으로 하강하는 제 1 하강 램프 신호를 공급하고, 상기 리셋 기간에서는 상기 스캔 전극에 전압이 점진적으로 상승하는 상승 램프 신호를 공급하고, 상기 상승 램프 신호 이후에 전압이 점진적으로 하강하는 제 2 하강 램프 신호를 공급하고, 상기 리셋 기간 이후의 어드레스 기간에서는 상기 스캔 전극에 스캔 바이어스 신호와 스캔 신호를 공급하는 스캔 구동부와, 상기 프리 리셋 기간에서 상기 서스테인 전극에 제 1 서스테인 바이어스 신호를 공급하는 서스테인 구동부 및 상기 스캔 전극에 제 2 하강 램프 신호가 공급되는 동안 상기 어드레스 전극에 어드레스 바이어스 신호를 공급하고, 상기 어드레스 기간에서 상기 어드레스 전극에 데이터 신호를 공급하는 데이터 구동부를 포함하는 것이 바람직하다.
또한, 상기 제 1 하강 램프 신호는 대략 230V이상 250V이하의 크기를 갖는 것을 특징으로 한다.
또한, 상기 상승 램프 신호는 제 1 기울기로 상승하는 제 1 상승 램프 신호와, 상기 제 1 기울기로 상승한 이후에 상기 제 1 기울기와 다른 제 2 기울기로 상승하는 제 2 상승 램프 신호를 포함하는 것을 특징으로 한다.
또한, 상기 제 2 기울기는 제 1 기울기보다 더 완만한 것을 특징으로 한다.
또한, 상기 제 2 하강 램프 신호와 상기 스캔 신호와의 전압 차이는 상기 데이터 신호의 전압의 크기보다 더 큰 것을 특징으로 한다.
또한, 상기 제 2 하강 램프 신호와 상기 스캔 신호와의 전압 차이는 50V이상 60V이하인 것을 특징으로 한다.
또한, 상기 서스테인 구동부는 상기 어드레스 기간에서 상기 제 1 서스테인 바이어스 신호보다 전압의 크기가 더 작은 제 2 서스테인 바이어스 신호를 상기 서스테인 전극에 공급하는 것을 특징으로 한다.
또한, 상기 제 2 서스테인 바이어스 신호의 전압의 크기는 어드레스 바이어 스 신호의 전압 또는 데이터 신호의 전압의 크기와 대략 동일한 것을 특징으로 한다.
또한, 상기 제 2 서스테인 바이어스 신호는 그 전압의 크기가 대략 40V이상 50V이하인 것을 특징으로 한다.
또한, 상기 서스테인 구동부는 상기 제 2 서스테인 바이어스 신호를 공급하기 이전에 상기 제 2 서스테인 바이어스 신호보다 전압의 크기가 더 작은 제 3 서스테인 바이어스 신호를 상기 서스테인 전극에 공급하는 것을 특징으로 한다.
또한, 상기 어드레스 바이어스 신호의 전압의 크기는 상기 데이터 신호의 전압의 크기와 대략 동일한 전압을 갖는 것을 특징으로 한다.
또한, 상기 어드레스 바이어스 신호는 상기 스캔 전극에 첫 번째 스캔 신호가 공급되기 이전에 상기 어드레스 전극에 공급되는 것을 특징으로 한다.
또한, 상기 데이터 신호의 전압의 전압의 크기는 대략 40V이상 50V이하인 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 플라즈마 디스플레이 장치를 상세히 설명하기로 한다.
도 1은 본 발명의 플라즈마 디스플레이 장치의 구성을 설명하기 위한 도면이다.
도 1을 살펴보면, 본 발명의 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널(100)과 스캔 구동부(102), 서스테인 구동부(103) 및 데이터 구동부(101)를 포함한다.
여기, 도 1에서는 스캔 구동부(102), 서스테인 구동부(103), 데이터 구동부(101)가 각각 서로 다른 보드(Board) 형태로 형성된 것으로 도시하고 있지만, 스캔 구동부(102), 서스테인 구동부(103), 데이터 구동부(101) 중 적어도 두 개 이상이 하나의 보드 형태로 통합될 수도 있다.
데이터 구동부(101)는 플라즈마 디스플레이 패널(100)의 어드레스 전극(X)에 데이터 신호를 공급하는 방법 등을 통해 어드레스 전극(X)을 구동시킨다.
스캔 구동부(102)는 플라즈마 디스플레이 패널(100)의 스캔 전극(Y)에 상승 램프(Ramp-Up) 신호, 하강 램프(Ramp-Down) 신호, 스캔 신호, 서스테인 신호 등을 공급하는 방법 등을 통해 스캔 전극(Y)을 구동시킨다.
서스테인 구동부(103)는 플라즈마 디스플레이 패널(100)의 서스테인 전극(Z)에 제 1 서스테인 바이어스 신호(Vz1), 제 2 서스테인 바이어스 신호(Vz2), 서스테인 신호 등을 공급하는 방법 등을 통해 서스테인 전극(Z)을 구동시킨다.
이러한 본 발명의 플라즈마 디스플레이 장치의 주요 특징인 스캔 구동부(102), 서스테인 구동부(103) 및 데이터 구동부(101)에 대해서는 이후의 설명을 통해 보다 명확히 하도록 한다.
플라즈마 디스플레이 패널(100)은 스캔 전극(Y)과 서스테인 전극(Z)이 형성되고, 이러한 스캔 전극(Y)과 서스테인 전극(Z)은 서로 나란하게 형성되는 것이 바람직하다. 아울러, 이러한 스캔 전극(Y)과 서스테인 전극(Z)에 교차하는 어드레스 전극(X)이 형성되는 것이 바람직하다.
이러한 플라즈마 디스플레이 패널(100)의 구조의 일례를 첨부된 도 2a 내지 도 2b를 결부하여 상세히 살펴보면 다음과 같다.
도 2a 내지 도 2b는 본 발명의 플라즈마 디스플레이 장치에 포함되는 플라즈마 디스플레이 패널의 구조의 일례를 설명하기 위한 도면이다.
먼저, 도 2a를 살펴보면 본 발명의 플라즈마 디스플레이 패널은 전극(Electrode), 바람직하게는 스캔 전극(202, Y)과 서스테인 전극(203, Z)이 형성되는 전면 기판(201)을 포함하는 전면 패널(400)과, 전술한 스캔 전극(202, Y) 및 서스테인 전극(203, Z)과 교차하는 전극, 바람직하게는 어드레스 전극(213, X)이 형성되는 후면 기판(211)을 포함하는 후면 패널(210)이 합착되어 이루어진다.
여기서, 전면 기판(201) 상에 형성되는 전극, 바람직하게는 스캔 전극(202, Y)과 서스테인 전극(203, Z)은 방전 공간, 즉 방전 셀(Cell)에서 방전을 발생시키고 아울러 방전 셀의 방전을 유지한다.
이러한 스캔 전극(202, Y)과 서스테인 전극(203, Z)이 형성된 전면 기판(201)의 상부에는 스캔 전극(202, Y)과 서스테인 전극(203, Z)을 덮도록 유전체 층, 바람직하게는 상부 유전체 층(204)이 형성된다.
이러한, 상부 유전체 층(204)은 스캔 전극(202, Y) 및 서스테인 전극(203, Z)의 방전 전류를 제한하며 스캔 전극(202, Y)과 서스테인 전극(203, Z) 간을 절연시킨다.
이러한, 상부 유전체 층(204) 상면에는 방전 조건을 용이하게 하기 위한 보호 층(205)이 형성된다. 이러한 보호 층(205)은 산화마그네슘(MgO) 등의 재료를 상부 유전체 층(204) 상부에 증착하는 방법 등을 통해 형성된다.
한편, 후면 기판(211) 상에 형성되는 전극, 바람직하게는 어드레스 전극(213, X)은 방전 셀에 데이터(Data) 신호를 공급하는 전극이다.
이러한 어드레스 전극(213, X)이 형성된 후면 기판(211)의 상부에는 어드레스 전극(213, X)을 덮도록 유전체 층, 바람직하게는 하부 유전체 층(215)이 형성된다.
이러한, 하부 유전체 층(215)은 어드레스 전극(213, X)을 절연시킨다.
이러한 하부 유전체 층(215)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type) 또는 웰 타입(Well Type) 등의 격벽(212)이 형성된다. 이에 따라, 전면 기판(201)과 후면 기판(211)의 사이에서 적색(Red : R), 녹색(Green : G), 청색(Blue : B) 등의 방전 셀이 형성된다.
여기서, 격벽(212)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워진다.
아울러, 격벽(212)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(214)이 형성된다. 예를 들면, 적색(Red : R), 녹색(Green : G), 청색(Blue : B) 형광체 층이 형성될 수 있다.
이상에서 설명한 본 발명의 플라즈마 디스플레이 패널에서는 스캔 전극(202, Y), 서스테인 전극(203, Z) 또는 어드레스 전극(213, X) 중 적어도 하나 이상의 전극으로 구동 신호가 공급되면, 격벽(212)에 의해 구획된 방전 셀 내에서 방전이 발생한다.
그러면, 방전 셀 내에 채워진 방전 가스에서 진공 자외선이 발생하고, 이러 한 진공 자외선이 방전 셀 내에 형성된 형광체 층(214)에 가해진다. 그러면, 형광체 층(214)에서 소정의 가시광선이 발생되고, 이렇게 발생된 가시광선이 상부 유전체 층(204)이 형성된 전면 기판(201)을 통해 외부로 방출되고, 이에 따라 전면 기판(201)의 외부 면에 소정의 영상이 표시된다.
한편, 여기 도 2a의 설명에서는 스캔 전극(202, Y) 및 서스테인 전극(203, Z)이 각각 하나의 층(Layer)으로 이루어지는 경우만을 도시하고 설명하였지만, 이와는 다르게 스캔 전극(202, Y) 또는 서스테인 전극(203, Z) 중 하나 이상이 복수의 층으로 이루어지는 것도 가능하다. 이에 대해 도 2b를 참조하여 살펴보면 다음과 같다.
도 2b를 살펴보면, 스캔 전극(202, Y)과 서스테인 전극(203, Z)은 각각 두 개의 층(Layer)으로 이루어질 수 있다.
특히, 광 투과율 및 전기 전도도를 고려하면 방전 셀 내에서 발생한 광을 외부로 방출시키며 아울러 구동 효율을 확보하는 차원에서 스캔 전극(202, Y)과 서스테인 전극(203, Z)은 불투명한 은(Ag) 재질의 버스 전극(202b, 203b)과 투명한 인듐 틴 옥사이드(Indium Tin Oxide : ITO) 재질의 투명 전극(202a, 203a)을 포함하는 것이 바람직하다.
이와 같이, 스캔 전극(202, Y)과 서스테인 전극(203, Z)이 투명 전극(202a, 203a)을 포함하도록 하는 이유는, 방전 셀 내에서 발생한 가시 광이 플라즈마 디스플레이 패널의 외부로 방출될 때 효과적으로 방출되도록 하기 위해서이다.
아울러, 스캔 전극(202, Y)과 서스테인 전극(203, Z)이 버스 전극(202b, 203b)을 포함하도록 하는 이유는, 스캔 전극(202, Y)과 서스테인 전극(203, Z)이 투명 전극(202a, 203a)만을 포함하는 경우에는 투명 전극(202a, 203a)의 전기 전도도가 상대적으로 낮기 때문에 구동 효율이 감소할 수 있어서, 이러한 구동 효율의 감소를 야기할 수 있는 투명 전극(202a, 203a)의 낮은 전기 전도도를 보상하기 위해서이다.
이상의 도 2a 내지 도 2b에서는 본 발명의 플라즈마 디스플레이 패널의 일례만을 도시하고 설명한 것으로써, 본 발명이 여기 도 2a 내지 도 2b와 같은 구조의 플라즈마 디스플레이 패널에 한정되는 것은 아님을 밝혀둔다. 예를 들면, 여기 도 2a 내지 도 2b의 플라즈마 디스플레이 패널에는 상부 유전체 층(204) 및 하부 유전체 층(215)이 각각 하나의 층(Layer)인 경우만을 도시하고 있지만, 상부 유전체 층(204) 및 하부 유전체 층(215) 중 적어도 하나 이상은 복수의 층으로 이루지는 것도 가능한 것이다.
이러한 플라즈마 디스플레이 패널을 포함하는 본 발명의 플라즈마 디스플레이 장치의 동작의 일례에 대해 첨부된 도 3 내지 도 4를 결부하여 살펴보면 다음과 같다.
도 3은 본 발명의 플라즈마 디스플레이 장치에서 영상의 계조를 구현하기 위한 프레임(Frame)에 대해 설명하기 위한 도면이다.
또한, 도 4는 본 발명의 플라즈마 디스플레이 장치의 동작을 상세히 설명하기 위한 도면이다.
먼저, 도 3을 살펴보면 본 발명의 플라즈마 디스플레이 장치에서 영상의 계 조(Gray Level)를 구현하기 위한 프레임은 발광횟수가 다른 여러 서브필드로 나누어진다. 또한, 도시하지는 않았지만 각 서브필드는 다시 모든 방전 셀을 초기화시키기 위한 리셋 기간(Reset Period), 방전될 방전 셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)으로 나누어 질 수 있다.
예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임기간(16.67ms)은 예컨대, 도 3과 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋 기간, 어드레스 기간 및 서스테인 기간으로 다시 나누어지게 된다.
한편, 서스테인 기간에 공급되는 서스테인 펄스의 개수를 조절하여 해당 서브필드의 계조 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 계조 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 계조 가중치를 20 으로 설정하고, 제 2 서브필드의 계조 가중치를 21 으로 설정하는 방법으로 각 서브필드의 계조 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 각 서브필드의 계조 가중치를 결정할 수 있다. 이와 같이 각 서브필드에서 계조 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 펄스의 개수를 조절함으로써, 다양한 영상의 계조를 구현하게 된다.
이러한 본 발명의 플라즈마 디스플레이 장치는 1초의 영상을 표시하기 위해 복수의 프레임을 사용한다. 예를 들면, 1초의 영상을 표시하기 위해 60개의 프레임 을 사용하는 것이다.
여기 도 3에서는 하나의 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 프레임을 구성할 수도 있는 것이다.
이러한, 프레임으로 영상의 계조를 구현하는 플라즈마 디스플레이 장치가 구현하는 영상의 화질은 프레임에 포함되는 서브필드의 개수에 따라 결정될 수 있다. 즉, 프레임에 포함되는 서브필드가 12개인 경우는 212 가지의 영상의 계조를 표현할 수 있고, 프레임에 포함되는 서브필드가 8개인 경우는 28 가지의 영상의 계조를 구현할 수 있게 되는 것이다.
또한, 여기 도 3에서는 하나의 프레임에서 계조 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 프레임에서 서브필드들이 계조 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 계조 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.
다음, 도 4를 살펴보면 앞선 도 3과 같은 프레임에 포함된 복수의 서브필드 어느 하나의 서브필드(Subfield)에서의 본 발명의 플라즈마 디스플레이 장치의 동작이 상세히 나타나 있다.
도 4를 살펴보면, 프레임의 적어도 어느 하나의 서브필드에서는 초기화를 위 한 리셋 기간의 이전에 프리 리셋 기간(Pre-Reset Period)이 포함된다.
도 1의 본 발명의 플라즈마 디스플레이 장치에서 스캔 구동부(102)는 초기화를 위한 리셋 기간 이전의 프리 리셋 기간에서 스캔 전극(Y)에 전압이 점진적으로 하강하는 제 1 하강 램프 신호(Ramp-Down 1)를 공급한다.
이러한, 제 1 하강 램프 신호의 전압의 크기는 어드레스 기간 이후의 서스테인 기간에서 스캔 전극(Y) 또는 서스테인 전극(Z) 중 하나 이상에 인가되는 서스테인 신호의 전압의 1배 초과 1.5배 이하인 것이 바람직하다.
예를 들어, 서스테인 신호의 전압이 대략 180V라고 가정하면, 제 1 하강 램프 신호의 전압의 크기는 대략 180V보다는 크고 270V보다는 작은 범위 내에서 결정되는 것이다.
이러한 제 1 하강 램프 신호는 대략 230V이상 250V이하의 크기를 갖는 것이 보다 바람직하다.
예를 들어, 제 1 하강 램프 신호가 그라운드 레벨(GND)의 전압, 즉 0V의 전압에서부터 제 1 전압(V1)까지 하강한다고 가정하면, 제 1 전압(V1)은 대략 -230V 이상 -250V이하인 것이다.
아울러, 이러한 프리 리셋 기간에서 서스테인 구동부(103)는 서스테인 전극(Z)에 제 1 서스테인 바이어스 신호를 공급한다. 이러한 제 1 서스테인 바이어스 신호는 후술될 서스테인 기간에서 공급되는 서스테인 신호의 전압의 크기, 즉 서스테인 전압(Vs)과 대략 동일한 것이 바람직하다.
예를 들어, 제 1 서스테인 바이어스 신호가 그라운드 레벨(GND)의 전압에서 부터 제 1 서스테인 바이어스 전압(Vz1)까지 상승한다고 가정하면, 제 1 서스테인 바이어스 전압(Vz1)은 대략 서스테인 전압(Vs)과 동일한 것이다.
이와 같은 프리 리셋 기간에서 스캔 전극(Y)에 제 1 하강 램프 신호가 공급되고, 서스테인 전극(Z)에 제 1 서스테인 바이어스 신호가 공급되면 스캔 전극(Y)과 서스테인 전극(Z) 간에 약한 암방전(Da가 Discharge), 즉 프리 리셋 방전이 발생하고, 이에 따라 스캔 전극(Y) 상에 양(+)의 벽 전하(Wall Charge)들이 쌓이고, 서스테인 전극(Z) 상에는 음(-)의 벽 전하들이 쌓인다. 즉, 프리 리셋 기간에서는 스캔 전극(Y) 상에 양(+)의 벽 전하들이 쌓이고, 서스테인 전극(Z) 상에는 음(-)의 벽 전하들이 쌓이는 프리 리셋 방전이 발생하는 것이다.
이에 따라, 프리 리셋 기간 이후의 리셋 기간에서는 스캔 전극(Y)에 상대적으로 작은 크기의 전압을 갖는 상승 램프(Ramp-Up) 신호를 공급하더라도 셋업 방전을 보다 용이하게 발생시킬 수 있다.
보다 상세히 설명하면, 프리 리셋 기간에서 스캔 전극(Y) 상에 양(+)의 벽 전하들이 쌓이고, 서스테인 전극(Z) 상에는 음(-)의 벽 전하들이 쌓여있기 때문에, 프리 리셋 기간 이후의 리셋 기간에서는 상대적으로 작은 크기의 전압을 이용하여도 충분히 큰 세기의 셋업 방전을 발생시킴으로써, 방전 셀 내의 벽 전하의 분포를 실질적으로 균일하게 할 수 있는 것이다.
아울러, 제 1 하강 램프 신호의 전압의 크기를 이러한, 서스테인 신호의 전압의 1배 초과 1.5배 이하로, 더욱 바람직하게는 대략 230V이상 250V이하로 하게 되면, 프리 리셋 기간에서의 프리 리셋 방전의 세기를 충분히 강하게 할 수 있게 됨으로써, 방전 셀 내에서의 벽 전하의 분포를 충분히 안정적으로 고르게 할 수 있다.
이에 따라, 종래와 같이 방전 셀 내에서의 방전이 불안정해짐에 따라 발생하는 잔상을 저감시킬 수 있다.
이러한 프리 리셋 기간이후의 리셋 기간에서 스캔 구동부(102)는 스캔 전극(Y)에 전압이 점진적으로 상승하는 상승 램프(Ramp-Up) 신호를 공급한다. 보다 바람직하게는, 리셋 기간의 셋업 기간에서 스캔 구동부(102)는 스캔 전극(Y)에 전압이 점진적으로 상승하는 상승 램프 신호를 공급한다.
이러한, 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전, 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 어느 정도의 벽 전하가 쌓이게 된다.
아울러, 이러한 리셋 기간 이전의 프리 리셋 기간에서 어느 정도의 벽 전하들이 방전 셀 내에 형성되어 있기 때문에, 상승 램프 신호의 전압의 크기는 상대적으로 작아질 수 있다.
예를 들어, 프리 리셋 기간이 포함되지 않는 경우에 상승 램프 신호는 그 전압의 크기가 300V라고 가정하면, 본 발명에서와 같이 프리 리셋 기간이 포함되는 경우에는 상승 램프 신호의 전압의 크기가 200V정도라고 하더라도 충분하다.
이러한 상승 램프 신호는 제 1 상승 램프 신호(Ramp-Up 1)와 제 2 상승 램프 신호(Ramp-Up 2)를 포함하는 것이 바람직하다.
예를 들면, 제 1 상승 램프 신호는 그라운드 레벨(GND)의 전압에서부터 서스 테인 전압(Vs)까지 제 1 기울기로 점진적으로 상승하고, 제 2 상승 램프 신호는 제 1 상승 램프 신호의 끝단, 즉 서스테인 전압(Vs)에서부터 서스테인 전압(Vs)과 제 2 전압(V2)과의 합, 즉 Vs+V2까지 전술한 제 1 기울기와는 다른 제 2 기울기로 점진적으로 상승한다.
여기서, 제 2 기울기는 제 1 기울기보다 더 완만한 것이 바람직하다. 이와 같이, 제 2 기울기를 제 1 기울기보다 더 완만하게 하게 되면, 셋업 방전이 발생하기 이전까지는 전압을 상대적으로 빠르게 상승시키고, 셋업 방전이 발생하는 동안에는 전압을 상대적으로 느리게 상승시키는 효과를 획득함으로써, 셋업 방전에 의해 발생하는 광의 양을 저감시킬 수 있다.
이에 따라, 콘트라스트(Contrast) 특성을 개선할 수 있다.
셋업 기간 이후의 셋다운 기간에서는 스캔 구동부(102)는 스캔 전극(Y)에 상승 램프 신호를 공급한 후, 바람직하게는 제 2 상승 램프 신호를 공급한 이후 제 2 상승 램프 신호의 피크(Peak)전압보다 낮은 소정의 전압, 예컨대 그라운드 레벨(GND)의 전압에서부터 전압이 점진적으로 제 3 전압(V3)까지 하강하는 제 2 하강 램프(Ramp-Up 2) 신호를 공급한다.
이에 따라, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 이전의 셋업 방전에 의해 방전 셀 내에 쌓여있던 벽 전하의 일부가 소거되어 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류된다.
한편, 여기 도 4와는 다르게 상승 램프 신호 또는 제 2 하강 램프 신호를 설 정할 수도 있는데, 이에 대해 첨부된 도 5a 내지 도 5b를 결부하여 살펴보면 다음과 같다.
도 5a 내지 도 5b는 상승 램프 신호 또는 제 2 하강 램프 신호의 또 다른 형태에 대해 설명하기 위한 도면이다.
먼저, 도 5a를 살펴보면, 상승 램프 신호는 서스테인 전압(Vs)까지는 급격히 상승한 이후에 서스테인 전압(Vs)부터 제 2 전압(V2)과 서스테인 전압(Vs)의 합까지 점진적으로 상승하는 형태이다.
이와 같이, 상승 램프 신호는 도 4에서와 같이 두 단계에 걸쳐 서로 다른 기울기로 점진적으로 상승하는 것도 가능하고, 여기 도 5a에서와 같이 하나의 단계에서 점진적으로 상승하는 것도 가능한 것과 같이, 다양한 형태로 변경되는 것이 가능한 것이다.
다음, 도 5b를 살펴보면 제 2 하강 램프 신호는 서스테인 전압(Vs)에서부터 전압이 점진적으로 하강하는 형태이다.
이와 같이, 제 2 하강 램프 신호는 도 4에서와 같이 그라운드 레벨(GND)의 전압에서부터 점진적으로 하강하는 것도 가능하고, 여기 도 5b에서와 같이 서스테인 전압(Vs)에서부터 점진적으로 하강하는 것도 가능한 것과 같이, 다양한 형태로 변경되는 것이 가능한 것이다.
이상 도 5a 내지 도 5b에 대한 설명을 마무리하기로 한다.
다음, 도 4의 스캔 구동부(102)는 셋다운 기간의 끝단에서부터 어드레스 기간 동안에는 스캔 바이어스 신호를 스캔 전극(Y)에 공급한다. 아울러, 스캔 구동 부(102)는 어드레스 기간에 스캔 전극(Y)에 스캔 신호를 공급한다.
여기서, 스캔 신호는 스캔 바이어스 신호의 전압으로부터 제 4 전압(V4)까지 하강하는 것이 바람직하다.
한편, 여기 도 4에서는 셋다운 기간의 끝단에서 스캔 바이어스 신호가 공급될 때 전압이 급격하게 변하는 경우만을 도시하고 있지만, 이와는 다르게 스캔 바이어스 신호가 공급될 때 전압이 완만하게 변하도록 하는 것도 가능하다. 이에 대해 첨부된 도 6을 결부하여 살펴보면 다음과 같다.
도 6은 스캔 상승 신호에 대해 설명하기 위한 도면이다.
도 6을 살펴보면, 제 2 하강 램프 신호의 끝단에서부터 스캔 전극(Y)에 스캔 바이어스 신호가 공급되기 이전까지의 기간에서 스캔 상승 신호가 스캔 전극(Y)에 공급되는 것이 바람직하다.
이러한 스캔 상승 신호는 제 2 하강 램프 신호의 끝단에서, 즉 제 3 전압(V3)부터 스캔 바이어스 신호가 공급되는 시점까지 전압이 점진적으로 상승한다.
이와 같이, 제 2 하강 램프 신호와 스캔 바이어스 신호의 사이에서 스캔 상승 신호를 스캔 전극(Y)에 공급하게 되면, 이러한 스캔 상승 신호가 공급되는 동안에 인접하는 스캔 전극(Y)들과의 커플링(Coupling) 효과가 약해짐으로써 노이즈(Noise) 및 전자파 장애(Electro Magnetic Interference : EMI)의 발생이 저감된다.
이상, 도 6의 설명을 마무리하기로 한다.
한편, 스캔 전극(Y)에 공급되는 스캔 신호와 제 2 하강 램프 신호의 전압 차 이의 크기는 후술된 어드레스 전극(X)에 공급되는 데이터 신호의 전압의 크기보다 더 큰 것이 바람직하다. 이에 대해 첨부된 도 7을 결부하여 살펴보면 다음과 같다.
도 7은 스캔 신호와 제 2 하강 램프 신호의 전압 차이에 대해 설명하기 위한 도면이다.
도 7을 살펴보면, 스캔 전극(Y)에 공급되는 스캔 신호와 제 2 하강 램프 신호의 전압 차이(ΔV)의 크기는 B에서와 같이 어드레스 전극(X)에 공급되는 데이터 신호의 전압의 크기보다 더 크다. 즉, 제 2 하강 램프 신호는 전압이 떨어지는 폭이 상대적으로 작은 것이다.
예를 들어, 데이터 신호가 그라운드 레벨(GND)의 전압으로부터 데이터 전압(Vd)까지 상승하는 형태인 경우에, 데이터 신호의 전압의 크기는 Vd이고, 스캔 신호와 제 2 하강 램프 신호의 전압 차이(ΔV)의 크기는 Vd보다 더 큰 것이다.
이와 같이, 스캔 신호와 제 2 하강 램프 신호의 전압 차이(ΔV)의 크기는 Vd보다 더 크게 하면, 즉, 제 2 하강 램프 신호의 전압이 상대적으로 작은 폭으로 떨어지게 되면, 이러한 제 2 하강 램프 신호에 의해 발생하는 셋다운 방전의 세기를 약하게 함으로써, 이러한 제 2 하강 램프 신호에 의해 발생하는 광량을 저감시키고, 이에 따라 콘트라스트 특성이 개선될 수 있다.
여기서 보다 바람직하게는, 제 2 하강 램프 신호와 스캔 신호와의 전압 차이는 50V이상 60V이하인 것이 바람직하다.
이상, 도 7의 설명을 마무리하기로 한다.
한편, 도 4의 데이터 구동부(101)는 스캔 전극(Y)에 공급되는 스캔 신호에 대응하여 어드레스 전극(X)에 데이터 신호를 공급한다.
여기서, 데이터 신호는 그라운드 레벨(GND)의 전압에서부터 데이터 전압(Vd)까지 상승하는 것이 바람직하다. 여기서, 데이터 신호의 전압의 크기는 대략 40V이상 50V이하인 것이 바람직하다.
이와 같이, 데이터 신호의 전압의 크기는 대략 40V이상 50V이하로 하는 이유는 앞선 도 7에서와 같이 스캔 신호와 제 2 하강 램프 신호의 전압의 차이, 즉 ΔV의 크기가 데이터 신호의 전압보다 더 큰 정도로 상대적으로 크기 때문에 데이터 신호의 전압의 크기를 대략 40V이상 50V이하로 하는 것이 어드레스 방전에 유리하다.
아울러, 데이터 신호의 전압의 크기를 대략 40V이상 50V이하로 하게 되면, 데이터 신호를 공급하기 위한 데이터 구동부에 사용되는 스위칭(Switching) 소자의 내압 특성이 낮아지게 된다. 이에 따라 본 발명의 플라즈마 디스플레이 장치의 전체 제조 단가가 낮아질 수 있다.
이러한, 어드레스 기간에서는 스캔 신호와 데이터 신호의 전압차이, 바람직하게는 제 4 전압(V4)과 데이터 전압(Vd)과의 전압 차이와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호가 공급되는 방전 셀 내에는 어드레스 방전이 발생된다.
이러한, 어드레스 방전에 의해 선택된 방전 셀 내에는 서스테인 신호가 공급될 때 방전이 일어날 수 있게 하는 정도의 벽 전하가 형성된다.
한편, 도 4의 서스테인 구동부(103)는 어드레스 기간에서 제 1 서스테인 바 이어스 신호보다 전압의 크기가 더 작은 제 2 서스테인 바이어스 신호를 서스테인 전극(Z)에 공급한다.
즉, 스캔 전극(Y)에 제 2 하강 램프 신호가 공급되기 시작하는 시점 이후 스캔 바이어스 신호가 공급되기 이전까지의 기간에서 제 1 서스테인 바이어스 신호의 전압보다 더 작은 전압을 갖는 제 2 서스테인 바이어스 신호가 서스테인 전극(Z)에 공급되는 것이다.
이러한 제 2 서스테인 바이어스 신호는 어드레스 기간에서 서스테인 전극(Z)의 간섭으로 인한 오방전의 발생을 방지하는 등의 기능을 수행한다.
여기서, 제 2 서스테인 바이어스 신호는 제 2 서스테인 바이어스 전압(Vz2)을 갖는 것이 바람직하다. 아울러, 제 2 서스테인 바이어스 신호는 그 전압의 크기가 대략 40V이상 50V이하인 것이 바람직하다.
이와 같이, 제 2 서스테인 바이어스 신호의 전압의 크기를 40V이상 50V이하로 하는 이유는, 제 2 서스테인 바이어스 신호의 전압의 크기가 40V미만인 경우에는 서스테인 전극(Z)의 전압이 과도하게 낮기 때문에 어드레스 기간에서 스캔 신호가 공급되는 스캔 전극(Y)과 서스테인 전극(Z)의 사이에서 오방전이 발생할 가능성이 증가하고, 반면에 제 2 서스테인 바이어스 신호의 전압의 크기가 50V초과인 경우에는 어드레스 기간에서 서스테인 전극(Z)과 어드레스 전극(X) 사이에서 오방전이 발생할 가능성이 증가하기 때문이다.
또는, 제 2 서스테인 바이어스 신호의 전압의 크기는 어드레스 전극(X)에 공급되는 어드레스 바이어스 신호의 전압 또는 데이터 신호의 전압의 크기와 대략 동 일한 것이 바람직하다.
이와 같이, 제 2 서스테인 바이어스 신호의 전압의 크기를 어드레스 전극(X)에 공급되는 어드레스 바이어스 신호의 전압 또는 데이터 신호의 전압의 크기와 대략 동일하게 하면, 제 2 서스테인 바이어스 신호의 전압을 발생시키기 위한 바이어스 회로(Bias Circuit)가 필요하지 않게 된다.
예를 들어, 제 2 서스테인 바이어스 신호의 전압을 크기를 데이터 신호의 전압의 크기와 다르게 하면, 제 2 서스테인 바이어스 신호의 전압을 발생시키기 위한 바이어스 회로와 데이터 신호의 전압을 발생시키기 위한 바이어스 회로를 각각 구비해야만 한다.
반면에, 제 2 서스테인 바이어스 신호의 전압을 크기를 데이터 신호의 전압의 크기와 동일하게 하면, 데이터 신호의 전압을 발생시키기 위한 바이어스 회로를 이용하여 제 2 서스테인 바이어스 신호의 전압을 발생시킬 수 있기 때문에, 제 2 서스테인 바이어스 신호의 전압을 발생시키기 위한 바이어스 회로가 생략될 수 있는 것이다.
이에 따라, 본 발명의 플라즈마 디스플레이 장치의 전체 제조 단가가 저감될 수 있다.
또한, 서스테인 구동부(103)는 제 2 서스테인 바이어스 신호를 공급하기 이전에 제 2 서스테인 바이어스 신호보다 전압의 크기가 더 작은 제 3 서스테인 바이어스 신호를 서스테인 전극(Z)에 공급하는 것이 바람직하다.
여기서, 제 3 서스테인 바이어스 신호는 제 3 서스테인 바이어스 전압(Vz3) 을 갖는 것이 바람직하다.
이와 같이, 제 3 서스테인 바이어스 신호를 서스테인 전극(Z)에 공급하게 되면, 제 3 서스테인 바이어스 신호가 서스테인 전극(Z)에 공급되는 동안 인접하는 서스테인 전극(Z)간의 커플링 효과가 약해짐으로써, 노이즈 및 전자파 발생이 저감된다.
한편, 여기 도 4에서는 서스테인 바이어스 신호가 공급될 때 전압이 급격하게 변하는 경우만을 도시하고 있지만, 이와는 다르게 서스테인 바이어스 신호가 공급될 때 전압이 완만하게 변하도록 하는 것도 가능하다. 이에 대해 첨부된 도 8을 결부하여 살펴보면 다음과 같다.
도 8은 서스테인 바이어스 신호 신호의 다른 형태에 대해 설명하기 위한 도면이다.
도 8을 살펴보면, 제 3 서스테인 바이어스 신호는 바람직하게는 그라운드 레벨(GND)의 전압으로부터 전압이 점진적으로 상승하는 것이 바람직하고, 제 2 서스테인 바이어스 신호는 제 3 서스테인 바이어스 전압의 끝단, 즉 제 3 서스테인 바이어스 전압(Vz3)으로부터 제 2 서스테인 바이어스 전압(Vz2)까지 전압이 점진적으로 상승하는 것이 바람직하다.
이와 같이, 서스테인 전극(Z)에 전압이 점진적으로 상승하는 제 3 서스테인 바이어스 신호 및 제 2 서스테인 바이어스 신호를 공급하게 되면, 제 3 서스테인 바이어스 신호 및 제 2 서스테인 바이어스 신호가 서스테인 전극(Z)에 공급되는 동안 노이즈 및 전자파 발생이 더욱 저감된다.
이상, 도 8의 설명을 마무리하기로 한다.
한편, 도 4의 스캔 구동부(102)와 서스테인 구동부(103)는 스캔 전극(Y)과 서스테인 전극(Z)에 서스테인 신호를 공급할 수 있다.
이에 따라 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호의 서스테인 전압(Vs)이 더해지면서 매 서스테인 신호가 공급될 때 마다 스캔 전극(Y)과 서스테인 전극(Z) 사이에 서스테인 방전 즉, 표시방전이 일어나게 된다. 이에 따라, 플라즈마 디스플레이 패널 상에 소정의 영상이 구현되는 것이다.
한편, 이상에서는 스캔 전극(Y) 및 서스테인 전극(Z)에 교번되게 서스테인 신호가 인가되는 경우만을 도시하고 설명하였지만, 이와는 다르게 스캔 전극(Y) 또는 서스테인 전극(Z) 중 어느 하나에만 서스테인 신호를 인가하는 경우도 가능하다. 예를 들면, 스캔 전극(Y) 또는 서스테인 전극(Z) 중 스캔 전극(Y)에만 서스테인 신호가 인가되는 것도 가능한 것이다.
한편, 도 4의 데이터 구동부(101)는 스캔 전극(Y)에 제 2 하강 램프 신호가 공급되는 동안 어드레스 전극(X)에 어드레스 바이어스 신호를 공급하는 것이 바람직하다. 이에 대해 첨부된 도 9a 내지 도 9b를 참조하여 살펴보면 다음과 같다.
도 9a 내지 도 9b는 어드레스 바이어스 신호에 대해 보다 상세히 설명하기 위한 도면이다.
먼저, 도 9a를 살펴보면 도 4의 데이터 구동부(101)는 스캔 전극에 제 2 하강 램프 신호가 공급되는 동안 어드레스 전극에 어드레스 바이어스 신호를 공급한 다.
여기서, 어드레스 바이어스 신호의 전압의 크기는 어드레스 기간에서 어드레스 전극(X)에 공급되는 데이터 신호의 전압의 크기와 대략 동일한 전압을 갖는 것이 바람직하다. 예를 들어, 어드레스 바이어스 신호가 그라운드 레벨(GND)의 전압에서부터 어드레스 바이어스 전압(Vxb)까지 상승하는 경우에는, 어드레스 바이어스 전압(Vxb)이 데이터 전압(Vd)과 대략 동일한 것이다.
여기서, 어드레스 바이어스 신호는 스캔 전극(Y)에 제 2 하강 램프 신호가 공급되는 동안 셋다운 방전이 안정적으로 발생하도록 한다.
아울러, 어드레스 바이어스 신호는 스캔 신호와 데이터 신호에 의해 발생하는 어드레스 방전을 안정시키기 위해 스캔 전극(Y)에 첫 번째 스캔 신호가 공급되기 이전에 어드레스 전극(X)에 공급되는 것이 바람직하다.
아울러, 어드레스 바이어스 신호는 제 2 하강 램프 신호가 공급되는 셋다운 기간에서 W1의 기간과, 어드레스 기간에서 W2의 기간에서 공급될 수 있다.
다음, 도 9b를 살펴보면 어드레스 바이어스 신호는 제 2 하강 램프 신호가 공급되는 셋다운 기간에서 W의 기간에서만 공급될 수 있다.
이와 같이, 어드레스 바이어스 신호의 공급기간은 다양하게 변경될 수 있다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적 인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 상세하게 설명한 바와 같이, 스캔 전극에 제 2 하강 램프 신호가 공급되는 동안 어드레스 전극(X)에 어드레스 바이어스 신호를 공급함으로써, 셋다운 방전을 안정시키는 효과가 있다.
아울러, 본 발명은 제 2 서스테인 바이어스 신호의 전압을 데이터 신호의 전압과 대략 동일하게 함으로써, 제 2 서스테인 바이어스 신호의 전압을 발생시키기 위한 바이어스 회로를 생략할 수 있게 되어 제조 단가를 낮추는 효과가 있다.

Claims (13)

  1. 스캔 전극과 서스테인 전극이 형성되고, 상기 스캔 전극과 서스테인 전극에 교차하는 어드레스 전극이 형성되는 플라즈마 디스플레이 패널;
    초기화를 위한 리셋 기간 이전의 프리 리셋 기간에서 상기 스캔 전극에 전압이 점진적으로 하강하는 제 1 하강 램프 신호를 공급하고, 상기 리셋 기간에서는 상기 스캔 전극에 전압이 점진적으로 상승하는 상승 램프 신호를 공급하고, 상기 상승 램프 신호 이후에 전압이 점진적으로 하강하는 제 2 하강 램프 신호를 공급하고, 상기 리셋 기간 이후의 어드레스 기간에서는 상기 스캔 전극에 스캔 바이어스 신호와 스캔 신호를 공급하는 스캔 구동부;
    상기 프리 리셋 기간에서 상기 서스테인 전극에 제 1 서스테인 바이어스 신호를 공급하는 서스테인 구동부; 및
    상기 스캔 전극에 제 2 하강 램프 신호가 공급되는 동안 상기 어드레스 전극에 어드레스 바이어스 신호를 공급하고, 상기 어드레스 기간에서 상기 어드레스 전극에 데이터 신호를 공급하는 데이터 구동부;
    를 포함하는 플라즈마 디스플레이 장치.
  2. 제 1 항에 있어서,
    상기 제 1 하강 램프 신호의 전압의 크기는
    상기 어드레스 기간 이후의 서스테인 기간에서 상기 스캔 전극 또는 서스테 인 전극 중 하나 이상에 인가되는 서스테인 신호의 전압의 1배 초과 1.5배 이하인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  3. 제 1 항에 있어서,
    상기 상승 램프 신호는
    제 1 기울기로 상승하는 제 1 상승 램프 신호와, 상기 제 1 기울기로 상승한 이후에 상기 제 1 기울기와 다른 제 2 기울기로 상승하는 제 2 상승 램프 신호를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  4. 제 3 항에 있어서,
    상기 제 2 기울기는 제 1 기울기보다 더 완만한 것을 특징으로 하는 플라즈마 디스플레이 장치.
  5. 제 1 항에 있어서,
    상기 제 2 하강 램프 신호와 상기 스캔 신호와의 전압 차이는 상기 데이터 신호의 전압의 크기보다 더 큰 것을 특징으로 하는 플라즈마 디스플레이 장치.
  6. 제 1 항에 있어서,
    상기 제 2 하강 램프 신호와 상기 스캔 신호와의 전압 차이는 50V이상 60V이하인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  7. 제 1 항에 있어서,
    상기 서스테인 구동부는
    상기 어드레스 기간에서 상기 제 1 서스테인 바이어스 신호보다 전압의 크기가 더 작은 제 2 서스테인 바이어스 신호를 상기 서스테인 전극에 공급하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  8. 제 7 항에 있어서,
    상기 제 2 서스테인 바이어스 신호의 전압의 크기는 어드레스 바이어스 신호의 전압 또는 데이터 신호의 전압의 크기와 대략 동일한 것을 특징으로 하는 플라즈마 디스플레이 장치.
  9. 제 7 항에 있어서,
    상기 제 2 서스테인 바이어스 신호는 그 전압의 크기가 대략 40V이상 50V이하인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  10. 제 7 항에 있어서,
    상기 서스테인 구동부는
    상기 제 2 서스테인 바이어스 신호를 공급하기 이전에 상기 제 2 서스테인 바이어스 신호보다 전압의 크기가 더 작은 제 3 서스테인 바이어스 신호를 상기 서 스테인 전극에 공급하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  11. 제 1 항에 있어서,
    상기 어드레스 바이어스 신호의 전압의 크기는 상기 데이터 신호의 전압의 크기와 대략 동일한 전압을 갖는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  12. 제 1 항에 있어서,
    상기 어드레스 바이어스 신호는 상기 스캔 전극에 첫 번째 스캔 신호가 공급되기 이전에 상기 어드레스 전극에 공급되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  13. 제 1 항에 있어서,
    상기 데이터 신호의 전압의 크기는 대략 40V이상 50V이하인 것을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020060040760A 2006-05-04 2006-05-04 플라즈마 디스플레이 장치 KR100820640B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060040760A KR100820640B1 (ko) 2006-05-04 2006-05-04 플라즈마 디스플레이 장치
EP07251891A EP1852844A1 (en) 2006-05-04 2007-05-04 Plasma display apparatus and method of driving
US11/744,323 US8305298B2 (en) 2006-05-04 2007-05-04 Plasma display apparatus and method of driving
CNA2007101017387A CN101067917A (zh) 2006-05-04 2007-05-08 等离子体显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060040760A KR100820640B1 (ko) 2006-05-04 2006-05-04 플라즈마 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20070108031A true KR20070108031A (ko) 2007-11-08
KR100820640B1 KR100820640B1 (ko) 2008-04-10

Family

ID=38265507

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060040760A KR100820640B1 (ko) 2006-05-04 2006-05-04 플라즈마 디스플레이 장치

Country Status (4)

Country Link
US (1) US8305298B2 (ko)
EP (1) EP1852844A1 (ko)
KR (1) KR100820640B1 (ko)
CN (1) CN101067917A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8350784B2 (en) 2008-08-07 2013-01-08 Panasonic Corporation Plasma display device, and method for driving plasma display panel

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001272948A (ja) * 2000-03-23 2001-10-05 Nec Corp プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2002328648A (ja) * 2001-04-26 2002-11-15 Nec Corp Ac型プラズマディスプレイパネルの駆動方法および駆動装置
US6624587B2 (en) * 2001-05-23 2003-09-23 Lg Electronics Inc. Method and apparatus for driving plasma display panel
KR100452688B1 (ko) 2001-10-10 2004-10-14 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100472505B1 (ko) * 2001-11-14 2005-03-10 삼성에스디아이 주식회사 리셋기간에서 중간방전모드를 갖는 플라즈마 디스플레이패널의 구동방법 및 그 장치
US7012579B2 (en) * 2001-12-07 2006-03-14 Lg Electronics Inc. Method of driving plasma display panel
KR100458569B1 (ko) 2002-02-15 2004-12-03 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
JP2003330411A (ja) 2002-05-03 2003-11-19 Lg Electronics Inc プラズマディスプレイパネルの駆動方法及び装置
KR100458581B1 (ko) * 2002-07-26 2004-12-03 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 그 방법
KR100490620B1 (ko) * 2002-11-28 2005-05-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법
JP4504647B2 (ja) * 2003-08-29 2010-07-14 パナソニック株式会社 プラズマ表示装置
US7365710B2 (en) * 2003-09-09 2008-04-29 Samsung Sdi Co. Ltd. Plasma display panel driving method and plasma display device
KR100941576B1 (ko) * 2003-10-20 2010-02-10 오리온피디피주식회사 플라즈마 디스플레이 패널 구동 방법
TWI281652B (en) * 2004-04-02 2007-05-21 Lg Electronics Inc Plasma display device and method of driving the same
JP4284295B2 (ja) 2004-04-16 2009-06-24 三星エスディアイ株式会社 プラズマ表示装置およびプラズマ表示パネルの駆動方法
KR100739070B1 (ko) * 2004-04-29 2007-07-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
JP2006023397A (ja) * 2004-07-06 2006-01-26 Hitachi Plasma Patent Licensing Co Ltd Pdpの駆動方法
KR100683792B1 (ko) * 2005-08-10 2007-02-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법
KR100667360B1 (ko) * 2005-09-20 2007-01-12 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100774869B1 (ko) * 2006-04-06 2007-11-08 엘지전자 주식회사 플라즈마 디스플레이 장치

Also Published As

Publication number Publication date
US8305298B2 (en) 2012-11-06
CN101067917A (zh) 2007-11-07
US20070257863A1 (en) 2007-11-08
KR100820640B1 (ko) 2008-04-10
EP1852844A1 (en) 2007-11-07

Similar Documents

Publication Publication Date Title
KR100667360B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR20070118915A (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100774869B1 (ko) 플라즈마 디스플레이 장치
KR100793033B1 (ko) 플라즈마 디스플레이 장치
KR100844819B1 (ko) 플라즈마 디스플레이 장치
JP2005004213A (ja) プラズマディスプレイパネルのリセット方法及び装置
KR100820640B1 (ko) 플라즈마 디스플레이 장치
KR100800499B1 (ko) 플라즈마 디스플레이 장치
JP4685807B2 (ja) プラズマディスプレイ装置及びその駆動方法
KR100784755B1 (ko) 플라즈마 디스플레이 장치
US8098216B2 (en) Plasma display apparatus and driving method thereof
KR100793086B1 (ko) 플라즈마 디스플레이 장치
KR20080008915A (ko) 플라즈마 디스플레이 장치
KR100800465B1 (ko) 플라즈마 디스플레이 장치
KR100774870B1 (ko) 플라즈마 디스플레이 장치
KR100820637B1 (ko) 플라즈마 디스플레이 장치
KR100726992B1 (ko) 플라즈마 디스플레이 장치
KR100811549B1 (ko) 플라즈마 디스플레이 장치
KR20080001535A (ko) 플라즈마 디스플레이 장치
KR20080018367A (ko) 플라즈마 디스플레이 장치
KR20080010712A (ko) 플라즈마 디스플레이 장치
KR20070117959A (ko) 플라즈마 디스플레이 장치
KR20080014350A (ko) 플라즈마 디스플레이 장치
KR20070113930A (ko) 플라즈마 디스플레이 장치
KR20070121290A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment
FPAY Annual fee payment
LAPS Lapse due to unpaid annual fee