KR100774870B1 - 플라즈마 디스플레이 장치 - Google Patents
플라즈마 디스플레이 장치 Download PDFInfo
- Publication number
- KR100774870B1 KR100774870B1 KR1020060035144A KR20060035144A KR100774870B1 KR 100774870 B1 KR100774870 B1 KR 100774870B1 KR 1020060035144 A KR1020060035144 A KR 1020060035144A KR 20060035144 A KR20060035144 A KR 20060035144A KR 100774870 B1 KR100774870 B1 KR 100774870B1
- Authority
- KR
- South Korea
- Prior art keywords
- scan
- gray level
- sustain
- subfield
- pulse
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/296—Driving circuits for producing the waveforms applied to the driving electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
- G09G3/204—Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames being organized in consecutive sub-frame groups
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/2803—Display of gradations
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/066—Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Plasma & Fusion (AREA)
- Power Engineering (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
Abstract
본 발명은 디스플레이 장치에 관한 것으로, 더욱 상세하게는 플라즈마 디스플레이 장치(Plasma Display Apparatus)에 관한 것이다.
본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치는 서로 나란한 스캔 전극과 서스테인 전극이 형성되는 플라즈마 디스플레이 패널과 어드레싱(Addressing)을 위한 어드레스 기간에서 스캔 전극에 스캔 펄스를 공급하고, 한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)을 서로 다르게 하는 구동부를 포함하는 것을 특징으로 한다.
본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치는 한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)을 서로 다르게 함으로써, 계조 표현력을 높여 구현되는 영상의 화질을 개선하는 효과가 있다.
Description
도 1은 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치의 구성을 설명하기 위한 도면이다.
도 2a 및 도 2b는 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치에 포함되는 플라즈마 디스플레이 패널의 구조를 설명하기 위한 도면이다.
도 3은 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치에서 영상의 계조를 구현하기 위한 프레임(Frame)에 대해 설명하기 위한 도면이다.
도 4는 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치의 구동부의 동작에 대해 설명하기 위한 도면이다.
도 5는 본 발명의 일실시 예에 따른 복수의 프레임 중 동일 저 계조 서브필드에서 서로 다른 스캔 펄스의 타입을 나타낸 도면이다.
도 6은 본 발명의 다른 실시 예에 따른 복수의 프레임 중 동일 저 계조 서브필드에서 서로 다른 스캔 펄스의 타입을 나타낸 도면이다.
도 7은 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치 중 구동부의 일실시 예의 동작을 설명하기 위한 도면이다.
도 8은 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치 중 구동부의 다른 실시 예의 동작을 설명하기 위한 도면이다.
도 9는 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치 중 구동부의 또 다른 실시 예의 동작을 설명하기 위한 도면이다.
도 10은 프레임 내에서 저 계조 서브필드를 설정하는 방법에 대해 설명하기 위한 도면이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 플라즈마 디스플레이 패널 110 : 구동부
본 발명은 디스플레이 장치에 관한 것으로, 더욱 상세하게는 플라즈마 디스플레이 장치(Plasma Display Apparatus)에 관한 것이다.
일반적으로 플라즈마 디스플레이 장치는 복수의 전극들이 형성된 플라즈마 디스플레이 패널과 플라즈마 디스플레이 패널의 전극을 구동시키기 위한 구동부를 포함하여 이루어진다.
플라즈마 디스플레이 패널은 전면 기판을 포함하는 전면 패널과 후면 기판을 포함하는 후면 패널이 합착되어 이루어진다.
그리고 전면 기판과 후면 기판의 사이에서 방전 셀이 형성된다.
구동부는 프레임(Frame)의 복수의 서브필드(Subfield)에서 플라즈마 디스플레이 패널의 방전 셀에 소정의 구동 전압을 공급한다. 그러면, 구동 전압에 의해 플라즈마 디스플레이 패널의 방전 셀 내에서 리셋 방전, 어드레스 방전, 서스테인 방전 등의 방전이 발생한다.
이와 같이, 소정의 구동 전압이 공급되어 방전 셀 내에서 방전이 될 때, 방전 셀 내에 충진되어 있는 방전 가스는 진공 자외선(Vacuum Ultraviolet rays) 등의 고주파 광을 발생시킨다.
이러한 고주파 광이 방전 셀 내에 형성된 형광체를 발광시키고, 여기서 형광체 층이 가시광선을 발생시킴으로써 영상이 구현된다.
이와 같은 플라즈마 디스플레이 장치는 얇고 가벼운 구성이 가능하므로 차세대 표시장치로서 각광받고 있다.
한편, 종래의 플라즈마 디스플레이 장치에서는 영상의 계조를 표현함에 있어서, 해당 서브필드 어드레스 방전이 발생하면, 그 서브필드 서스테인 방전이 발생하여 계조를 표현하였다. 이러한 계조 표현은 특정 서브 필드 어드레스 방전이 발생하고, 그때 스캔 펄스의 폭을 일반적으로 각 서브필드별로 동일하게 적용하였다. 따라서 특정 계조 간의 휘도 차이가 커서 특히, 저 계조 상호 간의 휘도 차이가 커서 저 계조 표현에 어려움이 따르게 된다.
또한, 종래의 플라즈마 디스플레이 장치에서는 구현할 수 있는 계조의 가지 수가 적어 영상의 계조 표현력이 떨어짐으로써, 영상의 화질이 저하되는 문제점이 있다.
특히, 섬세한 영상 계조의 구현이 어려워 저 계조에서의 영상의 화질이 더욱 저하되는 문제점이 발생한다.
본 발명은 상기와 같은 문제점들을 해결하기 위한 것으로 계조 표현력을 높여 구현되는 영상의 화질을 개선하는 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.
특히, 본 발명은 저 계조에서의 계조 표현력을 높여 저 계조에서의 영상의 화질을 개선하는 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.
상술한 목적을 이루기 위한 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치는 서로 나란한 스캔 전극과 서스테인 전극이 형성되는 플라즈마 디스플레이 패널과 어드레싱(Addressing)을 위한 어드레스 기간에서 스캔 전극에 스캔 펄스를 공급하고, 한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)을 서로 다르게 하는 구동부를 포함하는 것을 특징으로 한다.
또한, 상술한 목적을 이루기 위한 본 발명의 다른 실시 예에 따른 플라즈마 디스플레이 장치는 서로 나란한 스캔 전극과 서스테인 전극이 형성되는 플라즈마 디스플레이 패널과 어드레싱(Addressing)을 위한 어드레스 기간에서 스캔 전극에 스캔 펄스를 공급하고 한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)을 서로 다르게 하고 저 계조 서브필드에서는 어드레스 기간 이후의 서스테인 기간에서 스캔 전극 및 서스테인 전극 중 하나 이상에 서스테인 펄스가 공급되지 않게 하는 구동부를 포함하는 것을 특징으로 한다.
또한, 상술한 목적을 이루기 위한 본 발명의 또 다른 실시 예에 따른 플라즈마 디스플레이 장치는 서로 나란한 스캔 전극과 서스테인 전극이 형성되는 플라즈마 디스플레이 패널과 어드레싱(Addressing)을 위한 어드레스 기간에서 스캔 전극에 스캔 펄스를 공급하고 한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)을 서로 다르게 하고 어드레스 기간 이후의 서스테인 펄스가 공급되기 위한 서스테인 기간이 생략되도록 하는 구동부를 포함하는 것을 특징으로 한다.
또한, 구동부는 한 프레임의 저 계조 서브필드에서는 제 1 타입의 스캔 펄스를 스캔 전극에 공급하고 다른 프레임의 동일 저 계조 서브필드에서는 제 2 타입의 스캔 펄스를 스캔 전극에 공급하고 제 1 타입의 스캔 펄스와 제 2 타입의 스캔 펄스는 그 펄스 폭이 서로 다른 것을 특징으로 한다.
또한, 스캔 펄스의 폭은 대략 1㎲(마이크로 세크)이상 2㎲(마이크로 세크) 이하인 것을 특징으로 한다.
또한, 구동부는 한 프레임의 저 계조 서브필드에서는 제 1 타입의 스캔 펄스를 스캔 전극에 공급하고 다른 프레임의 동일 저 계조 서브필드에서는 제 2 타입의 스캔 펄스를 스캔 전극에 공급하고 제 1 타입의 스캔 펄스와 제 2 타입의 스캔 펄스는 전압의 크기가 서로 다른 것을 특징으로 한다.
또한, 저 계조 서브필드는 프레임의 복수의 서브필드 중 계조 가중치가 가장 낮은 서브필드부터 계조 가중치가 증가하는 순서로 다섯 번째 서브필드 중 적어도 하나 이상의 서브필드인 것을 특징으로 한다.
또한, 저 계조 서브필드는 프레임의 복수의 서브필드 중 계조 가중치가 가장 낮은 서브필드인 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치를 상세히 설명하기로 한다.
도 1은 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치의 구성을 설명하기 위한 도면이다.
도 1을 살펴보면, 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널(100)과, 구동부(110)를 포함한다.
플라즈마 디스플레이 패널(100)은 전면 패널(미도시)과 후면 패널(미도시)이 일정한 간격을 두고 합착되고, 다수의 전극들 예를 들어, 스캔 전극(Y) 및 서스테인 전극(Z)이 복수개 형성된다. 여기에, 또한 스캔 전극(Y) 및 서스테인 전극(Z)에 교차되게 어드레스 전극(X)이 형성되는 것이 바람직하다. 이러한 플라즈마 디스플레이 패널(100)의 구조는 이후의 도 2의 설명을 통해 보다 상세히 한다.
구동부(110)는 플라즈마 디스플레이 패널(100)의 전극들에 소정의 구동 전압을 공급한다. 바람직하게는, 플라즈마 디스플레이 패널(100)에는 스캔 전극(Y)과 이러한 스캔 전극(Y)에 나란한 서스테인 전극(Z)이 형성되고, 이러한 스캔 전극(Y) 및 서스테인 전극(Z)에 교차하는 어드레스 전극(X)이 형성되는 경우에, 구동부(110)는 데이터 구동부, 스캔 구동부, 서스테인 구동부를 포함한다.
또한, 구동부(110)는 플라즈마 디스플레이 패널(100)의 스캔 전극(Y)을 구동시키는데, 예를 들면 프레임(Frame)의 서브필드(Subfield) 중 적어도 어느 하나의 서브필드에서는 리셋 기간(Reset Period) 이후의 어드레스 기간(Address Period)에서 스캔 기준 전압(Vsc)으로부터 하강하는 부극성 스캔 펄스의 전압(-Vy)을 스캔 전극(Y)에 공급한다. 이와 같이,어드레싱(Addressing)을 위한 어드레스 기간에서 스캔 전극에 스캔 펄스를 공급하고 한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)을 서로 다르게 공급한다.
또한, 구동부(110)는 플라즈마 디스플레이 패널(100)의 서스테인 전극(Z)을 구동시킨다. 예를 들면, 어드레스 기간 이후의 서스테인 기간 동안에 서스테인 전극(Z)으로 서스테인 전압(Vs)의 서스테인 펄스를 공급한다.
또한, 구동부(110)는 플라즈마 디스플레이 패널(100)의 어드레스 전극(X)을 구동시킨다. 예를 들면, 어드레스 전극(X)으로 데이터 전압(Vd)의 데이터를 공급한다.
이러한, 구동부(110)는 한 프레임의 적어도 어느 하나의 저 계조 서브필드에서는 어드레스 기간 이후의 서스테인 기간에서 스캔 전극 및 서스테인 전극 중 어느 하나에 서스테인 펄스가 공급되지 않게 한다. 또는, 어드레스 기간 이후의 서스테인 기간에서 스캔 전극(Y) 및 서스테인 전극(Z)에 서스테인 펄스가 공급되지 않거나, 서스테인 펄스가 공급되기 위한 서스테인 기간이 포함되지 않는 소수 계조 서브필드를 하나 이상 포함하도록 한다.
여기서, 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치의 주요 특징인 구동부(110)는 이후의 설명을 통해 더욱 명확히 될 것이다.
이러한, 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치에 포함되는 플라즈마 디스플레이 패널에 대해 첨부된 도 2a 및 도 2b를 결부하여 상세히 살펴보면 다음과 같다.
도 2a 및 도 2b는 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치에 포함되는 플라즈마 디스플레이 패널의 구조를 설명하기 위한 도면이다.
먼저, 도 2a를 살펴보면 본 발명의 일실시 예에 따른 플라즈마 디스플레이 패널은 전극(Electrode), 바람직하게는 스캔 전극(202, Y)과 서스테인 전극(203, Z)이 형성되는 전면 기판(201)을 포함하는 전면 패널(200)과, 전술한 스캔 전극(202, Y) 및 서스테인 전극(203, Z)과 교차하는 전극, 바람직하게는 어드레스 전극(213, X)이 형성되는 후면 기판(211)을 포함하는 후면 패널(210)이 합착하여 이루어진다.
여기서, 전면 기판(201) 상에 형성되는 전극, 바람직하게는 스캔 전극(202, Y)과 서스테인 전극(203, Z)은 방전 공간, 즉 방전 셀(Cell)에서 방전을 발생시키고 아울러 방전 셀의 방전을 유지한다.
스캔 전극(202, Y)과 서스테인 전극(203, Z)이 형성된 전면 기판(201)의 상부에는 스캔 전극(202, Y)과 서스테인 전극(203, Z)을 덮도록 유전체 층, 바람직하게는 상부 유전체 층(204)이 형성된다.
상부 유전체 층(204)은 스캔 전극(202, Y) 및 서스테인 전극(203, Z)의 방전 전류를 제한하며 스캔 전극(202, Y)과 서스테인 전극(203, Z) 간을 절연시킨다.
상부 유전체 층(204) 상면에는 방전 조건을 용이하게 하기 위한 보호 층(205)이 형성된다. 이러한 보호 층(205)은 산화마그네슘(MgO) 등이 포함된 재료 를 상부 유전체 층(204) 상부에 증착하는 방법 등을 통해 형성된다.
한편, 후면 기판(211) 상에 형성되는 전극, 바람직하게는 어드레스 전극(213, X)은 방전 셀에 데이터(Data)를 공급한다.
어드레스 전극(213, X)이 형성된 후면 기판(211)의 상부에는 어드레스 전극(213, X)을 덮도록 유전체 층, 바람직하게는 하부 유전체 층(215)이 형성된다.
하부 유전체 층(215)은 어드레스 전극(213, X)을 절연시킨다.
하부 유전체 층(215)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type) 또는 웰 타입(Well Type) 등의 격벽(212)이 형성된다.
이에 따라, 전면 기판(201)과 후면 기판(211)의 사이에는 방전 셀이 형성된다.
여기서, 격벽(212)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워진다.
아울러, 격벽(212)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(214)이 형성된다. 예를 들면, 적색(Red : R), 녹색(Green : G), 청색(Blue : B) 형광체 층이 형성될 수 있다.
이상에서 설명한 본 발명의 플라즈마 디스플레이 패널은 스캔 전극(202, Y), 서스테인 전극(203, Z) 또는 어드레스 전극(213, X) 중 적어도 하나 이상의 전극으로 구동 전압이 공급되면, 격벽(212)에 의해 구획된 방전 셀 내에서 방전이 발생한다.
그러면, 방전 셀 내에 채워진 방전 가스에서 진공 자외선이 발생하고, 이러 한 진공 자외선이 방전 셀 내에 형성된 형광체 층(214)에 가해진다. 그러면, 형광체 층(214)에서 소정의 가시광선이 발생하고, 이렇게 발생한 가시광선이 상부 유전체 층(204)이 형성된 전면 기판(201)을 통해 외부로 방출되고, 이에 따라 전면 기판(201)의 외부 면에 소정의 영상이 표시된다.
한편, 여기 도 2a의 설명에서는 스캔 전극(202, Y) 및 서스테인 전극(203, Z)이 각각 하나의 층(Layer)으로 이루어지는 경우만을 도시하고 설명하였지만, 이와는 다르게 스캔 전극(202, Y) 또는 서스테인 전극(203, Z) 중 하나 이상이 복수의 층으로 이루어지는 것도 가능하다. 이에 대해 도 2b를 참조하여 살펴보면 다음과 같다.
도 2b를 살펴보면, 스캔 전극(202, Y)과 서스테인 전극(203, Z)은 각각 두 개의 층(Layer)으로 이루어질 수 있다.
특히, 광 투과율 및 전기 전도도를 고려하면 방전 셀 내에서 발생한 광을 외부로 방출시키며 아울러 구동 효율을 확보하는 차원에서 스캔 전극(202, Y)과 서스테인 전극(203, Z)은 불투명한 은(Ag) 재질의 버스 전극(202b, 203b)과 투명한 인듐 틴 옥사이드(Indium Tin Oxide : ITO) 재질의 투명 전극(202a, 203a)을 포함하는 것이 바람직하다.
이와 같이, 스캔 전극(202, Y)과 서스테인 전극(203, Z)이 투명 전극(202a, 203a)을 포함하도록 하는 이유는, 방전 셀 내에서 발생한 가시 광이 플라즈마 디스플레이 패널의 외부로 방출될 때 효과적으로 방출되도록 하기 위해서이다.
아울러, 스캔 전극(202, Y)과 서스테인 전극(203, Z)이 버스 전극(202b, 203b)을 포함하도록 하는 이유는, 스캔 전극(202, Y)과 서스테인 전극(203, Z)이 투명 전극(202a, 203a)만을 포함하는 경우에는 투명 전극(202a, 203a)의 전기 전도도가 상대적으로 낮기 때문에 구동 효율이 감소할 수 있어서, 이러한 구동 효율의 감소를 야기할 수 있는 투명 전극(202a, 203a)의 낮은 전기 전도도를 보상하기 위해서이다.
이상의 도 2a 및 도 2b에서는 본 발명의 일실시 예에 따른 플라즈마 디스플레이 패널만을 도시하고 설명한 것으로서, 본 발명이 도 2a 및 도 2b와 같은 구조의 플라즈마 디스플레이 패널에 한정되는 것은 아님을 밝혀둔다. 예를 들면, 도 2a 및 도 2b의 플라즈마 디스플레이 패널에는 상부 유전체 층(204) 및 하부 유전체 층(215)이 각각 하나의 층(Layer)인 경우만을 도시하고 있지만, 상부 유전체 층(204) 및 하부 유전체 층(215) 중 적어도 하나 이상은 복수의 층으로 이루지는 것도 가능한 것이다.
다음, 플라즈마 디스플레이 장치에 포함하는 구동부의 동작에 대해 살펴보면 다음과 같다.
구동부는 전술한 구조의 플라즈마 디스플레이 패널을 복수의 서브필드로 이루어지는 프레임으로 구동시켜 플라즈마 디스플레이 패널의 화면상에 영상을 구현한다.
이러한 구동부의 동작에 대해 첨부된 도 3 및 도 4를 결부하여 살펴보면 다음과 같다.
도 3은 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치에서 영상의 계조를 구현하기 위한 프레임(Frame)에 대해 설명하기 위한 도면이다.
또한, 도 4는 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치의 구동부의 동작에 대해 설명하기 위한 도면이다.
먼저, 도 3을 살펴보면 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치에서 영상의 계조(Gray Level)를 구현하기 위한 프레임은 발광횟수가 다른 여러 서브필드로 나누어진다. 또한, 도시하지는 않았지만 각 서브필드는 다시 모든 방전 셀을 초기화시키기 위한 리셋 기간(Reset Period), 방전될 방전 셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)으로 나누어진다.
예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임기간(16.67ms)은 예컨대, 도 3과 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋 기간, 어드레스 기간 및 서스테인 기간으로 다시 나누어지게 된다.
여기서, 각 서브필드의 리셋 기간 및 어드레스 기간은 각 서브필드마다 동일하다.
한편, 서스테인 기간에 공급되는 서스테인 펄스의 개수를 조절하여 해당 서브필드의 계조 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 계조 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 계조 가중치를 20으로 설정하고, 제 2 서브필드의 계조 가중치를 21으로 설정하는 방법으 로 각 서브필드의 계조 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 각 서브필드의 계조 가중치를 결정할 수 있다. 이와 같이 각 서브필드에서 계조 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 펄스의 개수를 조절함으로써, 다양한 영상의 계조를 구현하게 된다.
이러한 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치는 1초의 영상을 표시하기 위해 복수의 프레임을 사용한다. 예를 들면, 1초의 영상을 표시하기 위해 60개의 프레임을 사용하는 것이다.
도 3에서는 하나의 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 프레임을 구성할 수도 있는 것이다.
이러한, 프레임으로 영상의 계조를 구현하는 플라즈마 디스플레이 장치가 구현하는 영상의 화질은 프레임에 포함되는 서브필드의 개수에 따라 결정될 수 있다. 즉, 프레임에 포함되는 서브필드가 12개인 경우는 212 가지의 영상의 계조를 표현할 수 있고, 프레임에 포함되는 서브필드가 8개인 경우는 28 가지의 영상의 계조를 구현할 수 있게 되는 것이다.
또한, 도 3에서는 하나의 프레임에서 계조 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 프레임에서 서브필드들이 계조 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 계조 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.
다음, 도 4를 살펴보면 도 3과 같은 프레임에 포함된 복수의 서브필드 중 소정 서브필드에서의 구동부의 동작의 일실시 예가 나타나 있다.
도 4를 살펴보면, 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치가 한 서브필드 내에서의 사용하는 구동 파형을 나타낸다.
예를 들면, 리셋 기간의 셋 업 기간에서 스캔 전극(Y)에 전압이 점진적으로 상승하는 상승 램프(Ramp-Up) 파형을 공급할 수 있다. 상승 램프 파형에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋 업 방전이 일어난다. 이 셋 업 방전에 의해 방전 셀 내에는 어느 정도의 벽 전하(Wall Charge)가 쌓인다.
또한, 셋 업 기간 이후의 셋 다운 기간에서는 스캔 전극(Y)에 상승 램프 파형을 공급한 후, 상승 램프 파형의 피크 전압보다 낮은 소정의 정극성 전압에서부터 전압이 점진적으로 하강하는 하강 램프(Ramp-Down) 파형을 공급할 수 있다.
이에 따라, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋 다운 방전이 발생한다. 셋 다운 방전에 의해 이전의 셋 업 방전에 의해 방전 셀 내에 쌓여있던 벽 전하의 일부가 소거되어 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류된다.
셋 업 기간과 셋 다운 기간을 포함하는 리셋 기간 이후의 어드레스 기간에서는 스캔 기준 전압(Vsc) 및 이러한 스캔 기준 전압(Vsc)으로부터 하강하는 부극성 스캔 펄스(Scan)의 전압(-Vy)을 스캔 전극(Y)에 공급할 수 있다.
아울러, 부극성 스캔 펄스의 전압(-Vy)을 스캔 전극(Y)으로 공급할 때, 이에 대응되게 어드레스 전극(X)에 데이터 펄스의 전압(Vd)을 공급할 수 있다.
어드레스 기간에서 서스테인 전극(Z)의 간섭으로 인한 오방전의 발생을 방지하기 위해 어드레스 기간에서 서스테인 전극(Z)에 서스테인 바이어스 전압(Vz)을 공급하는 것이 바람직하다.
이러한, 어드레스 기간에서는 부극성 스캔 펄스의 전압(-Vy)과 데이터 펄스의 전압(Vd) 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 펄스의 전압(Vd)이 공급되는 방전 셀 내에는 어드레스 방전이 발생된다.
어드레스 방전에 의해 선택된 방전 셀 내에는 서스테인 펄스의 서스테인 전압(Vs)이 공급될 때 방전이 일어날 수 있게 하는 정도의 벽 전하가 형성된다.
어드레스 기간 이후의 서스테인 기간에서는 스캔 전극(Y) 및 서스테인 전극(Z)에 서스테인 펄스(SUS)를 공급할 수 있다.
이에 따라, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 펄스(SUS)의 서스테인 전압(Vs)이 더해지면서 매 서스테인 펄스(SUS)가 인가될 때마다 스캔 전극(Y)과 서스테인 전극(Z) 사이에 서스테인 방전 즉, 표시방전이 일어나게 된다. 이에 따라, 플라즈마 디스플레이 패널 상에 소정의 영상이 구현되는 것이다.
여기서, 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치의 구동부는 한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)을 서로 다르게 하는데 이에 대해 더욱 상세히 살펴보면 다음 도 5 및 도 6과 같다.
도 5는 본 발명의 일실시 예에 따른 복수의 프레임 중 동일 저 계조 서브필드에서 서로 다른 스캔 펄스의 타입을 나타낸 도면이다.
도 5를 살펴보면, 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치의 구동부는 한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)이 다르게 나타나며 그 중에서 스캔 펄스가 다른 경우에 대해 설명한다.
먼저, 한 프레임의 저 계조 서브필드에서 제 1 타입의 스캔 펄스인 경우를 보면, 저 계조 서브필드에는 스캔 전극(Y)에 (a) 저 계조 서브필드의 스캔 펄스가 구동되고, 일반 계조 서브필드에는 스캔 전극(Y)에 (b) 일반 계조 서브필드의 스캔 펄스가 구동된다. 이러한 스캔 펄스와 대응하여 어드레스 전극에 (c)데이터 펄스가 구동된다.
(a)의 스캔 펄스 폭(m1)과 (b)의 스캔 펄스 폭(m2)을 비교해 보면, 저 계조 서브필드인 (a)의 스캔 펄스 폭(m1)이 (b)의 스캔 펄스 폭(m2)보다 넓게 형성된다. 바람직하게는 (a)의 스캔 펄스의 폭(m1)은 대략 1㎲(마이크로 세크)이상 2㎲(마이크로 세크)이하이다. 이는 스캔 펄스의 폭이 넓을수록 어드레스 방전의 광량이 커지기 때문에 저 계조에서 계조의 표현을 풍부하게 하여 섬세한 계조 표현을 할 수 있기 때문이다. 또한, 스캔 펄스와 데이터 펄스 간의 충분한 지속 시간(Duration Time)을 확보하면서 동시에 어드레스 방전의 지터(Jitter)특성의 악화를 방지하기 위해서는 스캔 펄스의 폭이 대략 1.2㎲(마이크로 세크)이상 1.6㎲(마이크로 세크)이하인 것이 가장 바람직하다.
다른 프레임의 동일한 저 계조 서브필드에서 제 2 타입의 스캔 펄스인 경우를 보면, 저 계조 서브필드에는 스캔 전극(Y)에 (d) 저 계조 서브필드의 스캔 펄스가 구동되고, 일반 계조 서브필드에는 스캔 전극(Y)에 (b) 일반 계조 서브필드의 스캔 펄스가 구동된다. 이러한 스캔 펄스와 대응하여 어드레스 전극에 (c)데이터 펄스가 구동된다.
(d)의 스캔 펄스 폭(n1)과 (b)의 스캔 펄스 폭(m2)을 비교해 보면, 저 계조 서브필드인 (d)의 스캔 펄스 폭(n1)도 (b)의 스캔 펄스 폭(m2)보다 넓게 형성된다. 바람직하게는 (d)의 스캔 펄스의 폭(n1)은 대략 1㎲(마이크로 세크)이상 2㎲(마이크로 세크)이하이다. 이는 스캔 펄스의 폭이 넓을수록 어드레스 방전의 광량이 커지기 때문에 저 계조에서 계조의 표현을 풍부하여 섬세한 계조 표현을 할 수 있다. 또한, 스캔 펄스와 데이터 펄스 간의 충분한 지속 시간(Duration Time)을 확보하면서 동시에 어드레스 방전의 지터(Jitter)특성의 악화를 방지하기 위해서는 스캔 펄스의 폭이 대략 1.2㎲(마이크로 세크)이상 1.6㎲(마이크로 세크)이하인 것이 가장 바람직하다.
또한, 도 5에서는 저 계조 서브필드의 스캔 펄스의 폭을 일반 계조 서브필드의 스캔 펄스보다 넓게 나타내었는데 이에 한정되지 아니하고 저 계조 서브필드의 스캔 펄스의 폭과 일반 계조 서브필드의 스캔 펄스의 폭이 대략 동일하게 형성될 수도 있다. 게다가 이러한 스캔 펄스와 대응하는 데이터 펄스의 폭도 스캔 펄스의 폭과 대략 동일하거나 더 넓게 형성되어도 무관하다. 도 5는 본 발명의 일실시 예 중 가장 바람직하게 나타낸 것이다.
또한, 복수 프레임의 저 계조 서브필드 중 동일한 저 계조 서브필드의 스캔 펄스인 (a)의 스캔 펄스 폭(m1)과 (d)의 스캔 펄스 폭(n1)은 다르게 형성된다. 이는 저 계조 서브필드의 특성에 따라 스캔 펄스의 폭을 달리함으로써 저 계조에서 계조의 표현을 더욱 섬세하게 할 수 있다. 예를 들어, 제 1 타입의 프레임에서 발생하는 총 광의 크기는 0.5 칸델라(cd/m2)라 하면 제 2 타입의 프레임에서 발생하는 총 광의 크기는 0.7 칸델라(cd/m2)라 할 수 있다. 이는 일반 계조의 서브필드의 스캔 펄스의 폭과 데이터 펄스의 폭이 동일하고 저 계조의 서브필드의 스캔 펄스의 폭이 달라지기 때문이다. 따라서 저 계조의 서브필드의 스캔 펄스의 폭을 조절하여 저 계조에서의 계조 표현이 더욱 섬세하게 표현할 수 있다.
이와 같이, 스캔 펄스의 폭을 달리하여 스캔 펄스의 타입을 달리하는 것 외에 스캔 펄스 전압의 크기를 조절한 것은 다음 도 6과 같다.
도 6은 본 발명의 다른 실시 예에 따른 복수의 프레임 중 동일 저 계조 서브필드에서 서로 다른 스캔 펄스의 타입을 나타낸 도면이다.
도 6을 살펴보면, 본 발명의 다른 실시 예에 따른 플라즈마 디스플레이 장치의 구동부는 한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서 브필드와 스캔 펄스의 타입(Type)이 다르게 나타나는데 그 중에서 스캔 펄스 전압의 크기가 다른 경우에 대해 설명한다.
먼저, 한 프레임의 저 계조 서브필드에서 제 1 타입의 스캔 펄스인 경우를 보면, 저 계조 서브필드에는 스캔 전극(Y)에 (a) 저 계조 서브필드의 스캔 펄스가 구동되고, 일반 계조 서브필드에는 스캔 전극(Y)에 (b) 일반 계조 서브필드의 스캔 펄스가 구동된다.
(a)의 스캔 펄스 전압 크기(h1)와 (b)의 스캔 펄스 전압 크기(h2)를 비교해 보면, 저 계조 서브필드인 (a)의 스캔 펄스 전압 크기(h1)가 (b)의 스캔 펄스 전압 크기(h2)보다 크게 형성되는 것이 가장 바람직하며 저 계조 서브필드인 (a)의 스캔 펄스 전압 크기(h1)와 (b)의 스캔 펄스 전압 크기(h2)가 대략 동일하여도 가능하다. 이는 스캔 펄스 전압 크기가 크면 어드레스 방전의 광량이 커지기 때문에 저 계조에서 계조의 표현을 풍부하여 섬세한 계조 표현을 할 수 있다.
(c)의 스캔 펄스 전압 크기(h3)와 (b)의 스캔 펄스 전압 크기(h2)를 비교해 보면, 저 계조 서브필드인 (c)의 스캔 펄스 전압 크기(h3)가 (b)의 스캔 펄스 전압 크기(h2)보다 크게 형성되는 것이 가장 바람직하며 저 계조 서브필드인 (c)의 스캔 펄스 전압 크기(h3)와 (b)의 스캔 펄스 전압 크기(h2)가 대략 동일하여도 가능하다. 이는 스캔 펄스 전압 크기가 크면 어드레스 방전의 광량이 커지기 때문에 저 계조에서 계조의 표현을 풍부하여 섬세한 계조 표현을 할 수 있다.
또한, 복수 프레임의 저 계조 서브필드 중 동일한 저 계조 서브필드의 스캔 펄스인 (a)의 스캔 펄스 전압 크기(h1)와 (c)의 스캔 펄스 전압 크기(h3)는 다르게 형성된다. 이는 저 계조 서브필드의 특성에 따라 스캔 펄스 전압의 크기를 달리함으로써 저 계조에서 계조의 표현을 더욱 셈세하게 할 수 있다. 예를 들어, 제 1 타입의 프레임에서 발생하는 총 광의 크기는 0.6 칸델라(cd/m2)라 하면 제 2 타입의 프레임에서 발생하는 총 광의 크기는 0.8 칸델라(cd/m2)라 할 수 있다. 이는 일반 계조의 서브필드의 스캔 펄스 전압의 크기가 대략 동일하고 저 계조의 서브필드의 스캔 펄스 전압의 크기가 달라지기 때문이다. 따라서 저 계조의 서브필드의 스캔 펄스의 폭을 조절하여 저 계조에서의 계조 표현이 더욱 섬세하게 표현할 수 있다.
지금까지 설명한 도 5 및 도 6에서는 어드레스 기간의 스캔 펄스의 개수는 동일하고 스캔 펄스의 폭과 스캔 펄스 전압의 크기만을 조절하여 저 계조에서 계조 표현을 하였다. 또한, 서스테인 기간의 서스테인 펄스의 개수도 동일하게 형성하였다. 다음 도 7 내지 도 9에서는 서스테인 기간의 서스테인 펄스의 개수를 다양하게 변형하여 도 5 및 도 6에서 설명한 스캔 펄스의 타입과 상승 효과가 나타나 저 계조에서 계조 표현이 더더욱 섬세하게 표현된다.
다음, 도 7 내지 도 9는 도 3과 같은 프레임에 포함된 복수의 서브필드 중 소정 서브필드에서의 구동부 동작에 관한 다양한 실시 예를 나타낸다.
도 7은 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치 중 구동부의 일실시 예의 동작을 설명하기 위한 도면이다.
리셋 기간, 어드레스 기간은 지금까지 충분히 설명하였으므로 여기서는 생략하기로 하고 서스테인 기간에 대해 설명한다.
먼저, 도 7을 살펴보면, 한 프레임의 적어도 어느 하나의 저 계조 서브필드 중 어드레스 기간 이후의 서스테인 기간에서 구동부는 스캔 전극(Y) 및 서스테인 전극(Z) 중 어느 하나에 서스테인 펄스가 공급되지 않게 한다. 예를 들면, 서스테인 전극(Z)에는 서스테인 전압(Vs)을 갖는 서스테인 펄스를 공급하고 스캔 전극(Y)에는 서스테인 펄스의 공급을 생략하는 것이다. 도 9에서는 서스테인 전극(Z)에만 서스테인 전압(Vs)을 갖는 서스테인 펄스를 공급하는 것을 도시하였으나 반대로 스캔 전극(Y)에는 서스테인 전압(Vs)을 갖는 서스테인 펄스를 공급하고 서스테인 전극(Z)에는 서스테인 펄스의 공급을 생략하여도 가능하다.
서스테인 전극(Z)에 서스테인 펄스가 공급되면 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 펄스(SUS)의 전압이 더해지면서 스캔 전극(Y)과 서스테인 전극(Z) 사이에 서스테인 방전 즉, 표시방전이 일어나게 된다.
이에 따라, 이러한 저 계조 서브필드에서는 어드레스 기간에서 스캔 펄스와 데이터 펄스 간에 발생하는 방전에 의한 광과 서스테인 기간에서 서스테인 전극(Z)에 공급되는 서스테인 펄스에 의한 광이 합산되어 영상의 계조를 구현한다.
여기서, 한 쌍의 서스테인 펄스에 의해 구현되는 광의 계조를 1 계조라고 가정하면, 도 7과 같이 서스테인 전극(Z) 하나에 공급되는 서스테인 펄스에 의해 구현되는 광의 계조는 1 보다 작은 계조로 표현할 수 있다.
또한, 어드레스 기간에서 스캔 펄스와 데이터 펄스 간에 발생하는 어드레스 방전은 방전 셀 내에서 스캔 전극(Y)과 어드레스 전극(X) 사이에서 발생하는 것으로, 이러한 어드레스 방전에 의해 발생하는 광의 계조는 서스테인 펄스에 의해 구현되는 광의 계조에 비해 상대적으로 작다. 따라서, 어드레스 방전에 의해 발생하는 광의 계조도 1 보다 작은 계조로 표현이 가능하다.
그러므로 도 7과 같은 저 계조 서브필드에서는 총 계조의 합을 1 보다 작은 계조의 광으로 구현할 수 있다. 이에 따라, 모든 서브필드에서 한 쌍 이상의 서스테인 펄스를 공급하는 종래에 비해 더 세밀한 계조를 구현할 수 있다.
이와 같이, 스캔 전극(Y) 및 서스테인 전극(Z) 어느 하나의 전극에만 서스테인 펄스가 공급되는 저 계조 서브필드 이후에 포함되는 일반계조 서브필드에서는 서스테인 기간에서는 스캔 전극(Y)과 서스테인 전극(Z)에 모두 서스테인 펄스가 공급된다.
도 7에서는 서스테인 기간에서 스캔 전극(Y) 및 서스테인 전극(Z) 어느 하나에만 서스테인 펄스를 공급함으로써, 저 계조 서브필드를 구현하였지만, 이와는 다르게 서스테인 기간에서 스캔 전극(Y)과 서스테인 전극(Z)에 모두 서스테인 펄스가 공급되지 않도록 하여 저 계조 서브필드를 구현하는 것도 가능하다. 이에 대해 도 8을 참조하여 설명하기로 한다.
도 8은 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치 중 구동부의 다른 실시 예의 동작을 설명하기 위한 도면이다.
도 8에서도 도 7과 같이, 중복되는 설명에 대해서는 생략하기로 한다.
도 8을 살펴보면, 한 프레임의 적어도 어느 하나의 저 계조 서브필드 중 어 드레스 기간 이후의 서스테인 기간에서 구동부는 스캔 전극(Y) 및 서스테인 전극(Z)에 모두 서스테인 펄스가 공급되지 않게 한다. 즉, 서스테인 전극(Z)에는 서스테인 전압(Vs)을 갖는 서스테인 펄스의 공급을 생략하고, 스캔 전극(Y)에도 서스테인 펄스의 공급을 생략하는 것이다.
이에 따라, 이러한 도 8의 저 계조 서브필드에서는 어드레스 기간에서 스캔 펄스와 데이터 펄스 간에 발생하는 방전에 의한 광에 의해 영상의 계조를 구현한다.
전술한 바와 같이, 어드레스 기간에서 발생하는 광의 계조는 1보다 작은 계조로 표현할 수 있다.
그러면, 도 8과 같은 저 계조 서브필드에서는 총 1보다 작은 계조의 광을 구현할 수 있다. 이에 따라, 모든 서브필드에서 한 쌍 이상의 서스테인 펄스를 공급하는 종래에 비해 더 세밀한 계조를 구현할 수 있다.
한편, 이상의 도 7 및 도 8에서는 저 계조 서브필드를 서스테인 기간에 스캔 전극(Y) 및 서스테인 전극(Z) 중 어느 하나에 서스테인 펄스의 공급을 생략하거나, 또는 스캔 전극(Y) 및 서스테인 전극(Z) 모두에 서스테인 펄스의 공급을 생략하는 것으로 설정하였지만, 이와는 다르게 서스테인 기간이 포함되지 않도록 저 계조 서브필드를 설정하는 것도 할 수 있다.
이에 대해 첨부된 도 9를 참조하여 살펴보면 다음과 같다.
도 9는 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치 중 구동부의 또 다른 실시 예의 동작을 설명하기 위한 도면이다.
도 9에서는 앞선 도 7 및 도 8과 중복되는 설명에 대해서는 생략하기로 한다.
도 9를 살펴보면, 도 1에서 설명한 구동부는 영상을 구현하기 위한 프레임의 적어도 하나 이상의 서브필드 중 저 계조 서브필드에서는 어드레스 기간 이후에는 서스테인 펄스가 공급되기 위한 서스테인 기간이 생략되도록 한다.
여기, 도 9는 실질적으로 앞선 도 8과 동일하다. 다만, 앞선 도 8에서는 서스테인 기간이 포함되고, 도 9에서는 서스테인 기간 자체가 생략된 것이다.
이상에서 설명한 바와 같은 서스테인 기간에 스캔 전극(Y) 및 서스테인 전극(Z)으로 서스테인 펄스가 공급되지 않거나, 또는 스캔 전극(Y) 또는 서스테인 전극(Z) 중 어느 하나에만 서스테인 펄스가 공급되지 않거나, 또는 서스테인 기간이 포함되지 않는 저 계조 서브필드는 하나의 프레임 내에서 적어도 하나 이상 포함될 수 있다. 이에 대해 첨부된 도 10을 참조하여 살펴보면 다음과 같다.
도 10은 프레임 내에서 저 계조 서브필드를 설정하는 방법에 대해 설명하기 위한 도면이다.
도 10을 살펴보면, 저 계조 서브필드는 하나의 프레임 중 적어도 하나 이상의 서브필드 중 계조 가중치가 가장 낮은 서브필드부터 계조 가중치가 증가하는 순서로 다섯 번째 서브필드 중 적어도 하나 이상의 서브필드인 것이 바람직하다.
예를 들어, 하나의 프레임이 총 8개의 서브필드, 즉 1, 2, 3, 4, 5, 6, 7, 8 서브필드로 이루어지는 경우에 이러한 8개의 서브필드 중 계조 가중치가 낮은 다섯 개의 서브필드, 즉 제 1, 2, 3, 4, 5 서브필드 중 하나 이상이 저 계조 서브필드일 수 있다.
그리고, 나머지 서브필드, 즉 제 6, 7, 8 서브필드는 저 계조 서브필드가 아닌 일반 서브필드이다.
여기서, 전체 구동 시간 및 영상의 휘도를 고려하면 저 계조 서브필드는 프레임의 복수의 서브필드 중 계조 가중치가 가장 낮은 서브필드, 즉 제 1 서브필드인 것이 더욱 바람직하다.
이상에서 보는 바와 같이, 본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 설명한 바와 같이, 본 발명의 일실시 예에 따른 플라즈마 디스플레이 장치는 한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)을 서로 다르게 함으로써, 계조 표현력을 높여 구현되는 영상의 화질을 개선하는 효과가 있다.
특히, 본 발명의 일실시 예는 저 계조 영상의 화질을 더욱 개선하는 효과가 있다.
Claims (8)
- 서로 나란한 스캔 전극과 서스테인 전극이 형성되는 플라즈마 디스플레이 패널과,어드레싱(Addressing)을 위한 어드레스 기간에서 상기 스캔 전극에 스캔 펄스를 공급하고,한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)을 서로 다르게 하는 구동부를 포함하는 플라즈마 디스플레이 장치.
- 서로 나란한 스캔 전극과 서스테인 전극이 형성되는 플라즈마 디스플레이 패널과,어드레싱(Addressing)을 위한 어드레스 기간에서 상기 스캔 전극에 스캔 펄스를 공급하고,한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)을 서로 다르게 하고,상기 저 계조 서브필드에서는 어드레스 기간 이후의 서스테인 기간에서 상기 스캔 전극 및 서스테인 전극 중 하나 이상에 서스테인 펄스가 공급되지 않게 하는 구동부를 포함하는 플라즈마 디스플레이 장치.
- 서로 나란한 스캔 전극과 서스테인 전극이 형성되는 플라즈마 디스플레이 패널과,어드레싱(Addressing)을 위한 어드레스 기간에서 상기 스캔 전극에 스캔 펄스를 공급하고,한 프레임의 저 계조 서브필드에서는 다른 프레임의 동일 저 계조 서브필드와 스캔 펄스의 타입(Type)을 서로 다르게 하고,상기 어드레스 기간 이후의 상기 서스테인 펄스가 공급되는 서스테인 기간이 생략되도록 하는 구동부를 포함하는 플라즈마 디스플레이 장치.
- 제 1 항 내지 제 3 항 중 어느 하나의 항에 있어서,상기 구동부는상기 한 프레임의 저 계조 서브필드에서는 제 1 타입의 스캔 펄스를 스캔 전극에 공급하고, 상기 다른 프레임의 동일 저 계조 서브필드에서는 제 2 타입의 스캔 펄스를 스캔 전극에 공급하고,상기 제 1 타입의 스캔 펄스와 제 2 타입의 스캔 펄스는 그 펄스 폭이 서로 다른 것을 특징으로 하는 플라즈마 디스플레이 장치.
- 제 1 항 내지 제 3 항 중 어느 하나의 항에 있어서,상기 스캔 펄스의 폭은 1㎲(마이크로 세크)이상 2㎲(마이크로 세크) 이하인 것을 특징으로 하는 플라즈마 디스플레이 장치.
- 제 1 항 내지 제 3 항 중 어느 하나의 항에 있어서,상기 구동부는상기 한 프레임의 저 계조 서브필드에서는 제 1 타입의 스캔 펄스를 스캔 전극에 공급하고, 상기 다른 프레임의 동일 저 계조 서브필드에서는 제 2 타입의 스캔 펄스를 스캔 전극에 공급하고,상기 제 1 타입의 스캔 펄스와 제 2 타입의 스캔 펄스는 전압의 크기가 서로 다른 것을 특징으로 하는 플라즈마 디스플레이 장치.
- 제 1 항 내지 제 3 항 중 어느 하나의 항에 있어서,상기 저 계조 서브필드는 복수의 서브필드 중 계조 가중치가 가장 낮은 서브필드부터 계조 가중치가 증가하는 순서로 다섯 번째 서브필드 중 적어도 하나 이상의 서브필드인 것을 특징으로 하는 플라즈마 디스플레이 장치.
- 제 7 항에 있어서,상기 저 계조 서브필드는 복수의 서브필드 중 계조 가중치가 가장 낮은 서브필드인 것을 특징으로 하는 플라즈마 디스플레이 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060035144A KR100774870B1 (ko) | 2006-04-18 | 2006-04-18 | 플라즈마 디스플레이 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060035144A KR100774870B1 (ko) | 2006-04-18 | 2006-04-18 | 플라즈마 디스플레이 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070103265A KR20070103265A (ko) | 2007-10-23 |
KR100774870B1 true KR100774870B1 (ko) | 2007-11-08 |
Family
ID=38817794
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060035144A KR100774870B1 (ko) | 2006-04-18 | 2006-04-18 | 플라즈마 디스플레이 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100774870B1 (ko) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050049898A (ko) * | 2003-11-24 | 2005-05-27 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 |
KR20050050826A (ko) * | 2003-11-26 | 2005-06-01 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 |
-
2006
- 2006-04-18 KR KR1020060035144A patent/KR100774870B1/ko not_active IP Right Cessation
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050049898A (ko) * | 2003-11-24 | 2005-05-27 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 |
KR20050050826A (ko) * | 2003-11-26 | 2005-06-01 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 |
Also Published As
Publication number | Publication date |
---|---|
KR20070103265A (ko) | 2007-10-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20060129919A (ko) | 플라즈마 디스플레이 장치 및 그의 구동 방법 | |
KR100726633B1 (ko) | 플라즈마 디스플레이 장치 및 그의 구동 방법 | |
KR20060127540A (ko) | 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법 | |
KR100761120B1 (ko) | 플라즈마 디스플레이 장치 | |
KR20070008355A (ko) | 플라즈마 디스플레이 장치 및 그의 구동 방법 | |
JP2005004213A (ja) | プラズマディスプレイパネルのリセット方法及び装置 | |
KR100836584B1 (ko) | 플라즈마 디스플레이 장치 | |
KR100761166B1 (ko) | 플라즈마 디스플레이 장치 및 그의 구동 방법 | |
KR100774870B1 (ko) | 플라즈마 디스플레이 장치 | |
KR100658395B1 (ko) | 플라즈마 디스플레이 장치 및 그의 구동 방법 | |
KR20060086775A (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
US8098216B2 (en) | Plasma display apparatus and driving method thereof | |
KR100784526B1 (ko) | 플라즈마 디스플레이 장치 | |
KR100634695B1 (ko) | 플라즈마 디스플레이 패널의 구동 장치 및 방법 | |
KR100757546B1 (ko) | 플라즈마 디스플레이 장치 및 그 구동 방법 | |
KR100811523B1 (ko) | 플라즈마 디스플레이 장치 | |
KR100820637B1 (ko) | 플라즈마 디스플레이 장치 | |
KR100726985B1 (ko) | 플라즈마 디스플레이 장치 | |
KR100802337B1 (ko) | 플라즈마 디스플레이 장치 및 그의 구동 방법 | |
KR100646319B1 (ko) | 플라즈마 디스플레이 장치, 그의 구동방법, 플라즈마디스플레이 패널 및 플라즈마 디스플레이 패널의 구동장치 | |
KR20090074477A (ko) | 플라즈마 디스플레이 장치 | |
KR20070005266A (ko) | 플라즈마 디스플레이 장치 및 그 구동 방법 | |
KR20060074602A (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR20070004392A (ko) | 플라즈마 디스플레이 장치 및 그 구동 방법 | |
KR20070107338A (ko) | 플라즈마 디스플레이 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20121026 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20131024 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |