KR20070085046A - 정전류 구동장치 - Google Patents

정전류 구동장치 Download PDF

Info

Publication number
KR20070085046A
KR20070085046A KR1020067013364A KR20067013364A KR20070085046A KR 20070085046 A KR20070085046 A KR 20070085046A KR 1020067013364 A KR1020067013364 A KR 1020067013364A KR 20067013364 A KR20067013364 A KR 20067013364A KR 20070085046 A KR20070085046 A KR 20070085046A
Authority
KR
South Korea
Prior art keywords
current
field effect
mirror
current mirror
circuit
Prior art date
Application number
KR1020067013364A
Other languages
English (en)
Other versions
KR101127494B1 (ko
Inventor
요시미츠 다나카
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20070085046A publication Critical patent/KR20070085046A/ko
Application granted granted Critical
Publication of KR101127494B1 publication Critical patent/KR101127494B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/26Current mirrors
    • G05F3/262Current mirrors using field-effect transistors only
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/26Current mirrors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3216Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using a passive matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Control Of Electrical Variables (AREA)
  • Control Of Voltage And Current In General (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Electroluminescent Light Sources (AREA)
  • Amplifiers (AREA)

Abstract

전계 효과 트랜지스터에 특성의 불균형이 있어도 정전류(Ⅰ)의 값에 불균형이 없게 하는 동시에 소비 전력을 개선하는 것을 목적으로 한다.
기준측 및 미러측으로 이루어지는 복수의 커런트 미러 회로와, 각각의 미러측에 설치한 전류 보관 유지용 커패시터(21a, 21b, 21c)와, 복수의 커런트 미러 회로를 일정한 주기로 순차적으로 선택하는 순차 선택 수단(23, 241, 24b, 24c)과, 각각의 기준측 및 미러측을 접속하는 제 1의 스위치 수단(22a, 22b, 22c)과, 선택의 주기에 맞추어 미러측의 전류가 일정하게 되도록 정전류 발생부(5, 7, 8)의 기준 전압을 전환하는 기준 전압 전환 수단(23, 25, 26)과, 정전류 발생부(5, 7, 8)를 선택의 주기에 맞추어 기준측에 접속하는 제 2의 스위치 수단(20a, 20b, 20c)을 가지는 것이다.

Description

정전류 구동장치{Constant current driving device}
본 발명은 유기(有機) 일렉트로루미네선스 소자(이하 유기 EL소자라고 칭한다)나 발광 다이오드(이하 LED라고 칭한다) 등의 전류 구동 소자를 매트릭스형으로 배치한 표시장치를 구동하는데 적용하기 적합한 정전류 구동장치에 관한 것이다.
종래, 유기 EL소자나 LED 등의 전류 구동 소자(1)를 도 4에 나타내는 바와 같이 매트릭스형으로 배치한 표시장치가 제안되고 있다. 도 4 예는 설명을 간단하게 하기 위해 이 전류 구동 소자(1)를 매트릭스형으로 3×3개로 한 것이 기재되어 있지만, 실제로는 매트릭스형으로 예를 들면 500×500개의 화상 표시장치가 실현되고 있다.
도 4에 나타내는 바와 같이, 전류 구동 소자(1)를 매트릭스형으로 배치한 표시장치를 구동하기 위해 선 순차 구동이 행해지고 있다. 이 경우, 이 전류 구동 소자(1)의 구동원에는 일반적으로 전류원(2a, 2b, 2c)이 이용되고 있다.
이 도 4에 나타내는 바와 같은, 전류 구동 소자(1)를 매트릭스형으로 배치한 표시장치에 있어서, 화상을 표시하기 위해서는, 접속 스위치(3a, 3b, 3c)에서 가로의 라인을 순차적으로 선택하고, 세로의 각 라인에 화상의 휘도에 따른 전류를 흐르게 하면 좋다. 이 경우, 선 순차이므로 세로의 각 라인의 전류는, 가로의 라 인과 동기하여 일제히 흐르게 할 필요가 있다.
이 화상의 휘도에 따른 전류를 흐르게 하기 위해서는, 전류원(2a, 2b, 2c)을 각각 정전류로 하고, 화상의 휘도에 따른 펄스 폭 변조 신호(PWM(Pulse Width Mod ulation))에 의해 접속 스위치(4a, 4b, 4c)를 온ㆍ오프 한다. 즉, 화상의 휘도에 따라 접속 스위치(4a, 4b, 4c)를 가로의 라인이 접속 스위치(3a, 3b, 3c)에 의해 선택되어 있는 시간내에 온-오프 하면 좋다. 밝게 하고 싶을 때에는, 온 시간을 길게, 어둡게 하고 싶을 때에는 온 시간을 짧게 한다.
종래, 이 전류원(2a, 2b, 2c)에 사용되는 정전류 회로로서 도 5에 나타내는 바와 같은 것이 제안되고 있다. 이 도 5에 대해 설명하면, 5는 정전류 발생부를 구성하는 연산 증폭 회로를 나타내고, 이 연산 증폭 회로(5)의 비반전 입력 단자(+)를 정전류(Ⅰ)의 값을 결정하는 기준 전압(Vref)을 얻는 전지(6)를 거쳐서 접지하고, 이 연산 증폭 회로(5)의 반전 입력 단자(-)를 저항기(7)를 거쳐서 접지한다.
또, 이 연산 증폭 회로(5)의 출력 단자를 n형의 전계 효과 트랜지스터(8)의 게이트에 접속하고, 이 전계 효과 트랜지스터(8)의 소스를 연산 증폭 회로(5)의 반전 입력 단자(-)에 접속하고, 이 전계 효과 트랜지스터(8)의 드레인을 커런트 미러 회로의 기준측 트랜지스터를 구성하는 다이오드 접속한 p형의 전계 효과 트랜지스터(9)의 드레인과 게이트와의 접속점에 접속하고, 이 전계 효과 트랜지스터(9)의 소스를 양의 직류 전압이 공급되는 전원 단자(10)에 접속한다.
이 전계 효과 트랜지스터(9)의 게이트를 커런트 미러 회로의 미러측 트랜지 스터를 구성하는 p형의 전계 효과 트랜지스터(11)의 게이트에 접속하고, 이 전계 효과 트랜지스터(11)의 소스를 전원 단자(10)에 접속하고, 이 전계 효과 트랜지스터(11)의 드레인을 예를 들면 접속 스위치(4a)에 접속하도록 한다.
이 정전류 발생부의 전계 효과 트랜지스터(8)의 드레인-소스 사이에 흐르는 전류(Ⅰ)는
Ⅰ=Vref÷R
이 되어 일정한 전류치가 된다. 여기서, Vref는 전지(6)에 의한 기준 전압, R은 저항기(7)의 저항값이다.
이 정전류(Ⅰ)는, 전계 효과 트랜지스터(9)로부터 공급되며, 이 전계 효과 트랜지스터(9)와 커런트 미러 회로를 구성하는 미러측의 전계 효과 트랜지스터(11)에도 이 정전류(Ⅰ)가 흐르고, 이 정전류(Ⅰ)가 예를 들면 접속 스위치(4a)를 거쳐서 표시장치를 구성하는 전류 구동 소자(1)에 공급된다.
이러한 도 5에 나타내는 바와 같은 정전류 회로를 도 4에 나타내는 바와 같은 표시장치의 전류원(2a, 2b, 2c)으로서 사용했을 때에는, 이 도 5에 나타내는 바와 같은 정전류 회로를 예를 들면 500개나 필요로 하여 회로 규모가 커짐과 동시에 소비 전력이 커지는 부적당이 있다.
그래서 정전류 발생부의 연산 증폭 회로(5), 전지(6) 및 저항기(7)를 전체 커런트 미러 회로에 공통으로 하도록 한 도 6에 나타내는 바와 같은 전류 구동 소자(1)를 매트릭스형으로 배치한 정전류 구동장치가 제안되고 있다. 이 도 6에 대해 설명하기 위해서는 이 도 6에 있어서, 도 5에 대응하는 부분에는 동일 부호를 교부하고, 그 상세 설명은 생략한다.
이 도 6에 있어서는 정전류 발생부를 구성하는 연산 증폭 회로(5)의 비반전 입력 단자(+)를 정전류(Ⅰ)의 값을 결정하는 기준 전압(Vref)을 얻는 전지(6)를 거쳐서 접지하고, 이 연산 증폭 회로(5)의 반전 입력 단자(-)를 저항기(7)를 거쳐서 접지한다.
또, 이 연산 증폭 회로(5)의 출력 단자를 전체 커런트 미러 회로에 따른 수, 예를 들면 500개, 도 6에서는 3개의 n형의 전계 효과 트랜지스터(8a, 8b 및 8c)의 각각의 게이트에 접속하고, 이 전계 효과 트랜지스터(8a, 8b 및 8c)의 각각의 소스를 연산 증폭 회로(5)의 반전 입력 단자(-)에 접속한다.
또, 이 전계 효과 트랜지스터(8a, 8b 및 8c)의 각각의 드레인을 각각 커런트 미러 회로의 기준측을 구성하는 다이오드 접속한 p형의 전계 효과 트랜지스터(9a, 9b 및 9c)의 각각의 게이트와 드레인과의 접속점에 접속하고, 이 전계효과 트랜지스터(9a, 9b 및 9c)의 각각의 소스를 양의 직류 전압이 공급되는 전원 단자(10)에 접속한다.
이 전계 효과 트랜지스터(9a, 9b 및 9c)의 각각의 게이트를 각각 커런트 미러 회로의 미러측을 구성하는 p형의 전계 효과 트랜지스터(11a, 11b 및 11c)의 각각의 게이트에 각각 접속하고, 이 전계 효과 트랜지스터(11a, 11b 및 11c)의 각각의 소스를 전원 단자(10)에 접속하고, 이 전계 효과 트랜지스터(11a, 11b 및 11c)의 각각의 드레인을 각각 예를 들면 접속 스위치(4a, 4b 및 4c)에 접속하도록 한다.
이 정전류 발생부의 전계 효과 트랜지스터(8a, 8b 및 8c)의 각각의 드레인-소스 사이에 흐르는 전류(Ⅰ)는
Ⅰ=Vref÷nR(n은 병렬로 접속되는 커런트 미러의 수)이 되어 일정한 전류치가 된다.
이 정전류(Ⅰ)는, 각각 전계 효과 트랜지스터(9a, 9b 및 9c)로부터 각각 공급되며, 이 전계 효과 트랜지스터(9a, 9b 및 9c)와 각각 커런트 미러 회로를 구성하는 미러측의 각각의 전계 효과 트랜지스터(11a, 11b 및 11c)에도, 이 정전류(Ⅰ)가 흐르고, 이 정전류(Ⅰ)가 예를 들면 접속 스위치(4a, 4b 및 4c)를 거쳐서 표시장치를 구성하는 전류 구동 소자(1)에 공급된다.
종래, 전류 구동 소자를 매트릭스형으로 배치한 표시장치의 정전류 구동장치로서 특허 문헌 1에 개시된 것도 제안되고 있다.
[특허 문헌 1]특개평11-338561호 공보
그렇지만, 도 6에 나타내는 바와 같은, 전계 효과 트랜지스터(8a, 8b, 8c, 9a, 9b, 9c, 11a, 11b, 11c)에는 특성의 불균형이 있고, 이 전계 효과 트랜지스터의 특성의 불균형에 의해 각각의 정전류(Ⅰ)의 값에 불균형을 일으키는 부적당이 있는 동시에 복수 예를 들면 500개의 커런트 미러 회로에 있어서는, 항상 기준측 트랜지스터와 미러측 트랜지스터에 동일 전류가 흐르므로 소비 전력이 커지는 부적당이 있다.
본 발명은, 이러한 점에 감안하여, 전계 효과 트랜지스터에 특성의 불균형이 있어도 정전류(Ⅰ)의 값에 불균형이 없게 하는 동시에 소비 전력을 개선하는 것을 목적으로 한다.
본 발명에 의한 정전류 구동장치는, 기준측 트랜지스터 및 미러측 트랜지스터로 이루어지는 복수의 커런트 미러 회로와, 이 복수의 커런트 미러 회로의 각각의 미러측 트랜지스터에 설치한 전류 보관 유지용 커패시터와, 이 복수의 커런트 미러 회로를 일정한 주기로 순차적으로 선택하는 순차 선택 수단과, 이 복수의 커런트 미러 회로의 각각의 기준측 트랜지스터 및 미러측 트랜지스터를 접속하는 제 1의 스위치 수단과, 이 복수의 커런트 미러 회로의 선택의 주기에 맞추어 미러측 트랜지스터의 전류가 일정하게 되도록 정전류 발생부의 기준 전압을 전환하는 기준 전압 전환 수단과, 이 정전류 발생부를 이 선택의 주기에 맞춰서, 이 복수의 커런트 미러 회로의 기준측 트랜지스터에 접속하는 제 2의 스위치 수단을 가진다.
상기 본 발명에 의하면, 복수의 커런트 미러 회로의 선택의 주기에 맞추어 미러측의 전류가 일정하게 되도록 정전류 발생부의 기준 전압을 전환하도록 하고 있으므로 예를 들면 사용하는 전계 효과 트랜지스터의 특성에 불균형이 있어도 정전류(Ⅰ)의 값의 불균형을 없앨 수 있다.
또 본 발명에 의하면, 복수의 커런트 미러 회로 중 선택된 커런트 미러 회로 이외의 커런트 미러 회로는 전류 보관 유지용 커패시터에 의해 미러측에만 정전류(Ⅰ)를 흐르게 하도록 하고 있으므로, 소비 전력이 대략 반으로 개선된다.
도 1은, 본 발명 정전류 구동장치를 실시하기 위한 최선의 형태의 예를 나타 내는 구성도이다.
도 2는, 도 1의 설명에 제공하는 구성도이다.
도 3은, 도 1의 설명에 제공하는 선도(線圖)이다.
도 4는, 전류 구동 소자를 매트릭스형으로 배치한 표시장치의 예를 나타내는 구성도이다.
도 5는, 정전류 회로의 예를 나타내는 구성도이다.
도 6은, 정전류 구동장치의 예를 나타내는 구성도이다.
[도면의 주요부분에 대한 부호설명]
5 : 연산 증폭 회로 7 : 저항기
8, 9a, 9b, 9c, 11a, 11b, 11c, 20a, 20b, 20c, 22a, 22b, 22c : 전계 효과 트랜지스터
10 : 전원 단자 21a, 21b, 21c : 전류 보관 유지용 커패시터
23 : 커런트 미러 회로 선택 및 기준 전압 독출 회로
24a, 24b, 24c : 시프트 레지스터
25 : 기억장치 26 : 디지털-아날로그 변환 회로
이하, 도 1, 도 2 및 도 3을 참조하여 본 발명 정전류 구동장치를 실시하기 위한 최선의 형태의 예에 대해 설명한다. 이 도 1, 도 2에 있어서, 도 6에 대응하는 부분에는 동일 부호를 붙여서 나타낸다.
본 예에 있어서는, 도 1에 나타내는 바와 같이, 정전류 발생부를 구성하는 연산 증폭 회로(5)의 반전 입력 단자(-)를 저항기(7)를 거쳐서 접지한다. 이 연산 증폭 회로(5)의 출력 단자를 n형의 전계 효과 트랜지스터(8)의 게이트에 접속하고, 이 전계 효과 트랜지스터(8)의 소스를 연산 증폭 회로(5)의 반전 입력 단자(-)에 접속한다.
또, 본 예에 있어서는, 이 정전류 발생부를 구성하는 전계 효과 트랜지스터(8)의 드레인을 각각 접속 스위치를 구성하는 p형의 전계 효과 트랜지스터(20a, 20b 및 20c)의 각각의 드레인에 접속하고, 이 접속 스위치를 구성하는 전계 효과 트랜지스터(20a, 20b 및 20c)의 각각의 소스를 각각 커런트 미러 회로의 기준측을 구성하는 p형의 전계 효과 트랜지스터(9a, 9b 및 9c)의 각각의 드레인에 접속하고, 이 전계 효과 트랜지스터(9a, 9b 및 9c)의 각각의 소스를 양의 직류 전압이 공급되는 전원 단자(10)에 접속한다.
이 전계 효과 트랜지스터(9a, 9b 및 9c)의 각각의 게이트를 각각 커런트 미러 회로의 미러측을 구성하는 p형의 전계 효과 트랜지스터(11a, 11b 및 11c)의 각각의 게이트에 각각 접속하고, 이 전계 효과 트랜지스터(11a, 11b 및 11c)의 각각의 소스를 전원 단자(10)에 접속하고, 이 전계 효과 트랜지스터(11a, 11b 및 11c)의 각각의 드레인을 각각 예를 들면 접속 스위치(4a, 4b 및 4c)에 접속하도록 한다.
본 예에 있어서는, 전계 효과 트랜지스터(9a, 9b 및 9c)의 각각의 게이트와 전계 효과 트랜지스터(11a, 11b 및 11c)의 각각의 게이트와의 각각의 접속점을 각각 미러측의 전계 효과 트랜지스터(11a, 11b 및 11c)의 전류를 보관 유지하기 위한 게이트 전압을 보관 유지하는 전류 보관 유지용 커패시터(21a, 21b 및 21c)를 거쳐서 전원 단자(10)에 접속한다.
또 본 예에 있어서는, 전계 효과 트랜지스터(9a, 9b 및 9c)의 각각의 드레인을 각각 접속 스위치를 구성하는 p형의 전계 효과 트랜지스터(22a, 22b 및 22c)의 각각의 드레인에 접속하고, 이 전계 효과 트랜지스터(22a, 22b 및 22c)의 각각의 소스를 전계 효과 트랜지스터(9a, 9b 및 9c)의 각각의 게이트에 각각 접속한다.
또, 도 1에 있어서, 23은 마이크로 컴퓨터 등으로 구성된 커런트 미러 회로를 순차적으로 선택하는 동시에 미리 설정된 기준 전압을 순차적으로 독출하는 커런트 미러 회로 선택 및 기준 전압 독출 회로를 나타내고, 이 커런트 미러 회로 선택 및 기준 전압 독출 회로(23)가 발생하는 도 3a에 나타내는 바와 같은 클록 신호를 시프트 레지스터(24a, 24b, 24c)에 공급하는 동시에 이 클록 신호에 동기하여 선택 펄스를 도 3b, 3c 및 3d에 나타내는 바와 같이 순차적으로, 시프트 레지스터(24a, 24b 및 24c)에 공급하고, 이 시프트 레지스터(24a, 24b 및 24c)를 소정 주기마다 선택하도록 한다.
이 시프트 레지스터(24a)를 접속 스위치를 구성하는 전계 효과 트랜지스터(20a 및 22a)의 각각의 게이트에 접속하고, 이 시프트 레지스터(24a)에 선택 펄스가 공급되었을 때에, 이 전계 효과 트랜지스터(20a 및 22a)가 온이 되도록 하고, 또 시프트 레지스터(24b)를 접속 스위치를 구성하는 전계 효과 트랜지스터(20b 및 22b)의 각각의 게이트에 접속하고, 이 시프트 레지스터(24b)에 선택 펄스가 공급되었을 때에, 이 전계 효과 트랜지스터(20b 및 22b)가 온이 되도록 하고, 또 시프트 레지스터(24c)를 접속 스위치를 구성하는 전계 효과 트랜지스터(20c 및 22c)의 각각의 게이트에 접속하고, 이 시프트 레지스터(24c)에 선택 펄스가 공급되었을 때에, 이 전계 효과 트랜지스터(20c 및 22c)가 온이 되도록 한다.
따라서, 접속 스위치를 구성하는 전계 효과 트랜지스터(20a 및 22a와 20b 및 22b와 20c 및 22c)가 클록 신호에 의해 순차적으로 시프트 하는 선택 펄스에 의해 순차적으로 온 되므로, 동시에 온 하는 경우는 없다.
예를 들면, 선택 펄스가 시프트 레지스터(24a)에 공급되었을 때는 도 2에 나타내는 바와 같이, 전계 효과 트랜지스터(20a 및 22a)가 온 하고, 전계 효과 트랜지스터(20b 및 22b와 20c 및 22c)는 오프 하고 있는 상태이다.
도 1에 있어서, 25는, 이 복수의 커런트 미러 회로의 각각의 미러측의 전계 효과 트랜지스터(11a, 11b 및 11c)에 흐르는 정전류(Ⅰ)의 값이 도 3g에 나타내는 바와 같이 일정하게 되도록, 각각의 커런트 미러 회로를 구성하는 전계 효과 트랜지스터의 특성의 불균형에 대응하고, 미리 연산 증폭 회로(5)의 비반전 입력 단자(+)에 공급하는 도 3f에 나타내는 바와 같은 기준 전압(Va, Vb, Vc)을 각각 측정하고, 소정 주소에 기억한 ROM 등으로 이루어지는 기억장치를 나타낸다.
이 기억장치(25)는, 커런트 미러 회로 선택 및 기준 전압 독출 회로(23)로부터의 커런트 미러 회로의 미러측의 전계 효과 트랜지스터에 일정한 정전류(Ⅰ)를 흐르게 하는 미리 정한 기준 전압을 도 3e에 나타내는 바와 같은 독출 어드레스에서 독출하도록 한다.
이 기억장치(25)로부터 독출된 디지털의 기준 전압을 디지털-아날로그 변환 회로(26)에 공급하고, 이 디지털-아날로그 변환 회로(26)의 출력 측에 얻을 수 있는 도 3f에 나타내는 바와 같은 기준 전압(Va, Vb, Vc)을 커런트 미러 회로의 선택에 동기하여 연산 증폭 회로(5)의 비반전 입력 단자(+)에 공급하도록 한다.
본 예는 상기와 같이 구성되어 있으므로, 예를 들면 제 1번째의 시프트 레지스터(24a)가 선택 펄스에 의해 선택되었을 때는, 도 2에 나타내는 바와 같이 접속 스위치를 구성하는 전계 효과 트랜지스터(20a 및 22a)가 온 하고, 접속 스위치를 구성하는 전계 효과 트랜지스터(20b 및 22b와 20c 및 22c)는 오프 상태이다.
이 접속 스위치를 구성하는 전계 효과 트랜지스터(20a 및 22a)가 온 하고 있는 커런트 미러 회로는 기준측의 전계 효과 트랜지스터(9a)가 정전류 발생부의 전계 효과 트랜지스터(8)에 접속되며, 미러측의 전계 효과 트랜지스터(11a)에 정전류(Ⅰ)가 흐른다.
이 경우, 본 예에 있어서는, 커런트 미러 회로 선택 및 기준 전압 독출 회로로부터의 독출 신호에 의해, 기억장치(25)로부터 제 1번째의 커런트 미러 회로의 기준 전압(Va)이 독출되며, 이 기준 전압(Va)이 연산 증폭 회로(5)의 비반전 입력 단자(+)에 공급되며, 전계 효과 트랜지스터(9a 및 11a)의 특성의 불균형을 고려하여 정전류(Ⅰ)가 흐른다.
이때는, 전류 보관 유지용 커패시터(21a)에 전류가 흐르고, 이 전류 보관 유지용 커패시터(21a)에 미러측의 전계 효과 트랜지스터(11a)에 정전류를 계속 흐르게 하기 위한 게이트 전압을 보관 유지하는 전하가 충전된다.
제 2번째 및 제 3번째의 시프트 레지스터(24b 및 24c)가 선택 펄스에 의해 선택되었을 때도 상기와 같이 동작한다.
이 접속 스위치를 구성하는 전계 효과 트랜지스터(20b 및 22b와 20c 및 22c)가 오프가 되어 있는 커런트 미러 회로는 기준측의 전계 효과 트랜지스터(9b, 9c)의 전류는 「0」이다. 미러측의 전계 효과 트랜지스터(11b, 11c)의 전류는 제일 처음만 「0」이지만, 선택 펄스에 의해 선택된 다음은, 전류 보관 유지용 커패시터(21b, 21c)에 보관 유지된 전하에 의해 정전류(Ⅰ)를 계속 흐르게 할 수 있다.
한편, 전류 보관 유지용 커패시터(21a, 21b, 21c)에 축적한 전하는 시간이 경과하면 방전하므로 적당한 주기로 충전할 필요가 있지만, 접속 스위치를 구성하는 전계 효과 트랜지스터(20a 및 22a와 20b 및 22b와 20c 및 22c)가 주기적으로 온 하는 것으로 해결하고 있다.
또, 제 2번째 및 제 3번째의 시프트 레지스터(24b 및 24c)가 선택 펄스에 의해 선택되었을 때는, 커런트 미러 회로 선택 및 기준 전압 독출 회로(23)로부터의 독출 신호에 의해 기억장치(25)에 기억한 제 2번째 및 제 3번째의 커런트 미러 회로의 전계 효과 트랜지스터(9b, 11b 및 9c, 11c)의 특성의 불균형을 고려한 일정한 정전류(Ⅰ)를 흐르게 하는 기준 전압(Vb 및 Vc)을 독출하고, 이것을 연산 증폭 회로(5)의 비반전 입력 단자(+)에 공급하고 있으므로, 미러측의 전계 효과 트랜지스터(11b 및 11c)에 일정한 정전류(Ⅰ)를 흐르게 할 수 있다.
본 예에 의하면, 복수의 커런트 미러 회로의 선택의 주기에 맞추어 미러측 전계 효과 트랜지스터(11a, 11b, 11c)의 전류가 일정하게 되도록 정전류 발생부의 기준 전압(Va, Ⅴb, Vc)을 전환하도록 하고 있으므로 전계 효과 트랜지스터의 특성에 불균형이 있어도 정전류(Ⅰ)의 값의 불균형을 없앨 수 있다.
또 본 예에 의하면, 복수의 커런트 미러 회로 중 선택된 커런트 미러 회로 이외의 커런트 미러 회로는 전류 보관 유지용 커패시터(21a, 21b, 21c)에 의해 미러측의 전계 효과 트랜지스터(11a, 11b, 11c)에만 정전류(Ⅰ)를 흐르게 하도록 하고 있으므로, 소비 전력이 대략 반으로 개선된다.
또한, 상기 예는, 전계 효과 트랜지스터를 사용하여 커런트 미러 회로를 구성한 예에 대해 기술했지만, 이 전계 효과 트랜지스터 대신에 트랜지스터를 사용해도 좋은 것은 물론이다.
또, 본 발명은 상기 예에 한정하지 않고, 본 발명의 요지를 일탈하는 일 없이, 기타 다양한 구성을 채택할 수 있는 것은 물론이다.

Claims (7)

  1. 기준측 및 미러측으로 이루어지는 복수의 커런트 미러 회로와,
    상기 복수의 커런트 미러 회로의 각각의 미러측에 설치한 전류 보관 유지용 커패시터와,
    상기 복수의 커런트 미러 회로를 일정한 주기로 순차적으로 선택하는 순차 선택 수단과,
    상기 복수의 커런트 미러 회로의 각각의 기준측 및 미러측을 접속하는 제 1의 스위치 수단과, 상기 복수의 커런트 미러 회로의 선택의 주기에 맞추어 미러측의 전류가 일정하게 되도록 정전류 발생부의 기준 전압을 전환하는 기준 전압 전환 수단과,
    상기 정전류 발생부를 상기 선택의 주기에 맞추어서, 상기 복수의 커런트 미러 회로의 기준측에 접속하는 제 2의 스위치 수단을 가지는 것을 특징으로 하는 정전류 구동장치.
  2. 제 1항에 있어서,
    상기 전류 보관 유지용 커패시터는 상기 커런트 미러 회로가 선택되어 있을 때 충전하도록 한 것을 특징으로 하는 정전류 구동장치.
  3. 제 1항에 있어서,
    상기 기준 전압 전환 수단은,
    상기 커런트 미러 회로의 각 트랜지스터의 특성의 불균형에 대응한 복수의 기준 전압을 기억한 기억 수단과,
    상기 기억 수단의 각 기준 전압을 커런트 미러의 선택 주기에 동기하여 독출하는 독출 수단과,
    상기 독출 수단의 디지털 기준 전압을 아날로그 기준 전압으로 변환하는 디지털-아날로그 변환 회로로 구성되는 것을 특징으로 하는 정전류 구동장치.
  4. 제 1항에 있어서,
    상기 커런트 미러 회로의 미러측 트랜지스터의 출력에 직렬로 스위칭 소자와 표시 소자의 직렬 회로가 접속된 것을 특징으로 하는 정전류 구동장치.
  5. 제 4항에 있어서,
    상기 표시 소자가 유기 EL소자인 것을 특징으로 하는 정전류 구동장치.
  6. 제 4항에 있어서,
    상기 표시 소자가 발광 다이오드 소자인 것을 특징으로 하는 정전류 구동장치.
  7. 제 1항에 있어서,
    상기 커런트 미러 회로의 기준측 트랜지스터, 미러측 트랜지스터 및 제 1, 제 2의 스위칭 수단은, 전계 효과 트랜지스터로 각각 구성되어 있는 것을 특징으로 하는 정전류 구동장치.
KR1020067013364A 2004-11-10 2005-11-09 정전류 구동장치 KR101127494B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004326794A JP4311340B2 (ja) 2004-11-10 2004-11-10 定電流駆動装置
JPJP-P-2004-00326794 2004-11-10
PCT/JP2005/020978 WO2006051992A1 (ja) 2004-11-10 2005-11-09 定電流駆動装置

Publications (2)

Publication Number Publication Date
KR20070085046A true KR20070085046A (ko) 2007-08-27
KR101127494B1 KR101127494B1 (ko) 2012-03-23

Family

ID=36336657

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020067013364A KR101127494B1 (ko) 2004-11-10 2005-11-09 정전류 구동장치

Country Status (7)

Country Link
US (1) US7808284B2 (ko)
EP (1) EP1811358B1 (ko)
JP (1) JP4311340B2 (ko)
KR (1) KR101127494B1 (ko)
DE (1) DE602005024292D1 (ko)
TW (1) TW200636654A (ko)
WO (1) WO2006051992A1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4809030B2 (ja) * 2005-09-28 2011-11-02 株式会社リコー 駆動回路及びその駆動回路を用いた電子機器
CN101878498A (zh) * 2007-09-12 2010-11-03 康宁股份有限公司 在宽动态范围中产生精确电流的方法与装置
JP4565283B2 (ja) * 2008-06-10 2010-10-20 マイクロン テクノロジー, インク. 電圧調整系
US8183892B2 (en) 2009-06-05 2012-05-22 Fairchild Semiconductor Corporation Monolithic low impedance dual gate current sense MOSFET
US8816600B2 (en) 2011-05-13 2014-08-26 Nxp B.V. Method of power and temperature control for high brightness light emitting diodes
CN102722213B (zh) * 2012-06-26 2014-03-26 昆明物理研究所 应用倒置电压跟随器的光伏探测器读出单元电路
CN103632635B (zh) * 2013-11-08 2016-04-13 电子科技大学 功率管分组混合驱动电路
CN104485073B (zh) * 2014-12-25 2017-02-22 广东威创视讯科技股份有限公司 Led显示屏亮度调节方法及系统
US20180348805A1 (en) * 2017-05-31 2018-12-06 Silicon Laboratories Inc. Bias Current Generator
US10720098B2 (en) * 2017-11-15 2020-07-21 Facebook Technologies, Llc Pulse-width-modulation control of micro LED

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62121492A (ja) * 1985-11-22 1987-06-02 日立超エル・エス・アイエンジニアリング株式会社 デイスプレイモジユ−ル
JPH0219909A (ja) * 1988-07-08 1990-01-23 Canon Inc 定電流回路
US5963071A (en) * 1998-01-22 1999-10-05 Nanoamp Solutions, Inc. Frequency doubler with adjustable duty cycle
JP3315652B2 (ja) * 1998-09-07 2002-08-19 キヤノン株式会社 電流出力回路
KR100296113B1 (ko) * 1999-06-03 2001-07-12 구본준, 론 위라하디락사 전기발광소자
KR100566813B1 (ko) * 2000-02-03 2006-04-03 엘지.필립스 엘시디 주식회사 일렉트로 루미네센스 셀 구동회로
KR100327374B1 (ko) * 2000-03-06 2002-03-06 구자홍 액티브 구동 회로
JP3610923B2 (ja) * 2001-05-30 2005-01-19 ソニー株式会社 アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置、並びにそれらの駆動方法
CN100371962C (zh) * 2001-08-29 2008-02-27 株式会社半导体能源研究所 发光器件、发光器件驱动方法、以及电子设备
JP2003187988A (ja) * 2001-12-20 2003-07-04 Sharp Corp 白色発光ダイオードの駆動装置
KR100618574B1 (ko) * 2001-12-29 2006-08-31 엘지.필립스 엘시디 주식회사 유기 전계 발광 소자의 구동 회로
JP2003273749A (ja) * 2002-03-18 2003-09-26 Seiko Epson Corp 信号伝送装置及び信号伝送方法、電子装置並びに電子機器
JP3866606B2 (ja) * 2002-04-08 2007-01-10 Necエレクトロニクス株式会社 表示装置の駆動回路およびその駆動方法
US7271784B2 (en) * 2002-12-18 2007-09-18 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
JP4662698B2 (ja) * 2003-06-25 2011-03-30 ルネサスエレクトロニクス株式会社 電流源回路、並びに電流設定方法

Also Published As

Publication number Publication date
EP1811358A1 (en) 2007-07-25
EP1811358A4 (en) 2009-01-21
WO2006051992A1 (ja) 2006-05-18
JP4311340B2 (ja) 2009-08-12
KR101127494B1 (ko) 2012-03-23
US20090121750A1 (en) 2009-05-14
JP2006139405A (ja) 2006-06-01
TW200636654A (en) 2006-10-16
TWI309402B (ko) 2009-05-01
DE602005024292D1 (de) 2010-12-02
EP1811358B1 (en) 2010-10-20
US7808284B2 (en) 2010-10-05

Similar Documents

Publication Publication Date Title
KR101127494B1 (ko) 정전류 구동장치
US7453383B2 (en) Digital-to-analog converting circuit, electrooptical device, and electronic apparatus
KR100293962B1 (ko) 액정표시패널을구동하는액정구동회로
EP1291838A1 (en) Apparatus and method for driving luminescent display panel
US20140361696A1 (en) Lighting systems with uniform led brightness
KR20050092046A (ko) 전하 펌프 회로 및 이 회로를 포함하는 전자 장치
JPH10260664A (ja) 液晶駆動回路とこれを用いた液晶装置
US6972547B2 (en) Power supply for positive and negative output voltages
CN110249378A (zh) 像素电路、驱动方法和显示设备
KR920006905A (ko) 표시장치의 구동회로
CN109754754A (zh) 驱动像素驱动电路的驱动控制电路及显示装置
KR20110061464A (ko) Led 구동장치 및 구동방법
JP4462844B2 (ja) 電源回路
US11443686B2 (en) Display screen having light-emitting diodes
CN100409290C (zh) 数字驱动型显示装置
KR920006906A (ko) 표시장치의 구동회로
US20100259529A1 (en) Power supply circuit and display device including the same
KR960015367A (ko) 표시장치의 구동회로 및 액정표시장치
JP2002162933A (ja) 発光素子の駆動方法
US6914473B2 (en) Arrangement for driving display units with an adaptive start sequence
KR100672109B1 (ko) 유기 el 패널 구동 회로 및 이와 동일한 유기 el 소자구동 회로의 구동 전류에 대한 적부 테스트 방법
KR950030492A (ko) D/a 변환 회로
JP4832598B2 (ja) 電圧発生装置
JP2007518118A (ja) 発光ディスプレイを駆動するための回路及び方法
US20020047563A1 (en) Capacitive load drive circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee