KR20070065066A - 정전기 방지 평판 표시 패널 및 그 제조 방법 - Google Patents

정전기 방지 평판 표시 패널 및 그 제조 방법 Download PDF

Info

Publication number
KR20070065066A
KR20070065066A KR1020050125751A KR20050125751A KR20070065066A KR 20070065066 A KR20070065066 A KR 20070065066A KR 1020050125751 A KR1020050125751 A KR 1020050125751A KR 20050125751 A KR20050125751 A KR 20050125751A KR 20070065066 A KR20070065066 A KR 20070065066A
Authority
KR
South Korea
Prior art keywords
substrate
guard line
unit panels
insulating layer
liquid crystal
Prior art date
Application number
KR1020050125751A
Other languages
English (en)
Inventor
이인성
변재성
박정목
최명욱
안기완
김동혁
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050125751A priority Critical patent/KR20070065066A/ko
Publication of KR20070065066A publication Critical patent/KR20070065066A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/22Antistatic materials or arrangements

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)

Abstract

본 발명은 정전기에 의한 패널의 파손을 방지할 수 있는 정전기 방지 평판 표시 패널 및 그 제조 방법을 제공하기 위한 것으로서, 소정 간격 이격되어 배치된 다수의 단위 패널을 포함하는 기판 및 다수의 단위 패널로 유입되는 정전기를 방지하기 위한 가드 라인을 포함하며, 이러한 가드 라인은 다수의 단위 패널과 소정 간격 이격된 채, 기판의 주변부에 설치되며, 가드 라인과 다수의 단위 패널 사이의 영역은 기판이 노출되는 것을 특징으로 하는 정전기 방지 평판 표시 패널 및 그 제조 방법이 제공된다.
정전기, 평판 표시 패널, 가드 라인

Description

정전기 방지 평판 표시 패널 및 그 제조 방법 {Flat panel display panel for preventing static electricity and method for manufacturing the same}
도 1은 종래 기술에 따른 정전기 방지용 가드 라인이 설치된 액정 표시 패널의 개략도이다.
도 2는 도 1의 정전기 방지용 가드 라인의 문제점을 나타낸 개략 단면도이다.
도 3은 본 발명의 제1 실시예에 따른 정전기 방지용 가드 라인이 설치된 액정 표시 패널의 개략도이다.
도 4는 도 3의 액정 표시 패널의 개략 단면도이다.
도 5는 본 발명의 제2 실시예에 따른 정전기 방지용 가드 라인이 설치된 액정 표시 패널의 개략도이다.
도 6은 본 발명의 제3 실시예에 따른 정전기 방지용 가드 라인이 설치된 액정 표시 패널의 개략도이다.
도 7은 본 발명의 일 실시예에 따른 정전기 방지용 가드 라인이 설치된 액정 표시 패널의 제조 방법의 흐름도이다.
*도면의 주요 부분에 대한 부호의 설명*
100; 유리 기판 200; 단위 액정 패널
300; 가드 라인 310; 제1 금속층
330; 제1 절연층 350; 제2 금속층
370; 제2 절연층 390; 제3 금속층
400; 패드
본 발명은 평판 표시 패널 및 그 제조 방법에 관한 것으로, 보다 상세하게는 정전기 방지 구조를 갖는 평판 표시 패널 및 그 제조 방법에 관한 것이다.
일반적으로, 액정 표시 장치와 같은 평판 표시 장치는 경량, 박형, 저전력구동, 풀-컬러, 고해상도 구현 등의 특징으로 인해 그 응용범위가 확대되고 있는 실정이다. 현재, 액정 표시 장치는 컴퓨터, 노트북, PDA, 전화기, TV, 오디오/비디오기기 등에서 사용되고 있다. 이러한 액정 표시 장치는 매트릭스 형태로 배열된 다수의 제어용 스위치들에 인가되는 영상신호에 따라 광의 투과량이 조절되어 액정 표시 장치의 패널에 원하는 화상을 표시한다.
한편, 평판 표시 장치의 기판으로는 주로 유리가 사용되는데, 이러한 유리 기판은 절연체이기 때문에, 패널 제조 공정 중 발생되는 정전기는 유리 기판에 대전되어 먼지 등이 쉽게 부착되어 공정 불량을 유발하기도 하며, 패널 내의 소자를 파괴할 수도 있기 때문에, 일반적으로 평판 표시 패널에는 정전기 방지 대책이 마 련된다.
도 1은 종래 기술에 따른 정전기 방지용 가드 라인이 설치된 액정 표시 패널의 개략도이다.
상기 도 1을 참조하면, 상기 액정 표시 패널은 기판(10), 상기 기판 상에 형성된 다수의 단위 액정 패널(20) 및 가드 라인(30)을 포함한다.
상기 기판(10) 상에는 다수의 단위 액정 패널(20)이 소정 간격으로 이격된 채, 형성된다. 상기 가드 라인(30)은 정전기가 상기 다수의 단위 액정 패널(20) 안으로 침투되는 것을 방지하기 위하여, 상기 다수의 단위 액정 패널(20)의 둘러 싸도록, 상기 기판의 주변부에 설치된다.
도 2는 도 1의 정전기 방지용 가드 라인의 문제점을 나타낸 개략 단면도이다. 상기 도 2를 참조하면, 상기 가드 라인(30)은 기판(10) 상에 게이트 전극층(31), 절연막(33), 소스/드레인 전극층(35), 보호막(37) 및 화소 전극층(39)을 순차적으로 적층하여 형성한다. 이때, 상기 가드 라인(30)과 단위 액정 패널(20)의 최외곽 패드(40)는 절연막(33)과 보호막(37)으로 연결된다.
정전기는 상기 가드 라인(30)에 대전되어 단위 액정 패널로 유입되는 것이 방지되는데, 이때 상기 가드 라인에 충전된 전하가 절연막 및 보호막의 표면을 따라 인접한 패드(40)로 유입되어 정전기 피해를 보는 경우가 발생하게 된다.
본 발명은 상술한 종래의 문제점을 극복하기 위한 것으로서, 본 발명이 이루고자 하는 기술적 과제는 정전기를 방지하기 위한 가드 라인에 충전된 전하가 패널 내부로 유입되는 것을 방지하여, 정전기에 의한 패널의 파손을 방지할 수 있는 정전기 방지 평판 표시 패널 및 그 제조 방법을 제공하는 것이다.
상기 본 발명의 목적을 달성하기 위한 본 발명의 일 측면에 따르면, 소정 간격 이격되어 배치된 다수의 단위 패널을 포함하는 기판 및 상기 다수의 단위 패널로 유입되는 정전기를 방지하기 위한 가드 라인(guard line)을 포함하며, 상기 가드 라인은 상기 다수의 단위 패널과 소정 간격 이격된 채, 상기 기판의 주변부에 설치되며, 상기 가드 라인과 상기 다수의 단위 패널 사이의 영역은 상기 기판이 노출되는 것을 특징으로 하는 정전기 방지 평판 표시 패널이 제공된다.
본 발명의 다른 측면에 따르면, 소정 간격 이격되어 배치된 다수의 단위 패널을 포함하는 기판 및 상기 다수의 단위 패널로 유입되는 정전기를 방지하기 위한 가드 라인(guard line)을 포함하며, 상기 가드 라인은 상기 가드 라인은 상기 다수의 단위 패널과 소정 간격 이격된 채, 상기 기판의 주변부에 설치되며, 인접한 단위 패널 사이의 영역은 상기 기판이 노출되는 것을 특징으로 하는 정전기 방지 평판 표시 패널이 제공된다.
본 발명의 또 다른 측면에 따르면, 소정 간격 이격되어 배치된 다수의 단위 패널을 포함하는 기판 및 상기 다수의 단위 패널로 유입되는 정전기를 방지하기 위한 가드 라인(guard line)을 포함하며, 상기 가드 라인은 상기 다수의 단위 패널과 소정 간격 이격된 채, 상기 기판의 주변부에 설치되며, 상기 가드 라인과 상기 다수의 단위 패널 사이의 영역과 인접한 단위 패널 사이의 영역은 상기 기판이 노출되는 것을 특징으로 하는 정전기 방지 평판 표시 패널이 제공된다.
본 발명의 또 다른 측면에 따르면, (a) 기판을 준비하는 단계와, (b) 상기 기판 상에 다수의 단위 패널을 형성하며, 상기 기판 주변부에 정전기를 방지하기 위한 가드 라인을 형성하는 단계 및 (c) 상기 가드 라인과 상기 다수의 단위 패널 사이에 존재하는 소정 물질층을 제거하여 기판을 노출시키는 단계를 포함하는 것을 특징으로 하는 정전기 방지 평판 표시 패널 제조 방법이 제공된다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대해 상세히 설명한다.
도 3은 본 발명의 제1 실시예에 따른 정전기 방지용 가드 라인이 설치된 액정 표시 패널의 개략도이다.
상기 도 3을 참조하면, 상기 액정 표시 패널은 기판(100), 다수의 단위 액정 패널(200) 및 가드 라인(Guard Line)(300)을 포함한다.
상기 기판(100)은 유리로 이루어지며, 상기 기판(100) 상에는 다수의 단위 액정 패널(200)이 소정 간격으로 배치되어 형성된다.
상기 가드 라인(300)은 정전기가 상기 다수의 단위 액정 패널로 유입되는 것을 방지하기 위하여, 상기 다수의 단위 액정 패널(200)을 둘러 싸도록, 상기 기판(100)의 주변부에 형성되며, 상기 가드 라인(300)과 다수의 단위 액정 패널(200)의 최외곽부와는 소정 간격 이격되어 형성된다. 이때, 상기 가드 라인(300)과 상기 다수의 단위 액정 패널(200)의 최외곽부는 서로 분리되어 형성된다. 즉, 상기 가드 라인(300)과 상기 다수의 단위 액정 패널(200)의 최외곽부 사이의 영역(A)은 기판(100)이 노출되도록 형성된다. 이와 같은 구조로 상기 가드 라인(300)을 형성함으로써, 상기 가드 라인(300)에 충전된 정전기가 상기 다수의 단위 액정 패널(200)로 유입되는 경로를 차단할 수 있게 된다.
도 4는 도 3의 액정 표시 패널의 개략 단면도이다.
상기 도 4를 참조하면, 상기 가드 라인(300)은 상기 기판(100)의 주변부에 형성되며, 또한, 상기 가드 라인(300)은 다수의 단위 액정 패널(200)의 최외곽 패드(400)와 소정 간격 이격된 채, 서로 분리되어 형성된다. 즉, 상기 가드 라인(300)과 상기 최외곽 패드(400) 사이의 영역(A)은 기판(100)을 노출시키도록 형성함으로써, 상기 가드 라인(300)에 충전된 정전기가 상기 최외곽 패드(400)로 유입되는 경로를 차단한다.
상기 다수의 단위 액정 패널(200)이 형성된 기판(100)은 액정 표시 패널의 하부 기판 즉, 박막 트랜지스터 기판으로서, 상기 박막 트랜지스터 기판의 단위 액정 패널은 액정에 신호 전압을 인가하고 차단하는 스위칭 소자인 박막 트랜지스터 와, 상기 박막 트랜지스터에 인가된 신호 전압을 액정에 가해주기 위한 화소 전극, 상기 화소 전극에 인가된 신호 전압을 일정시간 이상 유지시켜주는 스토리지 커패시터, 다수의 게이트 라인 및 다수의 데이터 라인 등을 포함한다.
상기 가드 라인(300)은 제1 금속층(310), 제1 절연층(330), 제2 금속층(350), 제2 절연층(370) 및 제3 금속층(390)이 순차적으로 적층되어 형성된다. 본 실시예는 투과형 액정 표시 패널의 경우를 설명하고 있으나, 만약 반투과형이나 유기 투과형 액정 표시 패널의 경우에는 상기 가드 라인(300)은 유기막층을 더 포함할 수도 있다.
한편, 상기 가드 라인(300)은 상기 다수의 단위 액정 패널(200)을 형성할 때, 형성된다. 본 실시예에서, 상기 제1 금속층(310)은 박막 트랜지스터의 게이트 전극층과 동일한 재료로 구성되며, 상기 제2 절연층(370)은 박막 트랜지스터의 게이트 절연막과 동일한 재료로 구성되며, 상기 제2 금속층(350)은 박막 트랜지스터의 소스/드레인 전극층과 동일한 재료로 구성되며, 상기 제2 절연층(370)은 단위 액정 패널의 보호막과 동일한 재료로 구성되며, 상기 제3 금속층(390)은 화소 전극과 동일한 재료로 구성된다. 상기 제1 절연층(330) 및 제2 절연층(270)은 일반적으로 실리콘 질화물이 사용되며, 상기 제3 금속층(390)으로는 ITO 전극이 사용된다.
한편, 상기 단위 액정 패널의 최외곽 패드(400)는 상기 제1 금속층(310)과 제3 금속층(390)으로 구성되는데, 종래 기술과는 달리, 상기 가드 라인(300)과 상기 최외곽 패드(400)가 제1 절연층(330)과 제2 절연층(370)에 의해서 연결되는 것이 아니라, 기판(100)으로 연결된다. 따라서, 실리콘 질화물로 구성된 제1 절연층 및 제2 절연층 보다는 유리로 이루어진 기판의 절연 특성이 더욱 우수하기 때문에, 정전기의 유입을 더욱 효과적으로 차단할 수 있게 된다.
도 5는 본 발명의 제2 실시예에 따른 정전기 방지용 가드 라인이 설치된 액정 표시 패널의 개략도이다.
상기 도 5에 도시된 제2 실시예는 상기 제1 실시예와는 달리, 인접한 단위 액정 패널 사이를 서로 분리한다는 점이 상이하며, 나머지 구성요소는 거의 유사하다.
상기 도 5를 참조하면, 상기 액정 표시 패널은 기판(100), 다수의 단위 액정 패널(200) 및 가드 라인(Guard Line)(300)을 포함한다.
상기 기판(100)은 유리로 이루어지며, 상기 기판(100) 상에는 다수의 단위 액정 패널(200)이 소정 간격으로 배치되어 형성된다. 상기 가드 라인(300)은 정전기가 상기 다수의 단위 액정 패널로 유입되는 것을 방지하기 위하여, 상기 다수의 단위 액정 패널(200)을 둘러 싸도록, 상기 기판(100)의 주변부에 형성된다.
한편, 상기 다수의 단위 액정 패널(200)들은 인접한 단위 액정 패널이 서로 분리되어 형성된다. 즉, 인접한 단위 액정 패널들 사이의 영역(B)은 기판(100)이 노출되도록 형성된다. 이와 같은 구조로 단위 액정 패널들을 형성함으로써, 상기 가드 라인(300)에 충전된 정전기가 일부 단위 액정 패널(200)로 유입되더라도, 인접한 다른 단위 액정 패널로 정전기가 유입되는 것을 차단할 수 있게 되어, 정전기로 인한 액정 패널의 파손을 최소화할 수 있게 된다.
도 6은 본 발명의 제3 실시예에 따른 정전기 방지용 가드 라인이 설치된 액정 표시 패널의 개략도이다. 상기 도 6에 도시된 제3 실시예는 상기 제1 실시예와 제2 실시예를 조합한 형태이다.
상기 도 6을 참조하면, 상기 액정 표시 패널은 유리로 이루어진 기판(100), 소정 간격으로 배치되어 형성된 다수의 단위 액정 패널(200) 및 가드 라인(Guard Line)(300)을 포함한다.
상기 가드 라인(300)은 정전기가 상기 다수의 단위 액정 패널로 유입되는 것을 방지하기 위하여, 상기 다수의 단위 액정 패널(200)을 둘러 싸도록, 상기 기판(100)의 주변부에 형성되며, 상기 가드 라인(300)과 다수의 단위 액정 패널(200)의 최외곽부와는 소정 간격 이격되어 형성된다.
이때, 상기 가드 라인(300)과 상기 다수의 단위 액정 패널(200)의 최외곽부는 서로 분리되어 형성된다. 즉, 상기 가드 라인(300)과 상기 다수의 단위 액정 패널(200)의 최외곽부 사이의 영역(A)은 기판(100)이 노출되도록 형성된다. 또한, 상기 다수의 단위 액정 패널(200)들은 인접한 단위 액정 패널이 서로 분리되어 형성된다. 즉, 인접한 단위 액정 패널들 사이의 영역(B)은 기판(100)이 노출되도록 형성된다.
이와 같은 구조로 상기 가드 라인(300) 및 단위 액정 패널(200)들을 형성함으로써, 상기 가드 라인(300)에 충전된 정전기가 상기 다수의 단위 액정 패널(200)로 유입되는 경로를 차단할 수 있으며, 만약 정전기의 일부가 단위 액정 패널(200) 로 유입되더라도, 인접한 다른 단위 액정 패널로 정전기가 유입되는 것을 차단할 수 있다.
도 7은 본 발명의 일 실시예에 따른 정전기 방지용 가드 라인이 설치된 액정 표시 패널의 제조 방법의 흐름도이다.
상기 도 7을 참조하면, 우선 기판을 준비한다(S710). 이때, 상기 기판은 유리 기판을 준비한다.
그 다음에, 상기 기판 상에 다수의 단위 액정 패널을 형성하면서, 기판 주변부에 상기 다수의 단위 액정 패널로 정전기가 유입되는 것을 방지하기 위한 가드 라인을 형성한다(S720). 이때, 기판은 액정 표시 패널의 하부 기판 즉, 박막 트랜지스터 기판으로 이용되며, 상기 기판의 다수의 단위 액정 패널 각각에는 액정에 신호 전압을 인가하고 차단하는 스위칭 소자인 박막 트랜지스터와, 상기 박막 트랜지스터에 인가된 신호 전압을 액정에 가해주기 위한 화소 전극, 상기 화소 전극에 인가된 신호 전압을 일정시간 이상 유지시켜주는 스토리지 커패시터, 다수의 게이트 라인 및 다수의 데이터 라인 등이 형성된다.
그 다음에, 가드 라인과 상기 다수의 단위 액정 패널의 최외곽부를 서로 분리시키기 위하여, 상기 단위 액정 패널의 박막 트랜지스터 형성시, 형성된 절연층을 제거하여, 기판을 노출시킨다(S730).
그리고 나서, 인접한 단위 액정 패널 사이를 서로 분리시키기 위하여, 절연층을 제거하여, 기판을 노출시킨다(S740).
상기 실시예들에서는 액정 표시 패널을 위주로 상술하였지만, 본 발명에 따른 정전기 방지 평판 표시 패널은 상기에서 설명한 액정 표시 패널에 한정되는 것은 아니며, 이 이외에도, 반도체 성질을 갖는 유기물 또는 공액 고분자를 발광소재로 하여, 이를 두 전극 사이에 끼워 놓고 전압을 가하면 전류가 발광소재 내로 흐르면서 유기물 또는 고분자로부터 빛이 발생되는 원리(전기발광이라 부른다)를 이용하는 OLED 또는 두 장의 기판 사이에 작은 셀을 다수 배치하고 그 상하에 장착된 전극(+와 -)사이에서 가스(네온과 아르곤)방전을 일으켜 거기서 발생하는 자외선에 의해 자기 발광시켜 컬러화상을 재현하는 PDP 등의 평판 표시 패널에도 적용될 수 있다.
이상에서 설명한 것은 본 발명에 따른 정전기 방지 평판 표시 패널 및 그 제조 방법의 예시적인 실시예에 불과한 것으로서, 본 발명은 상기한 실시예에 한정되지 않고, 이하의 특허청구범위에서 청구하는 바와 같이, 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변경 실시가 가능한 범위까지 본 발명의 기술적 정신이 있다고 할 것이다.
전술한 바와 같이 본 발명에 따르면, 정전기를 방지하기 위한 가드 라인과 다수의 단위 패널을 분리하거나 또는 인접한 단위 패널을 서로 분리하기 위하여, 기판을 노출시킴으로써, 정전기가 패널 내부로 유입되는 것을 방지하며, 인접한 단 위 패널로 유입되는 것을 방지할 수 있게 된다. 따라서, 정전기에 의한 패널의 파손을 방지하거나 최소화할 수 있게 된다.

Claims (14)

  1. 소정 간격 이격되어 배치된 다수의 단위 패널을 포함하는 기판 및
    상기 다수의 단위 패널로 유입되는 정전기를 방지하기 위한 가드 라인(guard line)을 포함하며,
    상기 가드 라인은 상기 다수의 단위 패널과 소정 간격 이격된 채, 상기 기판의 주변부에 설치되며, 상기 가드 라인과 상기 다수의 단위 패널 사이의 영역은 상기 기판이 노출되는 것을 특징으로 하는 정전기 방지 평판 표시 패널.
  2. 소정 간격 이격되어 배치된 다수의 단위 패널을 포함하는 기판 및
    상기 다수의 단위 패널로 유입되는 정전기를 방지하기 위한 가드 라인(guard line)을 포함하며,
    상기 가드 라인은 상기 가드 라인은 상기 다수의 단위 패널과 소정 간격 이격된 채, 상기 기판의 주변부에 설치되며, 인접한 단위 패널 사이의 영역은 상기 기판이 노출되는 것을 특징으로 하는 정전기 방지 평판 표시 패널.
  3. 소정 간격 이격되어 배치된 다수의 단위 패널을 포함하는 기판 및
    상기 다수의 단위 패널로 유입되는 정전기를 방지하기 위한 가드 라인(guard line)을 포함하며,
    상기 가드 라인은 상기 다수의 단위 패널과 소정 간격 이격된 채, 상기 기판 의 주변부에 설치되며, 상기 가드 라인과 상기 다수의 단위 패널 사이의 영역과 인접한 단위 패널 사이의 영역은 상기 기판이 노출되는 것을 특징으로 하는 정전기 방지 평판 표시 패널.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 가드 라인은,
    상기 기판 상에 형성된 제1 금속층;
    상기 제1 금속층 상에 형성된 제1 절연층;
    상기 제1 절연층 상에 형성된 제2 금속층;
    상기 제2 금속층 상에 형성된 제2 절연층 및
    상기 제2 절연층 상에 형성된 제3 금속층을 포함하는 것을 특징으로 하는 정전기 방지 평판 표시 패널.
  5. 제4항에 있어서,
    상기 제1 절연층 및 제2 절연층은 실리콘 질화물을 포함하는 것을 특징으로 하는 정전기 방지 평판 표시 패널.
  6. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 단위 패널은 액정 패널인 것을 특징으로 하는 정전기 방지 평판 표시 패널.
  7. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 단위 패널은 OLED(Organic Electro Luminescence Display) 패널인 것을 특징으로 하는 정전기 방지 평판 표시 패널.
  8. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 기판은 유리로 이루어지는 것을 특징으로 하는 정전기 방지 평판 표시 패널.
  9. (a) 기판을 준비하는 단계;
    (b) 상기 기판 상에 다수의 단위 패널을 형성하며, 상기 기판 주변부에 정전기를 방지하기 위한 가드 라인을 형성하는 단계 및
    (c) 상기 가드 라인과 상기 다수의 단위 패널 사이에 존재하는 소정 물질층을 제거하여 기판을 노출시키는 단계를 포함하는 것을 특징으로 하는 정전기 방지 평판 표시 패널 제조 방법.
  10. 제9항에 있어서,
    (d) 인접한 단위 패널 사이에 존재하는 소정 물질층을 제거하여 기판을 노출시키는 단계를 더 포함하는 것을 특징으로 하는 정전기 방지 평판 표시 패널 제조 방법.
  11. 제9항 또는 제10항에 있어서,
    상기 가드 라인은 상기 기판 상에 제1 금속층, 제1 절연층, 제2 금속층, 제2 절연층 및 제3 금속층을 순차적으로 적층하여 형성하는 것을 특징으로 하는 정전기 방지 평판 표시 패널 제조 방법.
  12. 제11항에 있어서,
    상기 소정 물질층은 상기 제1 절연층 및 제2 절연층을 포함하는 것을 특징으로 하는 정전기 방지 평판 표시 패널 제조 방법.
  13. 제12항에 있어서,
    상기 제1 절연층 및 제2 절연층은 실리콘 질화물을 포함하는 것을 특징으로 하는 정전기 방지 평판 표시 패널 제조 방법.
  14. 제9항 또는 제10항에 있어서,
    상기 기판은 유리로 이루어지는 것을 특징으로 하는 정전기 방지 평판 표시 패널 제조 방법.
KR1020050125751A 2005-12-19 2005-12-19 정전기 방지 평판 표시 패널 및 그 제조 방법 KR20070065066A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050125751A KR20070065066A (ko) 2005-12-19 2005-12-19 정전기 방지 평판 표시 패널 및 그 제조 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050125751A KR20070065066A (ko) 2005-12-19 2005-12-19 정전기 방지 평판 표시 패널 및 그 제조 방법

Publications (1)

Publication Number Publication Date
KR20070065066A true KR20070065066A (ko) 2007-06-22

Family

ID=38364548

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050125751A KR20070065066A (ko) 2005-12-19 2005-12-19 정전기 방지 평판 표시 패널 및 그 제조 방법

Country Status (1)

Country Link
KR (1) KR20070065066A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110015128A (ko) * 2009-08-07 2011-02-15 엘지디스플레이 주식회사 유기 발광 표시 소자의 제조 방법 및 이에 이용되는 유기 발광 표시 소자 형성용 기판
CN107966860A (zh) * 2017-11-24 2018-04-27 深圳市华星光电技术有限公司 一种goa电路、显示面板及显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110015128A (ko) * 2009-08-07 2011-02-15 엘지디스플레이 주식회사 유기 발광 표시 소자의 제조 방법 및 이에 이용되는 유기 발광 표시 소자 형성용 기판
CN107966860A (zh) * 2017-11-24 2018-04-27 深圳市华星光电技术有限公司 一种goa电路、显示面板及显示装置
CN107966860B (zh) * 2017-11-24 2020-07-31 深圳市华星光电技术有限公司 一种goa电路、显示面板及显示装置

Similar Documents

Publication Publication Date Title
US7221012B2 (en) Pixel array
EP2911200B1 (en) Thin film transistor substrate and display using the same
US9263387B2 (en) GOA circuit of array substrate and display apparatus
JP6223987B2 (ja) 表示装置、薄膜トランジスター、アレイ基板及びその製造方法
KR20200055774A (ko) 디스플레이 패널 및 그 제조방법
US7973466B2 (en) Organic electroluminescent display device with light-shielding means and method of fabricating the same
CN101625491A (zh) 液晶显示器件及制造该液晶显示器件的驱动方法
JP2006004907A (ja) エレクトロルミネッセンス装置及び電子機器
JP2006146200A (ja) 平板表示素子及びその製造方法
US11362153B2 (en) Display device
JP2009015320A (ja) 静電放電の保護効果を有するパネルと電子装置
US20200348784A1 (en) Touch display substrate, method of manufacturing the same and display device
US11665920B2 (en) Transparent display panel having an electrode contact of auxiliary electrode connected to a portion of second electrode and transparent display device including the same
CN101118875A (zh) 影像显示系统的制造方法
US11557644B2 (en) Transparent display panel and transparent display device including the same
KR20160070257A (ko) 정전기 차폐 구조를 갖는 유기발광 다이오드 표시장치
US7656468B2 (en) Display device and manufacturing method of the display device
US20060076653A1 (en) Passivation layer assembly on a substrate and display substrate having the same
CN108389883A (zh) 触控显示基板及其制作方法、显示装置
KR102000056B1 (ko) 정전기 방지 회로 및 이의 제조 방법
CN101158762A (zh) 用以显示影像的系统
JP2003234355A (ja) 半導体装置の作製方法
KR101832270B1 (ko) 액정표시소자 및 그 제조방법
US9608013B2 (en) Array substrate, liquid crystal panel, and manufacturing method of array substrate
JP2008152225A (ja) 電子インク表示装置及びアクティブデバイスアレイ基板

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination