KR20060117476A - 플라즈마 표시 장치 및 그 구동 장치 - Google Patents

플라즈마 표시 장치 및 그 구동 장치 Download PDF

Info

Publication number
KR20060117476A
KR20060117476A KR1020050039271A KR20050039271A KR20060117476A KR 20060117476 A KR20060117476 A KR 20060117476A KR 1020050039271 A KR1020050039271 A KR 1020050039271A KR 20050039271 A KR20050039271 A KR 20050039271A KR 20060117476 A KR20060117476 A KR 20060117476A
Authority
KR
South Korea
Prior art keywords
diode
point
electrically connected
transistor
cathode
Prior art date
Application number
KR1020050039271A
Other languages
English (en)
Other versions
KR100649197B1 (ko
Inventor
이동명
박상건
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050039271A priority Critical patent/KR100649197B1/ko
Publication of KR20060117476A publication Critical patent/KR20060117476A/ko
Application granted granted Critical
Publication of KR100649197B1 publication Critical patent/KR100649197B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명에 따른 플라즈마 표시 장치 및 그 구동 장치는 양방향으로 전류를 흐르게 하기 위한 스위치를 구성함에 있어서 1개의 트랜지스터와 4개의 다이오드를 이용하여 브리지 형태로 회로를 구현한다.
따라서 트랜지스터가 턴온이 되면 양방향으로 전류가 흐를 수 있고, 턴 오프가 되면 어느 방향으로도 전류가 흐를 수 없도록 하며, 트랜지스터의 개수를 줄임으로써 저렴하고 간단하게 회로를 구성할 수 있다.
바디 다이오드, 백투백, 스너버, 유지 전극

Description

플라즈마 표시 장치 및 그 구동 장치{PLASMA DISPLAY DEVICE AND DRIVING DEVICE THEREOF}
도 1은 플라즈마 표시 장치의 구동 파형을 나타낸 도면이다.
도 2는 플라즈마 표시 장치의 구동 회로의 일부를 나타낸 도면이다.
도 3는 본 발명의 실시예에 따른 플라즈마 표시 장치의 개략적인 개념도이다.
도 4는 본 발명의 제1 실시예에 따른 양방향 스위치 회로를 나타내는 도면이다.
도 5a 및 도 5b 는 본 발명의 제1 실시예에 따른 도 4의 구동 회로에서 각 모드에서의 전류 경로를 나타내는 도면이다.
도 6은 본 발명의 제2 실시예에 따른 양방향 스위치 회로를 나타내는 도면이다.
도 7은 본 발명의 제3 실시예에 따른 양방향 스위치 회로를 나타내는 도면이다.
본 발명은 플라즈마 표시 장치 및 그 구동 장치에 관한 것으로, 특히 플라즈마 표시 장치에서 유지 전극에 전압을 인가하는 회로에 관한 것이다.
플라즈마 표시 장치는 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 픽셀(pixel)이 매트릭스(matrix) 형태로 배열되어 있다.
이러한 플라즈마 표시 장치의 패널에는 그 한쪽 면에 서로 평행인 주사 전극 및 유지 전극이 형성되고 다른 쪽 면에 이들 전극과 직교하는 방향으로 어드레스 전극이 형성된다. 그리고 유지 전극은 각 주사 전극에 대응해서 형성되며, 그 일단이 서로 공통으로 연결되어 있다.
도 1은 플라즈마 표시 장치의 구동 파형을 나타낸 도면이다. 일반적으로 플라즈마 표시 장치는 한 프레임이 각각의 가중치를 가지는 복수의 서브필드로 분할되어 구동된다. 그리고 도 1에 나타낸 바와 같이, 각 서브필드는 리셋 기간(reset period), 어드레스 기간(address period) 및 유지 기간(sustain period)으로 이루어진다.
리셋 기간은 이전의 유지방전으로 형성된 벽 전하를 소거하고 다음의 어드레스 방전을 안정적으로 수행하기 위해 벽 전하를 셋업(setup) 하는 역할을 한다. 어드레스 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽 전하를 쌓아두는 동작을 수행하는 기간이다. 그리고 유지 기간은 어드레싱된 셀에 실제로 화상을 표시하기 위한 유지방전을 수행하는 기간이다.
이때, 리셋 기간의 하강기간과 어드레스 기간에서 유지 전극(X)에 Ve 전압을 가해주어 유지 전극(X)과 주사 전극(Y) 및 어드레스 전극(A)에 벽전하가 쌓이게 함으로써 리셋 및 어드레스시에 방전을 일으키는데 유리하도록 한다.
도 2는 플라즈마 표시 장치의 구동 회로의 일부를 나타낸 도면이다.
도 2에서 보는 바와 같이, Vs 전압 인가부로부터 유지 전극에 전압이인가되며, Ve 전원과 바디 다이오드(De1, De2)를 각각 포함하는 트랜지스터(Me1, Me2)는 직렬로 연결이 되어 있다.
트랜지스터(Me1, Me2)에는 각각 바디 다이오드(De1, De2)가 존재하므로 양방향으로 전류를 흐르게 하고, 바디 다이오드에 의해 형성되는 경로를 차단하기 위해서, 트랜지스터(Me1, Me2)는 백투백(back-to-back)으로 연결되어 있다.
즉, 트랜지스터(Me1, Me2)의 소스가 서로 연결되고, 바디 다이오드(De1, De2)의 애노드가 서로 연결되며 턴온 신호를 공유하는 백투백(back-to-back) 방식을 취하여 트랜지스터가 턴온이 되면 전류가 양방향으로 흐를 수 있도록 하였다.
그러나, 상기와 같이 양방향으로 전류를 흐르도록 하기 위해 백투백(back-to-back) 스위치를 사용할 경우, 트랜지스터가 2개가 사용된다.
본 발명이 이루고자 하는 기술적 과제는 상기한 종래 기술의 문제점을 해결하기 위한 것으로 양방향으로 전류가 흐르도록 하면서 트랜지스터의 개수를 줄이는 플라즈마 표시 장치 및 그 구동 장치를 제공하기 위한 것이다.
상기한 목적을 달성하기 위한 본 발명의 특징에 따른 플라즈마 표시 장치는
복수의 주사 전극 및 유지 전극을 포함하는 플라즈마 표시 패널, 턴온시 제1 지점과 제2 지점 사이의 양방향으로 전류가 흐르도록 제어하는 스위치를 적어도 하나 포함하는 구동회로를 포함하며, 상기 스위치는 애노드가 상기 제1 지점에 전기적으로 연결되는 제1 다이오드, 캐소드가 상기 제1 지점에 전기적으로 연결되는 제2 다이오드, 상기 제1 다이오드의 캐소드가 드레인에 전기적으로 연결되고, 상기 제2 다이오드의 애노드가 소스에 전기적으로 연결되는 트랜지스터, 캐소드가 상기 트랜지스터의 드레인에 전기적으로 연결되고 애노드는 상기 제2 지점과 전기적으로 연결되는 제3 다이오드, 및 애노드가 상기 트랜지스터의 소스와 전기적으로 연결되고 캐소드는 상기 제2 지점과 전기적으로 연결되는 제4 다이오드를 포함한다.
또한, 상기 제1 지점은 제1 전원에 전기적으로 연결되고 상기 제2 지점은 상기 유지 전극에 전기적으로 연결되며, 상기 스위치의 턴온에 의해 어드레스 기간에서 상기 유지 전극에 상기 제1 전원의 전압이 인가된다.
본 발명의 다른 특징에 따른 플라즈마 표시 장치의 구동 장치는
복수의 주사 전극 및 유지 전극을 포함하는 플라즈마 표시 장치를 구동하는 장치에 있어서, 턴온 시에 제1 지점과 제2 지점 사이에 전류가 흐르도록 동작하는 트랜지스터, 애노드가 상기 제1 지점에 전기적으로 연결되는 제1 다이오드, 캐소드가 상기 제2 지점에 전기적으로 연결되는 제2 다이오드, 애노드가 상기 제2 지점에 전기적으로 연결되는 제3 다이오드, 및 캐소드가 상기 제1 지점에 전기적으로 연결되는 제4 다이오드를 포함하며, 상기 트랜지스터의 드레인과 소스에 각각 상기 제1 다이오드의 캐소드와 상기 제2 다이오드의 애노드가 전기적으로 연결되어 상기 제1 지점의 전압이 상기 제2 지점의 전압보다 높고 상기 트랜지스터가 턴온되는 경우, 상기 제1 지점에서 상기 제2 지점으로 제1 전류 경로가 형성되고, 상기 트랜지스터의 드레인과 소스에 각각 상기 제3 다이오드의 캐소드와 상기 제4 다이오드의 애노드가 전기적으로 연결되어 상기 제1 지점의 전압이 상기 제2 지점의 전압보다 낮고 상기 트랜지스터가 턴온되는 경우, 상기 제2 지점에서 상기 제1 지점으로 제2 전류 경로가 형성된다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙였다. 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 연결되어 있는 경우도 포함한다.
도 3는 본 발명의 실시예에 따른 플라즈마 표시 장치를 개략적으로 나타내는 도면이다. 도 3에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 표시 장치는 플라즈마 표시 패널(100), 제어부(200), 어드레스 전극 구동부(300), 유지 전극 구동부(400) 및 주사 전극 구동부(500)를 포함한다.
플라즈마 표시 패널(100)은 열 방향으로 뻗어 있는 복수의 어드레스 전극 (A1-Am)(이하 "A 전극"이라 함), 그리고 행 방향으로 서로 쌍을 이루면서 뻗어 있는 복수의 유지 전극)(X1-Xn)(이하, "X 전극"이라 함) 및 주사 전극)(Y1-Yn)(이하, "Y 전극"이라 함)을 포함한다. 일반적으로 X 전극(X1-Xn)은 각 Y 전극(Y1-Yn)에 대응해서 형성되어 있다. Y 전극(Y1-Yn)과 X 전극(X1-Xn)은 A 전극(A1-Am)과 직교하도록 배치된다. 이때, A 전극(A1-Am)과 X 및 Y 전극(X1-Xn, Y1-Yn)의 교차부에 있는 방전 공간이 셀을 형성한다.
제어부(200)는 외부로부터 영상 신호를 수신하여 구동 제어 신호를 출력한다. 그리고 제어부(200)는 한 프레임을 각각의 휘도 가중치를 가지는 복수의 서브필드로 분할하고, 각 서브필드를 시간적으로 리셋 기간, 어드레스 기간 및 유지 기간으로 분할하여 구동한다. A 전극, X 전극 및 Y 전극 구동부(300, 400, 500)는 제어부(200)로부터의 구동 제어 신호에 따라 각각 A 전극(A1-Am), X 전극(X1-Xn) 및 Y 전극(Y1-Yn)에 구동 전압을 인가한다.
어드레스 구동부(300)는 제어부(200)로부터 어드레스 구동 제어신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극에 인가한다.
유지 전극 구동부(400)는 제어부(200)로부터 유지 전극 구동 제어신호를 수신하여 유지 전극에 구동 전압을 인가한다.
주사 전극 구동부(500)는 제어부(200)로부터 주사 전극 구동 제어신호를 수 신하여 주사전극에 구동 전압을 인가한다.
아래에서는 상기 구동부(300, 400, 500) 에 포함되는 스위치에서 양방향으로 전류를 흐르게 하는 스위치의 구성에 대해서 알아본다. 한편, 편의상 이하의 설명은 리셋 기간의 하강 기간 및 어드레스 기간에서 유지 전극(X)에 Ve 전압을 인가시키도록 제어하는 스위치( Xb' 스위치, 이는 도 2에서 Xb 스위치에 대응됨) 에 대해서만 설명한다. 즉, 1개의 트랜지스터를 사용하여 양방향으로 전류를 흐르도록 하는 스위치(이하 '양방향 스위치'라 함)에 대하여 도 4 내지 도 7을 참조하여 상세하게 설명한다.
도 4는 본 발명의 제1 실시예에 따른 양방향 스위치(Xb')의 내부 회로를 나타내는 도면이다.
도 4에서 사용되는 트랜지스터는 n채널 트랜지스터로 도시하였으며, 동일 또는 유사한 기능을 하는 다른 트랜지스터로 이루어질 수 있다. 그리고 도 4에서는 편의상 유지 전극(X), 주사 전극(Y) 및 어드레스 전극(A)간에 형성되는 용량성 성분을 패널 커패시터(Cp)로 도시하였다.
도 4에 나타낸 바와 같이, 본 발명의 실시에에 따른 양방향 스위치(Xb')는 전원(Ve)과 패널 커패시터(Cp) 사이에 4개의 다이오드(D1, D2, D3, D4)가 브릿지 형태로 연결되어 있으며, 다이오드(D1)와 다이오드(D3)의 접점과 다이오드(D2)과 다이오드(D4)의 접점 사이에는 트랜지스터(Me3)가 연결되어 있다.
또한 다이오드(D1)와 다이오드(D3)는 캐소드가 서로 연결되어 있어, 다이오드(D1)와 다이오드(D3) 사이를 흐르는 전류를 차단한다.
마찬가지로 다이오드(D2)와 다이오드(D4)는 애노드가 서로 연결이 되어 있어, 다이오드(D2)와 다이오드(D4) 사이를 흐르는 전류를 차단한다.
그리고 다이오드(D1)의 애노드는 다이오드(D2)의 캐소드와 연결이 되어 있고, 다이오드(D3)의 애노드는 다이오드(D4)의 캐소드와 연결이 되어 있다.
이때, 다이오드(D1, D2, D3, D4)의 연결 순서는 바뀔 수 있으며, Ve 전원과 패널 커패시터(Cp)의 위치도 바뀔 수 있다.
도 5a 및 도 5b 는 본 발명의 제1 실시예에 따른 양방향 스위치(Xb')의 동작시 각 모드에서의 전류 경로를 나타내는 도면이다.
먼저 모드 1(M1)에서는 유지 전극(X)에 인가된 전압이 Ve 전압보다 낮은 경우에, 트랜지스터(Me3)는 턴온이 되는 경우를 나타낸다. 그러면 도 5a에 나타낸 바와 같이, 트랜지스터(Me)의 턴온에 의해 다이오드(D1)-트랜지스터(Me3)-다이오드(D4)-패널 커패시터(Cp)로 전류 경로가 형성된다(M1). 이에 따라 트랜지스터(Me3)의 턴온에 유지 전극(X)에 Ve 전압이 인가된다.
이때, 트랜지스터(Me3)가 턴오프가 되면 Ve 전원에서 흐르는 전류는 다이오드(D1)을 통과하더라도 다이오드(D3)의 캐소드가 향하는 방향에 역행하므로 흐를 수 없게 된다.
다음으로 모드 2(M2)는 유지 전극(X)에 인가된 전압이 Ve 전압보다 높은 경우에, 트랜지스터(Me3)가 턴온되는 경우를 나타낸다. 그러면 도 5b에 나타낸 바와 같이, 트랜지스터(Me3)의 턴온에 의해 패널 커패시터(Cp)-다이오드(D3)-트랜지스터(Me3)-다이오드(D2)로 전류 경로가 형성된다(M2). 이에 따라 트랜지스터(Me3)의 턴 온에 유지 전극(X)에 Ve 전압이 인가된다.
이때, 트랜지스터(Me3)가 턴오프가 되면 유지 전극(X)에서 흐르는 전류는 다이오드(D3)을 통과하더라도 다이오드(D1)의 캐소드가 향하는 방향에 역행하므로 흐를 수 없게 된다.
이와 같이 트랜지스터(Me3)가 턴온이 되면, 유지 전극(X)에 인가된 전압과 Ve 전압의 크기에 따라 Ve 전원에서 유지 전극(X) 방향, 또는 유지 전극(X)에서 Ve 전원 방향 중 어느 방향으로도 트랜지스터를 거쳐서 전류가 흐를 수 있다. 또한 트랜지스터(Me3)가 턴오프되면 Ve 전원과 유지 전극(X) 사이의 전류의 전달 경로가 다이오드(D1, D2, D3, D4)에 의해 차단되어 전류는 어느 방향으로도 도통되지 않는다.
따라서, 트랜지스터를 1개만 사용하더라도 턴온이 되면 양방향으로 전류가 흐르도록 할 수 있고, 턴오프가 되면 전류가 흐르는 것을 차단할 수 있다.
도 6은 본 발명의 제2 실시예에 따른 양방향 스위치(Xb'')의 내부 회로를 나타내는 도면이다. 도 6에서 나타낸 바와 같이 본 발명의 제2 실시예에 따른 양방향 스위치(Xb'')의 내부 구성은 커패시터(C1)가 추가되는 것을 제외하고 제1 실시예와 동일 하므로 이하 중복되는 설명은 생략한다.
즉 커패시터(C1)를 트랜지스터(Me3)와 병렬로 연결한 스너버(snubber)회로를 구현함으로써 트랜지스터(Me3) 양단의 잡음 전력을 억제하도록 한다. 따라서 갑자기 dv/dt 비율이 큰 전압이 인가될 경우, 트랜지스터(Me3)의 게이트에 신호를 인가하지 않아도 트랜지스터(Me3)가 턴온될 수가 있으므로 이를 제어하고 회로를 보호 하기 위하여 커패시터(C1)를 트랜지스터(Me3)와 병렬로 연결한다.
도 7은 본 발명의 제3 실시예에 따른 양방향 스위치(Xb''')의 내부 회로를 나타내는 도면이다. 도 7에서 나타낸 바와 같이 본 발명의 제3 실시예에 따른 양방향 스위치(Xb''')의 내부 구성은 커패시터(C2), 저항(R) 및 다이오드(D5)가 추가되는 것을 제외하고 제1 실시예와 동일 하므로 중복되는 설명은 생략한다.
도 7에서 보는 바와 같이, 제2 실시예와 마찬가지로 회로의 구동을 제어하고 회로를 보호하기 위하여 저항(R), 커패시터(C2), 다이오드(D5)를 이용하여 RCD 스너버 회로를 구현한다.
즉, 다이오드(D3)의 캐소드와 다이오드(D4)의 애노드 사이에 저항(R)과 커패시터(C2)를 직렬로 연결하며, 다이오드(D5)의 캐소드는 저항(R)과 커패시터(C2)의 접점에 연결하고, 다이오드(D5)의 애노드는 다이오드(D3)의 캐소드와 연결된다.
따라서 저항(R)과 커패시터(C2) 및 다이오드(D5)가 연결이 된 형태는 상기 도 6의 커패시터(C1)와 마찬가지로 트랜지스터(Me3)와 병렬로 연결되어 있으므로, 트랜지스터(Me3)에 인가되는 급격한 전압의 상승을 제어하는 역할을 한다.
제2 실시예와 제3 실시예 역시, 제1 실시예와 마찬가지로, 트랜지스터를 1개만 사용하더라도 턴온이 되면 양방향으로 전류가 흐르도록 할 수 있고, 턴오프가 되면 전류가 흐르는 것을 차단할 수 있다.
상기 실시예들은 Ve 전압을 인가하는 부분의 양방향 스위치에 대해서 설명하였지만 Ve 전압에 한정되지 않고, 플라즈마 표시 장치의 구동 회로에서 양방향으로 전류가 흐르도록 되어 있는 다른 부분에도 적용될 수 있다.
이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이와 같이 본 발명의 실시예에 의하면, 트랜지스터와 다이오드를 브리지 형태로 연결함으로써 양방향으로 전류가 흐를 수 있도록 하였다.
따라서 트랜지스터를 백투백 형태로 연결하지 않아도 되므로, 트랜지스터의 개수를 줄일 수 있어 저렴하고 간단하게 회로를 구현할 수 있다.

Claims (8)

  1. 복수의 주사 전극 및 유지 전극을 포함하는 플라즈마 표시 패널,
    턴온시 제1 지점과 제2 지점 사이의 양방향으로 전류가 흐르도록 제어하는 스위치를 적어도 하나 포함하는 구동회로를 포함하며,
    상기 스위치는
    애노드가 상기 제1 지점에 전기적으로 연결되는 제1 다이오드,
    캐소드가 상기 제1 지점에 전기적으로 연결되는 제2 다이오드,
    상기 제1 다이오드의 캐소드가 드레인에 전기적으로 연결되고, 상기 제2 다이오드의 애노드가 소스에 전기적으로 연결되는 트랜지스터,
    캐소드가 상기 트랜지스터의 드레인에 전기적으로 연결되고 애노드는 상기 제2 지점과 전기적으로 연결되는 제3 다이오드, 및
    애노드가 상기 트랜지스터의 소스와 전기적으로 연결되고 캐소드는 상기 제2 지점과 전기적으로 연결되는 제4 다이오드를 포함하는 플라즈마 표시 장치.
  2. 제1항에 있어서,
    상기 제1 지점은 제1 전원에 전기적으로 연결되고 상기 제2 지점은 상기 유지 전극에 전기적으로 연결되며, 상기 스위치의 턴온에 의해 어드레스 기간에서 상기 유지 전극에 상기 제1 전원의 전압이 인가되는 플라즈마 표시 장치.
  3. 제1항에 있어서,
    상기 트랜지스터가 턴온되고 상기 제1 지점의 전압이 상기 제2 지점의 전압 보다 높은 경우,
    상기 제1 지점, 상기 제1 다이오드, 상기 트랜지스터, 상기 제4 다이오드 및 상기 제2 지점으로 전류 경로가 형성되어, 상기 제1 지점에서부터 상기 제2 지점으로 전압이 인가되는 플라즈마 표시 장치.
  4. 제1항에 있어서,
    상기 트랜지스터가 턴온되고 상기 제1 지점의 전압이 상기 제2 지점의 전압 보다 낮은 경우,
    상기 제2 지점, 상기 제3 다이오드, 상기 트랜지스터, 상기 제2 다이오드 및 상기 제1 지점으로 전류 경로가 형성되어, 상기 제1 지점에서부터 상기 제2 지점으로 전압이 인가되는 플라즈마 표시 장치.
  5. 제1 항에 있어서,
    제1 단이 상기 제3 다이오드의 캐소드와 연결되고, 제2 단이 상기 제4 다이오드의 애노드와 연결되는 제1 커패시터를 더 포함하는 플라즈마 표시장치.
  6. 제1 항에 있어서,
    제1 단이 상기 제3 다이오드의 캐소드와 연결되는 저항,
    제1 단이 상기 저항의 제2 단과 연결되고, 제2 단이 상기 제4 다이오드의 애노드와 연결되는 제2 커패시터,
    애노드가 상기 제3 다이오드의 캐소드 및 상기 저항의 제1단과 연결되고, 캐소드는 상기 저항의 제2단 및 상기 제2 커패시터의 제1단에 연결되는 제5 다이오드를 더 포함하는 플라즈마 표시장치.
  7. 복수의 주사 전극 및 유지 전극을 포함하는 플라즈마 표시 장치를 구동하는 장치에 있어서,
    턴온 시에 제1 지점과 제2 지점 사이에 전류가 흐르도록 동작하는 트랜지스터,
    애노드가 상기 제1 지점에 전기적으로 연결되는 제1 다이오드,
    캐소드가 상기 제2 지점에 전기적으로 연결되는 제2 다이오드,
    애노드가 상기 제2 지점에 전기적으로 연결되는 제3 다이오드, 및
    캐소드가 상기 제1 지점에 전기적으로 연결되는 제4 다이오드를 포함하며,
    상기 트랜지스터의 드레인과 소스에 각각 상기 제1 다이오드의 캐소드와 상기 제2 다이오드의 애노드가 전기적으로 연결되어 상기 제1 지점의 전압이 상기 제2 지점의 전압보다 높고 상기 트랜지스터가 턴온되는 경우, 상기 제1 지점에서 상기 제2 지점으로 제1 전류 경로가 형성되고,
    상기 트랜지스터의 드레인과 소스에 각각 상기 제3 다이오드의 캐소드와 상기 제4 다이오드의 애노드가 전기적으로 연결되어 상기 제1 지점의 전압이 상기 제 2 지점의 전압보다 낮고 상기 트랜지스터가 턴온되는 경우, 상기 제2 지점에서 상기 제1 지점으로 제2 전류 경로가 형성되는 플라즈마 표시 장치의 구동 장치.
  8. 제7항에 있어서,
    상기 제1 지점은 제1 전원에 전기적으로 연결되고 상기 제2 지점은 상기 유지 전극에 전기적으로 연결되며, 상기 스위치의 턴온에 의해 어드레스 기간에서 상기 유지 전극에 상기 제1 전원의 전압이 인가되는 플라즈마 표시 장치의 구동 장치.
KR1020050039271A 2005-05-11 2005-05-11 플라즈마 표시 장치 및 그 구동 장치 KR100649197B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050039271A KR100649197B1 (ko) 2005-05-11 2005-05-11 플라즈마 표시 장치 및 그 구동 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050039271A KR100649197B1 (ko) 2005-05-11 2005-05-11 플라즈마 표시 장치 및 그 구동 장치

Publications (2)

Publication Number Publication Date
KR20060117476A true KR20060117476A (ko) 2006-11-17
KR100649197B1 KR100649197B1 (ko) 2006-11-24

Family

ID=37704935

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050039271A KR100649197B1 (ko) 2005-05-11 2005-05-11 플라즈마 표시 장치 및 그 구동 장치

Country Status (1)

Country Link
KR (1) KR100649197B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101502170B1 (ko) * 2008-11-28 2015-03-13 엘지디스플레이 주식회사 백라이트 유닛 및 구동방법

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100438914B1 (ko) * 2001-12-03 2004-07-03 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치
KR100493972B1 (ko) * 2003-03-21 2005-06-10 엘지전자 주식회사 플라즈마 디스플레이 패널의 서스테인 펄스 발생장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101502170B1 (ko) * 2008-11-28 2015-03-13 엘지디스플레이 주식회사 백라이트 유닛 및 구동방법

Also Published As

Publication number Publication date
KR100649197B1 (ko) 2006-11-24

Similar Documents

Publication Publication Date Title
US6858992B2 (en) Organic electro-luminescence device and method and apparatus for driving the same
US7425846B2 (en) Gate driving device and flat display device employing such a gate driving device
KR100649197B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100670177B1 (ko) 플라즈마 표시 장치와 그의 구동 방법
JP5909729B2 (ja) 表示装置及びその制御方法
KR100739626B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100739078B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100590012B1 (ko) 플라즈마 표시 장치와 그 구동 방법
KR100648726B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 장치
KR100658638B1 (ko) 플라즈마 표시 장치 및 게이트 구동 장치와 구동 방법
KR100740093B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100658639B1 (ko) 플라즈마 표시 장치 및 게이트 구동 장치와 구동 방법
KR100590064B1 (ko) 발광표시 장치 및 그 구동 방법
KR100740112B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
JP2003228325A (ja) 有機エレクトロルミネッセンス素子の発光回路及び表示装置
KR100740091B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100648685B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100649536B1 (ko) 플라즈마 표시 장치 및 게이트 구동 장치와 구동 방법
KR100659713B1 (ko) 플라즈마 표시 장치 및 게이트 구동 장치와 구동 방법
KR100739648B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100739575B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR20080028092A (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100739625B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100670179B1 (ko) 플라즈마 표시 장치
KR100684856B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121022

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131024

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee