KR20060077372A - 스큐 일치 출력 회로 - Google Patents
스큐 일치 출력 회로 Download PDFInfo
- Publication number
- KR20060077372A KR20060077372A KR1020040116211A KR20040116211A KR20060077372A KR 20060077372 A KR20060077372 A KR 20060077372A KR 1020040116211 A KR1020040116211 A KR 1020040116211A KR 20040116211 A KR20040116211 A KR 20040116211A KR 20060077372 A KR20060077372 A KR 20060077372A
- Authority
- KR
- South Korea
- Prior art keywords
- delay
- pulse
- time
- delay time
- skew
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00323—Delay compensation
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31725—Timing aspects, e.g. clock distribution, skew, propagation delay
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/005—Adapting incoming signals to the display format of the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/043—Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Pulse Circuits (AREA)
Abstract
Description
Claims (9)
- 샘플 펄스를 생성하기 위한 펄스 생성부;상기 샘플 펄스를 입력받아 소정의 기준 지연시간 만큼 지연시켜 기준 지연 펄스를 생성하기 위한 기준 스큐 생성부;상기 샘플 펄스를 입력받아 필요한 시간 만큼 지연시켜 샘플 지연 펄스를 출력하기 위한 지연기 라인 블록;상기 기준 지연 펄스 및 상기 샘플 지연 펄스의 위상차의 선후를 측정하여 지연 감지 신호로 출력하기 위한 지연 감지부; 및상기 지연 감지 신호에 따라 상기 지연기 라인 블록의 지연 시간을 조절하기 위한 지연 제어부를 포함하는 스큐 일치 출력 회로.
- 제1항에 있어서, 상기 기준 스큐 생성부는,외부의 어느 한 전송라인과 연결된 상태로, 상기 샘플 펄스를 소정 시간 지연시키기 위한 지연기인 스큐 일치 출력 회로.
- 제1항에 있어서, 상기 지연 제어부는,기동하는 단계(S110); - 지연 시간 설정 범위가 상기 지연기 라인 블록의 최소 지연 시간부터 최대 지연 시간까지로 된다.지연 시간 설정 범위의 중간 시간을 상기 지연기 라인 블록의 지연 시간으로 설정하는 단계(S120);상기 지연 감지 신호를 입력받는 단계(S130);상기 지연 감지 신호가 락킹이면, 상기 지연기 라인 블록의 설정 상태를 지연 측정값으로 결정하는 단계(S142);상기 지연 감지 신호가 과다 지연이면, 이전의 지연 시간 설정 범위 중 중간 시간 보다 늦은 범위를 새로운 지연 시간 설정 범위로 설정하고, 상기 S120 단계로 복귀하는 단계(S144);상기 지연 감지 신호가 과소 지연이면, 이전의 지연 시간 설정 범위 중 중간 시간 보다 빠른 범위를 새로운 지연 시간 설정 범위로 설정하고, 상기 S120 단계로 복귀하는 단계(S146);를 수행하는 스큐 일치 출력 회로.
- 제1항에 있어서, 상기 지연 감지부는,상기 샘플 지연 펄스를 데이터-입력 받으며, 기준 지연 펄스를 클럭-입력 받는 제1 플립플롭;상기 기준 지연 펄스를 입력 받는 락킹-갭 지연기;상기 샘플 지연 펄스를 데이터-입력 받으며, 상기 락킹-갭 지연기의 출력을 클럭-입력 받는 제2 플립플롭;상기 제1 플립플롭의 출력과 상기 제2 플립플롭의 출력을 입력받아 과대/과소 지연 여부를 표시하는 지연 감지 신호를 출력하는 오아게이트; 및상기 제1 플립플롭의 출력과 상기 제2 플립플롭의 반전출력을 입력받아 락킹 여부를 표시하는 지연 감지 신호를 출력하는 노아게이트를 포함하는 스큐 일치 출력 회로.
- 제1항에 있어서, 상기 지연 감지부의 구성소자는,상기 기준 지연 펄스 및 상기 샘플 지연 펄스가, 최소한 상기 펄스의 스윙폭의 3/4에 도달하였을때 트랜지션이 발생되는 스큐 일치 출력 회로.
- 제1항에 있어서, 상기 지연기 라인 블록은,상기 지연기 라인 블록의 최소 지연 시간부터 최대 지연 시간까지의 중간치의 지연시간을 가지는 제1 지연기;상기 제1 지연기 지연 시간의 중간치의 지연시간을 가지는 제2 지연기;상기 제2 지연기 지연 시간의 중간치의 지연시간을 가지는 제3 지연기; 및상기와 동일한 규칙의 지연시간을 가지는 제4 지연기 내지 제N 지연기를 포함하는 스큐 일치 출력 회로.
- 제6항에 있어서, 상기 지연 제어부는,상기 제1 지연기 내지 제N 지연기를 활성화/비활성화시키는 지연기 제어신호를 출력하기 위한 MUX부; 및활성화된 지연기의 식별 기호를 저장하기 위한 레지스터부를 포함하는 스큐 일치 출력 회로.
- 제6항에 있어서, 상기 지연 제어부는,기동하는 단계(S210); - 지연 시간 설정 범위가 상기 지연기 라인 블록의 최소 지연 시간부터 최대 지연 시간까지로 된다.상기 제N 지연기만을 활성화시키는 단계(S220);상기 지연기 라인 블록에 의한 지연 신호를 입력받은 상기 지연 감지부가 출력하는 지연 감지 신호를 입력받는 단계(S230);상기 지연 감지 신호가 락킹이면, 상기 지연기 라인 블록의 설정 상태를 지연 측정값으로 결정하는 단계(S242);상기 지연 감지 신호가 과다 지연이면, 활성화된 지연기 중 가장 짧은 지연기를 비활성화시키고, 상기 지연기의 이전단 지연기-지연시간이 상기 지연기의 1/2 이다-를 활성화시키고, 상기 S230 단계로 복귀하는 단계(S244);상기 지연 감지 신호가 과소 지연이면, 활성화된 지연기 중 가장 짧은 지연기의 이전단 지연기-지연시간이 상기 지연기의 1/2이다-를 활성화시키고, 상기 S230 단계로 복귀하는 단계(S244);를 수행하는 스큐 일치 출력 회로.
- 제1항 내지 제8항 중 어느 한 항에 있어서,반도체 소자에 내장되는 형태로 구현되는 스큐 일치 출력 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040116211A KR101100756B1 (ko) | 2004-12-30 | 2004-12-30 | 스큐 일치 출력 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040116211A KR101100756B1 (ko) | 2004-12-30 | 2004-12-30 | 스큐 일치 출력 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060077372A true KR20060077372A (ko) | 2006-07-05 |
KR101100756B1 KR101100756B1 (ko) | 2011-12-30 |
Family
ID=37169470
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040116211A KR101100756B1 (ko) | 2004-12-30 | 2004-12-30 | 스큐 일치 출력 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101100756B1 (ko) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100818181B1 (ko) * | 2007-09-20 | 2008-03-31 | 주식회사 아나패스 | 데이터 구동 회로 및 지연 고정 루프 회로 |
US7999591B2 (en) | 2007-12-28 | 2011-08-16 | Samsung Electronics Co., Ltd. | Deskew system for eliminating skew between data signals and clock and circuits for the deskew system |
US8139014B2 (en) | 2008-02-20 | 2012-03-20 | Samsung Electronics Co., Ltd. | Skew adjustment circuit and a method thereof |
WO2024008579A1 (en) * | 2022-07-05 | 2024-01-11 | Ams-Osram Ag | Delay-locked loop circuit |
-
2004
- 2004-12-30 KR KR1020040116211A patent/KR101100756B1/ko active IP Right Grant
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100818181B1 (ko) * | 2007-09-20 | 2008-03-31 | 주식회사 아나패스 | 데이터 구동 회로 및 지연 고정 루프 회로 |
US7999591B2 (en) | 2007-12-28 | 2011-08-16 | Samsung Electronics Co., Ltd. | Deskew system for eliminating skew between data signals and clock and circuits for the deskew system |
US8139014B2 (en) | 2008-02-20 | 2012-03-20 | Samsung Electronics Co., Ltd. | Skew adjustment circuit and a method thereof |
WO2024008579A1 (en) * | 2022-07-05 | 2024-01-11 | Ams-Osram Ag | Delay-locked loop circuit |
Also Published As
Publication number | Publication date |
---|---|
KR101100756B1 (ko) | 2011-12-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4878215B2 (ja) | インタフェース回路及びメモリ制御装置 | |
US6894933B2 (en) | Buffer amplifier architecture for semiconductor memory circuits | |
EP2026469B1 (en) | Circuit device and method of measuring clock jitter | |
US8570881B2 (en) | Transmitter voltage and receiver time margining | |
US8861666B2 (en) | Communication protocol method and apparatus for a single wire device | |
US20040068682A1 (en) | Deskew circuit and disk array control device using the deskew circuit, and deskew method | |
KR20130006323A (ko) | 차동 데이터 스트로브 신호 수신 장치 및 방법 | |
JP4138163B2 (ja) | Lsi試験装置およびそのタイミングキャリブレーション方法 | |
US7639054B1 (en) | Techniques for generating programmable delays | |
JP4419067B2 (ja) | ディジタルインターフェースを有する半導体装置、メモリ素子及びメモリモジュール | |
JP2760284B2 (ja) | 半導体集積回路装置 | |
US5498983A (en) | Device for checking the skew between two clock signals | |
US20090271133A1 (en) | Clock jitter measurement circuit and integrated circuit having the same | |
US6754869B2 (en) | Method and device for testing set-up time and hold time of signals of a circuit with clocked data transfer | |
KR101100756B1 (ko) | 스큐 일치 출력 회로 | |
US9837170B2 (en) | Systems and methods for testing performance of memory modules | |
KR20110002330A (ko) | 반도체 장치의 데이터 샘플링 회로 | |
US7038485B2 (en) | Terminating resistor device and a method for testing a terminating resistor circuit | |
US20170365355A1 (en) | Memory controller for selecting read clock signal | |
JP3368572B2 (ja) | 周期発生装置 | |
RU2806240C1 (ru) | Схема обнаружения и способ обнаружения | |
CN112816858B (zh) | 数字电路延时测试方法、测试电路和集成电路芯片 | |
JP4945616B2 (ja) | ディジタルインターフェースを有する半導体装置 | |
WO2023033103A1 (ja) | 逐次比較型a/dコンバータ | |
KR20100018934A (ko) | 위상 검출기 및 이를 이용하는 타임투디지털컨버터 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20141119 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20151118 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20161118 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20171117 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20181120 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20191119 Year of fee payment: 9 |