KR20060064603A - 캐리어 누설을 억제하는 방법 및 시스템 - Google Patents

캐리어 누설을 억제하는 방법 및 시스템 Download PDF

Info

Publication number
KR20060064603A
KR20060064603A KR1020067000276A KR20067000276A KR20060064603A KR 20060064603 A KR20060064603 A KR 20060064603A KR 1020067000276 A KR1020067000276 A KR 1020067000276A KR 20067000276 A KR20067000276 A KR 20067000276A KR 20060064603 A KR20060064603 A KR 20060064603A
Authority
KR
South Korea
Prior art keywords
offset compensation
controller
digital
offset
compensation module
Prior art date
Application number
KR1020067000276A
Other languages
English (en)
Inventor
알파슬란 데미르
레오니드 카자케비치
탄비르 하크
Original Assignee
인터디지탈 테크날러지 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인터디지탈 테크날러지 코포레이션 filed Critical 인터디지탈 테크날러지 코포레이션
Publication of KR20060064603A publication Critical patent/KR20060064603A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/30Circuits for homodyne or synchrodyne receivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/38Angle modulation by converting amplitude modulation to angle modulation
    • H03C3/40Angle modulation by converting amplitude modulation to angle modulation using two signal paths the outputs of which have a predetermined phase difference and at least one output being amplitude-modulated
    • H03C3/406Angle modulation by converting amplitude modulation to angle modulation using two signal paths the outputs of which have a predetermined phase difference and at least one output being amplitude-modulated using a feedback loop containing mixers or demodulators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/04Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0016Stabilisation of local oscillators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0018Arrangements at the transmitter end

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transmitters (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

본 발명은 송신기 내의 현저한 온도 변동 (168) 이 검출되는 경우에 아날로그 무선 송신의 실제 (184) 및 가상 (186) 신호 경로상에 발생하는 캐리어 누설을 억제하는데 사용되는 하나 이상의 DC 오프셋 보상값을 결정하는 방법 및 시스템에 관한 것이다. 하나 이상의 DC 오프셋 보상값에 대응하는 레벨을 가지는 하나 이상의 DC 오프셋 신호는 하나 이상의 실제 및 가상 신호 경로 (184 및 186) 의 DC 레벨을 조정하는 디지털 DC 오프셋 보상 모듈에 제공된다.
가상 신호 경로, 온도 센서

Description

캐리어 누설을 억제하는 방법 및 시스템{METHOD AND SYSTEM FOR SUPPRESSING CARRIER LEAKAGE}
도 1 은 본 발명의 바람직한 실시형태에 따라 구성된 디지털 DC 오프셋 보상 모듈을 가진 DBB RF 송신기의 블록도.
도 2 는 도1 의 DBB RF 송신기의 디지털 DC 오프셋 보상 모듈의 예시적인 구성을 나타내는 도면.
도 3 은 도 1 의 DBB RF 송신기에 의해 처리되는 통신 신호의 일례를 나타내는 도면.
도 4 는 도 2 의 디지털 DC 오프셋 보상 모듈을 조정하기 위하여 하나 이상의 DC 오프셋 보상값을 결정하는데 사용되는 캐리어 누설 대(versus) DC 오프셋의 쌍곡선 함수를 나타내는 그래프.
도 5a 및 도 5b 는 모두 도 2의 디지털 DC 오프셋 보상 모듈을 조정하기 위하여 하나 이상의 DC 오프셋 보상값을 결정하는데 사용되는 방법 단계들을 포함하는 프로세스의 흐름도.
본 발명은 일반적으로 무선 통신 시스템내의 송신기 설계에 관한 것이다. 보다 상세하게는, 본 발명은 아날로그 무선 송신기에 도입되는 캐리어 누설(carrier leakage)을 보상하는데 사용되는 디지털 신호 처리 (DSP) 기술에 관한 것이다.
현존 무선 시스템의 건축학적 구조는 통신 신호들의 송신에 관하여 시스템 설계자에 엄격한 제약을 부여한다. 또한, 이러한 구성들은 종종 낮은 신뢰성 통신 링크, 높은 동작 비용, 및 다른 시스템 구성요소들에 비하여 바람직하지 않게 낮은 집적 레벨을 제공한다.
아날로그 구성요소들로 구성된 종래의 저비용의 무선 송신기의 무선 주파수 (RF) 부분에서, RF 신호들을 처리하는 경우에 상당한 레벨의 왜곡이 발생한다. 신호 품질을 강화시키는 보다 나은 왜곡 특성을 가진 고가의 구성 요소들은 최종 생산물의 비용을 감소시키기 위하여 설계 단계 동안에 간과될 수도 있다.
예를 들어, 종래의 무선 통신 시스템과 연관되는 공통적인 문제점은, 아날로그 무선 송신기의 변조기에 사용되는 국부 발진기 (LO) 신호가 송신기의 RF 전력 증폭기의 출력으로 누설된다는 점이다. 이러한 LO 누설은, 아날로그 회로 구성요소들의 불일치 및 결함으로 인해 변조기의 혼합기 단에서의 피할 수 없는 직류 (DC) 오프셋 전압 뿐만 아니라 송신기의 아날로그 회로 구성요소들에 대하여 LO 의 서브옵티멀 (suboptimal) 분리에 의해 야기된다.
캐리어 누설을 억제하기 위한 몇몇 이유가 있다. UTMS (universal mobile telecommunication system) 을 포함하는 많은 이동 통신 시스템들에 대한 기술적 명세들은, 주파수의 함수로서 최대 허용가능한 방사 신호 에너지를 설명하는 마스크를 규정한다. 마스크 내에 포함되지 않는 방사 신호들은 현재의 미 연방 통신 위원회 (FCC) 또는 다른 규칙들이 지배하는 스퓨리어스 방사를 위반할 수도 있고, 통신 시스템들에 의해 제공되는 서비스들을 붕괴시킬 수도 있다. 또한, RF 전력 증폭기의 출력에서의 원하지 않는 캐리어 구성요소는, 증가된 신호 레벨들의 존재로 인하여 RF 전력 증폭기의 선형성을 저하시킬 수 있다.
헤테로다인식 회로를 사용하는 송신기들 및 트랜시버들에서, LO 피드스루 (feedthrough) 는 적절한 주파수 플래닝 및 필터링의 이용을 통하여 동적으로 감소될 수 있다. 그러나, 광대역 시스템에서, RF 및 LO 대역은 종종 중첩된다. 호모다인 송신기들에서, RF 및 LO 대역은 실질적으로 항상 중첩한다.
RF 파라미터 밸런싱 기술들을 이용하는 방법들을 포함하여, LO 누설을 억제하기 위하여 존재하는 몇몇 최신의 방법들이 있다. 그러나, 실제적인 구성요소의 허용 오차는 대략 30 dB 의 캐리어 누설 억제력 보다 큰 것을 거의 허용하지 않는다.
LO 신호의 정확하게 레벨링되고 위상 시프트된 부분을 RF 신호에 부가하는 또 다른 기술은 매우 복잡한 혼합기를 필요로 하는 단점을 가진다.
RF 아날로그 신호들을 처리하는 구성요소들의 비용이 DSP 를 이용하는 구성요소들 보다 더 높기 때문에, 낮은 노이즈와 최소 전력 조건을 가지는 저비용의 송신기를 포함하고 아날로그 무선 송신기내의 캐리어 누설을 억제하기 위한 개선되고 덜 복잡한 방법 및 시스템을 제공하는 DSP 기술을 이용하는 디지털 베이스밴드 (DBB) 시스템을 제공하는 것이 바람직하다.
본 발명은 송신기에서의 현저한 온도 변화가 검출되는 경우에 아날로그 무선 송신기의 실제 및 가상 신호 경로상에 발생하는 캐리어 누설을 억제하는데 사용되는 하나 이상의 DC 오프셋 보상 값을 결정하는데 사용되는 방법 및 시스템에 관한 것이다. 하나 이상의 DC 오프셋 보상값에 대응하는 레벨을 가지는 하나 이상의 DC 오프셋 신호는 실제 및 가상 신호 경로 중 하나 이상의 DC 레벨을 조정하는 디지털 DC 오프셋 보상 모듈에 제공된다.
본 발명은 DBB 송신기, WTRU, IC, 무선 통신 시스템 및 방법, 또는 임의의 다른 원하는 통신 메카니즘으로 통합될 수도 있다. 본 발명은 실제 및 가상 신호 입력을 가지는 아날로그 무선 송신기, 그 아날로그 무선 송신기와 통신하며 실제 및 가상 신호 입력을 가지는 디지털 DC 오프셋 보상 모듈, 및 제어기를 포함한다. 디지털 DC 보상 모듈은 그 실제 및 가상 신호 입력들 중 하나 이상의 신호 입력의 DC 레벨을 조정하도록 구성된다. 제어기는 디지털 DC 오프셋 보상 모듈과 통신한다. 제어기는 아날로그 무선 송신기에서 발생하는 캐리어 누설을 억제하는데 사용되는 하나 이상의 DC 오프셋 보상값을 결정하도록 구성된다. 제어기는 하나 이상의 DC 오프셋 보상값에 대응하는 레벨을 가지는 실제 및 가상 신호 입력들 중 하나 이상의 신호 입력에 하나 이상의 DC 오프셋 신호를 제공한다.
본 발명은 제어기와 통신하는 메모리를 더 포함할 수도 있다. 메모리는 하 나 이상의 DC 오프셋 보상값을 저장한다. 아날로그 무선 송신기는 제어기와 통신하는 온도 센서를 더 포함할 수도 있다. 제어기는 온도 센서가 소정의 임계값 보다 더 큰 온도 변화, 또는 소정의 값 또는 범위를 초과하는 온도 편차를 검출하는 경우에 하나 이상의 DC 오프셋 보상값을 결정한다. 본 발명은 가드 주기에 의해 분리된 제 1 및 제 2 시간 슬롯을 포함하는 통신 신호들을 처리할 수도 있다. 제어기는 가드 주기의 적어도 일부분 동안에 하나 이상의 DC 오프셋 보상 값을 결정한다.
본 발명은 디지털 DC 오프셋 보상 모듈의 실제 및 가상 신호 입력들에 선택적으로 접속된 모뎀을 포함할 수도 있다. 모뎀은 실제 및 가상 신호 출력들을 가질 수도 있다. 본 발명은 모뎀의 실제 및 가상 신호 출력들에 각각 접속된 제 1 및 제 2 스위치, 디지털 DC 오프셋 보상 모듈의 실제 및 가상 신호 입력, 및 제어기를 더 포함할 수도 있다. 하나 이상의 DC 오프셋 보상값은 디지털 DC 오프셋 보상 모듈의 실제 및 가상 신호 입력들로 부터 모뎀을 접속해제하고, 디지털 DC 오프셋 보상 모듈의 실제 및 가상 신호 입력들에 제어기를 접속한다.
디지털 DC 오프셋 보상 모듈은 디지털 DC 오프셋 보상 모듈의 실제 신호 입력에 결합된 제 1 입력, 및 제어기에 결합된 제 2 입력을 가지는 제 1 가산기를 포함할 수도 있다. 제 2 가산기는 디지털 DC 오프셋 보상 모듈의 가상 신호 입력에 결합된 제 1 입력 및 상기 제어기에 결합된 제 2 입력을 가질 수도 있다. 제어기는 각각의 DC 오프셋 신호들을 제 1 및 제 2 가산기의 제 2 입력에 제공할 수도 있다. 각각의 DC 오프셋 신호들은 제어기에 의해 결정된 제 1 및 제 2 DC 오프셋 보 상값에 각각 대응하는 레벨들을 가질 수도 있다.
제어기는 하나 이상의 DC 오프셋 보상값을 결정하기 이전에 미리 결정된 DC 오프셋 보상값들을 0 으로 설정할 수도 있다. 아날로그 무선 송신기는 증폭기를 포함하며, 여기서 제어기는 하나 이상의 DC 오프셋 보상값을 결정하기 이전에 증폭기를 최대 이득 레벨로 설정한다.
제어기는 디지털 DC 오프셋 보상 모듈의 가상 신호 입력을 디스에이블시킬 수 있고, 다른 DC 오프셋 전압들의 세트를 디지털 DC 오프셋 보상 모듈의 실제 신호 입력에 인가할 수도 있다. 또한, 제어기는 디지털 DC 오프셋 보상 모듈의 실제 신호 입력을 디스에이블시킬 수 있고, 다른 DC 오프셋 전압들의 세트를 디지털 DC 오프셋 보상 모듈의 가상 신호 입력에 인가할 수도 있다.
다른 DC 오프셋 전압들의 각각의 세트는 실질적으로 쌍곡선 함수(parabolic function)에 따라 인가될 수도 있고, 제어기는 그 쌍곡선 함수에 의해 3 개 이상의 측정 포인트를 보간하여 쌍곡선 함수의 최소값과 연관된 최소 검출 판독값을 결정한다. 제어기는 최소 검출 판독값에 기초하여 DC 오프셋 보상 값을 결정할 수도 있다.
아날로그 무선 송신기는 LO 주파수에서 LO 신호를 출력하는 국부 발진기 (LO) 를 가지는 변조기를 포함할 수도 있고, 최소 검출 판독값은 LO 주파수에서 실제 또는 가상 신호 입력에 대하여 결정된다.
본 발명은 첨부된 도면과 함께 예로서 주어진 이하의 바람직한 실시예의 설명으로부터 보다 상세히 이해될 수 있다.
도 1 은 본 발명의 바람직한 실시형태에 따라 구성된 DBB RF 송신기 (100) 의 블록도이다. 본 발명은 송신기 (100) 에 의해 구현되는 관점에서 참조되며, 본 발명이 트랜시버와 동일하게 관련됨을 당업자라면 이해할 수 있다. 그러나, 간략하게 하기 위하여, 본 발명을 송신기 (100) 에 의해 구현되는 관점에서 설명한다.
바람직하기로는, 여기서 개시된 방법 및 시스템은 무선 송신/수신 유닛 (WTRU) 에 통합된다. 그 후, WTRU 는 사용자 장비, 이동국, 고정 또는 이동 가입자 유닛, 페이저, 또는 무선 환경에서 동작할 수 있는 임의의 다른 타입의 디바이스를 포함하지만 이들로 제한되지는 않는다. 본 발명의 특징들은 집적 회로 (IC) 에 통합되거나 또는 복수의 접속 구성요소들을 구비하는 회로내에 구성될 수도 있다.
본 발명은 시간 분할 듀플렉스 (TDD), 시간 분할 다중 액세스 (TDMA), 주파수 분할 듀플렉스 (FDD), 코드 분할 다중 액세스 (CDMA), CDMA2000, 시간 분할 동기 CDMA (TDSCDMA), 및 직교 주파수 분할 멀티플렉싱 (OFDM) 을 이용한 통신 시스템들에 적용될 수 있다. 그러나, 본 발명은 또한 다른 타입의 통신 시스템들에 적용될 수 있음을 알 수 있다.
도 1 에 나타낸 바와 같이, DBB RF 송신기 (100) 는 모뎀 (105), 디지털 직류 (DC) 오프셋 보상 모듈 (110), 하나 이상의 디지털/아날로그 컨버터 (DAC)(115), 아날로그 무선 송신기 (125), 하나 이상의 아날로그/디지털 컨버터 (ADC)(130), 제어기 (135), 및 판독-기입 메모리 (140) 를 포함한다.
아날로그 무선 송신기 (125) 는 변조기 (145), 전력 증폭기 (PA)(150), 결합 유닛 (예를 들어, 방향성 결합기 또는 샘플 송신 라인)(155), 안테나 (160), 및 온도 센서 (168) 를 포함한다.
아날로그 무선 송신기 (125) 의 변조기 (145) 는 LO (170), 제 1 및 제 2 변조기 (175, 180), 및 가산기 (182) 를 포함한다.
DBB RF 송신기 (100) 에서, 모뎀 (105) 은 디지털 DC 오프셋 보상 모듈 (110) 을 통하여 DAC (15) 에 동위상 (I) 및 직교 위상 (Q) 신호 성분을 출력한다. I 및 Q 신호 성분에 기초하여, DAC (115) 는 제 1 변조기 (175) 에 아날로그 실제 신호 (184) 를, 제 2 변조기 (180) 에 아날로그 가상 신호 (186) 를 출력한다. 변조기 (145) 의 LO (170) 는 제 1 및 제 2 변조기 (175, 180) 의 각각에 LO 입력 신호 (188) 를 제공한다. 제 1 및 제 2 변조기 (175, 180) 의 출력들은 함께 가산기 (182) 에 의해 합산되어 아날로그 복소 변조 신호 (190) 를 생성하며 이는 PA (150) 에 입력된다. 아날로그 복소 변조 신호 (190) 의 수신에 응답하여, PA (150) 는 송신기 출력 신호 (192) 를 출력하고, 이는 아날로그 무선 송신기 (125) 의 안테나 (160) 로부터 출력된다. 송신기 출력 신호 (192) 는 결합 유닛 (155) 을 통하여 검출기 (165) 에 의해 모니터링된다. 검출기 (165) 는 송신기 출력 신호 (192) 의 함수인 크기를 가지는 검출된 판독값을 제공하는 피드백 신호 (194) 를 생성한다.
ADC (130) 은 피드백 신호 (194) 를 수신하고, 디지털 신호 (195) 를 제어기 (135) 에 출력한다. 또한, 제어기 (135) 는 진폭 제어 신호 (196) 를 PA (150) 에 제공하여 송신 출력 신호 (192) 의 진폭을 제어한다. 또한, 제어기 (135) 는 메모 리 (140) 에 저장된 다양한 값들에 기초하여 DAC (115) 및 ADC (130) 의 동작을 제어한다.
DBB RF 송신기 (100) 는 모뎀 (105) 및 제어기 (135) 에 결합되는 스위치들 (198A 및 198B) 을 더 포함한다. 정규 동작 동안에, 스위치들 (198A, 198B) 은 모뎀 (105) 의 I 및 Q 신호 출력들을 디지털 DC 오프셋 보상 모듈 (110) 의 각각의 I 및 Q 신호 입력들에 결합한다. DC 오프셋 보상 조정 과정을 수행하는 것이 필요한 경우에, 제어기 (135) 는, 이 제어기 (135) 가 다양한 DC 오프셋 전압들을 DC 레벨 스위프 신호들 (199A 및 199B) 을 통하여 디지털 DC 오프셋 보상 모듈 (110) 의 실제 및 가상 입력들에 주입할 수 있도록, 스위치들 (198A 및 198B) 에 신호하여 디지털 DC 오프셋 보상 모듈 (110) 의 I(실제) 및 Q(가상) 신호 입력들을 제어기 (135) 에 접속한다. DC 레벨 스위프 신호들 (199A 및 199B) 을 통하여 제어기 (135) 에 의해 입력된 DC 오프셋 전압들에 기초하여, 각각의 최소 검출 판독값은 디지털 신호 (195) 에 기초하여 제어기 (135) 에 의해 결정된다. 제 1 및 제 2 DC 오프셋 보상값들 (K1 및 K2) 은 검출된 판독값들에 기초하여 결정되며, DBB RF 송신기 (100) 전반에 걸쳐서 I 및 Q 신호 성분들의 DC 레벨을 조정하는데 사용된다.
도 2 는 원하지 않는 DC 오프셋들을 삭제함으로써 캐리어 누설을 제거하는데 사용되는 디지털 DC 오프셋 보상 모듈 (110) 의 예시적인 구성을 나타낸다. 디지털 DC 오프셋 보상 모듈 (110) 은 각각 I 및 Q 신호 성분을 수신하는 가산기들 (205 및 210) 을 포함하고, DC 오프셋 보상값들 (K1 및 K2) 에 대응하는 레벨들을 가지는 각각의 DC 오프셋 신호 (215 및 220) 을 가산함으로써 이들의 DC 레벨 특성을 조정한다. DC 오프셋 보상 값들 (K1 및 K2) 은 디지털 신호 (195) 에 제공된 데이터에 대하여 다양한 알고리즘, 함수, 및/또는 보간을 수행하는 제어기 (135) 에 의해 유도될 수도 있다. K1 및 K2 의 값은 DC 오프셋 (캐리어 누설) 보상 조정 과정을 개시하는 제어기 (135) 에 의해 결정된다. K1 및 K2 의 값들에 대응하는 레벨들을 가지는 DC 오프셋 신호들 (215, 220) 은 제어기 (135) 에 의해 디지털 DC 오프셋 보상 모듈 (110) 에 제공된 후, 각각 가산기 (205, 210) 를 통하여 I 및 Q 신호 성분에 가산된다.
도 3 은 2 개의 시간 슬롯 (310, 315) 사이에 발생하는 가드 주기 (305) 를 가지는 통신 신호 (300) 의 일례를 나타낸다. 이 예시적인 통신 신호는, DBB RF 송신기 (100) 가 TDD, TDMA, TDSCDMA 또는 다른 시간 슬롯 송신기라는 가정 하에서 사용될 수도 있다. 이 예에서, 통신 신호 (300) 내의 데이터는 시간 슬롯들 (310 및 315) 를 통하여 통신한다. 따라서, 캐리어 누설 보상에 대한 시간 조정만이 통신 신호 (300) 의 시간 슬롯 (310, 315) 에서 데이터를 붕괴시키지 않고 수행될 수 있고, 가드 주기 (305) 와 같은 하나 이상의 가드 주기의 적어도 일부분 동안에 수행된다. 본 발명의 일 실시형태에 따르면, 캐리어 누설 보상 조정 과정 (320) 는 하나 이상의 후속 가드 주기 (305) 의 적어도 일부분 동안에 수행될 수도 있다.
도 4 는 도 1 의 DBB RF 송신기 (100) 에 인가되는, 캐리어 누설 대(versus) DC 오프셋을 나타내는 그래프 (400) 이다. 본 발명의 일 실시형태에서, DC 레벨 스위프 신호 (199A, 199B) 에 의해 제공된 다양한 DC 오프셋 전압들은, 쌍곡선 함수 (405) 의 측정 포인트 (410, 415, 및 420) 에 대응하는 3 개 이상의 검출 판독값에 기초하여, 실질적으로 DC 오프셋 대(versus) 캐리어 누설의 쌍곡선 함수 (405) 에 따라서 생성될 수도 있다. 도 4 의 쌍곡선 함수 (405) 가 일반적인 쌍곡선 함수로서 예시 목적으로 도시되어 있지만, 쌍곡선 유사 함수 또는 비쌍곡선 함수 조차도 또한 사용될 수 있다. 사용된 함수는 아날로그 무선 송신기 (125) 에 사용되는 검출기 (165) 의 타입에 따른다.
실질적인 쌍곡선 함수 (405) 의 최소 포인트 (425) 의 값에 기초한 최소 검출 판독값은 실제 및 가상 신호 성분 (I 및 Q) 각각에 대하여 결정된다. 최소 포인트 (425) 의 값은 쌍곡선 함수 (405) 에 의해 3 개 이상의 측정 포인트 (410, 415, 및 420) 와 연관된 검출 판독값에 기초하여 보간될 수도 있다. 그 후, 제어기 (135) 는 각각의 DC 오프셋 전압을 디지털 DC 오프셋 보상 모듈 (110) 의 가산기 (205, 210) 에 제공하여 각각의 신호 입력 성분 (I, Q) 과 결합한다.
도 5a 및 도 5b 는 모두 본 발명의 바람직한 실시형태에 따라 디지털 DC 오프셋 보상 모듈 (110) 을 조정하기 위하여 하나 이상의 DC 오프셋 보상 값을 결정하는데 사용되는 방법 단계들을 포함하는 예시적인 프로세스 (500) 의 흐름도이다. 단계 505 에서, 아날로그 무선 송신기 (125) 의 온도 또는 그 안의 특정 구성요소는 온도 센서 (168) 에 의해 모니터된다. 만일 단계 510 에서, 온도 센서 (168) 가 소정의 임계값보다 더 큰 온도 변화의 발생 또는 소정의 값 또는 범위를 초과하는 온도 편차 (excursion) 를 제어기 (135) 에 알리는 경우에는, 단계 520 내지 570 을 포함한 DC 오프셋 보상 조정 과정이 수행되는지 여부에 관한 결정이 단계 515 에서 행해진다. 예를 들어, DBB RF 송신기 (100) 가 도 3 에 나타낸 시간 슬롯 기반 통신 신호 (300) 를 처리하면, 프로세스 (500) 는, 제 1 시간 슬롯 (310) 내의 데이터가 처리되고 가드 주기 (305) 가 DC 오프셋 보상 조정 과정의 단계들을 처리하기 이전에 개시될 때까지, 단계 515 에서 잔류한다.
단계 510 및 515 는 DBB RF 송신기 (100) 의 초기화 동안에 무시될 수 있으므로, 제어기 (135) 는 DBB RF 송신기 (100) 의 정규 사용 이전에 DC 오프셋 보상 값 (K1 및 K2) 을 업데이트할 수도 있다. 또한, DC 오프셋 보상값 업데이트는 온도 센서 (168) 에 의해 모니터되는 온도에 응답하여 또는 또 다른 타입의 제어 방식에 따라서 반복적으로 그리고 주기적으로 수행될 수도 있다. 예를 들어, 단계 510 에서, DBB RF 송신기 (100) 의 I 및 Q 신호 성분의 DC 레벨 특성에 영향을 줄 수 있는 파라미터를 검출하는 바이어스 전류 검출기 또는 임의의 다른 검출기를 단독으로 또는 온도 센서 (168) 와 연관하여 사용하여 DC 오프셋 보상 조정 과정을 개시한다.
단계 520 에서, DC 오프셋 보상 조정을 수행하는 실제 제 1 단계는, 디지털 DC 오프셋 보상 모듈 (110) 의 실제 및 가상 신호 입력을 제어기 (135) 에 접속하는 대신에 스위치들 (198A, 198B) 에 모뎀 (105) 으로부터의 디지털 DC 오프셋 보상 모듈 (110) 의 실제 및 가상 신호 입력을 단절시키도록 명령하는 제어기 (135) 에 의해 개시된다. 따라서, RF 는 아날로그 무선 송신기 (125) 의 변조기 (145) 에 입력되지 않는다. 단계 525 에서, 제어기 (135) 는 디지털 DC 오프셋 보상 모듈 (110) 에 제공되는 DC 오프셋 보상 값들 (K1 및 K2) 을 0 으로 설정한다. 다른 방법으로, 제어기 (135) 는 현재의 K1 및 K2 값을 조정하기 위하여 DC 오프셋 보상 조정 과정을 이용할 수도 있다. 단계 530 에서, 제어기 (135) 는 진폭 제어 신호 (196) 를 통하여 PA (150) 의 이득을 최대값으로 설정하여 작은 DC 오프셋 전압의 검출을 강화시킨다
단계 535 에서, 제어기 (135) 는 디지털 DC 오프셋 보상 모듈 (110) 의 가상 신호 입력을 0 으로 설정하고, 다른 DC 오프셋 전압들의 세트를 디지털 DC 오프셋 보상 모듈 (110) 의 실제 신호 입력에 인가한다. 단계 540 에서, 실제 신호 입력의 제 1 의 최소 검출 판독값은 아날로그 무선 송신기 (125) 의 변조기(145) 의 LO 주파수에서, 제어기 (135) 에 의해 결정된다.
단계 545 에서, 제어기 (135) 는 디지털 DC 오프셋 보상 모듈 (110) 의 실제 신호 입력값을 0 으로 설정하고, 다른 DC 오프셋 전압들의 세트를 디지털 DC 오프셋 보상 모듈 (110) 의 가상 신호 입력에 인가한다. 단계 550 에서, 그 가상 신호 입력에 대한 제 2 의 최소 검출 판독값은 아날로그 무선 송신기 (125) 의 변조기 (145) 의 LO 주파수에서, 제어기 (135) 에 의해 결정된다.
단계 555 에서, 새로운 제 1 및 제 2 DC 오프셋 보상값들 (K1 및 K2) 은, 각각 제 1 및 제 2 의 최소 검출 판독값에 기초하여 제어기 (135) 에 의해 결정된다. 단계 560 에서, 새로운 제 1 및 제 2 의 DC 오프셋 보상값 (K1 및 K2) 은 메모리 (140) 에 저장된다. 단계 565 에서, 새로운 제 1 및 제 2 DC 오프셋 보상값들 (K1 및 K2) 은 디지털 DC 오프셋 보상 모듈 (110) 에 제공된다. 단계 570 에서, 제어기 (135) 는 스위치들 (198A, 198B) 에게 제어기 (135) 로부터의 디지털 DC 오프셋 보상 모듈 (110) 의 실제 및 가상 신호 입력을 단절시키도록 명령하고, 디지털 DC 오프셋 보상 모듈 (110) 의 실제 및 가상 신호 입력들을 모뎀 (105) 에 재접속한다. 그 후, 프로세스 (500) 는, 또 다른 온도 변화 또는 편차가 온도 센서 (168) 에 의해 검출되어, DC 오프셋 보상 값들 (K1 및 K2) 의 또 다른 업데이트를 필요로 할 때까지 단계 505 로 리턴한다.
옵션으로, DC 오프셋 보상 조정 과정의 전술한 단계들 중 모두 또는 일부는 디지털 영역에서 수행될 수도 있다. 예를 들어, 이 실시형태에서, 도 1 을 다시 참조하면, DC 오프셋 교정을 구현하기 위하여 DAC (115) 가 이용될 수도 있다. 일단 제어기 (135) 가 필요한 DC 오프셋 교정량을 결정하면, 이 DC 오프셋은 DBB RF 송신기 (100) 의 실제 및 가상 신호 성분에 디지털적으로 삽입될 수도 있다.
다른 실시형태에서, 제어기 (135) 는 검출 알고리즘 및 검출기 (165) 와 관련하여 사용될 수도 있다. 제어기 (135) 는 디지털 DC 오프셋 보상 모듈 (110)의 실제 및 가상 신호 입력들의 DC 레벨을 동시에 스위핑한다. 알고리즘은 좌표 시스템 애플리케이션을 이용함으로써 하나 이상의 최소 검출 판독값을 결정하므로, 디지털 DC 오프셋 보상 모듈 (110) 의 실제 및 가상 신호 입력들의 DC 레벨은 각각 x 축 및 y 축에 인가되는 반면에 검출기 (165) 에 의해 감지된 검출 판독값은 z 축에 인가된다.
단계 510 에서 검출된 바와 같이, 온도 임계값 또는 편차를 초과하는 경우에, 제어기 (135) 는 DC 레벨들을 통하여 스위핑하여 다시 한번 최적의 설정을 찾는 것이 바람직하다. 이는 신호 송신이 진행중인 경우에는 행할 수 없다. 그러나, 온도에 대한 DC 드리프트의 방향을 아는 경우에, 룩 업 테이블 (LUT) 에 기초한 교정은 실제로 측정하지 않고도 자동적으로 인가될 수도 있다. 바람직하기로는, LUT 는 메모리 (140) 에 저장되고, 제어기 (135) 에 의해 액세스된다.
본 발명을 바람직한 실시형태들을 참조하여 나타내고 설명하였지만, 당업자는 상술한 본 발명의 범위를 이탈하지 않고 형태 및 세부사항들에 대한 다양한 변경이 행해질 수 있음을 이해할 수 있을 것이다.
이상 설명한 바와 같이, 본 발명에 의하면 송신기에서의 현저한 온도 변화가 검출되는 경우에 아날로그 무선 송신기의 실제 및 가상 신호 경로상에 발생하는 캐리어 누설을 억제하는데 사용되는 하나 이상의 DC 오프셋 보상 값을 결정할 수 있다.

Claims (53)

  1. (a) 실제(real) 및 가상(imaginary) 신호 입력을 가지는 아날로그 무선 송신기;
    (b) 상기 아날로그 무선 송신기와 통신하며 실제 및 가상 신호 입력을 가지는 디지털 DC 오프셋 보상 모듈로서, 상기 실제 및 가상 신호 입력 중 하나 이상의 신호 입력의 DC 레벨을 조정하도록 구성되는 디지털 DC 오프셋 보상 모듈;
    (c) 상기 디지털 DC 오프셋 보상 모듈과 통신하며, 상기 아날로그 무선 송신기에서 발생하는 캐리어 누설을 억제하는데 사용되는 하나 이상의 DC 오프셋 보상값을 결정하도록 구성되는 제어기로서, 하나 이상의 DC 오프셋 신호를 상기 하나 이상의 DC 오프셋 보상값에 대응하는 레벨을 가지는 상기 실제 및 가상 신호 입력 중 하나 이상의 신호 입력에 제공하는 제어기; 및
    (d) 상기 제어기와 통신하며, 상기 하나 이상의 DC 오프셋 보상값을 저장하는 메모리를 더 구비하는 것인 디지털 베이스밴드 송신기를 구비하는 디지털 베이스밴드 (DBB) 송신기.
  2. 제 1 항에 있어서, 상기 아날로그 무선 송신기는 상기 제어기와 통신하는 온도 센서를 더 포함하며, 상기 제어기는, 상기 온도 센서가 소정의 임계값 보다 더 큰 온도 변화 또는 소정의 값 또는 범위를 초과하는 온도 편차 (excursion) 를 검출하는 경우에 상기 하나 이상의 DC 오프셋 보상값을 결정하는 것인 디지털 베이스 밴드 송신기.
  3. 제 1 항에 있어서, 상기 DBB 송신기는 가드(guard) 주기로 분리되는 제 1 및 제 2 시간 슬롯을 포함하는 통신 신호들을 처리하고, 상기 제어기는 상기 가드 주기의 적어도 일부분 동안에 상기 하나 이상의 DC 오프셋 보상값을 결정하는 것인 디지털 베이스밴드 송신기.
  4. 제 1 항에 있어서, (e) 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력에 선택적으로 접속되며 실제 및 가상 신호 출력을 가지는 모뎀; 및
    (f) 상기 모뎀의 상기 실제 및 가상 신호 출력, 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력, 및 상기 제어기에 각각 접속되는 제 1 및 제 2 스위치를 더 구비하며,
    상기 하나 이상의 DC 오프셋 보상값은, 상기 스위치들이 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력으로부터 상기 모뎀을 접속해제하고 상기 제어기를 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력에 접속한 이후에 결정되는 것인 디지털 베이스밴드 송신기.
  5. 제 1 항에 있어서, 상기 디지털 DC 오프셋 보상 모듈은,
    (i) 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 신호 입력에 결합된 제 1 입력, 및 상기 제어기에 결합된 제 2 입력을 가지는 제 1 가산기; 및
    (ⅱ) 상기 디지털 DC 오프셋 보상 모듈의 상기 가상 신호 입력에 결합된 제 1 입력 및 상기 제어기에 결합된 제 2 입력을 가지는 제 2 가산기를 더 구비하며,
    상기 제어기는 상기 제 1 및 제 2 가산기의 제 2 입력들에 각각의 DC 오프셋 신호들을 제공하며, 상기 각각의 DC 오프셋 신호들은 상기 제어기에 의해 결정된 제 1 및 제 2 DC 오프셋 보상값에 각각 대응하는 레벨들을 가지는 것인 디지털 베이스밴드 송신기.
  6. 제 1 항에 있어서, 상기 제어기는, 하나 이상의 DC 오프셋 보상값을 결정하기 이전에, 미리 결정된 DC 오프셋 보상값들을 0 으로 설정하는 것인 디지털 베이스밴드 송신기.
  7. 제 1 항에 있어서, 상기 아날로그 무선 송신기는 증폭기를 더 구비하며,
    상기 제어기는, 상기 하나 이상의 DC 오프셋 보상값을 결정하기 이전에, 상기 증폭기를 최대 이득 레벨로 설정하는 것인 디지털 베이스밴드 송신기.
  8. 제 1 항에 있어서, 상기 제어기는 상기 디지털 DC 오프셋 보상 모듈의 상기 가상 신호 입력을 디스에이블시키고, 다른 DC 오프셋 전압들의 세트를 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 신호 입력에 인가하는 것인 디지털 베이스밴드 송신기.
  9. 제 8 항에 있어서, 상기 다른 DC 오프셋 전압들의 세트는 실질적인 쌍곡선 함수에 따라 인가되고, 상기 제어기는 상기 쌍곡선 함수에 의해 3 개 이상의 측정 포인트를 보간하여 상기 쌍곡선 함수의 최소값과 연관된 최소 검출 판독값을 결정하는 것인 디지털 베이스밴드 송신기.
  10. 제 9 항에 있어서, 상기 제어기는 상기 최소 검출 판독값에 기초하여 상기 DC 오프셋 보상값을 결정하는 것인 디지털 베이스밴드 송신기.
  11. 제 10 항에 있어서, 상기 아날로그 무선 송신기는 LO 주파수에서 LO 신호를 출력하는 국부 발진기 (LO) 를 가지는 변조기를 포함하며, 상기 최소 검출 판독값은 상기 LO 주파수에서 상기 실제 신호 입력에 대하여 결정되는 것인 디지털 베이스밴드 송신기.
  12. 제 1 항에 있어서, 상기 제어기는 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 신호 입력을 디스에이블시키고, 다른 DC 오프셋 전압들의 세트를 상기 디지털 DC 오프셋 보상 모듈의 상기 가상 신호 입력에 인가하는 것인 디지털 베이스밴드 송신기.
  13. 제 12 항에 있어서, 상기 다른 DC 오프셋 전압들의 세트는 실질적인 쌍곡선 함수에 따라 인가되며, 상기 제어기는 상기 쌍곡선 함수에 의해 3 개 이상의 측정 포인트를 보간하여 상기 쌍곡선 함수의 최소값과 연관된 최소 검출 판독값을 결정하는 것인 디지털 베이스밴드 송신기.
  14. 제 13 항에 있어서, 상기 제어기는 상기 최소 검출 판독값에 기초하여 상기 DC 오프셋 보상값을 결정하는 것인 디지털 베이스밴드 송신기.
  15. 제 14 항에 있어서, 상기 아날로그 무선 송신기는 LO 주파수에서 LO 신호를 출력하는 국부 발진기 (LO) 를 가지는 변조기를 포함하며, 상기 최소 검출 판독값은 상기 LO 주파수에서 상기 가상 신호 입력에 대하여 결정되는 것인 디지털 베이스밴드 송신기.
  16. (a) 실제 및 가상 신호 입력을 가지는 아날로그 무선 송신기;
    (b) 상기 아날로그 무선 송신기와 통신하며 실제 및 가상 신호 입력을 가지는 디지털 DC 오프셋 보상 모듈로서, 상기 실제 및 가상 신호 입력 중 하나 이상의 신호 입력의 DC 레벨을 조정하도록 구성되는 디지털 DC 오프셋 보상 모듈;
    (c) 상기 디지털 DC 오프셋 보상 모듈과 통신하며, 상기 아날로그 무선 송신기에서 발생하는 캐리어 누설을 억제하는데 사용되는 하나 이상의 DC 오프셋 보상 값을 결정하도록 구성되는 제어기로서, 하나 이상의 DC 오프셋 신호를 상기 하나 이상의 DC 오프셋 보상값에 대응하는 상기 실제 및 가상 신호 입력 중 하나 이상의 신호 입력에 제공하는 제어기; 및
    (d) 상기 제어기와 통신하며, 상기 하나 이상의 DC 오프셋 보상값을 저장하는 메모리를 구비하는 무선 송/수신 유닛 (WTRU).
  17. 제 16 항에 있어서, 상기 아날로그 무선 송신기는 상기 제어기와 통신하는 온도 센서를 더 포함하며, 상기 제어기는, 상기 온도 센서가 소정의 임계값 보다 더 큰 온도 변화 또는 소정의 값 또는 범위를 초과하는 온도 편차를 검출하는 경우에 상기 하나 이상의 DC 오프셋 보상값을 결정하는 것인 무선 송/수신 유닛.
  18. 제 16 항에 있어서, 상기 무선 송/수신 유닛(WTRU)은 가드 주기로 분리되는 제 1 및 제 2 시간 슬롯을 포함하는 통신 신호들을 처리하고, 상기 제어기는 상기 가드 주기의 적어도 일부분 동안에 상기 하나 이상의 DC 오프셋 보상값을 결정하는 것인 무선 송/수신 유닛.
  19. 제 16 항에 있어서, (e) 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력에 선택적으로 접속되며 실제 및 가상 신호 출력을 가지는 모뎀; 및
    (f) 상기 모뎀의 상기 실제 및 가상 신호 출력, 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력, 및 상기 제어기에 각각 접속되는 제 1 및 제 2 스위치를 더 구비하며,
    상기 하나 이상의 DC 오프셋 보상값은, 상기 스위치들이 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력으로부터 상기 모뎀을 접속해제하고 상기 제어기를 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력에 접속한 이후에 결정되는 것인 무선 송/수신 유닛.
  20. 제 16 항에 있어서, 상기 디지털 DC 오프셋 보상 모듈은,
    (i) 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 신호 입력에 결합된 제 1 입력, 및 상기 제어기에 결합된 제 2 입력을 가지는 제 1 가산기; 및
    (ⅱ) 상기 디지털 DC 오프셋 보상 모듈의 상기 가상 신호 입력에 결합된 제 1 입력 및 상기 제어기에 결합된 제 2 입력을 가지는 제 2 가산기를 더 구비하며,
    상기 제어기는 상기 제 1 및 제 2 가산기의 제 2 입력들에 각각의 DC 오프셋 신호들을 제공하며, 상기 각각의 DC 오프셋 신호들은 상기 제어기에 의해 결정된 제 1 및 제 2 DC 오프셋 보상값에 각각 대응하는 레벨들을 가지는 것인 무선 송/수신 유닛.
  21. 제 16 항에 있어서, 상기 제어기는, 하나 이상의 DC 오프셋 보상값을 결정하기 이전에, 미리 결정된 DC 오프셋 보상값들을 0 으로 설정하는 것인 무선 송/수신 유닛.
  22. 제 16 항에 있어서, 상기 아날로그 무선 송신기는 증폭기를 더 구비하며,
    상기 제어기는, 상기 하나 이상의 DC 오프셋 보상값을 결정하기 이전에, 상기 증폭기를 최대 이득 레벨로 설정하는 것인 무선 송/수신 유닛.
  23. 제 16 항에 있어서, 상기 제어기는 상기 디지털 DC 오프셋 보상 모듈의 상기 가상 신호 입력을 디스에이블시키고, 다른 DC 오프셋 전압들의 세트를 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 신호 입력에 인가하는 것인 무선 송/수신 유닛.
  24. 제 23 항에 있어서, 상기 다른 DC 오프셋 전압들의 세트는 실질적인 쌍곡선 함수에 따라 인가되고, 상기 제어기는 상기 쌍곡선 함수에 의해 3 개 이상의 측정 포인트를 보간하여 상기 쌍곡선 함수의 최소값과 연관된 최소 검출 판독값을 결정하는 것인 무선 송/수신 유닛.
  25. 제 24 항에 있어서, 상기 제어기는 상기 최소 검출 판독값에 기초하여 상기 DC 오프셋 보상값을 결정하는 것인 무선 송/수신 유닛.
  26. 제 25 항에 있어서, 상기 아날로그 무선 송신기는 LO 주파수에서 LO 신호를 출력하는 국부 발진기 (LO) 를 가지는 변조기를 포함하며, 상기 최소 검출 판독값은 상기 LO 주파수에서 상기 실제 신호 입력에 대하여 결정되는 것인 무선 송/수신 유닛.
  27. 제 16 항에 있어서, 상기 제어기는 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 신호 입력을 디스에이블시키고, 다른 DC 오프셋 전압들의 세트를 상기 디지털 DC 오프셋 보상 모듈의 상기 가상 신호 입력에 인가하는 것인 무선 송/수신 유닛.
  28. 제 27 항에 있어서, 상기 다른 DC 오프셋 전압들의 세트는 실질적인 쌍곡선 함수에 따라 인가되며, 상기 제어기는 상기 쌍곡선 함수에 의해 3 개 이상의 측정 포인트를 보간하여 상기 쌍곡선 함수의 최소값과 연관된 최소 검출 판독값을 결정하는 것인 무선 송/수신 유닛.
  29. 제 28 항에 있어서, 상기 제어기는 상기 최소 검출 판독값에 기초하여 상기 DC 오프셋 보상값을 결정하는 것인 무선 송/수신 유닛.
  30. 제 29 항에 있어서, 상기 아날로그 무선 송신기는 LO 주파수에서 LO 신호를 출력하는 국부 발진기 (LO) 를 가지는 변조기를 포함하며, 상기 최소 검출 판독값은 상기 LO 주파수에서 상기 가상 신호 입력에 대하여 결정되는 것인 무선 송/수신 유닛.
  31. (a) 실제 및 가상 신호 입력을 가지는 아날로그 무선 송신기;
    (b) 상기 아날로그 무선 송신기와 통신하며 실제 및 가상 신호 입력을 가지는 디지털 DC 오프셋 보상 모듈로서, 상기 실제 및 가상 신호 입력 중 하나 이상의 신호 입력의 DC 레벨을 조정하도록 구성되는 디지털 DC 오프셋 보상 모듈;
    (c) 상기 디지털 DC 오프셋 보상 모듈과 통신하며, 상기 아날로그 무선 송신 기에서 발생하는 캐리어 누설을 억제하는데 사용되는 하나 이상의 DC 오프셋 보상 값을 결정하도록 구성되는 제어기로서, 하나 이상의 DC 오프셋 신호를 상기 하나 이상의 DC 오프셋 보상값에 대응하는 상기 실제 및 가상 신호 입력 중 하나 이상의 신호 입력에 제공하는 제어기; 및
    (d) 상기 제어기와 통신하며, 상기 하나 이상의 DC 오프셋 보상값을 저장하는 메모리를 구비하는 집적 회로(IC).
  32. 제 31 항에 있어서, 상기 아날로그 무선 송신기는 상기 제어기와 통신하는 온도 센서를 더 포함하며, 상기 제어기는, 상기 온도 센서가 소정의 임계값 보다 더 큰 온도 변화 또는 소정의 값 또는 범위를 초과하는 온도 편차를 검출하는 경우에 상기 하나 이상의 DC 오프셋 보상값을 결정하는 것인 집적 회로.
  33. 제 31 항에 있어서, 상기 집적 회로는 가드 주기로 분리되는 제 1 및 제 2 시간 슬롯을 포함하는 통신 신호들을 처리하고, 상기 제어기는 상기 가드 주기의 적어도 일부분 동안에 상기 하나 이상의 DC 오프셋 보상값을 결정하는 것인 집적 회로.
  34. 제 31 항에 있어서, (e) 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력에 선택적으로 접속되며 실제 및 가상 신호 출력을 가지는 모뎀; 및
    (f) 상기 모뎀의 상기 실제 및 가상 신호 출력, 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력에 각각 접속되는 제 1 및 제 2 스위치를 더 구비하며,
    상기 하나 이상의 DC 오프셋 보상값은, 상기 스위치들이 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력으로부터 상기 모뎀을 접속해제하고 상기 제어기를 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력에 접속한 이후에 결정되는 것인 집적 회로.
  35. 제 31 항에 있어서, 상기 디지털 DC 오프셋 보상 모듈은,
    (i) 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 신호 입력에 결합된 제 1 입력, 및 상기 제어기에 결합된 제 2 입력을 가지는 제 1 가산기; 및
    (ⅱ) 상기 디지털 DC 오프셋 보상 모듈의 상기 가상 신호 입력에 결합된 제 1 입력 및 상기 제어기에 결합된 제 2 입력을 가지는 제 2 가산기를 더 구비하며,
    상기 제어기는 상기 제 1 및 제 2 가산기의 제 2 입력들에 각각의 DC 오프셋 신호들을 제공하며, 상기 각각의 DC 오프셋 신호들은 상기 제어기에 의해 결정된 제 1 및 제 2 DC 오프셋 보상값에 각각 대응하는 레벨들을 가지는 것인 집적 회로.
  36. 제 31 항에 있어서, 상기 제어기는, 하나 이상의 DC 오프셋 보상값을 결정하기 이전에, 미리 결정된 DC 오프셋 보상값들을 0 으로 설정하는 것인 집적 회로.
  37. 제 31 항에 있어서, 상기 아날로그 무선 송신기는 증폭기를 더 구비하며,
    상기 제어기는, 상기 하나 이상의 DC 오프셋 보상값을 결정하기 이전에, 상기 증폭기를 최대 이득 레벨로 설정하는 것인 집적 회로.
  38. 제 31 항에 있어서, 상기 제어기는 상기 디지털 DC 오프셋 보상 모듈의 상기 가상 신호 입력을 디스에이블시키고, 다른 DC 오프셋 전압들의 세트를 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 신호 입력에 인가하는 것인 집적 회로.
  39. 제 38 항에 있어서, 상기 다른 DC 오프셋 전압들의 세트는 실질적인 쌍곡선 함수에 따라 인가되고, 상기 제어기는 상기 쌍곡선 함수에 의해 3 개 이상의 측정 포인트를 보간하여 상기 쌍곡선 함수의 최소값과 연관된 최소 검출 판독값을 결정하는 것인 집적 회로.
  40. 제 39 항에 있어서, 상기 제어기는 상기 최소 검출 판독값에 기초하여 상기 DC 오프셋 보상값을 결정하는 것인 집적 회로.
  41. 제 40 항에 있어서, 상기 아날로그 무선 송신기는 LO 주파수에서 LO 신호를 출력하는 국부 발진기 (LO) 를 가지는 변조기를 포함하며, 상기 최소 검출 판독값은 상기 LO 주파수에서 상기 실제 신호 입력에 대하여 결정되는 것인 집적 회로.
  42. 제 31 항에 있어서, 상기 제어기는 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 신호 입력을 디스에이블시키고, 다른 DC 오프셋 전압들의 세트를 상기 디지털 DC 오프셋 보상 모듈의 상기 가상 신호 입력에 인가하는 것인 집적 회로.
  43. 제 42 항에 있어서, 상기 다른 DC 오프셋 전압들의 세트는 실질적인 쌍곡선 함수에 따라 인가되며, 상기 제어기는 상기 쌍곡선 함수에 의해 3 개 이상의 측정 포인트를 보간하여 상기 쌍곡선 함수의 최소값과 연관된 최소 검출 판독값을 결정하는 것인 집적 회로.
  44. 제 43 항에 있어서, 상기 제어기는 상기 최소 검출 판독값에 기초하여 상기 DC 오프셋 보상값을 결정하는 것인 집적 회로.
  45. 제 44 항에 있어서, 상기 아날로그 무선 송신기는 LO 주파수에서 LO 신호를 출력하는 국부 발진기 (LO) 를 가지는 변조기를 포함하며, 상기 최소 검출 판독값은 상기 LO 주파수에서 상기 가상 신호 입력에 대하여 결정되는 것인 집적 회로.
  46. 실제 및 가상 신호 입력을 가지는 아날로그 무선 송신기, 상기 아날로그 무선 송신기와 통신하며 실제 및 가상 신호 입력을 가지는 디지털 DC 오프셋 보상 모듈, 및 상기 디지털 DC 오프셋 보상 모듈과 통신하는 제어기를 포함하는 무선 통신 시스템에서, 상기 실제 및 가상 신호 입력 중 하나 이상의 신호 입력의 DC 레벨을 조정하는 방법으로서,
    (a) 상기 제어기에 의해, 상기 아날로그 무선 송신기에서 발생하는 캐리어 누설을 억제하는데 사용되는 하나 이상의 DC 오프셋 보상값을 결정하는 단계;
    (b) 상기 제어기에 의해, 하나 이상의 DC 오프셋 신호를 상기 하나 이상의 DC 오프셋 보상값에 대응하는 레벨을 가지는 상기 실제 및 가상 신호 입력 중 하나 이상의 신호 입력에 제공하는 단계; 및
    (c) 상기 하나 이상의 DC 오프셋 보상값을 메모리에 저장하는 단계를 포함하는 DC 레벨 조정 방법.
  47. 제 46 항에 있어서, 상기 아날로그 무선 송신기는 상기 제어기와 통신하는 온도 센서를 더 포함하며,
    상기 단계 (a) 는 소정의 임계값 보다 더 큰 온도 변화, 또는 소정의 값 또는 범위를 초과하는 온도 편차를 검출하는 상기 온도 센서에 응답하여 구현되는 것인 DC 레벨 조정 방법.
  48. 제 46 항에 있어서, 상기 통신 시스템은 가드 주기로 분리된 제 1 및 제 2 시간 슬롯을 포함하는 통신 신호들을 처리하고, 상기 제어기는 상기 가드 주기의 적어도 일부분 동안에 상기 하나 이상의 DC 오프셋 보상값을 결정하는 것인 DC 레벨 조정 방법.
  49. 제 46 항에 있어서, 상기 아날로그 송신기는 증폭기를 더 포함하며,
    상기 방법은,
    (d) 미리 결정된 DC 오프셋 보상 값들을 상기 제어기에 의해 0 으로 설정하는 단계; 및
    (e) 상기 제어기에 의해 상기 증폭기를 최대 이득 레벨로 설정하는 단계를 더 포함하는 DC 레벨 조정 방법.
  50. 제 46 항에 있어서, (d) 상기 제어기를 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력에 접속하는 단계;
    (e) 상기 제어기에 의해, 상기 디지털 DC 오프셋 보상 모듈의 상기 가상 신호 입력을 디스에이블시키고, 실질적인 쌍곡선 함수에 따라 다른 DC 오프셋 전압들의 세트를 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 신호 입력에 인가하는 단계;
    (f) 상기 쌍곡선 함수에 의해 3 개 이상의 측정 포인트를 보간하여 상기 쌍곡선 함수의 최소값과 연관된 최소 검출 판독값을 결정하는 단계; 및
    (g) 상기 제어기에 의해, 상기 최소 검출 판독값에 기초하여 상기 DC 오프셋 보상값을 결정하는 단계를 더 포함하는 DC 레벨 조정 방법.
  51. 제 50 항에 있어서, 상기 아날로그 무선 송신기는 LO 주파수에서 LO 신호를 출력하는 국부 발진기 (LO) 를 가지는 변조기를 더 포함하며, 상기 최소 검출 판독값은 상기 LO 주파수에서 상기 실제 신호 입력에 대하여 결정되는 것인 DC 레벨 조 정 방법.
  52. 제 46 항에 있어서, (d) 상기 제어기를 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 및 가상 신호 입력에 접속하는 단계;
    (e) 상기 제어기에 의해, 상기 디지털 DC 오프셋 보상 모듈의 상기 실제 신호 입력을 디스에이블시키고, 실질적인 쌍곡선 함수에 따라 다른 DC 오프셋 전압들의 세트를 상기 디지털 DC 오프셋 보상 모듈의 상기 가상 신호 입력에 인가하는 단계;
    (f) 상기 제어기에 의해, 상기 쌍곡선 함수에 의해 3 개 이상의 측정 포인트를 보간하여 상기 쌍곡선 함수의 최소값과 연관된 최소 검출 판독값을 결정하는 단계; 및
    (g) 상기 제어기에 의해, 상기 최소 검출 판독값에 기초하여 상기 DC 오프셋 보상값을 결정하는 단계를 더 포함하는 DC 레벨 조정 방법.
  53. 제 52 항에 있어서, 상기 아날로그 무선 송신기는 LO 주파수에서 LO 신호를 출력하는 국부 발진기 (LO) 를 가지는 변조기를 포함하며, 상기 최소 검출 판독값은 상기 LO 주파수에서 상기 가상 신호 입력에 대하여 결정되는 것인 DC 레벨 조정 방법.
KR1020067000276A 2003-06-06 2004-04-30 캐리어 누설을 억제하는 방법 및 시스템 KR20060064603A (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US47674803P 2003-06-06 2003-06-06
US60/476,748 2003-06-06
US10/739,844 2003-12-18
US10/739,844 US7376200B2 (en) 2003-06-06 2003-12-18 Method and apparatus for suppressing carrier leakage

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020057023443A Division KR100794983B1 (ko) 2003-06-06 2004-04-30 캐리어 누설을 억제하는 방법 및 시스템

Publications (1)

Publication Number Publication Date
KR20060064603A true KR20060064603A (ko) 2006-06-13

Family

ID=33514092

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020067000276A KR20060064603A (ko) 2003-06-06 2004-04-30 캐리어 누설을 억제하는 방법 및 시스템
KR1020057023443A KR100794983B1 (ko) 2003-06-06 2004-04-30 캐리어 누설을 억제하는 방법 및 시스템

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020057023443A KR100794983B1 (ko) 2003-06-06 2004-04-30 캐리어 누설을 억제하는 방법 및 시스템

Country Status (10)

Country Link
US (1) US7376200B2 (ko)
EP (1) EP1632074A4 (ko)
JP (1) JP2006527530A (ko)
KR (2) KR20060064603A (ko)
AR (1) AR044609A1 (ko)
CA (1) CA2528534A1 (ko)
MX (1) MXPA05013001A (ko)
NO (1) NO20060035L (ko)
TW (3) TW200814552A (ko)
WO (1) WO2005002063A2 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100794983B1 (ko) * 2003-06-06 2008-01-16 인터디지탈 테크날러지 코포레이션 캐리어 누설을 억제하는 방법 및 시스템
KR100869919B1 (ko) * 2007-04-23 2008-11-21 지씨티 세미컨덕터 인코포레이티드 Iq 불일치, 반송파 누설 및 dc 옵셋 교정 장치 및 방법

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4341418B2 (ja) * 2004-01-30 2009-10-07 日本電気株式会社 直交変調器の調整装置及び調整方法並びに通信装置とプログラム
EP1633096A1 (fr) * 2004-08-26 2006-03-08 St Microelectronics S.A. Détermination de fréquences de porteuses et de symboles dans un signal
US7697905B2 (en) * 2004-09-10 2010-04-13 Qualcomm Incorporation Local oscillator feedthrough cancellation scheme to remove RF and baseband offsets
US8032095B1 (en) * 2005-03-03 2011-10-04 Marvell International Ltd. Method and apparatus for detecting carrier leakage in a wireless or similar system
GB0508205D0 (en) 2005-04-22 2005-06-01 Ttp Communications Ltd Assessing the performance of radio devices
US7653147B2 (en) * 2005-08-17 2010-01-26 Intel Corporation Transmitter control
JP4758781B2 (ja) * 2006-01-31 2011-08-31 富士通株式会社 Dcオフセット補正装置及びその方法
TWI311244B (en) * 2006-04-07 2009-06-21 Hon Hai Prec Ind Co Ltd System for cancelling dc offset
US20080014873A1 (en) * 2006-07-12 2008-01-17 Krayer Yvonne L Methods and apparatus for adaptive local oscillator nulling
US7881681B2 (en) * 2006-08-28 2011-02-01 Mediatek Inc. Self-calibrating direct conversion transmitter with converting/steering device
US8229365B2 (en) * 2007-02-22 2012-07-24 Telefonaktiebolaget L M Ericsson (Publ) Method and a device for reduced interference in a cellular access system
US8396433B2 (en) 2007-12-10 2013-03-12 Nec Corporation Radio communication apparatus and DC offset adjustment method
JP2009165112A (ja) * 2007-12-12 2009-07-23 Panasonic Corp 無線回路装置
WO2009075100A1 (ja) * 2007-12-12 2009-06-18 Panasonic Corporation 無線回路装置
JP2010213107A (ja) * 2009-03-11 2010-09-24 Fujitsu Semiconductor Ltd 通信装置
KR101426113B1 (ko) * 2010-03-03 2014-08-06 (주) 네톰 무선 송수신기의 송신누설신호의 상쇄신호 탐색방법 및 장치
JP2012085100A (ja) * 2010-10-12 2012-04-26 Nec Casio Mobile Communications Ltd 無線通信装置およびキャリアリーク低減方法
US8718577B1 (en) * 2012-11-29 2014-05-06 Exalt Communications Incorporated Method and apparatus for minimizing local oscillator leakage in a transmitter
US9025648B2 (en) * 2013-02-22 2015-05-05 Tektronix, Inc. Measurement of DC offsets in IQ modulators
JP5932689B2 (ja) * 2013-03-15 2016-06-08 パナソニック株式会社 送信装置
US9136989B2 (en) 2013-10-10 2015-09-15 Motorola Solutions, Inc. Method and apparatus for reducing carrier leakage
US10763977B2 (en) * 2015-03-09 2020-09-01 Sony Corporation Device and method for determining a DC component
EP3208620B8 (en) * 2016-02-19 2023-03-01 Rohde & Schwarz GmbH & Co. KG Measuring system for over-the-air power measurements
JP2017195466A (ja) * 2016-04-19 2017-10-26 富士通株式会社 無線通信装置及び異常検出方法
US11177847B2 (en) * 2019-03-22 2021-11-16 Mediatek Singapore Pte. Ltd. Method for compensating for degradation of signal during transmission of the signal and transmitter utilizing the same

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5119399A (en) * 1990-09-28 1992-06-02 Hewlett-Packard Co. Quadrature measurement and calibration of a vector modulator
JP3156439B2 (ja) * 1993-04-20 2001-04-16 三菱電機株式会社 歪補償回路
US5584059A (en) * 1993-06-30 1996-12-10 Motorola, Inc. DC offset reduction in a zero-if transmitter
FI96811C (fi) 1993-11-30 1996-08-26 Nokia Mobile Phones Ltd Menetelmä ja piirijärjestely D/A-muuntimen DC-erojännitteen kompensoimiseksi
KR100251561B1 (ko) * 1997-06-19 2000-04-15 윤종용 디지털통신시스템의송신기선형화장치및방법
US6114980A (en) * 1999-04-13 2000-09-05 Motorola, Inc. Method and apparatus for settling a DC offset
US6222878B1 (en) 1999-09-27 2001-04-24 Sicom, Inc. Communication system with end-to-end quadrature balance control
US6317064B1 (en) * 2000-02-29 2001-11-13 Motorola, Inc. DC offset correction adaptable to multiple requirements
GB2377103A (en) 2001-06-27 2002-12-31 Nokia Corp Tuning a station
US6980774B2 (en) * 2002-01-22 2005-12-27 Broadcom, Corp. Radio frequency integrated circuit
US6985711B2 (en) * 2002-04-09 2006-01-10 Qualcomm, Incorporated Direct current offset cancellation for mobile station modems using direct conversion
US7319852B2 (en) * 2002-08-29 2008-01-15 Qualcomm, Incorporated Apparatus and method for DC offset compensation in a direct conversion receiver
TWI251425B (en) * 2002-11-15 2006-03-11 Interdigital Tech Corp Compensating for analog radio component impairments to relax specifications
US7376200B2 (en) 2003-06-06 2008-05-20 Interdigital Technology Corporation Method and apparatus for suppressing carrier leakage
US7133644B2 (en) * 2003-06-06 2006-11-07 Interdigital Technology Corporation Digital baseband system and process for compensating for analog radio transmitter impairments
US7280812B2 (en) * 2003-06-06 2007-10-09 Interdigital Technology Corporation Digital baseband receiver with DC discharge and gain control circuits
TWI241093B (en) * 2003-08-26 2005-10-01 Ind Tech Res Inst DC offset compensation circuit for direct conversion receiver
US8019309B2 (en) * 2004-10-29 2011-09-13 Broadcom Corporation Method and system for a second order input intercept point (IIP2) calibration scheme

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100794983B1 (ko) * 2003-06-06 2008-01-16 인터디지탈 테크날러지 코포레이션 캐리어 누설을 억제하는 방법 및 시스템
US7376200B2 (en) 2003-06-06 2008-05-20 Interdigital Technology Corporation Method and apparatus for suppressing carrier leakage
KR100869919B1 (ko) * 2007-04-23 2008-11-21 지씨티 세미컨덕터 인코포레이티드 Iq 불일치, 반송파 누설 및 dc 옵셋 교정 장치 및 방법

Also Published As

Publication number Publication date
MXPA05013001A (es) 2006-03-17
KR100794983B1 (ko) 2008-01-16
KR20060028766A (ko) 2006-04-03
TW200814552A (en) 2008-03-16
TW200428795A (en) 2004-12-16
NO20060035L (no) 2006-01-04
EP1632074A4 (en) 2007-04-25
JP2006527530A (ja) 2006-11-30
EP1632074A2 (en) 2006-03-08
US20040252782A1 (en) 2004-12-16
WO2005002063A3 (en) 2005-10-13
TWI237449B (en) 2005-08-01
WO2005002063A2 (en) 2005-01-06
TW200539583A (en) 2005-12-01
US7376200B2 (en) 2008-05-20
AR044609A1 (es) 2005-09-21
CA2528534A1 (en) 2005-01-06

Similar Documents

Publication Publication Date Title
KR100794983B1 (ko) 캐리어 누설을 억제하는 방법 및 시스템
KR100539874B1 (ko) 무선 송수신장치에서 자가 보상장치 및 방법
US7133644B2 (en) Digital baseband system and process for compensating for analog radio transmitter impairments
US7596125B2 (en) Adjusting the amplitude and phase characteristics of transmitter generated wireless communication signals in response to base station transmit power control signals and known transmitter amplifier characteristics
US7672398B2 (en) Method and system for adjusting the amplitude and phase characteristics of real and imaginary signal components of complex signals processed by an analog radio transmitter
US20110190028A1 (en) Power Amplifier Linearization Feedback Methods and Systems
CN102163981A (zh) 通信用半导体集成电路及其工作方法
JP7123159B2 (ja) 局部発振器漏れ検出および消去
CN106603108B (zh) 一种收发信机及工作方法
KR100602642B1 (ko) 무선 기지국 시스템에서의 위상 에러 보정장치 및 그 방법
US8532577B2 (en) Method and system for compensating for estimated distortion in a transmitter by utilizing a digital predistortion scheme with a quadrature feedback mixer configuration
US20090185510A1 (en) Rf processor having internal calibration mode
US7877060B1 (en) Fast calibration of AM/PM pre-distortion
JP2009089269A (ja) 無線送受信装置及び無線送信方法
US6873860B2 (en) Base transceiver station with distortion compensation
US9991994B1 (en) Method and terminal device for reducing image distortion
US8068804B2 (en) Receiver local oscillator leakage compensation in the presence of an interferer
JP2001274851A (ja) 送信信号処理装置、基地局、移動局およびディジタル無線通信システム
JP2001285091A (ja) 送信信号処理装置
JP2010103791A (ja) 送信器及び携帯情報端末
KR20080104666A (ko) 와이브로 단말기의 로컬 오실레이터 누설 전력을최소화하는 방법 및 장치

Legal Events

Date Code Title Description
A107 Divisional application of patent
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid