KR20060058044A - 디스플레이 장치 및 전자 장치 - Google Patents
디스플레이 장치 및 전자 장치 Download PDFInfo
- Publication number
- KR20060058044A KR20060058044A KR1020050112945A KR20050112945A KR20060058044A KR 20060058044 A KR20060058044 A KR 20060058044A KR 1020050112945 A KR1020050112945 A KR 1020050112945A KR 20050112945 A KR20050112945 A KR 20050112945A KR 20060058044 A KR20060058044 A KR 20060058044A
- Authority
- KR
- South Korea
- Prior art keywords
- video signal
- signal
- gate driver
- pixels
- circuit
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
- G09G2310/063—Waveforms for resetting the whole screen at once
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/041—Temperature compensation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
- G09G2330/022—Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
본 발명은 디지털 시간 그레이스케일 방법(digital time grayscale method)을 사용함으로써 구동되는 경우에 전력 소모를 감소시킬 수 있는 디스플레이 장치 및 전자 장치를 제공한다. 본 발명을 따르면, 모든 픽셀들이 흑색을 디스플레이 하는 로우가 매트릭스로 배열된 복수의 픽셀들에서 포커스되고, 로우에 배열된 픽셀들에 입력되는 데이터 샘플링은 수행되지 않는다. 그 후, 데이터 샘플링을 수행하지 않는 기간내에, 소스 구동기 내의 시프트 레지스터의 동작 및 제1 래치 회로에서 비디오 신호의 샘플링 동작은 중지된다. 상술된 특성들을 갖는 본 발명은 소스 구동기의 동작을 일시적으로 중지시켜 전력 소모를 감소시킨다. 특히, 본 발명은 디스플레이 장치에서 더 많은 전력을 소모하는 소스 구동기의 동작을 중지하여 전력 소모를 크게 감소시킬 수 있다.
픽셀부, 능동 매트릭스 픽셀, 소스 구동기, 기록용 게이트 구동기, 소거용 게이트 구동기
Description
도1은 본 발명의 디스플레이 장치를 도시한 도면.
도2a 및 도2b는 본 발명의 디스플레이장치의 동작을 각각 설명하는 타이밍 챠트들.
도3은 본 발명의 디스플레이 장치를 도시한 도면.
도4a 및 도4b는 본 발명의 디스플레이 장치를 각각 도시한 도면.
도5a 및 도5b는 디지털 시간 그레이스케일 방법을 각각 설명하는 도면들.
도6a 및 도6b는 본 발명의 디스플레이 장치를 각각 도시한 도면들.
도7은 본 발명의 디스플레이 장치를 사용하는 전자 장치를 도시한 도면.
도8a 내지 도8f는 본 발명의 디스플레이 장치를 사용하는 전자 장치를 각각 도시한 도면들.
* 도면의 주요 부분에 대한 부호의 설명 *
601: 픽셀부 602: 능동 매트릭스 픽셀
603: 소스 구동기 604: 기록용 게이트 구동기
605: 소거용 게이트 구동기 606: 시프트 레지스터
607: 제1 래치 회로 608: 제2 래치 회로
609: 레벨 시프터/버퍼
본 발명은 매트릭스로 배열된 복수의 픽셀들을 갖는 디스플레이 장치 및 상기 디스플레이 장치를 사용하는 전자 장치에 관한 것이다. 특히, 본 발명은 비디오 신호를 선택된 픽셀에 입력함으로써 각 픽셀을 제어하고 영상을 디스플레이하는 디스플레이 장치 및 상기 디스플레이 장치를 사용하는 전자 장치에 관한 것이다.
TV 수신기 및 개인용 컴퓨터를 위한 디스플레이와 같은 고정 애플리케이션들뿐만 아니라 이동 애플리케이션들 위한 액정 디스플레이 장치와 같은 도트 매트릭스 디스플레이 장치에 대한 수요가 급속하게 증가되고 있다. 최근에, 유기 전계발광 소자(이하부터, 유기 EL이라 칭함)를 포함하는 픽셀을 갖는 EL 디스플레이 장치는 액정 디스플레이 장치를 대체하는 차세대 디스플레이 장치로서 실용화되기 시작하였다.
일반적으로, 도트 매트릭스 장치는 수동 매트릭스 유형 및 능동 매트릭스 유형을 갖는다. 능동 매트릭스 디스플레이 장치에서 그레이스케일을 성취하는 방법으로서 아날로그 그레이스케일 방법 및 디지털 그레이스케일 방법이 존재한다. 아날로그 그레이스케일 방법에서, 그레이스케일은 픽셀의 휘도를 제어함으로써 성취된다. 디지털 그레이스케일 방법에서, 각 픽셀은 광이 방출되는지 여부에 따라서 2개의 값들로 제어된다. 그레이스케일은 광 방출 에어리어의 크기 또는 어떤 기간에서 광 방출 시간의 길이에 따라서 성취된다. 전자를 에어리어 그레이스케일 방법이라 칭하고 후자를 시간 그레이스케일 방법이라 칭한다.
상술된 시간 그레이스케일 방법에서, 하나의 프레임 기간은 각 서브프레임 기간에서 발광 시간을 가중(weight)하도록 복수의 서브프레임 기간들로 분할된다. 그 후, 서브프레임 기간들의 조합에 따라서, 한 프레임 기간당 휘도는 그레이스케일을 성취하도록 제어된다. 특허 문헌들 1 및 2는 이 방식으로 다수-그레이스케일을 성취하는 방법들 중 한 방법을 설명한다.
[특허 문헌 1] 일본 공개 특허 2001-5426
[특허 문헌 2] 일본 공개 특허 2001-324958
특허 문헌 2를 따르면, 예를 들어, 6-비트(64-레벨 그레이스케일) 디스플레이 경우에, 한 프레임 기간은 6개의 서브프레임 기간들(SF1 내지 SF6)로 분할되고 각 서브프레임 기간에서 발광 기간의 길이는 25: 24:23:22:2:1로 설정되어, 광을 방출시키는 서브프레임 기간(도5a 참조)을 선택함으로써 각 그레이스케일 레벨을 디스플레이한다. 특히, 광이 모든 기간들에서 방출되지 않으면, 제1 그레이스케일 레벨(흑색: 휘도 0)이 디스플레이되는 반면에, 광이 모든 기간들에서 방출되면, 64번째 그레이스케일 레벨(백색: 휘도 63)이 디스플레이된다. 길이들 24, 23, 22 및 1을 갖는 발광 기간들이 선택되면, 30번째 그레이스케일 레벨이 디스플레이 된다. 휘도 0으로부터 휘도 63까지의 64개의 그레이스케일 레벨들 중에서, 24+23+22+1=29, 즉 30번째 그레이스케일 레벨(휘도 29)이 디스플레이된다.
게다가, 더욱 낮은 비트에서, 즉, 짧은 발광 시간을 갖는 서브프레임 기간에서, 다음 서브프레임 기간이 시작되기 전 광 방출을 중지시키는 것이 필요로 된다. 그러므모, 한 로우 선택 기간은 다수의 서브-수평 기간들(도5b 참조, 도5b에서, 하나의 로우 선택 기간은 2개의 서브-수평 기간들로 분할된다)로 분할되며, 비디오 신호의 기록은 어떤 서브-수평 기간에서 수행되는 반면에, 소거는 또 다른 서브-수평 기간에서 수행된다. 기록 및 소거 각각은 필요로 되는 타이밍에서 필요로 되는 로우에서 수행되어 각 비트에서 발광 기간을 제어한다.
디스플레이 장치가 특허 문헌 1에서 서술된 디지털 시간 그레이스케일 방법을 사용함으로써 구동되는 경우에, 능동 매트릭스 유형 픽셀은 백색 디스플레이 및 흑색 디스플레이의 2개의 값들로 구동될 수 있다. 그러므로, 픽셀을 형성하는 박막 트랜지스터들(이하부터, TFT들이라 칭함)의 특성 변화들이 디스플레이 품질에 거의 영향을 미치지 않게 하는 것이 매우 유익하다. 다른 한편으로, 발광 시간을 제거하기 위한 기록 동작, 소거 동작 등이 필요로 되고, 한 프레임 기간에서 비디오 신호를 기록하는 횟수는 증가된다. 따라서, 주변 구동기 회로의 동작 주파수 및 전력 소모는 증가된다. 게다가, 그레이스케일 레벨들의 수의 증가로 인해, 기록 동작들 및 소거 동작들의 수는 통상적으로 증가되고, 전력 소모는 또한 증가된다. 상술된 유기 EL 디스플레이 장치 등은 경량 및 박형의 장점에 의해 이동 전화, PDA(개인 휴대 정보 단말기), 휴대용 오디오 플레이어 등 설치될 것으로 예상된다. 그러나, 이와 같은 휴대용 단말기들에서, 고전력 소모는 계속 사용 시간에 영향을 미칠 수 있다. 그러므로, 고전력 소모는 중요한 문제가 된다.
상술된 문제들과 관련하여, 본 발명은 디지털 시간 그레이스케일 방법을 사용함으로써 구동되는 경우의 전력 소모를 감소시킬 수 있는 디스플레이 장치 및 상기 디스플레이 장치를 사용하는 전자 장치를 제공하는 것이다. 게다가, 본 발명은 텍스트 디스플레이와 같은 실제 휴대용 단말기에 빈번하게 사용될 디스플레이 상태에서 전력 소모를 감소시킬 수 있는 디스플레이 장치 및 상기 디스플레이 장치를 사용하는 전자 장치를 제공한다.
본 발명을 따르면, 모든 픽셀들이 흑색을 디스플레이하는 로우가 매트릭스로 배열된 복수의 픽셀들에 포커스되고, 로우에 배열되는 픽셀들로 입력되어야 하는 데이터의 샘플링은 수행되지 않는다. 그 후, 데이터 샘플링을 수행하지 않는 기간에서, 소스 구동기에서 시프트 레지스터의 동작 및 제1 래치 회로에서 비디오 신호의 샘플링 동작은 중지된다. 게다가, 본 발명을 따르면, 다수-그레이스케일 디스플레이가 디지털 시간 그레이스케일 방법을 사용함으로써 수행될 때, 하나의 수평 기간을 다수의(예를 들어, 2개의) 서브-수평 기간들로 분할하며, 한 서브-수평 기간에서 비디오 신호 기록을 수행하고 다른 서브-수평 기간에서 소거를 수행하는 구동 방법이 사용된다. 구동 방법에서, 비디오 신호 및 소거 신호는 소스 신호 라인으로 교대로 출력된다. 다른 말로서, 어떤 로우의 픽셀에 비디오 신호를 기록하기 직전, 소거 신호는 모든 소스 신호 라인들에 확실하게 출력된다. 직전에 입력되는 소거 신호는 흑색을 디스플레이하기 위한 비디오 신호 대신에 흑색을 디스플레이하기 위하여 로우에 배열되는 픽셀들에 사용된다. 상술된 특성들을 갖는 본 발명을 따르면, 소스 구동기의 동작은 전력 소모를 감소시키기 위하여 일시적으로 중지될 수 있다. 특히, 본 발명이 디스플레이 장치에서 훨씬 많은 전력을 소모하는 소스 구도이의 동작을 중지할 수 있기 때문에, 전력 소모는 크게 감소될 수 있다.
본 발명의 디스플레이 장치는 매트릭스로 배열된 복수의 픽셀들을 갖는 디스플레이 부, 샘플링 펄스를 출력하는 시프트 레지스터 및 샘플링 펄스에 따라서 비디오 신호들(모든 비디오 신호들)을 샘플링하는 래치 회로, 동일한 로우에 배열된 복수의 픽셀들 각각에 출력되는 비디오 신호들(하나의-로우 비디오 신호들)을 유지하는 라인 버퍼 회로, 및 상기 라인 버퍼 회로에서 유지되는 비디오 신호들(하나의-로우 비디오 신호들)을 테스트하는 테스트 회로를 갖는다. 비디오 신호들(하나의-로우 비디오 신호들)이 특정 비디오 신호들(하나의-로우 비디오 신호들)로 검출될 때, 상기 테스트 회로는 제어 신호를 출력하여, 상기 시프트 레지스터가 상기 로우에 배열된 복수의 픽셀들로 샘플링 펄스가 출력되는 것을 중지하도록 한다.
본 발명의 디스플레이 장치는 매트릭스로 배열된 복수의 픽셀들을 갖는 디스플레이 부, 샘플링 펄스를 출력하는 시프트 레지스터, 및 상기 샘플링 펄스에 따라서 비디오 신호들(모든 비디오 신호들)을 샘플링하는 래치 회로, 동일한 로우에 배열된 복수의 픽셀들 각각에 출력되는 비디오 신호들(하나의-로우 비디오 신호들)을 유지하는 라인 버퍼 회로, 상기 라인 버퍼 회로에서 유지되는 비디오 신호들(하나의-로우 비디오 신호들)을 테스트하는 테스트 회로 및 상기 시프트 레지스터에 제어 신호를 출력하는 제어기 회로를 갖는다. 비디오 신호들(하나의-로우 비디오 신호들)이 특정 비디오 신호들(하나의-로우 비디오 신호들)로 검출될 때, 상기테스트 회로는 제어 신호를 제어기 회로로 출력하여, 상기 시프트 레지스터가 상기 로우에 배열된 복수의 픽셀들에 샘플링 펄스가 출력되는 것을 중지하도록 한다.
본 발명의 디스플레이 장치는 매트릭스로 배열된 복수의 픽셀들을 갖는 디스플레이 부, 샘플링 펄스를 출력하는 시프트 레지스터, 및 상기 샘플링 펄스에 따라서 비디오 신호들(모든 비디오 신호들)을 샘플링하는 래치 회로, 동일한 로우에 배열된 복수의 픽셀들 각각에 출력되는 비디오 신호들(하나의-로우 비디오 신호들)을 유지하는 제1 라인 버퍼 회로, 상기 제1 라인 버퍼 회로에서 유지되는 비디오 신호들(하나의-로우 비디오 신호들)을 전송하며, 상기 제1 라인 버퍼 회로에서 유지되는 비디오 신호들(하나의-로우 비디오 신호들)을 유지하고 상기 제1 라인 버퍼 회로에서 유지되는 비디오 신호들(하나의-로우 비디오 신호들)을 상기 디스플레이 부로 출력하는 제2 라인 버퍼 회로, 상기 제1 라인 버퍼 회로에서 유지되는 비디오 신호들(하나의-로우 비디오 신호들)을 테스트하는 테스트 회로 및 상기 시프트 레지스터에 제어 신호를 출력하는 제어기 회로를 갖는다. 비디오 신호들(하나의-로우 비디오 신호들)이 특정 비디오 신호들(하나의-로우 비디오 신호들)로 검출될 때, 상기 테스트 회로는 제어 신호를 제어기 회로로 출력하여 상기 시프트 레지스터가 상기 로우에 배열된 복수의 픽셀들에 샘플링 펄스가 출력되는 것을 중지하도록 하고 상기 테스트 회로는 상기 비디오 신호들(하나의-로우 비디오 신호들)을 상기 제1 라인 버퍼 회로로부터 상기 제2 라인 버퍼 회로로의 전송을 중지하도록 상기 제2 라인 버퍼 회로에 제어 신호를 출력한다.
본 발명에 포함되는 디스플레이 부는 복수의 게이트 신호 라인들, 제1 게이트 구동기 및 제2 게이트 구동기를 갖는데, 여기서 상기 제1 게이트 구동기의 n번 째 스테이지 출력(n은 자연수) 및 상기 제2 게이트 구동기의 n-번째 스테이지 출력은 n-번째 게이트 신호 라인을 제어한다. 게다가, 제1 게이트 구동기 및 제2 게이트 구동기의 각 스테이지의 출력 단자는 신호 출력이 허가되는지 여부를 결정하는 선택 회로를 갖는다. 이 선택 회로는 예를 들어 삼-상태 버퍼라는 점에 유의하라.
게다가, 특정 비디오 신호가 픽셀에서 흑색을 디스플레이ㅏ는 비디오 신호이다. 게다가, 특정 비디오 신호는 픽셀에서 백색을 디스플레이하는 비디오 신호이다. 상술된 구성을 갖는 본 발명의 디스플레이 장치에서, 복수의 픽셀들 각각은 발광 소자 및 다수의 트랜지스터들을 갖는다. 본 발명은 또한 상술된 구성을 갖는 디스플레이 장치를 사용하는 전자 장치를 제공한다.
상술된 특성들을 갖는 본 발명을 따르면, 소스 구동기의 동작은 일시적으로 중지되어 전력 소모를 감소시킨다. 특히, 소스 구동기가 디스플레이 장치에서 더 많은 전력을 소모하기 때문에, 전력 소모는 소스 구동기의 동작을 중지할 수 있는 본 발명에 따라서 크게 감소될 수 있다.
게다가, 상술된 특성들을 갖는 본 발명을 따르면, 텍스트 디스플레이와 같은 디스플레이 에어리어에서 거의 고정된 부분에서 디스플레이되는 패턴을 갖는 정지 영상을 반복적으로 디스플레이 하는 경우에, 비디오 신호들의 샘플링 동작들의 수는 패널에서 상대적으로 높은 전력을 소모하는 소스 구동기에서 크게 감소될 수 있다. 그러므로, 저 전력 소모는 대기 모드에서 뿐만 아니라 실제 애플리케이션에서 실현되어, 휴대용 정보 단말기들에 필요로 되는 긴 연속 사용과 같은 요청에 부합하는 디스플레이 장치 및 전자 장치를 제공한다. 이와 같은 노력은 전력 소모가 연 속 사용 시간에 직접 영향을 미치는 휴대용 단말기들과 같은 전자 장치들에 매우 유용하다.
본 발명이 실시예 모드들 및 실시예들에 의해 충분히 설명될 것이다. 본 발명은 이하의 설명들로 제한되지 않고 각종 변경들 및 수정들이 당업자에게 명백할 것이라는 것을 이해할 것이다. 그러므로, 달리 이와 같은 변경들 및 수정들이 본 발명의 범위를 벗어나지 않는 한, 이들은 본원에 포함되는 것으로 이해되어야 한다.
본 발명의 능동 매트릭스 디스플레이 장치의 구성은 도6a와 관련하여 설명된다. 픽셀부(601)에서, 도트화된 프레임으로 둘러싸인 능동 매트릭스 픽셀(602)은 매트릭스로 배열된다. 픽셀부(601)의 주변에서, 소스 구동기(603), 기록용 게이트 구동기(604) 및 소거용 게이트 구동기(605)가 배열된다.
소스 구동기(603)는 시프트 레지스터(606), 제1 래치 회로(607), 제2 래치 회로(608) 및 레벨 시스터/버퍼(609)를 갖는다. 기록용 게이트 구동기(604)는 시프트 레지스터(610) 및 레벨 시프터/버퍼(609)를 갖는 반면에, 소거용 게이트 구동기(605)는 유사하게 시프트 레지스터(613) 및 레벨 시프터/버퍼(612)를 갖는다.
다음에, 도6b와 관련하여 능동 매트릭스 픽셀(602)이 더욱 상세하게 설명된다. 각 픽셀은 소스 신호 라인(621), 게이트 신호 라인(622), 전류 공급선(623), 대향 전극(624), 스위칭 TFT(625), 구동 TFT(626) 및 발광 소자(627)를 갖는다.
픽셀은 발광 소자(627)로 흐르는 전류 방향 및 픽셀을 형성하는 TFT들의 도 전율에 따라서 여러 방식들로 구동된다. 이 실시예 모드는 예를 들어 스위칭 TFT(625)가 N-채널 TFT이며, 구동 TFT(626)가 P-채널 TFT이며, 전류가 발광 소자(627)에서 고전위로 유지되는 전류 공급선(623)으로부터 저전위로 유지되는 대향 전극(624)으로 흐르는 구성을 설명한다. 이하에 설명되는 회로들은 본원에 설명된 픽셀과 동일한 논리로 동작한다. 그러나, 본 발명은 본원에 도시된 구성들로 제한되지 않고, 당연히 신호 논리 및 전원 관계, TFT의 도전율 등을 변경함으로써 본원에 서술된 구성들과 다른 구성들을 갖는 픽셀들을 구동하는 경우에도 적용될 수 있다.
픽셀이 선택되지 않는 로우에서, 게이트 신호 라인(622)은 로우 레벨이고 스위칭 TFT(625)는 오프 상태이다. 다른 한편으로, 픽셀이 선택되는 로우에서, 게이트 신호 라인(622)이 하이 레벨이 되고 스위치 TFT(625)가 온 상태가 되어 소스 신호 라인(621)의 전위를 구동 TFT(626)의 게이트 전극으로 기록한다. 여기서, 소스 신호 라인(621)의 전위가 하이 레벨인 경우에, 구동 TFT(626)는 오프 상태가 되어, 전류가 발광 소자(627)로 흐르지 않도록 하고 능동 매트릭스 픽셀(602)이 흑색을 디스플레이하도록 한다. 다른 한편으로, 소스 신호 라인(621)의 전위가 로우 레벨인 경우에, 구동 TFT(626)는 온 상태가 되어, 전류가 발광 소자(627)로 흐르도록 하고 능동 매트릭스 픽셀(602)이 백색을 디스플레이하도록 한다. 특별히 도6에 도시되지 않았지만, 구동 TFT(626)의 게이트 전극으로 기록되는 비디오 신호는 바람직하게는 저장 커패시터 등을 사용함으로써 어떤 기간에서 바람직하게 유지된다. 그러므로, 게이트 신호 라인(622)이 비선택 상태로 된 후, 구동 TFT(626)의 온 또 는 오프 상태는 흑색 또는 백색 디스플레이 상태를 유지하도록 유지될 수 있다.
다음에, 본 발명의 디스플레이 장치의 동작이 설명된다. 특히, 하나의 수평 기간이 다수의 서브-수평 기간들로 분할되는 경우에 본 발명의 디스플레이 장치의 동작이 설명된다.
소스 구동기(603)에서, 시프트 레지스터(606)는 클럭 신호(SCK) 및 시작 펄스(SSP)에 따라서 제1 스테이지로부터 순차적으로 샘플링 펄스들을 출력한다. 시프트 레지스터(606)로부터 출력되는 펄스들을 샘플링함으로써, 비디오 신호(데이터)의 샘플링은 제1 래치 회로(607)에서 수행된다. 비디오 신호의 샘플링이 완료되는 제1 래치 회로(607)의 스테이지에서, 얻어진 비디오 신호는 샘플링이 최종 스테이지에서 완료될 때까지 제1 래치 회로(607)에서 제공되는 메모리 부에서 유지된다. 시프트 레지스터(606)의 최종 스테이지로부터 샘플링 펄스들의 출력을 완료하고 제1 래치 회로(607)의 모든 스테이지들에서 샘플링을 완료한 후, 제1 래치 회로(607)에 유지되는 하나의-로우 데이터는 래치 펄스(SLAT)에 따라서 동시에 제2 래치 회로(608)로 전송된다. 그 후, 진폭 변환은 필요한 경우 레벨 시프터/버퍼(609)에서 수행되어 비디오 신호에 따라서 소스 신호 라인(621)을 충전 및 방전시킨다. 기록 소거 선택 신호(이하부터, W/E 신호라 칭한다)는 소스 신호 라인(621)이 비디오 신호에 따라서 충,방전되는 모드 또는 소거 신호들이 모든 소스 신호 라인(621)으로 출력되는 모드를 선택한다.
다른 한편으로, 기록용 게이트 구동기(604)에서, 시프트 레지스터(610)는 크럭 신호(GCK) 및 시작 펄스(G1SP)에 따라서 제1 스테이지로부터 순차적으로 로우 선태 펄스들을 출력한다. 로우 선택 펄스는 필요한 경우 레벨 시프터/버퍼(611)에서 진폭 변환을 겪어 제1 로우로부터 순차적으로 게이트 신호 라인(622)을 선택한다. 기록용 게이트 구동기(604)의 동작과 유사한 동작은 소거용 게이트 구동기(605)에서 수행된다.
본원에서, 기록용 게이트 구동기(604)는 원하는 타이밍에서 비디오 신호가 기록되는 로우의 게이트 신호 라인(622)을 선택하는 반면에, 소거용 게이트 구동기(605)는 원하는 타이밍에서 소거가 수행되는 로우의 게이트 신호 라인(622)을 선택한다. 그러므로, 게이트 신호 라인(622)은 기록용 게이트 구동기(604) 및 소거용 게이트 구동기(605)에 의해 상이한 타이밍들에서 선택된다. 따라서, 기록용(604) 게이트 구동기 및 소거용 게이트 구동기(605) 중 한 구동기가 게이트 신호 라인(622)을 충, 방전할 때, 다른 것이 이 동작을 차단하지 않도록 버퍼 출력을 플로우트할 필요가 있다. 이 동작은 W/E 신호 및 이의 반전된 신호(이하부터, W/Eb 신호라 칭함)를 사용함으로써 수행된다. 예를 들어, W/E 신호가 활성화되는 기간에서, 소스 구동기(603)는 비디오 신호를 소스 신호 라인(621)으로 출력하며, 기록용 게이트 구동기(604)는 펄스를 출력하고 소거용 게이트 구동기(605)의 출력은 모든 스테이지들에서 플로우팅 상태가 된다. 그러므로, 게이트 신호 라인(622)의 선택은 기록용 게이트 구동기(604)를 따른다. 다른 한편으로, W/EB 신호가 활성화되는 기간에서, 소스 구동기(603)는 소거 신호를 모든 소스 신호 라인들(621)(상술된 픽셀 구성에 따라서, 소스 신호 라인(621)은 흑색을 기록하는 경우와 유사한 고레벨로 고정)에 출력한다. 소거용 게이트 구동기(605)는 펄스를 출력하고, 기록용 게이트 구동기(604)의 출력은 모든 스테이지들에서 플로우팅 상태가 된다. 그러므로, 게이트 신호 라인(622)의 선택은 소거용 게이트 구동기(605)를 따른다.
본 발명의 디스플레이 장치의 동작이 간략하게 상술된다. 도5b를 따르면, 소스 신호 라인(SLine)에서, 특정 로우의 데이터를 출력하는 기간 및 모든 소스 신호 라인들이 소거용 신호로서 고레벨에서 고정되는 기간이 교대로 나타난다. 즉, 특정 로우의 소거 주사 때문에, 모든 소스 신호 라인들이 고레벨에서 고정되는 상태는 한 수평 기간에서 1회 나타난다.
다음에, 디스플레이 부 및 외부 제어기 부를 포함하는 본 발명의 디스플레이 장치의 구성이 도1과 관련하여 설명된다. 외부 제어기 부는 프레임 메모리(101), 타이밍 제어기(102), 제1 라인 버퍼 회로(103), 제2 라인 버퍼 회로(105) 및 테스트 회로(104)를 갖는다. 이들 회로들은 각종 제어 신호들을 발생시켜 이 발생된 각종 제어 신호들을 디스플레이 부(106)로 공급한다. 외부 제어기 부는 상술된 구성으로 제한되지 않고 DC/DC 변환기와 같은 전원 시스템의 설명은 생략된다는 점에 유의하라. 여기서, 프레임 메모리(101)는 1 프레임을 디스플레이하는데 필요로 되는 비디오 신호를 유지하는 메모리인 반면에, 라인 버퍼들(103 및 105)은 하나의 로우를 디스플레이하도록 하는데 필요로 되는 비디오 신호를 유지하는 메모리들이다. 여기서, 시간 그레이스케일 방법은 구동 방법으로서 사용됨으로, 하나의 로우를 디스플레이하는데 필요로 되는 비디오 신호들 중 특정 비트와 관련된 하나의-로우 비디오 신호들은 라인 버퍼들에서 유지된다. 그러나, 동시에 라인 버퍼에서 유지된 비디오 신호는 상술된 데이터 량으로 제한되지 않고, 더 많은 비디오 신호들 이 필요로 되는 타이밍에서 필요한 만큼 많은 데이터를 순차적으로 판독하도록 유지되는 구성이 허용될 수 있다.
다음에, 상술된 구성을 갖는 본 발명의 디스플레이 장치의 동작이 설명된다. 디스플레이 장치를 구동하기 위하여 사용되는 신호로서 기준 클럭 신호(CK), 동기화 신호(Sync), 각 RGB(데이터 RGB)를 위한 비디오 신호들이 존재한다. 이들 신호들은 외부로부터 공급되어, 기준 클럭 신호(CK) 및 동기화 신호(Sync)가 타이밍 제어기(102)로 입력되어 디스플레이 장치를 구동하는데 필요로 되는 각종 제어 신호들(도1에서, SSP, G1SP, G2SP, SCK, GCK, W/E 등)을 발생시킨다. 게다가, 기준 클럭 신호(CK)는 또한 프레임 메모리(101) 등의 기록/판독을 제어하는 타이밍에 대해서 사용된다.
다른 한편으로, 비디오 신호들은 기준 클럭 신호(CK)에 따른 타이밍에서 동작하는 프레임 메모리(101)에 기록되고 디지털 시간 그레이스케일 방법에 따라서 입력 순서로 프레임 메모리(101)에서 재배열된다. 그 후, 하나의-로우 비디오 신호들은 프레임 메모리(101)로부터 판독되어 제1 라인 버퍼 회로(103)로 전송되도록 한다. 이 때, 프레임 메모리(101)로부터 판독되는 하나의-로우 비디오 신호들은 하나의 로우의 모든 비디오 신호들이 흑색을 디스플레이하는 비디오 신호들인지를 테스트 회로(104)에 의해 테스트 된다. 여기서, 백색을 디스플레이하는 신호가 하나 도트에 대해 우수를 포함하면, 비디오 신호들은 제2 라인 버퍼 회로(105)로 전송되고 디스플레이 부(106)로 입력된다.
하나의 로우의 모든 비디오 신호들이 제1 라인 버퍼 회로(103)에 유지되는 경우에, 테스트 회로(104)는 디스플레이 부(106)로의 소스 구동기 시작 펄스(SSP) 및 기록 소거 선택 신호(W/E 신호)의 입력을 중지시키는 제어 신호 및 제1 라인 버퍼 회로(103)로부터 제2 라인 버퍼 회로(105)로의 비디오 신호의 전달을 중지시키는 제어 신호를 출력한다. 그러므로, 디스플레이 부(105) 내의 소스 구동기는 로우의 샘플링 동작을 수행하지 않는데, 그 이유는 시작 펄스(SSP)가 시프트 레지스터로 입력되지 않기 때문이다. 게다가, 제2 라인 버퍼 회로(105)에 기록되는 비디오 신호는 또한 사전 로우의 비디오 신호로부터 변경되지 않는다.
다음에, 도2A에 도시된 타이밍 챠트와 관련한 설명이 행해진다. 도2A는 정상 디스플레이 타이밍을 도시한다. 클럭 신호(SCK) 및 시작 펄스(SSP)(201)에 따라서, 샘플링 펄스들(Samp)(202)은 순차적으로 출력되어 샘플링 펄스들(202)이 출력되는 타이밍에 따라서 비디오 신호(203)의 샘플링을 수행한다. 여기서, (n-1) 번째 로우의 비디오 신호들의 샘플링은 샘플링 펄스들(202)에 의해 수행된다. 다음에, 래치 펄스(SLAT)(204)가 입력될 때, 샘플링된 비디오 신호들은 동시에 제2 래치 회로로 전달된다. 여기서, 제2 래치 회로는 (n-1) 번째 로우(LAT2OUT)의 모든 비디오 신호들을 출력한다. 그 후, W/E 신호가 고레벨인 기간에서, 비디오 신호는 소스 신호 라인(SLine)으로 출력되는 반면에, W/E 신호가 저 레벨인 기간에서, 소거 신호가 출력되는데, 즉 소스 신호 라인(SLine)은 고레벨로 고정된다. 게이트 구동기들에서, (n-1)번째 로우는 기록용 게이트 구동기(604)에 의해 선택되고(206) 비디오 신호는 (n-1)번째 로우의 픽셀들에 입력된다. 다른 한편으로, (k-1)번째 로우는 소거용 게이트 구동기(605)에 의해 선택되고(207) 소거 신호는 (k-1)번째 로우의 픽셀 들에 입력된다. 상술된 동작들은 n-번째 로우, (n+1)번째 로우 및 그 후 뿐만 아니라 k-번째 로우, (k+1)번째 로우 및 그 후에서 반복되어 하나의 서브프레임 동안 동작을 완료한다.
도2B는 샘플링 동작이 본 발명을 따른 특정 로우에서 중지되는 상태를 도시한 것이다. (n-1)번째 로우에서, 비디오 신호는 샘플링 펄스에 따라서 비디오 시호를 취하도록 입력된다. 그러므로, 소스 신호 라인(SLine)에서, (n-1)번째 로우의 비디오 신호가 출력된다. 그 후, n번째 로우 및 (n+1)번째 로우의 모든 픽셀들이 흑색을 디스플레이하는 경우에, 시작 펄스(SSP) 및 비디오 신호(데이터)의 출력은 테스트 회로(104)에 의해 강제적으로 중지되어 샘플링 동작을 수행하지 않도록 한다. 그러므로, 제2 래치 회로(608)는 (n-1)번째 로우(LAT2OUT)의 비디오 신호을 연속적으로 출력한다. 다른 한편으로, W/E 신호는 또한 로우 레벨로 고정된 기간에서 테스트 회로(104)에 의해 중지된다. 그러므로, 비디오 신호는 소스 신호 라인(SLine)으로 출력되지 않고 소거 신호는 이에 연속적으로 입력된다. (n-1)번째 로우 및 n번째 로우의 게이트 신호 라인들은 통상적으로 소정 타이밍에서 선택 상태로 되어, 소스 신호 라인(SLine)으로 출력되는 고레벨(흑색 디스플레이 신호와 등가)에서 소거 신호가 픽셀로 입력되어 흑색으 디스플레이하도록 한다. 그 후, (n+2) 번째 로우 및 그 후의 비디오 신호들이 통상적으로 입력되는 경우에, 시작 펄스(SSP) 또는 W/E 신호는 소정 타이밍에서 입력됨으로, 소스 신호 라인(SLine)의 충전 및 방전과 샘플링은 통상적으로 수행되어, 소정 비디오 신호가 각 픽셀에 입력되어 패턴을 디스플레이하도록 한다.
상술된 바와 같이, 본 발명을 따르면, 텍스트 디스플레이의 배경 부분과 같은, 신호들의 샘플링 동작이 필요로 되지 않는 부분에서, 소스 구동기의 샘플링 동작을 능동적으로 중지시키는 동작은 소형 회로 구성으로 실현될 수 있다. 일반적으로, 비디오 신호의 샘플링을 수행하는 소스 구동기는 디스플레이 장치에서 고 동작 주파수를 지닌 회로이고 회로의 불필요한 동작을 효율적으로 중지시키면 저 전력 소모에 크게 기여한다.
흑색 디스플레이 영역에서 동작이 유사한 테스트 회로를 사용함으로써 이 실시예 모드에서 가장 간단한 실시예로 도시되어 있지만, 예를 들어 백색 디스플레이 영역을 검출하고 샘플링 동작을 중지할 수 있다는 점에 유의하라. 이 경우에, 소스 신호 라인이 저 레벨로 고정되는 상태가 유지될 수 있다. 특히, 모든 비디오 신호들이 다수의 연속 로우들에서 백색을 디스플레이하는 경우에, 소스 신호 라인은 제1 로우에서 저레벨로 고정된다. 그 후, W/E 신호는 고 레벨로 고정되어, 소거 신호가 소스 신호 라인으로 입력되지 않도록 한다. 백색 디스플레이가 계속되는 다음 로우에서, 백색 디스플레이 신호, 즉 저 레벨 신호는 소정 로우의 픽셀들에 저 레벨로 고정되는 소스 신호 라인으로부터 연속적으로 입력될 수 있다.
게다가, 이 실시예 모드에서, W/E 신호는 간결성을 위하여 단지 하나의 시스템 만을 사용하여 설명되었지만, 상이한 시스템들은 소스 구동기 측의 기록 또는 소거 동작의 선택을 위하여 사용되는 W/E 신호 및 기록용 게이트 구동기 또는 소거용 게이트 구동기의 선택을 위하여 사용되는 W/E 신호에 필요로 된다. 그러나, 본 발명의 목적에 관계되지 않는 신호들을 디스플레이 부에 공급하는 방법은 특별히 제한되지 않는다. 신호들은 미리 다수의 시스템들에 의해 외부에서 입력되거나 하나의 W/E 신호로부터 발생된다.
본 발명에서, 디스플레이 장치들의 한 모드로서, 유기 EL 디스플레이 장치가 일예로서 설명되었다는 점에 유의하라. 그러나, 본 발명은 픽셀을 형성하는 소자에 의해 제한되지 않고, 당연히 본 발명은 액정 디스플레이 장치, PDP, 및 FED 등에 폭넓게 적용될 수 있다.
[실시예 1]
이 실시예에서, 본 발명의 디스플레이 장치의 구동기 회로의 구성 예가 설명된다.
우선, 소스 구동기의 구성 예는 도3과 관련하여 설명된다. 소스 구동기는 시프트 레지스터(301), 제1 래치 회로(302), 제2 래치 회로(303), 기록 소거 선택 회로(304) 및 버퍼 회로(305)를 갖는다.
시프트 레지스터(301)는 클럭 신호들(SCK, SCKb: SCKb가 SCK의 반전 신호이다) 및 시작 펄스(SSP)에 따라서 순차적으로 샘플링 펄스들을 출력한다. 제1 래치 회로(302)는 시프트 레지스터(301)로부터 출력되는 샘플링 펄스들에 따라서 비디오 신호(데이터)의 샘플링을 수행한다. 제1 래치 회로(302)의 모든 스테이지들에서 비디오 신호의 샘플링을 완료한 후, 래치 펄스들(SLAT, SLATb: SLATb가 SLAT의 반전된 신호이다)이 입력될 때, 제1 래치 회로(302)에 유지되는 비디오 신호들은 동시에 제2 래치 회로(303)에 전송된다. W/E 신호가 활성(여기서 고레벨인 경우에)되는 경우에, 기록 소거 선택 회로(304)는 비디오 신호를 반전하여 이를 출력한다. 다른 한편으로, W/E 신호가 저 레벨인 경우에, 기록 소거 선택 회로(304)는 비디오 신호와 관계없이 고레벨 신호를 출력한다. 그 후, 소스 신호 라인들(SLine1 내지 SLine n)의 충전 및 방전은 버퍼 회로(305)를 통해서 수행된다.
다음에, 도4a와 관련하여 게이트 구동기의 구성 예가 설명된다. 게이트 구동기는 시프트 레지스터(401) 및 버퍼 회로(402)를 갖는다. 버퍼 회로(402)는 W/E 신호를 사용하여 트리 상태 버퍼를 사용한다. 여기서, W/E 신호가 고레벨인 경우에, 삼-상태 버퍼는 반전기로서 기능하는 반면에, W/E 신호가 저레벨인 경우에, 삼-상태 버퍼의 출력은 플로우팅 상태이다. 상술된 바와 같이, 게이트 신호 라인의 선택은 기록 동작 또는 소거 동작 각각에서 기록용 게이트 구동기 및 소거용 게이트 구동기에 의해 수행됨으로, 삼-상태 버퍼는 2개의 게이트 구동기들 중 한 구동기에 의해 게이트 신호 라인의 선택 동작이 다른 동작에 의해 차단되지 않도록 제공된다.
시프트 레지스터(401)는 클럭 신호들(GCK, GCKb: GCKb는 GCK의 반전된 신호이다) 및 시작 펄스(G1SP)에 따라서 순차적으로 로우 선택 펄스들을 출력한다. 버퍼 회로(402)는 W/E 신호 및 W/Eb 신호(W/E의 반전된 신호)에 의해 제어되고, W/E 신호가 활성화되는 경우에, 로우 선택 펄스는 반전되고 순차적으로 게이트 신호 라인들(GLine 1 내지 GLine m)로 출력된다. W/E 신호가 저레벨인 경우에, 버퍼 회로(402)의 출력은 플로우팅 상태이다.
기록용 게이트 구동기(402) 및 소거용 게이트 구동기(413)는 이들간에 삽입된 픽셀 부분(411)과 서로 대향되어 위치된다(도4b 참조). 이 때, W/E 신호는 기록 용 게이트 구동기(412) 및 소거용 게이트 구동기(413)중 한 구동기에 출력되고, W/E 신호의 반전된 신호는 이의 다른 한 구동기로 출력된다. 따라서, 하나의 게이트 구동기에 포함되는 트리-TDKXO 버퍼가 게이트 신호 라인을 충전 및 방전시키도록 활성화될 때, 다른 게이트 구동기에 포함되는 삼-상태 버퍼의 출력은 플로우팅 상태이다. 그러므로, 기록 또는 소거를 위한 서로의 선택 동작은 차단되지 않는다.
레벨 시프터가 이 실시예의 구성에서 제공되지 않지만, 필요한 경우 이는 적절하게 제공될 수 있다는 점에 유의하라.
[실시예 2]
본 발명의 디스플레이 장치를 사용하는 전자 장치의 일실시예가 도7 및 도8a 내지 도8f와 관련하여 설명된다. 여기서 전자 장치의 일예로서 하우징들(2700 및 2706), 패널(2701), 하우징(2702), 인쇄 배선 기판(2703), 동작 버튼(2704) 및 배터리(2705)를 갖는 이동 전화가 도시된다(도7 참조). 패널(2701)은 복수의 픽셀들이 매트릭스로 배열되는 픽셀 부분을 갖는다. 패널(2701)이 하우징(2702)에 착탈가능하게 설치되는 반면, 하우징(2702)은 인쇄 배선 기판(2703)에 부착된다. 하우징(2702)의 형상 및 크기는 패널(2701)이 설치되는 전자 장치에 따라서 적절하게 변경된다. 패키징되는 다수의 반도체 장치들(또한 IC 칩들이라 칭한다)은 인쇄 배선 기판(2703)상에 설치된다. 인쇄 배선 기판(2703) 상에 설치된 다수의 반도체 장치들은 프레임 메모리, 타이밍 제어기, 라인 버퍼 회로, 테스트 회로, 중앙 처리 장치(CPU), 전원 회로, 영상 처리 회로, 음 처리 회로, 송신/수신 회로, 시간 검출 회로, 보정 회로, 온도 감지 회로등과 등가이며, 이들은 본 발명의 디스플레이 장 치의 구성요소들이다.
패널(2701)은 접속 필름(2708)을 통해서 인쇄 배선 기판(2703)과 통합된다. 패널(2701), 하우징(2702), 및 인쇄 배선 기판(2703)은 하우징들(2700 및 2706) 뿐만 아니라 동작 버튼(2704) 및 배터리(2705) 내부에 놓인다. 패널(2701)에 포함되는 픽셀 부분은 하우징(2700)에 제공되는 개구 윈도우로부터 알 수 있도록 배열된다.
하우징들(2700 및 2706)이 이동 전화들의 외부 형상의 일 예를 도시며, 이 실시예와 관련된 전자 장치가 기능 및 응용에 따라서 각종 모드들로 변경될 수 있다는 점에 유의하라. 그러므로, 전자 장치들의 모드들의 예들이 도8a 내지 도8f와 관련하여 지금부터 설명된다.
이동 전화 장치는 픽셀 부분(9102) 등을 포함한다(도8a 참조). 휴대용 게임 장치는 픽셀 부분(9801) 등을 포함한다(도8b 참조). 디지털 비디오 카메라는 픽셀 부분들(9701, 8702) 등을 포함한다(도8c 참조). 휴대용 정보 단말기는 픽셀 부분(9201) 등을 포함한다(도8d 참조). 텔레비젼 장치는 픽셀 부분(9301) 등을 포함한다(도8e 참조). 모니터 장치는 픽셀 부분(9401) 등을 포함한다(도8f 참조).
본 발명은 텔레비젼 장치(또한 TV 또는 텔레비젼 수신기라 칭함), 디지털 카메라, 이동 전화 세트(또한 이동 전화 장치 또는 이동 전화라 칭함), PDA와 같은 휴대용 정보 단말기, 휴대용 게임 장치, 컴퓨터용 모니터 장치(또한 모니터라 칭함), 차량 오디오와 같은 음 재생 장치 및 홈 게임 장치와 같은 각종 전자 장치들에 적용될 수 있다. 소스 구동기의 동작은 본 발명의 디스플레이 장치를 적용함으 로써 일시적으로 중지될 수 있고, 이에 따라서 전력 소모가 감소될 수 있는 전자 장치가 제공될 수 있다. 특히, 본 발명은 디스플레이 장치에서 더 많은 전력을 소모하는 소스 구동기의 동작을 중지하여, 전력 소모를 크게 감소시킨다. 이와 같은 노력은 전력 소모가 연속 사용 시간에 직접 영향을 미치는 휴대용 단말기들과 같은 전자 장치들에 매우 유용하다.
본 출원은 2004년 11월 24일에 일본 특허청에 출원된 일본 특허 출원 번호 2004-339682를 기반으로 하고, 이 특허의 전반적인 내용이 본원에 참조되어 있다.
본 발명은 디지털 시간 그레이스케일 방법을 사용함으로써 구동되는 경우의 전력 소모를 감소시키고 본 발명은 텍스트 디스플레이와 같은 실제 휴대용 단말기에 빈번하게 사용될 디스플레이 상태에서 전력 소모를 감소시키는 것입니다.
Claims (40)
- 디스플레이 장치로서,매트릭스로 배열된 복수의 픽셀들; 샘플링 펄스(sampling pulse)를 출력하는 시프트 레지스터; 및 상기 샘플링 펄스에 따라서 비디오 신호를 샘플링하는 래치 회로를 포함하는 디스플레이 부;상기 복수의 픽셀들 중 픽셀들의 로우로 출력되는 상기 비디오 신호를 유지하는 라인 버퍼 회로; 및,상기 라인 버퍼 회로에 유지되는 상기 비디오 신호를 테스트하는 테스트 회로를 포함하며,상기 비디오 신호가 특정(specific) 비디오 신호로 검출될 때, 상기 테스트 회로는 상기 시프트 레지스터가 상기 픽셀들의 로우에 대응하는 상기 샘플링 펄스를 출력하기 위하여 중지되도록 제어 신호를 출력하는, 디스플레이 장치.
- 제1항에 있어서,상기 디스플레이 부는 복수의 게이트 신호 라인들, 제1 게이트 구동기 및 제2 게이트 구동기를 가지며,상기 제1 게이트 구동기의 n-번째 스테이지 출력 및 상기 제2 게이트 구동기의 n-번째 스테이지 출력 둘 다가 n-번째 로우의 게이트 신호 라인을 제어하며,상기 제1 게이트 구동기 및 상기 제2 게이트 구동기의 각 스테이지의 출력 단자는 상기 신호의 출력이 허용되는지 여부를 결정하는 선택 회로를 가지며,n은 자연수인, 디스플레이 장치.
- 제2항에 있어서,상기 선택 회로는 삼-상태(tri-state) 버퍼인, 디스플레이 장치.
- 제1항에 있어서,상기 특정 비디오 신호는 상기 픽셀이 흑색을 디스플레이하도록 하는 비디오 신호인, 디스플레이 장치.
- 제1항에 있어서,상기 특정 비디오 신호는 상기 픽셀이 백색을 디스플레이하도록 하는 비디오 신호인, 디스플레이 장치.
- 제1항에 있어서,상기 복수의 픽셀들 각각은 발광 소자를 갖는, 디스플레이 장치.
- 제1항에 있어서,상기 복수의 픽셀들 각각은 복수의 트랜지스터들을 갖는, 디스플레이 장치.
- 제1항을 따른 상기 디스플레이 장치를 사용하는 전자 장치.
- 디스플레이 장치로서,매트릭스로 배열된 복수의 픽셀들; 샘플링 펄스를 출력하는 시프터 레지스터; 및 상기 샘플링 펄스에 따라서 비디오 신호를 샘플링하는 래치 회로를 포함하는 디스플레이 부;상기 복수의 픽셀들 중 픽셀들의 로우로 출력되는 상기 비디오 신호를 유지하는 라인 버퍼 회로;상기 라인 버퍼 회로에 유지되는 상기 비디오 신호를 테스트하는 테스트 회로; 및,제어 신호를 상기 시프트 레지스터로 출력하는 제어기 회로를 포함하며,상기 비디오 신호가 특정 비디오 신호로 검출될 때, 상기 테스트 회로는 상기 시프트 레지스터가 상기 픽셀들의 로우에 대응하는 상기 샘플링 펄스를 출력하기 위하여 중지되도록 제어 신호를 상기 제어기 회로로 출력하는, 디스플레이 장치.
- 제9항에 있어서,상기 디스플레이 부는 복수의 게이트 신호 라인들, 제1 게이트 구동기 및 제2 게이트 구동기를 가지며,상기 제1 게이트 구동기의 n-번째 스테이지 출력 및 상기 제2 게이트 구동기 의 n-번째 스테이지 출력 둘 다가 n-번째 로우의 게이트 신호 라인을 제어하며,상기 제1 게이트 구동기 및 상기 제2 게이트 구동기의 각 스테이지의 출력 단자는 상기 신호의 출력이 허용되는지 여부를 결정하는 선택 회로를 가지며,n은 자연수인, 디스플레이 장치.
- 제10항에 있어서,상기 선택 회로는 삼-상태 버퍼인, 디스플레이 장치.
- 제9항에 있어서,상기 특정 비디오 신호는 픽셀이 흑색을 디스플레이하도록 하는 비디오 신호인, 디스플레이 장치.
- 제9항에 있어서,상기 특정 비디오 신호는 상기 픽셀이 백색을 디스플레이하도록 하는 비디오 신호인, 디스플레이 장치.
- 제9항에 있어서,상기 복수의 픽셀들 각각은 발광 소자를 갖는, 디스플레이 장치.
- 제9항에 있어서,상기 복수의 픽셀들 각각은 복수의 트랜지스터들을 갖는, 디스플레이 장치.
- 제9항을 따른 상기 디스플레이 장치를 사용하는 전자 장치.
- 디스플레이 장치로서,매트릭스로 배열된 복수의 픽셀들; 샘플링 펄스를 출력하는 시프트 레지스터; 및 상기 샘플링 펄스에 따라서 비디오 신호를 샘플링하는 래치 회로를 포함하는 디스플레이 부;상기 복수의 픽셀들 중 픽셀들의 로우에 출력되는 상기 비디오 신호를 유지하는 제1 라인 버퍼 회로;상기 제1 라인 버퍼 회로로부터 상기 비디오 신호를 수신하며, 상기 제1 라인 버퍼 회로로부터 수신되는 상기 비디오 신호를 유지하고, 상기 유지한 비디오 신호를 상기 디스플레이 부로 출력하는 제2 라인 버퍼 회로;상기 제1 라인 버퍼 회로에서 유지되는 상기 비디오 신호들을 테스트하는 테스트 회로; 및,상기 시프트 레지스터에 제어 신호를 출력하는 제어기 회로를 포함하며,상기 비디오 신호가 특정 비디오 신호로 검출될 때, 상기 테스트 회로는 상기 시프트 레지스터가 상기 픽셀들의 로우에 대응하는 상기 샘플링 펄스를 출력하기 위하여 중지되도록 제1 제어 신호를 상기 제어기 회로로 출력하고, 상기 테스트 회로는 상기 제1 라인 버퍼 회로로부터 상기 비디오 신호 수신을 중지하도록 상기 제2 제어 신호를 상기 제2 라인 버퍼 회로로 출력하는, 디스플레이 장치.
- 제17항에 있어서,상기 디스플레이 부는 복수의 게이트 신호 라인들, 제1 게이트 구동기 및 제2 게이트 구동기를 가지며,상기 제1 게이트 구동기의 n-번째 스테이지 출력 및 상기 제2 게이트 구동기의 n-번째 스테이지 출력 둘 다가 n-번째 로우의 게이트 신호 라인을 제어하며,상기 제1 게이트 구동기 및 상기 제2 게이트 구동기의 각 스테이지의 출력 단자는 상기 신호의 출력이 허용되는지 여부를 결정하는 선택 회로를 가지며,n은 자연수인, 디스플레이 장치.
- 제18항에 있어서,상기 선택 회로는 삼-상태 버퍼인, 디스플레이 장치.
- 제17항에 있어서,상기 특정 비디오 신호는 상기 픽셀 디스플레이가 흑색을 디스플레이하도록 하는 비디오 신호인, 디스플레이 장치.
- 제17항에 있어서,상기 특정 비디오 신호는 상기 픽셀이 백색을 디스플레이하도록 하는 비디오 신호인, 디스플레이 장치.
- 제17항에 있어서,상기 복수의 픽셀들 각각은 발광 소자를 갖는, 디스플레이 장치.
- 제17항에 있어서,상기 복수의 픽셀들 각각은 복수의 트랜지스터들을 갖는, 디스플레이 장치.
- 제17항을 따른 상기 디스플레이 장치를 사용하는 전자 장치.
- 디스플레이 장치로서,매트릭스로 배열된 복수의 픽셀들;비디오 신호를 샘플링하고, 상기 복수의 픽셀들 중 픽셀들의 로우에 상기 비디오 신호를 출력하는 소스 구동기 회로; 및,상기 비디오 신호를 테스트하는 테스트 회로를 포함하며,상기 비디오 신호가 특정 비디오 신호로 검출될 때, 상기 테스트 회로는 상기 구동기 회로가 상기 비디오 신호를 샘플링하는 것을 중지하도록 제어 신호를 출력하는, 디스플레이 장치.
- 제25항에 있어서,상기 디스플레이 장치는 복수의 게이트 신호 라인들, 제1 게이트 구동기 및 제2 게이트 구동기를 더 포함하며,상기 제1 게이트 구동기의 n-번째 스테이지 출력 및 상기 제2 게이트 구동기의 n-번째 스테이지 출력 둘 다가 n-번째 로우의 게이트 신호 라인을 제어하며,상기 제1 게이트 구동기 및 상기 제2 게이트 구동기의 각 스테이지의 출력 단자는 상기 신호의 출력이 허용되는지 여부를 결정하는 선택 회로를 가지며,n은 자연수인, 디스플레이 장치.
- 제26항에 있어서,상기 선택 회로는 삼-상태 버퍼인, 디스플레이 장치.
- 제25항에 있어서,상기 특정 비디오 신호는 상기 픽셀 디스플레이가 흑색을 디스플레이하도록 하는 비디오 신호인, 디스플레이 장치.
- 제25항에 있어서,상기 특정 비디오 신호는 상기 픽셀이 백색을 디스플레이하도록 하는 비디오 신호인, 디스플레이 장치.
- 제25항에 있어서,상기 복수의 픽셀들 각각은 발광 소자를 갖는, 디스플레이 장치.
- 제25항에 있어서,상기 복수의 픽셀들 각각은 복수의 트랜지스터들을 갖는, 디스플레이 장치.
- 제25항을 따른 상기 디스플레이 장치를 사용하는 전자 장치.
- 디스플레이 장치로서,매트릭스로 배열된 복수의 픽셀들;샘플링 펄스를 출력하는 시프트 레지스터;상기 샘플링 펄스에 따라서 비디오 신호를 샘플링하고, 상기 복수의 픽셀들 중 픽셀들의 로우에 상기 비디오 신호를 출력하는 래치 회로;상기 비디오 신호를 테스트하는 테스트 회로를 포함하며,상기 비디오 신호가 특정 비디오 신호로 검출될 때, 상기 테스트 회로는 상기 시프트 레지스터가 상기 픽셀들의 로우에 대응하는 상기 샘플링 펄스를 출력하기 위하여 중지되도록 제어 신호를 출력하는, 디스플레이 장치.
- 제33항에 있어서,상기 디스플레이 장치는 복수의 게이트 신호 라인들, 제1 게이트 구동기 및 제2 게이트 구동기를 더 포함하며,상기 제1 게이트 구동기의 n-번째 스테이지 출력 및 상기 제2 게이트 구동기의 n-번째 스테이지 출력 둘 다가 n-번째 로우의 게이트 신호 라인을 제어하며,상기 제1 게이트 구동기 및 상기 제2 게이트 구동기의 각 스테이지의 출력 단자는 상기 신호의 출력이 허용되는지 여부를 결정하는 선택 회로를 가지며,n은 자연수인, 디스플레이 장치.
- 제34항에 있어서,상기 선택 회로는 삼-상태 버퍼인, 디스플레이 장치.
- 제33항에 있어서,상기 특정 비디오 신호는 상기 픽셀 디스플레이가 흑색을 디스플레이하도록 하는 비디오 신호인, 디스플레이 장치.
- 제33항에 있어서,상기 특정 비디오 신호는 상기 픽셀이 백색을 디스플레이하도록 하는 비디오 신호인, 디스플레이 장치.
- 제33항에 있어서,상기 복수의 픽셀들 각각은 발광 소자를 갖는, 디스플레이 장치.
- 제33항에 있어서,상기 복수의 픽셀들 각각은 복수의 트랜지스터들을 갖는, 디스플레이 장치.
- 제33항을 따른 상기 디스플레이 장치를 사용하는 전자 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004339682 | 2004-11-24 | ||
JPJP-P-2004-00339682 | 2004-11-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060058044A true KR20060058044A (ko) | 2006-05-29 |
KR101167861B1 KR101167861B1 (ko) | 2012-07-24 |
Family
ID=35929933
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050112945A KR101167861B1 (ko) | 2004-11-24 | 2005-11-24 | 표시 장치 및 전자 장치 |
Country Status (4)
Country | Link |
---|---|
US (2) | US7932877B2 (ko) |
EP (1) | EP1662468B1 (ko) |
KR (1) | KR101167861B1 (ko) |
CN (1) | CN100485761C (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20180128232A (ko) * | 2017-05-23 | 2018-12-03 | 주식회사 라온텍 | 공간-시간 변조를 이용한 디스플레이 패널 및 이를 구동하는 디지털 화소 구동 방법 |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1808844B1 (en) * | 2006-01-13 | 2012-10-31 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US9165505B2 (en) * | 2006-01-13 | 2015-10-20 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electoric device having the same |
TWI413071B (zh) * | 2008-06-11 | 2013-10-21 | Novatek Microelectronics Corp | 用於液晶顯示器降低消耗功率之驅動方法及相關裝置 |
KR101346858B1 (ko) | 2008-11-12 | 2014-01-02 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
KR101463651B1 (ko) * | 2011-10-12 | 2014-11-20 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
CA2808799A1 (en) * | 2012-03-20 | 2013-09-20 | Ge Aviation Systems Limited | Apparatus for an aircraft cockpit display |
GB2500401B (en) * | 2012-03-20 | 2020-06-03 | Ge Aviat Systems Ltd | Apparatus for an aircraft cockpit display |
GB2501255B (en) | 2012-04-16 | 2018-04-11 | Ge Aviat Systems Ltd | Apparatus for aircraft dual channel display |
GB2507524B (en) | 2012-11-01 | 2016-02-24 | Ge Aviat Systems Ltd | Apparatus for aircraft dual channel display |
KR102166897B1 (ko) | 2014-02-11 | 2020-10-19 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
CN108700786B (zh) | 2016-02-10 | 2021-01-08 | 夏普株式会社 | 有源矩阵基板及显示面板 |
JP6957903B2 (ja) * | 2017-03-08 | 2021-11-02 | セイコーエプソン株式会社 | 表示装置及び電子機器 |
CN106935219B (zh) * | 2017-03-31 | 2022-07-15 | 山东蓝贝易书信息科技有限公司 | 一种光能液晶书写板一键擦除控制电路系统 |
JP6971078B2 (ja) * | 2017-08-01 | 2021-11-24 | シナプティクス・ジャパン合同会社 | 表示ドライバ及び表示装置 |
US20200020271A1 (en) * | 2018-07-13 | 2020-01-16 | Innolux Corporation | Display device |
CN113299244B (zh) * | 2021-05-24 | 2023-02-07 | 京东方科技集团股份有限公司 | 电压控制模组、驱动模组、驱动方法和显示装置 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5233447A (en) * | 1988-10-26 | 1993-08-03 | Canon Kabushiki Kaisha | Liquid crystal apparatus and display system |
GB8909011D0 (en) | 1989-04-20 | 1989-06-07 | Friend Richard H | Electroluminescent devices |
JP3476241B2 (ja) * | 1994-02-25 | 2003-12-10 | 株式会社半導体エネルギー研究所 | アクティブマトリクス型表示装置の表示方法 |
US20020024496A1 (en) * | 1998-03-20 | 2002-02-28 | Hajime Akimoto | Image display device |
KR100365816B1 (ko) * | 1995-09-20 | 2003-02-20 | 가부시끼가이샤 히다치 세이사꾸쇼 | 화상표시장치 |
US5990629A (en) * | 1997-01-28 | 1999-11-23 | Casio Computer Co., Ltd. | Electroluminescent display device and a driving method thereof |
JP4092857B2 (ja) * | 1999-06-17 | 2008-05-28 | ソニー株式会社 | 画像表示装置 |
JP4627822B2 (ja) | 1999-06-23 | 2011-02-09 | 株式会社半導体エネルギー研究所 | 表示装置 |
JP2001100710A (ja) | 1999-07-23 | 2001-04-13 | Seiko Epson Corp | 電気光学装置、その駆動方法、その走査線駆動回路および電子機器 |
JP2001324958A (ja) | 2000-03-10 | 2001-11-22 | Semiconductor Energy Lab Co Ltd | 電子装置およびその駆動方法 |
US7129918B2 (en) * | 2000-03-10 | 2006-10-31 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device and method of driving electronic device |
JP4161511B2 (ja) * | 2000-04-05 | 2008-10-08 | ソニー株式会社 | 表示装置およびその駆動方法並びに携帯端末 |
JP3835113B2 (ja) | 2000-04-26 | 2006-10-18 | セイコーエプソン株式会社 | 電気光学パネルのデータ線駆動回路、その制御方法、電気光学装置、および電子機器 |
WO2001091098A1 (fr) * | 2000-05-24 | 2001-11-29 | Hitachi, Ltd. | Terminal portable et afficheur commutable entre couleur et noir-et-blanc |
JP2002202881A (ja) | 2000-10-26 | 2002-07-19 | Matsushita Electric Ind Co Ltd | 画像表示装置 |
JP2002204297A (ja) | 2000-11-02 | 2002-07-19 | Sharp Corp | 携帯情報機器 |
JP2002169499A (ja) | 2000-11-30 | 2002-06-14 | Sanyo Electric Co Ltd | 表示パネルの駆動方法及び表示パネルの駆動制御装置 |
JP2002328661A (ja) | 2001-04-27 | 2002-11-15 | Toshiba Corp | 液晶表示装置の駆動方法及び液晶表示装置 |
JP2003015610A (ja) | 2001-06-29 | 2003-01-17 | Sanyo Electric Co Ltd | アクティブマトリクス型表示装置及びその制御装置 |
JP2003058126A (ja) | 2001-08-17 | 2003-02-28 | Toshiba Corp | 表示装置及びその駆動方法 |
EP1431952A4 (en) | 2001-09-28 | 2009-12-02 | Sony Corp | DISPLAY MEMORY, DRIVER SWITCHING, DISPLAY AND CELLULAR INFORMATION DEVICE |
JP2003316315A (ja) * | 2002-04-23 | 2003-11-07 | Tohoku Pioneer Corp | 発光表示パネルの駆動装置および駆動方法 |
US7309401B2 (en) | 2003-05-12 | 2007-12-18 | Andritz Inc. | Top separator for gas phase and hydraulic phase continuous digesters and method for converting digester |
-
2005
- 2005-11-17 US US11/280,727 patent/US7932877B2/en not_active Expired - Fee Related
- 2005-11-23 EP EP05025577.7A patent/EP1662468B1/en not_active Not-in-force
- 2005-11-24 CN CNB2005101272447A patent/CN100485761C/zh not_active Expired - Fee Related
- 2005-11-24 KR KR1020050112945A patent/KR101167861B1/ko active IP Right Grant
-
2011
- 2011-04-13 US US13/085,522 patent/US8310433B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20180128232A (ko) * | 2017-05-23 | 2018-12-03 | 주식회사 라온텍 | 공간-시간 변조를 이용한 디스플레이 패널 및 이를 구동하는 디지털 화소 구동 방법 |
Also Published As
Publication number | Publication date |
---|---|
CN100485761C (zh) | 2009-05-06 |
US20060109215A1 (en) | 2006-05-25 |
KR101167861B1 (ko) | 2012-07-24 |
EP1662468A3 (en) | 2008-10-01 |
US7932877B2 (en) | 2011-04-26 |
EP1662468A2 (en) | 2006-05-31 |
CN1783191A (zh) | 2006-06-07 |
US8310433B2 (en) | 2012-11-13 |
US20120062612A1 (en) | 2012-03-15 |
EP1662468B1 (en) | 2017-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101167861B1 (ko) | 표시 장치 및 전자 장치 | |
US7330169B2 (en) | Display device and method for driving the same | |
KR102536161B1 (ko) | 디스플레이 장치의 스캔 드라이버 및 이를 포함하는 디스플레이 장치 | |
JP2004077567A (ja) | 表示装置及びその駆動方法 | |
US20030112231A1 (en) | Power supply circuit for display unit, method for controlling same, display unit, and electronic apparatus | |
JP4079873B2 (ja) | 表示装置用の駆動回路 | |
KR101280293B1 (ko) | 표시장치 및 그 표시장치를 사용한 전자기기 | |
TWI431588B (zh) | 顯示裝置和具有該顯示裝置的電子裝置 | |
JP4958392B2 (ja) | 表示装置 | |
US20030184238A1 (en) | Method of driving light-emitting device | |
JP5116202B2 (ja) | 表示装置の駆動方法 | |
JP2004163919A (ja) | 表示装置及びその駆動方法並びに電子機器 | |
JP4954744B2 (ja) | 表示装置及び当該表示装置を具備する電子機器 | |
JP4397576B2 (ja) | 表示装置の駆動方法 | |
JP5008302B2 (ja) | 表示装置 | |
JP5235048B2 (ja) | 表示装置、電子機器 | |
JP2004309844A (ja) | 電気光学装置、電気光学装置の駆動方法電気光学装置の駆動回路および電子機器 | |
US20050093811A1 (en) | Display driver, electro-optical device and drive method | |
JP4128601B2 (ja) | 表示装置および表示装置の駆動方法 | |
KR101481829B1 (ko) | 유기발광 표시장치 및 그의 구동방법 | |
JP2011076102A (ja) | 表示装置 | |
JP5041777B2 (ja) | 表示装置及び電子機器 | |
JP4889926B2 (ja) | 表示装置、及びその駆動方法 | |
JP2005148085A (ja) | 表示装置及び表示装置の駆動方法並びに電子機器 | |
JP2004046135A (ja) | 発光装置及び発光装置の駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20150619 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20160624 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20170616 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20190617 Year of fee payment: 8 |