KR20050079385A - 신호 송/수신 방법과, 이를 수행하기 위한 표시 장치와,이의 구동 장치 및 그 방법 - Google Patents

신호 송/수신 방법과, 이를 수행하기 위한 표시 장치와,이의 구동 장치 및 그 방법 Download PDF

Info

Publication number
KR20050079385A
KR20050079385A KR1020040007632A KR20040007632A KR20050079385A KR 20050079385 A KR20050079385 A KR 20050079385A KR 1020040007632 A KR1020040007632 A KR 1020040007632A KR 20040007632 A KR20040007632 A KR 20040007632A KR 20050079385 A KR20050079385 A KR 20050079385A
Authority
KR
South Korea
Prior art keywords
clock frequency
data
image data
clock
outputting
Prior art date
Application number
KR1020040007632A
Other languages
English (en)
Inventor
하영석
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040007632A priority Critical patent/KR20050079385A/ko
Publication of KR20050079385A publication Critical patent/KR20050079385A/ko

Links

Classifications

    • AHUMAN NECESSITIES
    • A47FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
    • A47LDOMESTIC WASHING OR CLEANING; SUCTION CLEANERS IN GENERAL
    • A47L13/00Implements for cleaning floors, carpets, furniture, walls, or wall coverings
    • A47L13/10Scrubbing; Scouring; Cleaning; Polishing
    • A47L13/42Details
    • AHUMAN NECESSITIES
    • A47FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
    • A47LDOMESTIC WASHING OR CLEANING; SUCTION CLEANERS IN GENERAL
    • A47L13/00Implements for cleaning floors, carpets, furniture, walls, or wall coverings
    • A47L13/10Scrubbing; Scouring; Cleaning; Polishing
    • A47L13/20Mops
    • A47L13/22Mops with liquid-feeding devices
    • AHUMAN NECESSITIES
    • A47FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
    • A47LDOMESTIC WASHING OR CLEANING; SUCTION CLEANERS IN GENERAL
    • A47L13/00Implements for cleaning floors, carpets, furniture, walls, or wall coverings
    • A47L13/10Scrubbing; Scouring; Cleaning; Polishing
    • A47L13/20Mops
    • A47L13/24Frames for mops; Mop heads
    • A47L13/254Plate frames
    • A47L13/256Plate frames for mops made of cloth

Abstract

EMI 방사를 낮추기 위한 EMI 방사를 줄이기 위한 신호 송/수신 방법과, 이를 수행하기 위한 표시 장치와, 이의 구동 장치 및 그 방법이 개시된다. 제어부는 화상 신호에 대응하는 제1 클럭 주파수를 체감시킨 제2 클럭 주파수와 화상 데이터를 출력한다. 데이터 구동부는 제2 클럭 주파수와 화상 데이터가 제공됨에 따라, 제2 클럭 주파수를 체배시켜 제1 클럭 주파수로 복원하고, 복원된 제1 클럭 주파수를 근거로 화상 데이터를 표시 패널에 출력한다. 스캔 구동부는 제어부의 제어에 응답하여 스캔 신호를 표시 패널에 순차적으로 출력한다. 이에 따라, 전송 라인을 통해 낮은 클럭 주파수가 전달되므로 EMI 방사를 줄일 수 있다.

Description

신호 송/수신 방법과, 이를 수행하기 위한 표시 장치와, 이의 구동 장치 및 그 방법{METHOD FOR TRANSMITTING/RECEIVING OF SIGNAL, DISPLAY DEVICE FOR PERFORMING THE SAME, AND APPARATUS AND METHOD FOR DRIVING THEREOF}
본 발명은 신호 송/수신 방법 및 표시 장치에 관한 것으로, 보다 상세하게는 EMI 방사를 낮추기 위한 EMI 방사를 줄이기 위한 신호 송/수신 방법과, 이를 수행하기 위한 표시 장치와, 이의 구동 장치 및 그 방법에 관한 것이다.
일반적으로 액정 표시 장치는 각 픽셀에 인가되는 전계를 제어하여 광의 투과율을 조정함으로써 디스플레이 동작을 수행한다. 상기 액정 표시 장치는 아날로그 인터페이스는 물론 디지털 인터페이스(digital interface) 모두를 수용할 수 있는 특징이 있다. 예를들어, 노트북 컴퓨터와 같이 데이터의 전송 거리가 짧고, 디지털 방식으로 디스플레이될 데이터를 처리하는 시스템에서는 디지털 인터페이스가 가격, 성능 면에서 유리하다. 따라서, 근래에는 디지털 인터페이스가 많이 사용되고 있는 추세에 있다. 그러나, 프로젝터(projector), 소형 액정 TV 및 캠코더 뷰어(camcoder viewer) 등에서는 아날로그 인터페이스를 사용하고 있다.
상기 디지털 인터페이스는 컴퓨터 시스템 등과 같은 디지털 데이터 처리 시스템의 모니터용 LCD 모듈에서 사용되고 있다. 이는 디지털로 처리된 화상 데이터를 부가적인 데이터 처리 회로를 사용하지 않고 직접적으로 데이터를 전송하기 때문에 저비용(low cost), 고품질(high quality)의 디스플레이가 가능하다.
SVGA(Super Video Graphics Array)급 해상도(800x600 )까지는 TTL/CMOS 인터페이스를 사용한 데이터 전송이 주로 사용되었으나, XGA(Extended Graphics Array)급 해상도(1024x768) 이상에서는 타이밍 마진(timing margin), EMI(ElectroMagnetic Interference) 등의 기술적 난관을 극복하기 위해 RSDS(Reduced Swing Differential Signal)와 같은 새로운 방식의 인터페이스가 사용되고 있다.
도 1은 일반적인 RSDS 전송 회로의 기본 구조를 간략하게 보여주기 위한 도면이다.
도 1을 참조하면, 일반적으로 RSDS 신호 전송은 고속의 데이터 전송을 수행하기 위해 제안된 디지털 데이터 전송 방식이다. 상기 방식은 커런트 루프(current loop) 방식을 이용하여, 연결된 두 시스템의 접지(ground)의 전위차에 의한 신호의 오인을 개선한다. 그리고, 상기 RSDS는 고속 전송이 가능한 장점을 이용하여 데이터 멀티플렉싱(data multiplexing)을 함으로써 전송 선로의 수를 줄일 수 있는 큰 장점을 갖고 있다.
상기 커런트 루프 방식은 기본적으로 송신측에서 전송한 전류를 수신단에 구비된 입력단의 저항(Rt)에서 발생되는 전압을 수신단이 검출하여 신호 레벨을 인식하는 방식이다. 상기 RSDS는 수신단 앞에 100Ω의 종단 저항(terminal resistor)(Rt)을 배치시켜 송신단에서 전송한 전류의 레벨을 인식하기 위한 전압 강하(voltage drop)의 기능과 송/수신단의 전송 라인 특성 임피던스(transmission line characteristic impedance) 정합(matching)을 위한 터미널 저항의 기능을 수행한다. 이러한 특징을 가지는 RSDS 신호를 TTL(Transistor-Transistor Logic circuit) 신호와 비교하면 다음과 같다.
도 2a 및 2b는 TTL/CMOS 입력 신호 및 RSDS 입력 신호를 각각 보여주기 위한 파형도들이다.
도 2a에 도시된 바와 같이, 3.3V의 직사각형 파형인 TTL/CMOS 입력 신호는 계단 형태로 변환되고, 싱글 엔디드(single ended) 신호이다. 도 2b에 도시된 바와 같이, 0.2V의 사인 파형인 RSDS 입력 신호는 완만한 형태로 변환되고, 차동 신호(differential signal)이다.
액정 표시 장치에 채용되는 타이밍 제어부와 데이터 구동부간의 버스 인터페이스는 상기 버스 상에 TTL 레벨 신호를 2개 이상 공통으로 사용한다. 이에 따라, EMI 및 액정 패널 내부의 전력 손실(power dissipation)을 유발하는 주요 원인이 되어 왔다.
그러나, 상기 RSDS 인터페이스 신호는 도 1b에 도시된 바와 같이 스윙 레벨(swing level)을 0.2V로 낮추고, 차동 신호를 제공하기 때문에 TTL 버스 인터페이스보다 현저히 낮은 EMI 레벨과 전원 소모(power consumption)를 가져올 수 있게 되었다.
도 3a 내지 도 3e는 TTL 레벨 신호의 데이터 전송 방식 및 RSDS 신호의 데이터 전송 방식을 각각 보여주기 위한 타이밍도들이다. 도면상에서 Ts는 각 파형도들간의 동기를 나타낸다.
도 3a 내지 도 3c를 참조하면, TTL 레벨 신호는 1-데이터/클럭 전송 방식을 사용하여 하나의 클럭 주기 동안에 하나의 데이터를 전송한다. 즉, TTL 신호는 클럭(CLK)의 각 상승 에지(rising edge)에서 데이터를 전송한다. 이에 따라, 2개의 데이터를 전송하기 위해서는 별도의 버스가 더 필요하다.
한편, 도 3d 및 도 3e를 참조하면, RSDS 신호는 2-데이터/클럭 전송 방식을 사용하여 하나의 클럭 주기 동안에 두개의 데이터를 전송한다. 즉, RSDS 신호는 클럭(CLK)의 각 상승 에지(rising edge) 및 하강 에지(falling edge)에서 데이터를 전송한다.
그 결과, 상기 RSDS 신호는 상기 TTL 신호에 비해서 2배 빠른 데이터 전송 속도를 갖고서, 버스의 수를 1/2로 줄일 수 있는 장점이 있다.
이러한 장점들 때문에 액정 표시 장치는 타이밍 제어부와 데이터 구동부간의 제어 신호 전송방식으로 RSDS 인터페이스 방식을 사용한다. 이에 따라, 상기 RSDS 인터페이스 방식은 상대적으로 낮은 전압인 +/-200[mV]로 스윙하는 전압으로 구동하기 때문에 TTL 방식과 비교할 때 EMI의 방출을 저감시킬 수 있다.
그럼에도 불구하고, 송신측인 타이밍 제어부와 수신측인 데이터 구동부 사이에 루프 전류 경로(loop current path)가 발생하므로 많은 양의 EMI가 발생한다. 이때 클럭 주파수가 EMI 발생에 큰 역할을 하게 된다.
즉, 상기 데이터 구동부의 제어 신호로 사용되는 클럭 주파수는 높은 주파수로 동작하기 때문에 높은 수준의 EMI가 방사되는 문제점이 있다.
이에 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 제1 목적은 EMI 방사를 줄이기 위한 신호 송/수신 방법을 제공하는 것이다.
또한, 본 발명의 제2 목적은 상기한 신호 송/수신 방법을 수행하기 위한 표시 장치를 제공하는 것이다.
또한, 본 발명의 제3 목적은 상기한 표시 장치의 구동 장치를 제공하는 것이다.
또한, 본 발명의 제4 목적은 상기한 표시 장치의 구동 방법을 제공하는 것이다.
상기한 본 발명의 제1 목적을 실현하기 위한 신호 송/수신 방법은, (a) 외부로부터 화상 신호와 상기 화상 신호에 대응하는 제1 클럭 주파수가 제공됨에 따라, 상기 제1 클럭 주파수를 체감시킨 제2 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 화상 데이터를 상기 제2 클럭 주파수에 대응하여 출력하는 단계; 및 (b) 상기 제2 클럭 주파수와 상기 화상 데이터가 제공됨에 따라, 상기 제2 클럭 주파수를 체배시켜 상기 제1 클럭 주파수로 복원하는 단계를 포함한다.
상기한 본 발명의 제2 목적을 실현하기 위한 하나의 특징에 따른 표시 장치는, 외부로부터 화상 신호와 상기 화상 신호에 대응하는 제1 클럭 주파수를 제공받고, 상기 제1 클럭 주파수를 체감시킨 제2 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 화상 데이터를 상기 제2 클럭 주파수에 대응하여 출력하는 제어부; 상기 제2 클럭 주파수와 화상 데이터가 제공됨에 따라, 상기 제2 클럭 주파수를 체배시켜 상기 제1 클럭 주파수로 복원하고, 복원된 제1 클럭 주파수를 근거로 상기 화상 데이터를 출력하는 데이터 구동부; 상기 제어부의 제어에 응답하여 스캔 신호를 순차적으로 출력하는 스캔 구동부; 및 데이터 라인과, 스캔 라인과, 상기 데이터 라인과 스캔 라인간에 형성된 스위칭 소자를 포함하고, 상기 스캔 신호에 응답하여 상기 데이터 신호에 대응하는 화상을 표시하는 표시 패널을 포함한다.
상기한 본 발명의 제2 목적을 실현하기 위한 다른 하나의 특징에 따른 표시 장치는, 화상 신호와 제3 및 제4 클럭 주파수가 제공됨에 따라, 상기 제3 및 제4 클럭 주파수 각각을 체감시킨 제5 및 제6 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 제1 및 제2 화상 데이터를 출력하는 제어부; 상기 제5 클럭 주파수와 제1 화상 데이터가 제공됨에 따라, 상기 제5 클럭 주파수를 체배시켜 상기 제3 클럭 주파수로 복원하고, 복원된 제3 클럭 주파수를 근거로 상기 제1 화상 데이터를 출력하는 제1 데이터 구동부; 상기 제6 클럭 주파수와 제2 화상 데이터가 제공됨에 따라, 상기 제6 클럭 주파수를 체배시켜 상기 제4 클럭 주파수로 복원하고, 복원된 제4 클럭 주파수를 근거로 상기 제2 화상 데이터를 출력하는 제2 데이터 구동부; 상기 제어부의 제어에 응답하여 스캔 신호를 순차적으로 출력하는 스캔 구동부; 및 상기 스캔 신호에 응답하여 상기 제1 화상 데이터에 대응하는 화상을 표시하는 제1 영역과, 상기 스캔 신호에 응답하여 상기 제2 화상 데이터에 대응하는 화상을 표시하는 제2 영역으로 구분되는 표시 패널을 포함한다.
상기한 본 발명의 제3 목적을 실현하기 위한 하나의 특징에 따른 표시 장치의 구동 장치는, 다수의 데이터 라인과, 다수의 스캔 라인과, 상기 데이터 라인과 스캔 라인간에 형성된 스위칭 소자를 포함하여 화상을 표시하는 표시 장치의 구동 장치에서, 외부로부터 제공되는 화상 신호와 상기 화상 신호에 대응하는 제1 클럭 주파수를 제공받고, 상기 제1 클럭 주파수를 체감시켜 생성한 제2 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 화상 데이터를 상기 제2 클럭 주파수에 대응하여 출력하는 제어부; 상기 제2 클럭 주파수와 화상 데이터가 제공됨에 따라, 상기 제2 클럭 주파수를 체배시켜 상기 제1 클럭 주파수로 복원하고, 복원된 제1 클럭 주파수를 근거로 상기 화상 데이터를 출력하는 데이터 구동부; 및 상기 제어부의 제어에 응답하여 스캔 신호를 상기 스캔 라인에 순차적으로 출력하는 스캔 구동부를 포함한다.
상기한 본 발명의 제3 목적을 실현하기 위한 다른 하나의 특징에 따른 표시 장치의 구동 장치는, 다수의 데이터 라인과, 다수의 스캔 라인과, 상기 데이터 라인과 스캔 라인간에 형성된 스위칭 소자를 포함하여 화상을 표시하는 표시 장치의 구동 장치에서, 화상 신호와 제3 및 제4 클럭 주파수가 제공됨에 따라, 상기 제3 및 제4 클럭 주파수 각각을 체감시킨 제5 및 제6 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 제1 및 제2 화상 데이터를 출력하는 제어부; 상기 제5 클럭 주파수와 제1 화상 데이터가 제공됨에 따라, 상기 제5 클럭 주파수를 체배시켜 상기 제3 클럭 주파수로 복원하고, 복원된 제3 클럭 주파수를 근거로 상기 제1 화상 데이터를 상기 표시 패널의 제1 영역에 출력하는 제1 데이터 구동부; 상기 제6 클럭 주파수와 제2 화상 데이터가 제공됨에 따라, 상기 제6 클럭 주파수를 체배시켜 상기 제4 클럭 주파수로 복원하고, 복원된 제4 클럭 주파수를 근거로 상기 제2 화상 데이터를 상기 표시 패널의 제2 영역에 출력하는 제2 데이터 구동부; 및 상기 제어부의 제어에 응답하여 스캔 신호를 상기 스캔 라인에 순차적으로 출력하는 스캔 구동부를 포함한다.
상기한 본 발명의 제4 목적을 실현하기 위한 표시 장치의 구동 방법은, 다수의 데이터 라인과, 다수의 스캔 라인과, 상기 데이터 라인과 스캔 라인간에 형성된 스위칭 소자를 포함하여 화상을 표시하는 표시 장치의 구동 방법에서, (a) 외부로부터 화상 신호와 상기 화상 신호에 대응하는 제1 클럭 주파수가 제공됨에 따라, 상기 제1 클럭 주파수를 체감시킨 제2 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 화상 데이터를 상기 제2 클럭 주파수에 대응하여 출력하는 단계; 및 (b) 상기 제2 클럭 주파수를 체배시켜 상기 제1 클럭 주파수로 복원하고, 복원된 제1 클럭 주파수를 근거로 상기 화상 데이터를 상기 데이터 라인에 출력하는 단계; 및 (c) 스캔 신호를 상기 스캔 라인에 순차적으로 출력하는 단계를 포함한다.
이러한 신호 송/수신 방법과, 이를 수행하기 위한 표시 장치 및 이의 구동 장치 및 그 방법에 의하면, 신호 송신측에서 클럭 주파수를 체감시켜 전달하고, 신호 수신측에서 체감된 클럭 주파수를 복원하므로써, 전송 라인을 통해 낮은 클럭 주파수가 전달되므로 EMI의 방사를 줄일 수 있다.
이하, 첨부한 도면을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 4는 본 발명의 일실시예에 따른 액정 표시 장치를 설명하기 위한 도면이다.
도 4를 참조하면, 본 발명의 일실시예에 따른 액정 표시 장치는 액정 패널(110), 타이밍 제어부(120), 데이터 구동부(130) 및 스캔 구동부(140)를 포함한다. 상기 타이밍 제어부(120), 데이터 구동부(130) 및 스캔 구동부(140)는 상기 액정 패널(110)을 구동하는 구동회로이다.
상기 액정 패널(110)은 로우(가로) 방향으로 일정 간격을 갖고서 배치된 복수의 게이트 라인(스캔 라인)과 칼럼(세로) 방향으로 일정 간격을 갖고서 배치된 복수의 데이터 라인(소오스 라인)에 의하여 둘러싸인 영역을 화소로 정의한다.
상기 화소 각각은 상기 스캔 라인과 데이터 라인에 연결된 스위칭 소자(TFT)와, 일단이 상기 스위칭 소자(TFT)의 드레인에 연결되고, 타단이 공통전극에 연결된 액정 캐패시터(CLC)와, 하나의 수직 동기 기간에 상기 액정 캐패시터(CLC)를 충전시키는 스토리지 캐패시터(CST)를 포함한다.
상기 액정 패널(110)을 구동하기 위해서는 외부의 그래픽 콘트롤러 등과 같은 호스트로부터 제공되는 화상 신호(R, G, B) 각각에 기초하여 발생된 화상 데이터(R', G', B')가 상기 스위칭 소자(TFT)의 데이터 전극(소오스 전극)에 제공되며, 상기 공통전압(VCOM)이 액정 캐패시터(CLC)의 공통 전극에 인가된 상태에서 수평동기 신호(HSYNC) 및 수직동기 신호(VSYNC)에 기초하여 발생된 스캔 신호들이 상기 스위칭 소자(TFT)의 게이트 전극에 제공된다.
상기 타이밍 제어부(120)는 외부의 그래픽 콘트롤러 등과 같은 호스트로부터 제공되는 화상 신호(R, G, B)를 화상 데이터(R', G', B')로 각각 변환하여 상기 데이터 구동부(130)에 제공한다. 또한, 상기 타이밍 제어부(120)는 외부로부터 제공되는 제1 클럭 주파수(CLK1), 수평동기 신호(HSYNC) 및 수직동기 신호(VSYNC)에 기초하여 제2 클럭 주파수(CLK2) 및 수평시작펄스(STH)를 발생시켜 상기 데이터 구동부(130)에 제공하고, 수직시작펄스(STV)를 발생시켜 상기 스캔 구동부(140)에 제공한다. 상기 제2 클럭 주파수(CLK2)는 상기 제1 클럭 주파수(CLK1)보다 작은 주파수를 갖는다.
만일, 액정 패널(110)이 SXGA(Super Extended Graphic Adapter, 1280*1024)급 해상도를 갖고 프레임 주파수가 60Hz이면, 통상적으로 제1 클럭 주파수(CLK1)는 54MHz이다. 타이밍 제어부(120)는 상기한 54MHz의 제1 클럭 주파수를 체감시켜 저주파, 예를들어, 27MHz의 제2 클럭 주파수(CLK2)로 변환하여 데이터 구동부(130)에 전송한다.
상기 타이밍 제어부(120)는 상기 수평동기 신호(HSYNC)와 동일한 주기를 갖는 수평시작펄스(STH)를 데이터 구동부(130)에 제공하여 상기 화상데이터(R',G',B')의 수평 방향 시작을 알려준다. 상기 수직시작펄스(STV)는 상기 수직동기 신호(VSYNC)와 동일한 주기를 갖는다.
상기 데이터 구동부(130)는 상기 타이밍 제어부(120)로부터 제2 클럭 주파수(CLK2), 수평시작펄스(STH)가 제공됨에 따라, 상기 제2 클럭 주파수(CLK2)를 원래의 제1 클럭 주파수(CLK1)로 복원한 후 복원된 클럭 주파수 및 수평시작펄스(STH)를 근거로 상기 타이밍 제어부(120)로부터 제공되는 화상 데이터(R',G',B')에 대응하여 아날로그 전압을 상기 액정 패널(110)의 데이터 라인에 출력한다. 즉, 데이터 구동부(130)는 27MHz의 제2 클럭 주파수(CLK2)를 원래의 54MHz의 클럭 주파수로 복원한다.
상기 스캔 구동부(140)는 상기 타이밍 제어부(120)로부터 제공되는 수직시작펄스(STV)에 응답하여 연속하여 다수의 스캔 신호(S)를 발생시켜 상기 액정 패널(110)의 게이트 라인에 순차적으로 제공한다.
그러면, 하기하는 도 5a 내지 도 5c를 참조하여, 상기한 본 발명의 일 실시예에 따른 액정 표시 장치의 신호 송/수신 방법을 설명한다.
도 5a 내지 도 5c는 상기한 도 4의 클럭 주파수들과 전송 데이터를 설명하기 위한 파형도들이다. 도면상에서 Ts는 각 파형도들간의 동기를 나타낸다.
도 4 및 도 5a에 도시한 바와 같이, 타이밍 제어부(120)에는 19[㎱]를 1 주기로 하는 제1 클럭 주파수(CLK1)가 입력된다. 상기 19[㎱]는 제1 클럭 주파수(CLK1)가 54MHz일 때, 1 주기 구간에 대응하는 시간이다.
도 4 및 도 5b에 도시한 바와 같이, 상기 제1 클럭 주파수(CLK1)는 38[㎱]을 1 주기로 하는 제2 클럭 주파수(CLK2)로 변환되어 데이터 구동부(130)에 출력된다. 이때, 도 5c에 도시한 바와 같이, 타이밍 제어부(120)는 제2 클럭 주파수(CLK2)가 액티브되는 19[㎱] 동안 2개의 화상 데이터(D10, D00)를 데이터 구동부(130)에 전송하고, 제2 클럭 주파수(CLK2)가 비액티브되는 19[㎱] 동안 2개의 화상 데이터(D11, D01)를 데이터 구동부(130)에 전송한다.
도 6은 상기한 도 4의 타이밍 제어부와 데이터 구동부간의 신호 송/수신을 설명하기 위한 도면이고, 도 7a 내지 도 7c는 상기한 도 6의 클럭 주파수를 설명하기 위한 파형도들이다. 도면상에서 Ts는 각 파형도들간의 동기를 나타낸다.
도 6 내지 도 7c를 참조하면, 본 발명의 일실시예에 따른 주파수 체감부(122)는 타이밍 제어부(120)에 구비되고, 주파수 체배부(132)는 데이터 구동부(130)에 구비된다.
주파수 체감부(112)는 D-플립플롭으로 이루어져, 제1 클럭 주파수(CLK1)를 체감시켜 제2 클럭 주파수(CLK2)를 생성하고, 생성된 제2 클럭 주파수(CLK2)를 주파수 체배부(122)에 출력한다.
구체적으로, 하기하는 표 1과 같이 동작하는 D-플립플롭의 클럭단(CK)에는 제1 클럭 주파수(CLK1)가 인가되고, 반전출력단(/Q)과 데이터 입력단(D)은 공통되며, 비반전출력단(Q)을 통해 제2 클럭 주파수(CLK2)를 주파수 체배부(122)에 제공한다.
즉, 제1 클럭 주파수(CLK1)가 0일 때, 데이터 입력단(D)의 입력과는 무관하게 그 출력은 이전 상태를 유지하므로 변화가 없으나, 제1 클럭 주파수(CLK1)가 1일 때, 데이터 입력단에 1이 입력될 때, 그 출력은 1 상태를 유지하고, 데이터 입력단(D)에는 0이 입력되므로 그 출력은 0 상태를 유지한다. 이에 따라, 54MHz의 제1 클럭 주파수(CLK1)가 입력되면, 이를 2-체감시켜 27MHz의 제2 클럭 주파수(CLK2)를 출력한다.
CLK1 D /Qn+1 Qn+1(=CLK2)
0 × /Qn Qn
1 1 1 1
1 0 0 0
한편, 주파수 체배부(132)는 지연소자(134)와 익스클루시브 오어 게이트(136)로 이루어져, 상기 제2 클럭 주파수(CLK2)를 체배시켜 상기 제1 클럭 주파수(CLK1)로 복원한다.
구체적으로, 지연소자(134)는 제2 클럭 주파수(CLK2)(도 7a에 도시)를 1/4 주기 지연시키고, 1/4 주기 지연된 제2 클럭 주파수(CLK2-1)(도 7b에 도시)를 익스클루시브 오어 게이트(136)의 제1 입력단에 제공한다.
익스클루시브 오어 게이트(136)는 제2 입력단을 통해 제공되는 제2 클럭 주파수(CLK2)(도 7a에 도시)와 제1 입력단을 통해 제공되는 지연된 제2 클럭 주파수(CLK2-1)(도 7b에 도시)를 익스클루시브 오어 연산하여 제1 클럭 주파수(CLK1)(도 7c에 도시)로 복원하고, 복원된 제1 클럭 주파수(CLK1)(도 7c에 도시)를 출력단을 통해 출력한다.
이상에서는 저주파 신호인 27MHz의 클럭 주파수를 원래의 클럭 주파수인 54MHz로 복원하기 위해 데이터 구동부(130)에 간단한 버퍼 소자와 익스클루시브 오어(XOR) 회로가 포함되는 것을 설명하였으나, 당업자라면 DLL(delay locked loop) 등의 부가적인 회로를 이용할 수도 있다.
도 8은 본 발명의 다른 실시예에 따른 액정 표시 장치를 설명하기 위한 도면이다.
도 8을 참조하면, 본 발명의 다른 실시예에 따른 액정 표시 장치는 액정 패널(210), 타이밍 제어부(220), 제1 데이터 구동부(230), 제2 데이터 구동부(240) 및 스캔 구동부(250)를 포함한다. 상기 타이밍 제어부(220), 제1 데이터 구동부(230), 제2 데이터 구동부(240) 및 스캔 구동부(250)는 상기 액정 패널(210)을 구동하는 구동회로이다.
상기 액정 패널(210)은 로우(가로) 방향으로 일정 간격을 갖고서 배치된 n개의 게이트 라인(스캔 라인)과 칼럼(세로) 방향으로 일정 간격을 갖고서 배치된 m개의 데이터 라인(소오스 라인)에 의하여 둘러싸인 영역을 화소로 정의한다. 바람직하게는, 액정 패널(210)은 좌측 영역과 우측 영역으로 분할되고, 상기 좌측 영역은 제1 데이터 구동부(230)에 대응되고, 상기 우측 영역은 제2 데이터 구동부(240)에 대응된다.
상기 좌측 영역에 구비되는 화소 각각은 상기 n개의 스캔 라인과 1 내지 (m/2)번째 데이터 라인 각각에 연결된 스위칭 소자(TFT)와, 일단이 상기 스위칭 소자(TFT)의 드레인에 연결되고, 타단이 공통전극(VCOM)에 연결된 액정 캐패시터(CLC)와, 하나의 수직 동기 기간에 상기 액정 캐패시터(CLC)를 충전시키는 스토리지 캐패시터(CST)를 포함한다.
상기 우측 영역에 구비되는 화소 각각은 상기 n개의 스캔 라인과 (m/2)+1 번째 데이터 라인 각각에 연결된 스위칭 소자(TFT)와, 일단이 상기 스위칭 소자(TFT)의 드레인에 연결되고, 타단이 공통전극(VCOM)에 연결된 액정 캐패시터(CLC)와, 하나의 수직 동기 기간에 상기 액정 캐패시터(CLC)를 충전시키는 스토리지 캐패시터(CST)를 포함한다.
상기 액정 패널(210)을 구동하기 위해서는 외부의 그래픽 콘트롤러 등과 같은 호스트로부터 제공되는 화상 신호(R, G, B) 각각에 기초하여 발생된 제1 화상데이터(RO, GO, BO)와 제2 화상데이터(RE, GE, BE)가 상기 스위칭 소자(TFT)의 데이터 전극(소오스 전극)에 제공되며, 상기 공통전압(VCOM)이 액정 캐패시터(CLC)의 공통 전극에 인가된 상태에서 수평동기 신호(HSYNC) 및 수직동기 신호(VSYNC)에 기초하여 발생된 스캔 신호들이 상기 스위칭 소자(TFT)의 게이트 전극에 제공된다.
상기 타이밍 제어부(120)는 외부의 그래픽 콘트롤러 등과 같은 호스트로부터 제공되는 화상 신호(R, G, B)를 제1 화상데이터(RO, GO, BO)와 제2 화상데이터(RE, GE, BE)로 각각 변환하고, 변환된 제1 화상데이터(RO, GO, BO)를 상기 제1 데이터 구동부(230)에 제공하고, 변환된 제2 화상데이터(RE, GE, BE)를 상기 제2 데이터 구동부(240)에 제공한다.
또한, 상기 타이밍 제어부(120)는 외부로부터 제3 클럭 주파수(OCLK1), 제4 클럭 주파수(ECLK1), 수평동기 신호(HSYNC) 및 수직동기 신호(VSYNC)를 제공받고, 제3 클럭 주파수(OCLK1), 수평동기 신호(HSYNC) 및 수직동기 신호(VSYNC)를 근거로 제5 클럭 주파수(OCLK2)와 수평시작펄스(STH)를 발생시켜 상기 제1 데이터 구동부(230)에 제공하며, 제4 클럭 주파수(ECLK1), 수평동기 신호(HSYNC) 및 수직동기 신호(VSYNC)를 근거로 제6 클럭 주파수(ECLK2)를 발생시켜 상기 제2 데이터 구동부(240)에 제공한다.
이때, 상기 수평동기 신호(HSYNC)와 동일한 주기를 갖고서, 상기 화상데이터(R',G',B')의 수평 방향 시작을 알려주는 수평시작펄스(STH)는 제1 데이터 구동부(230)에만 공급되므로 제1 데이터 구동부(230)는 공급된 수평시작펄스(STH)를 제2 데이터 구동부(240)에 전달하는 것이 바람직하다.
물론, 타이밍 제어부(220)가 수평시작펄스(STH)를 별도의 전송 라인을 통해 제2 데이터 구동부(240)에 제공할 수도 있다. 상기 제5 클럭 주파수(OCLK2)는 상기 제3 클럭 주파수(OCLK1)보다 작은 주파수를 갖고, 상기 제6 클럭 주파수(ECLK2)는 상기 제4 클럭 주파수(ECLK1)보다 작은 주파수를 갖는다.
만일, 액정 패널(210)이 SXGA(Super Extended Graphic Adapter, 1280*1024)급 해상도를 갖고 프레임 주파수가 60Hz이면, 통상적으로 제3 및 제4 클럭 주파수(OCLK1, ECLK1)는 54MHz이다.
타이밍 제어부(220)는 상기한 54MHz의 제3 클럭 주파수(OCLK1)를 체감시켜 저주파, 예를들어, 27MHz의 제5 클럭 주파수(OCLK2)로 변환하여 제1 데이터 구동부(230)에 전송하고, 상기한 54MHz의 제4 클럭 주파수(ECLK1)를 체감시켜 저주파, 예를들어, 27MHz의 제6 클럭 주파수(ECLK2)로 변환하여 제2 데이터 구동부(240)에 전송한다.
한편, 타이밍 제어부(220)는 상기 수직동기 신호(VSYNC)와 동일한 주기를 갖는 상기 수직시작펄스(STV)를 스캔 구동부(250)에 제공하여 상기 제1 화상데이터(RO, GO, BO)와 제2 화상데이터(RE, GE, BE)의 수직 방향 시작을 알려준다.
상기 제1 데이터 구동부(230)는 상기 제5 클럭 주파수(OCLK2) 및 수평시작펄스(STH)가 제공됨에 따라, 상기 제5 클럭 주파수(OCLK2)를 원래의 제3 클럭 주파수(OCLK1)로 복원하고, 복원된 제3 클럭 주파수(OCLK1) 및 수평시작펄스(STH)를 근거로 상기 제1 화상 데이터(RO, GO, BO)에 대응하는 아날로그 전압을 상기 액정 패널(210)의 좌측 데이터 라인에 출력한다. 즉, 제1 데이터 구동부(230)는 27MHz의 제5 클럭 주파수(OCLK2)를 원래의 54MHz의 제3 클럭 주파수(OCLK1)로 복원한다.
상기 제2 데이터 구동부(240)는 상기 제6 클럭 주파수(ECLK2) 및 수평시작펄스(STH)가 제공됨에 따라, 상기 제6 클럭 주파수(ECLK2)를 원래의 제4 클럭 주파수(ECLK1)로 복원하고, 복원된 제4 클럭 주파수(ECLK1) 및 수평시작펄스(STH)를 근거로 상기 제2 화상 데이터(RE, GE, BE)에 대응하는 아날로그 전압을 상기 액정 패널(210)의 우측 데이터 라인에 출력한다. 즉, 제2 데이터 구동부(240)는 27MHz의 제6 클럭 주파수(ECLK2)를 원래의 54MHz의 제4 클럭 주파수(ECLK1)로 복원한다.
상기 스캔 구동부(250)는 상기 타이밍 제어부(220)로부터 제공되는 수직시작펄스(STV)에 응답하여 연속하여 다수의 스캔 신호(S)를 발생시켜 상기 액정 패널(210)의 게이트 라인에 순차적으로 제공한다.
도 9는 상기한 도 8의 타이밍 제어부와 데이터 구동부간의 신호 송/수신을 설명하기 위한 도면이다.
도 9를 참조하면, 본 발명의 다른 실시예에 따른 제1 주파수 체감부(222)와 제2 주파수 체감부(224)는 타이밍 제어부(220)에 구비되고, 제1 주파수 체배부(232)는 제1 데이터 구동부(230)에 구비되며, 제2 주파수 체배부(242)는 제2 데이터 구동부(240)에 구비된다.
제1 주파수 체감부(222)는 D-플립플롭으로 이루어져, 제3 클럭 주파수(OCLK1)를 체감시켜 제5 클럭 주파수(OCLK2)를 생성하고, 생성된 제5 클럭 주파수(OCLK2)를 제1 주파수 체배부(232)에 출력한다. 제2 주파수 체감부(224)는 하나의 D-플립플롭으로 이루어져, 제4 클럭 주파수(ECLK1)를 체감시켜 제6 클럭 주파수(ECLK2)를 생성하고, 생성된 제6 클럭 주파수(ECLK2)를 제2 주파수 체배부(242)에 출력한다.
상기 제1 주파수 체감부(222)와 제2 주파수 체감부(224) 각각의 동작은 상기한 도 6에서 설명하였으므로 그 설명을 생략한다.
한편, 제1 주파수 체배부(232)는 지연소자(234)와 익스클루시브 오어 게이트(236)로 이루어져, 상기 제5 클럭 주파수(OCLK2)를 체배시켜 상기 제3 클럭 주파수(OCLK1)로 복원한다. 제2 주파수 체배부(242)는 지연소자(244)와 익스클루시브 오어 게이트(246)로 이루어져, 상기 제6 클럭 주파수(ECLK2)를 체배시켜 상기 제4 클럭 주파수(ECLK1)로 복원한다. 상기 제1 주파수 체배부(232)와 제2 주파수 체배부(242) 각각의 동작은 상기한 도 6에서 설명하였으므로 그 설명을 생략한다.
그러면, 하기하는 도 10a 내지 도 5f를 참조하여, 상기한 본 발명의 다른 실시예에 따른 액정 표시 장치의 신호 송/수신 방법을 설명한다.
도 10a 내지 도 10f는 상기한 도 8의 클럭 주파수들과 전송 데이터들을 설명하기 위한 파형도들이다. 도면상에서 Ts는 각 파형도들간의 동기를 나타낸다.
도 10a 및 도 10b에 도시한 바와 같이, 타이밍 제어부(220)에는 19[㎱]를 1 주기로 하는 제3 클럭 주파수(OCLK1)와 제4 클럭 주파수(ECLK1)가 입력된다. 상기 제3 클럭 주파수(OCLK1)와 제4 클럭 주파수(ECLK1)의 위상은 동일하다.
도 10c에 도시한 바와 같이, 상기 제3 클럭 주파수(OCLK1)는 38[㎱]을 1 주기로 하는 제5 클럭 주파수(OCLK2)로 변환되어 제1 데이터 구동부(230)에 출력되고, 도 10d에 도시한 바와 같이, 상기 제4 클럭 주파수(ECLK1)는 38[㎱]을 1 주기로 하는 제6 클럭 주파수(ECLK2)로 변환되어 제2 데이터 구동부(240)에 출력된다.
여기서, 타이밍 제어부(220)는 도 10e에 도시한 바와 같이, 제5 클럭 주파수(OCLK2)가 액티브되는 19[㎱] 동안 2개의 화상 데이터(D10, D11)를 제1 데이터 구동부(230)에 전송하고, 제5 클럭 주파수(OCLK2)가 비액티브되는 19[㎱] 동안 2개의 화상 데이터(D12, D13)를 제1 데이터 구동부(230)에 전송한다.
또한, 타이밍 제어부(220)는 도 10f에 도시한 바와 같이, 제6 클럭 주파수(ECLK2)가 액티브되는 19[㎱] 동안 2개의 화상 데이터(D00, D01)를 제2 데이터 구동부(240)에 전송하고, 제6 클럭 주파수(ECLK2)가 비액티브되는 19[㎱] 동안 2개의 화상 데이터(D02, D03)를 제2 데이터 구동부(240)에 전송한다.
이상에서는 저주파 신호인 27MHz의 클럭 주파수를 원래의 클럭 주파수인 54MHz로 복원하기 위해 제1 데이터 구동부(230) 및 제2 데이터 구동부(240) 각각에 간단한 버퍼 소자와 익스클루시브 오어(XOR) 회로가 포함되는 것을 설명하였으나, 당업자라면 DLL(delay locked loop) 등의 부가적인 회로를 이용할 수도 있다.
이상에서 설명한 바와 같이, 본 발명에 따르면 타이밍 제어부와 데이터 구동부간의 신호 송/수신시 상기 타이밍 제어부가 클럭 주파수를 저주파수로 낮추어 전송하고, 상기 데이터 구동부가 이를 원래의 클럭 주파수로 복원하므로써, 전송 라인을 통해 낮은 클럭 주파수가 전달되므로 EMI 방사를 줄일 수 있다.
이상에서는 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도 1은 일반적인 RSDS 전송 회로의 기본 구조를 간략하게 보여주기 위한 도면이다.
도 2a 및 2b는 TTL/CMOS 입력 신호 및 RSDS 입력 신호를 각각 보여주기 위한 파형도들이다.
도 3a 내지 도 3e는 TTL 레벨 신호의 데이터 전송 방식 및 RSDS 신호의 데이터 전송 방식을 각각 보여주기 위한 타이밍도들이다.
도 4는 본 발명의 일실시예에 따른 액정 표시 장치를 설명하기 위한 도면이다.
도 5a 내지 도 5c는 상기한 도 4의 클럭 주파수들과 전송 데이터를 설명하기 위한 파형도들이다.
도 6은 상기한 도 4의 타이밍 제어부와 데이터 구동부간의 신호 송/수신을 설명하기 위한 도면이다.
도 7a 내지 도 7c는 상기한 도 6의 클럭 주파수를 설명하기 위한 파형도들이다.
도 8은 본 발명의 다른 실시예에 따른 액정 표시 장치를 설명하기 위한 도면이다.
도 9는 상기한 도 8의 타이밍 제어부와 데이터 구동부간의 신호 송/수신을 설명하기 위한 도면이다.
도 10a 내지 도 10f는 상기한 도 8의 클럭 주파수들과 전송 데이터들을 설명하기 위한 파형도들이다.
<도면의 주요부분에 대한 부호의 설명>
110, 210 : 액정 패널 120, 220 : 타이밍 제어부
122, 222, 224 : 주파수 체감부 130, 230, 240 : 데이터 구동부
132, 232, 242 : 주파수 체배부 140, 250 : 스캔 구동부

Claims (23)

  1. (a) 외부로부터 화상 신호와 상기 화상 신호에 대응하는 제1 클럭 주파수가 제공됨에 따라, 상기 제1 클럭 주파수를 체감시킨 제2 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 화상 데이터를 상기 제2 클럭 주파수에 대응하여 출력하는 단계; 및
    (b) 상기 제2 클럭 주파수와 상기 화상 데이터가 제공됨에 따라, 상기 제2 클럭 주파수를 체배시켜 상기 제1 클럭 주파수로 복원하는 단계를 포함하는 신호 송/수신 방법.
  2. 제1항에 있어서, 상기 제2 클럭 주파수는 RSDS 인터페이스 전송 방식에 채용되는 것을 특징으로 하는 신호 송/수신 방법.
  3. 제1항에 있어서, 상기 제1 클럭 주파수는 54㎒이고, 상기 제2 클럭 주파수는 27㎒인 것을 특징으로 하는 신호 송/수신 방법.
  4. 제1항에 있어서, 상기 제1 클럭 주파수는 서로 위상이 동일한 제3 및 제4 클럭 주파수이고,
    상기 제2 클럭 주파수는 상기 제3 및 제4 클럭 주파수 각각을 체감시킨 제5 및 제6 클럭 주파수인 것을 특징으로 하는 신호 송/수신 방법.
  5. 제4항에 있어서, 상기 화상 데이터는 상기 제5 클럭 주파수에 대응하여 출력되는 제1 화상 데이터와, 상기 제6 클럭 주파수에 대응하여 출력되는 제2 화상 데이터를 포함하는 신호 송/수신 방법.
  6. 제5항에 있어서, 상기 단계(b)는,
    (b-1) 상기 제5 클럭 주파수와 제1 화상 데이터가 제공됨에 따라, 상기 제5 클럭 주파수를 체배시켜 상기 제3 클럭 주파수로 복원하는 단계;
    (b-2) 상기 단계(b-1)에서 복원된 제3 클럭 주파수를 근거로 상기 제1 화상 데이터를 출력하는 단계;
    (b-3) 상기 제6 클럭 주파수와 제2 화상 데이터가 제공됨에 따라, 상기 제6 클럭 주파수를 체배시켜 상기 제4 클럭 주파수로 복원하는 단계; 및
    (b-4) 상기 단계(b-3)에서 복원된 제4 클럭 주파수를 근거로 상기 제2 화상 데이터를 출력하는 단계를 포함하는 신호 송/수신 방법.
  7. 외부로부터 화상 신호와 상기 화상 신호에 대응하는 제1 클럭 주파수를 제공받고, 상기 제1 클럭 주파수를 체감시킨 제2 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 화상 데이터를 상기 제2 클럭 주파수에 대응하여 출력하는 제어부;
    상기 제2 클럭 주파수와 화상 데이터가 제공됨에 따라, 상기 제2 클럭 주파수를 체배시켜 상기 제1 클럭 주파수로 복원하고, 복원된 제1 클럭 주파수를 근거로 상기 화상 데이터를 출력하는 데이터 구동부;
    상기 제어부의 제어에 응답하여 스캔 신호를 순차적으로 출력하는 스캔 구동부; 및
    데이터 라인과, 스캔 라인과, 상기 데이터 라인과 스캔 라인간에 형성된 스위칭 소자를 포함하고, 상기 스캔 신호에 응답하여 상기 데이터 신호에 대응하는 화상을 표시하는 표시 패널을 포함하는 표시 장치.
  8. 제7항에 있어서, 상기 표시 패널은 일단이 상기 스위칭 소자에 연결된 액정 캐패시터와, 일단이 상기 스위칭 소자에 연결된 스토리지 캐패시터를 포함하는 액정 패널인 것을 특징으로 하는 표시 장치.
  9. 제7항에 있어서, 상기 제어부는 RSDS 인터페이스 전송 방식을 통해 상기 제2 클럭 주파수와 상기 화상 데이터를 상기 데이터 구동부에 전달하는 것을 특징으로 하는 표시 장치.
  10. 제7항에 있어서, 상기 액정 패널이 SXGA 해상도를 구비하여 60㎐의 프레임 주파수로 동작할 때,
    상기 제1 클럭 주파수는 54㎒이고, 상기 제2 클럭 주파수는 27㎒인 것을 특징으로 하는 표시 장치.
  11. 제7항에 있어서, 상기 제어부는,
    클럭단이 상기 제1 클럭 주파수를 제공받고, 반전출력단과 데이터 입력단은 공통되며, 비반전출력단을 통해 상기 제2 클럭 주파수를 출력하는 D-플립플롭을 포함하는 표시 장치.
  12. 제7에 있어서, 상기 데이터 구동부는,
    상기 제2 클럭 주파수를 지연시켜 지연 클럭 주파수를 출력하는 지연부; 및
    상기 제2 클럭 주파수와 상기 지연 클럭 주파수를 제공받아 익스클루시브 오어 연산하여 상기 제1 클럭 주파수를 출력하는 연산부를 포함하는 표시 장치.
  13. 화상 신호와 제3 및 제4 클럭 주파수가 제공됨에 따라, 상기 제3 및 제4 클럭 주파수 각각을 체감시킨 제5 및 제6 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 제1 및 제2 화상 데이터를 출력하는 제어부;
    상기 제5 클럭 주파수와 제1 화상 데이터가 제공됨에 따라, 상기 제5 클럭 주파수를 체배시켜 상기 제3 클럭 주파수로 복원하고, 복원된 제3 클럭 주파수를 근거로 상기 제1 화상 데이터를 출력하는 제1 데이터 구동부;
    상기 제6 클럭 주파수와 제2 화상 데이터가 제공됨에 따라, 상기 제6 클럭 주파수를 체배시켜 상기 제4 클럭 주파수로 복원하고, 복원된 제4 클럭 주파수를 근거로 상기 제2 화상 데이터를 출력하는 제2 데이터 구동부;
    상기 제어부의 제어에 응답하여 스캔 신호를 순차적으로 출력하는 스캔 구동부; 및
    상기 스캔 신호에 응답하여 상기 제1 화상 데이터에 대응하는 화상을 표시하는 제1 영역과, 상기 스캔 신호에 응답하여 상기 제2 화상 데이터에 대응하는 화상을 표시하는 제2 영역으로 구분되는 표시 패널을 포함하는 표시 장치.
  14. 제13항에 있어서, 상기 표시 패널은 일단이 상기 스위칭 소자에 연결된 액정 캐패시터와, 일단이 상기 스위칭 소자에 연결된 스토리지 캐패시터를 포함하는 액정 패널이고,
    상기 제1 영역은 상기 액정 패널의 일부 영역에 구비된 제1 데이터 라인과, 스캔 라인과, 상기 제1 데이터 라인과 스캔 라인간에 형성된 제1 스위칭 소자들을 포함하고,
    상기 제2 영역은 상기 액정 패널의 나머지 영역에 구비된 제2 데이터 라인과, 스캔 라인과, 상기 제2 데이터 라인과 스캔 라인간에 형성된 제2 스위칭 소자들을 포함하는 표시 장치.
  15. 제13항에 있어서, 상기 제어부는,
    상기 화상 신호의 일부에 대응하는 상기 제1 화상 데이터를 상기 제5 클럭 주파수에 대응하여 출력하고,
    상기 화상 신호의 나머지 일부에 대응하는 상기 제2 화상 데이터를 상기 제6 클럭 주파수에 대응하여 출력하는 것을 특징으로 하는 표시 장치.
  16. 제13항에 있어서, 상기 제어부는 RSDS 인터페이스 전송 방식을 통해 상기 제5 클럭 주파수와 상기 제1 화상 데이터를 상기 제1 데이터 구동부에 전달하고, 상기 제6 클럭 주파수와 상기 제2 화상 데이터를 상기 제2 데이터 구동부에 전달하는 것을 특징으로 하는 표시 장치.
  17. 제13항에 있어서, 상기 표시 패널이 SXGA 해상도를 구비하여 60㎐의 프레임 주파수로 동작할 때,
    상기 제3 및 제4 클럭 주파수는 54㎒이고, 상기 제5 및 제6 클럭 주파수는 27㎒인 것을 특징으로 하는 표시 장치.
  18. 제13항에 있어서, 상기 제어부는,
    클럭단이 상기 제3 클럭 주파수를 제공받고, 반전출력단과 데이터 입력단은 공통되며, 비반전출력단을 통해 상기 제5 클럭 주파수를 출력하는 제1 D-플립플롭; 및
    클럭단이 상기 제4 클럭 주파수를 제공받고, 반전출력단과 데이터 입력단은 공통되며, 비반전출력단을 통해 상기 제6 클럭 주파수를 출력하는 제1 D-플립플롭을 포함하는 표시 장치.
  19. 제13항에 있어서, 상기 제1 데이터 구동부는,
    상기 제5 클럭 주파수를 지연시켜 제1 지연 클럭 주파수를 출력하는 제1 지연부; 및
    상기 제5 클럭 주파수와 상기 제1 지연 클럭 주파수를 제공받아 익스클루시브 오어 연산하여 상기 제3 클럭 주파수를 출력하는 제1 연산부를 포함하는 표시 장치.
  20. 제13항에 있어서, 상기 제2 데이터 구동부는,
    상기 제6 클럭 주파수를 지연시켜 제2 지연 클럭 주파수를 출력하는 제2 지연부; 및
    상기 제6 클럭 주파수와 상기 제2 지연 클럭 주파수를 제공받아 익스클루시브 오어 연산하여 상기 제4 클럭 주파수를 출력하는 제2 연산부를 포함하는 표시 장치.
  21. 다수의 데이터 라인과, 다수의 스캔 라인과, 상기 데이터 라인과 스캔 라인간에 형성된 스위칭 소자를 포함하여 화상을 표시하는 표시 장치의 구동 장치에서,
    외부로부터 제공되는 화상 신호와 상기 화상 신호에 대응하는 제1 클럭 주파수를 제공받고, 상기 제1 클럭 주파수를 체감시켜 생성한 제2 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 화상 데이터를 상기 제2 클럭 주파수에 대응하여 출력하는 제어부;
    상기 제2 클럭 주파수와 화상 데이터가 제공됨에 따라, 상기 제2 클럭 주파수를 체배시켜 상기 제1 클럭 주파수로 복원하고, 복원된 제1 클럭 주파수를 근거로 상기 화상 데이터를 출력하는 데이터 구동부; 및
    상기 제어부의 제어에 응답하여 스캔 신호를 상기 스캔 라인에 순차적으로 출력하는 스캔 구동부를 포함하는 표시 장치의 구동 장치.
  22. 다수의 데이터 라인과, 다수의 스캔 라인과, 상기 데이터 라인과 스캔 라인간에 형성된 스위칭 소자를 포함하여 화상을 표시하는 표시 장치의 구동 장치에서,
    화상 신호와 제3 및 제4 클럭 주파수가 제공됨에 따라, 상기 제3 및 제4 클럭 주파수 각각을 체감시킨 제5 및 제6 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 제1 및 제2 화상 데이터를 출력하는 제어부;
    상기 제5 클럭 주파수와 제1 화상 데이터가 제공됨에 따라, 상기 제5 클럭 주파수를 체배시켜 상기 제3 클럭 주파수로 복원하고, 복원된 제3 클럭 주파수를 근거로 상기 제1 화상 데이터를 상기 표시 패널의 제1 영역에 출력하는 제1 데이터 구동부;
    상기 제6 클럭 주파수와 제2 화상 데이터가 제공됨에 따라, 상기 제6 클럭 주파수를 체배시켜 상기 제4 클럭 주파수로 복원하고, 복원된 제4 클럭 주파수를 근거로 상기 제2 화상 데이터를 상기 표시 패널의 제2 영역에 출력하는 제2 데이터 구동부; 및
    상기 제어부의 제어에 응답하여 스캔 신호를 상기 스캔 라인에 순차적으로 출력하는 스캔 구동부를 포함하는 표시 장치의 구동 장치.
  23. 다수의 데이터 라인과, 다수의 스캔 라인과, 상기 데이터 라인과 스캔 라인간에 형성된 스위칭 소자를 포함하여 화상을 표시하는 표시 장치의 구동 방법에서,
    (a) 외부로부터 화상 신호와 상기 화상 신호에 대응하는 제1 클럭 주파수가 제공됨에 따라, 상기 제1 클럭 주파수를 체감시킨 제2 클럭 주파수를 출력하고, 상기 화상 신호에 대응하는 화상 데이터를 상기 제2 클럭 주파수에 대응하여 출력하는 단계; 및
    (b) 상기 제2 클럭 주파수를 체배시켜 상기 제1 클럭 주파수로 복원하고, 복원된 제1 클럭 주파수를 근거로 상기 화상 데이터를 상기 데이터 라인에 출력하는 단계; 및
    (c) 스캔 신호를 상기 스캔 라인에 순차적으로 출력하는 단계를 포함하는 표시 장치의 구동 방법.
KR1020040007632A 2004-02-05 2004-02-05 신호 송/수신 방법과, 이를 수행하기 위한 표시 장치와,이의 구동 장치 및 그 방법 KR20050079385A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040007632A KR20050079385A (ko) 2004-02-05 2004-02-05 신호 송/수신 방법과, 이를 수행하기 위한 표시 장치와,이의 구동 장치 및 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040007632A KR20050079385A (ko) 2004-02-05 2004-02-05 신호 송/수신 방법과, 이를 수행하기 위한 표시 장치와,이의 구동 장치 및 그 방법

Publications (1)

Publication Number Publication Date
KR20050079385A true KR20050079385A (ko) 2005-08-10

Family

ID=37266328

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040007632A KR20050079385A (ko) 2004-02-05 2004-02-05 신호 송/수신 방법과, 이를 수행하기 위한 표시 장치와,이의 구동 장치 및 그 방법

Country Status (1)

Country Link
KR (1) KR20050079385A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100767654B1 (ko) * 2005-03-16 2007-10-17 후지쯔 가부시끼가이샤 계산기 서버 시스템에 있어서의 펌웨어 갱신 방법
KR101237192B1 (ko) * 2006-03-06 2013-02-25 엘지디스플레이 주식회사 클록 복원 회로 및 그를 포함한 화상 신호 수신기 및 액정표시 장치
KR20130091546A (ko) * 2012-02-08 2013-08-19 삼성디스플레이 주식회사 입체영상 표시장치 및 이를 포함하는 입체영상 시스템

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100767654B1 (ko) * 2005-03-16 2007-10-17 후지쯔 가부시끼가이샤 계산기 서버 시스템에 있어서의 펌웨어 갱신 방법
KR101237192B1 (ko) * 2006-03-06 2013-02-25 엘지디스플레이 주식회사 클록 복원 회로 및 그를 포함한 화상 신호 수신기 및 액정표시 장치
KR20130091546A (ko) * 2012-02-08 2013-08-19 삼성디스플레이 주식회사 입체영상 표시장치 및 이를 포함하는 입체영상 시스템

Similar Documents

Publication Publication Date Title
KR102151949B1 (ko) 표시장치와 그 구동 방법
JP5336117B2 (ja) 液晶表示装置
US8970641B2 (en) Display device
KR20120135805A (ko) 표시장치와 그 구동 방법
JP5191509B2 (ja) 表示装置およびその駆動方法、並びに電子機器
US7876130B2 (en) Data transmitting device and data receiving device
US7391405B2 (en) Method and apparatus for driving liquid crystal display
KR20050002238A (ko) 액정표시장치의 구동장치 및 구동방법
KR101510879B1 (ko) 표시장치
KR20090096999A (ko) 타이밍 콘트롤러와 디스플레이 구동회로 사이의 전송 채널주파수를 감소시킨 디스플레이 장치
KR101696458B1 (ko) 액정표시장치
KR101681782B1 (ko) 액정표시장치
KR101696469B1 (ko) 액정표시장치
KR100333969B1 (ko) 멀티 타이밍 컨트롤러를 가지는 액정표시장치
KR101696467B1 (ko) 액정표시장치
KR101739137B1 (ko) 액정표시장치
KR20150077742A (ko) 입력 비디오 정보를 이용한 충전 시간 제어 장치 및 제어 방법
JP2001109437A (ja) 液晶パネルの駆動回路及び液晶制御信号発生回路とそれらを備えた液晶表示装置及び液晶表示装置の制御方法
CN100495522C (zh) 液晶显示器的驱动装置与方法
KR101918151B1 (ko) 쉬프트 레지스터와 이를 포함한 표시장치
KR20050079385A (ko) 신호 송/수신 방법과, 이를 수행하기 위한 표시 장치와,이의 구동 장치 및 그 방법
KR101957970B1 (ko) 표시장치와 그 제어 방법
KR102118928B1 (ko) 액정표시장치
KR101629515B1 (ko) 액정표시장치
KR101721261B1 (ko) 액정표시장치와 그의 데이터전송방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination