KR20050060507A - 제어용 내부 ipc를 갖는 시스템의 이중화 스위치ipc 고장 감지방법 - Google Patents

제어용 내부 ipc를 갖는 시스템의 이중화 스위치ipc 고장 감지방법 Download PDF

Info

Publication number
KR20050060507A
KR20050060507A KR1020030092140A KR20030092140A KR20050060507A KR 20050060507 A KR20050060507 A KR 20050060507A KR 1020030092140 A KR1020030092140 A KR 1020030092140A KR 20030092140 A KR20030092140 A KR 20030092140A KR 20050060507 A KR20050060507 A KR 20050060507A
Authority
KR
South Korea
Prior art keywords
switch
ipc
redundant
response
internal
Prior art date
Application number
KR1020030092140A
Other languages
English (en)
Other versions
KR100545791B1 (ko
Inventor
전해숙
함진호
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020030092140A priority Critical patent/KR100545791B1/ko
Publication of KR20050060507A publication Critical patent/KR20050060507A/ko
Application granted granted Critical
Publication of KR100545791B1 publication Critical patent/KR100545791B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/06Management of faults, events, alarms or notifications
    • H04L41/0654Management of faults, events, alarms or notifications using network fault recovery
    • H04L41/0668Management of faults, events, alarms or notifications using network fault recovery by dynamic selection of recovery network elements, e.g. replacement by the most appropriate element after failure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/55Prevention, detection or correction of errors
    • H04L49/555Error detection

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 제어용 내부 IPC를 갖는 시스템에서 IPC 통신 및 이중화 스위치 사이의 내부 통신을 이용하여 스위치의 IPC 통신 단절 또는 이중화 스위치 내부 통신의 이상 유무를 파악함으로써 스위치 IPC 고장을 감지하는 제어용 내부 IPC를 갖는 시스템의 이중화 스위치 IPC 고장 감지방법에 관한 것이다.
본 발명은, 상위 호스트에서 이중화 스위치 중 제1스위치로 스위치 IPC 요구를 전송하면 상기 제1스위치는 제1스위치 IPC 통신 경로를 통해 응답한 후 이중화된 제2스위치와의 내부 통신 경로를 통해 상기 요구를 상기 제2스위치로 전송하고, 상기 제2스위치는 상기 요구에 대하여 제2스위치 IPC 통신 경로를 통해 응답하는 제어용 내부 IPC를 갖는 시스템에서의 이중화된 스위치 IPC 고장 감지방법에 있어서, 이중화 스위치와의 IPC 통신 상태 및 상기 이중화 스위치간의 내부 통신 상태를 초기화하는 제1단계; 제1스위치 IPC 통신 경로를 통해 상기 이중화 스위치 중에서 제1 스위치로 스위치 IPC 정보를 요구하고 상기 제1 스위치 및 이중화된 제2 스위치로부터 상기 요구에 대한 응답 수신을 대기하는 제2단계; 및 상기 제1 및 제2 스위치로부터의 응답 수신 여부를 확인하고 상기 응답 수신 여부에 따라 제1 및 제2 스위치 IPC 통신 상태 및 상기 이중화 스위치간의 내부 통신 상태를 판단하는 제3단계를 포함한다.
본 발명에 따르면, 데이터 셀과 제어용 데이터 셀을 공유하는 IPC 통신 감시를 위한 부하를 줄이면서 스위치 관리를 간단하게 하는 효과가 있다.

Description

제어용 내부 IPC를 갖는 시스템의 이중화 스위치 IPC 고장 감지방법{An IPC Error Supervision Method for a Duplicate Switch for a System with a Controllable Internal IPC}
본 발명은 이중화 스위치 IPC(InterProcessor Communication ; 프로세서간 통신) 고장 감지방법에 관한 것으로서, 특히 제어용 내부 IPC를 갖는 시스템에서 IPC 통신 및 이중화 스위치 사이의 내부 통신을 이용하여 스위치의 IPC 통신 단절 또는 이중화 스위치 내부 통신의 이상 유무를 파악함으로써 스위치 IPC 고장을 감지하는 제어용 내부 IPC를 갖는 시스템의 이중화 스위치 IPC 고장 감지방법에 관한 것이다.
일반적으로, 스위치는 가입자의 모듈과의 연결 및 교환 기능을 담당한다. 스위치의 구성은 데이터 플레인과 제어 플레인으로 나눌 수 있다. 데이터 플레인은 데이터를 교환하고 다중화와 역 다중화를 하는 스위치의 기본 역할을 담당하며, 제어 플레인은 스위치내의 운용, 상태, 시험, 장애 및 고장 검출 기능을 담당한다.
종래의 스위치 제어는 스위치가 단일 구조이거나 또는 다단 구조인 경우에 같은 모듈에 실장되어 중앙 집중적으로 수행되었다. 그런데, 스위치 용량이 증가되거나 신축적인(scalable) 스위치 패브릭이 되면서 중앙 집중 관리가 어려워졌다. 그래서 분산 구조의 상태 관리가 요구되었다. 분산 구조라는 것은 독립된 스위치를 제어하는 제어기가 존재한다는 의미이다. 여기서, 제어기는 해당 스위치를 제어하는 FW 드라이버가 탑재되는 프로세서를 통칭한다. 스위치 FW는 제어, 상태 관리, 스위치 관리 블록과의 통신을 담당한다. 이러한 분산 구조의 프로세서간 통신은 IPC가 담당을 한다.
도 1 및 도 2는 종래의 분산 스위치 구조의 블록도이다. 종래의 분산 스위치는 각각의 제어기나 프로세서가 각각 FW를 탑재하거나 로딩을 받아서 해당 스위치를 제어하고 IPC를 이용해 스위치 상태 관리 정보를 송,수신하는 구조이다.
먼저, 도 1은 종래의 스위치 패브릭 구조의 블록도로서, 단위 스위치와 결합 스위치로 이루어진 스위치 패브릭(100) 구조를 나타낸다. 복수의 단위 스위치(10)(12)와 결합 스위치(14)는 각각의 제어기(11)(13)(15)를 가지고 있고 이 제어기는 해당 스위치를 제어한다. 실제 데이터 셀은 사용자 데이터 경로(10a)(12a)를 이용하고 제어용 셀은 제어부 통신 경로(11a)(13a)를 이용한다. 이 구조는 셀 데이터 경로와 제어용 셀 경로가 공유되는 분산형 IPC 구조이다.
도 2는 종래의 VOQ를 갖는 입력 버퍼와 크로스바 스위치 결합형 스위치 패브릭 구조의 블록도이다. 도 2를 참조하면, VOQ를 갖는 입력 버퍼(20)(22)와 크로스바 스위치(24)는 각각의 제어용 프로세서(21)(23)(25)를 가지고 있고 이 프로세서가 해당 스위치를 제어한다. 실제 데이터 셀은 스위치 패브릭 링크(20a)(22a)를 이용하고 제어용 셀은 프로세서 통신 경로(21a)(23a)를 이용한다. 도 2에 도시된 종래의 결합형 스위치 패브릭(200)의 구조는 셀 데이터 경로와 제어용 셀 경로가 공유되는 분산형 IPC 구조이다.
그러나, 이러한 종래의 분산형 IPC 구조의 경우, 분산 프로세서간의 IPC 통신을 제어하는 관리의 복잡성과 데이터 불일치가 발생할 수 있다. 예를 들어, 데이터 셀에 제어용 셀을 함께 사용하는 구조에서는 IPC 통신 제어기가 따로 있어야 하고 IPC 고장 기능 감시를 위한 방안을 별도로 구축해야 하는 문제점이 있었다.
한편, 대한민국 특허출원 제2000-80741호에는 IPC 통신을 이용하여 분산 프로세서에서 각 프로세서에 대한 상태 감시를 관리하는 방법이 개시되어 있고, 또한, 대한민국 특허 등록번호 제0221525호에는 ATM 교환기의 IPC 제어기 고장 감지방법이 개시되어 있다. 상기 선행특허의 경우 IPC 시스템에서 스위치 관리 시스템과 이중화된 스위치 간의 IPC 통신의 단절 상태 또는 스위치 보드 내부의 통신 이상 유무를 파악하지는 못했다.
본 발명은 상기한 종래 기술의 문제점을 해결하기 위하여 제안된 것으로, 스위치가 제어용 내부 IPC를 사용하는 분산 구조로 구성된 시스템에서 이중화 스위치간의 내부 통신을 이용하여 프로세서간 IPC 통신의 단절 또는 이중화 스위치 내부 통신 이상 유무를 파악하여 스위치 IPC 고장 감지 상태를 파악할 수 있는 제어용 내부 IPC를 갖는 시스템의 이중화 스위치 IPC 고장 감지장치를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명은, 상위 호스트에서 이중화 스위치 중 제1스위치로 스위치 IPC 요구를 전송하면 상기 제1스위치는 제1스위치 IPC 통신 경로를 통해 응답한 후 이중화된 제2스위치와의 내부 통신 경로를 통해 상기 요구를 상기 제2스위치로 전송하고, 상기 제2스위치는 상기 요구에 대하여 제2스위치 IPC 통신 경로를 통해 응답하는 제어용 내부 IPC를 갖는 시스템에서의 이중화된 스위치 IPC 고장 감지방법에 있어서,
이중화 스위치와의 IPC 통신 상태 및 상기 이중화 스위치간의 내부 통신 상태를 초기화하는 제1단계; 제1스위치 IPC 통신 경로를 통해 상기 이중화 스위치 중에서 제1 스위치로 스위치 IPC 정보를 요구하고 상기 제1 스위치 및 이중화된 제2 스위치로부터 상기 요구에 대한 응답 수신을 대기하는 제2단계; 및 상기 제1 및 제2 스위치로부터의 응답 수신 여부를 확인하고 상기 응답 수신 여부에 따라 제1 및 제2 스위치 IPC 통신 상태 및 상기 이중화 스위치간의 내부 통신 상태를 판단하는 제3단계를 포함한다.
이하, 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 본 발명을 보다 구체적으로 설명한다.
도 3은 본 발명에 따른 이더넷 내부 IPC를 갖는 시스템에서의 단순 스위치와 결합 스위치로 이루어진 분산형 스위치 패브릭의 내부 IPC 블록도이다. 도 3을 참조하면, 본 발명에 따른 분산형 스위치 패브릭(300)은 이더넷 내부 IPC 스위치(38)를 구비한다. 다수개의 단위 스위치(30)(32)와 결합 스위치(34)는 각각의 제어부(31)(33)(35)를 가지고 있고 이러한 각 제어기는 해당 스위치를 제어한다. 상기 결합 스위치(34)는 A 사이드(side) 및 B 사이드(side)로 이중화되어 있다. 상기 단위 스위치(30)(32) 및 결합 스위치(34) 간의 실제 데이터 셀은 각각 사용자 데이터 경로(30a)(32a)를 이용하고 제어용 셀은 내부 이더넷 IPC 통신 경로(37b)(37c)를 이용한다. 도면에 도시된 바와 같이, 상기 데이터 셀 전송을 위한 경로(30a)(32a)와 제어용 셀 전송을 위한 내부 이더넷 IPC 통신 경로(37b)(37c)는 분리된다. 이와 같은 분산형 스위치 패브릭(300) 구조를 갖는 시스템에서 상기한 데이터 셀 경로(30a)(32a)와 분리되는 제어용 셀을 위한 내부 이더넷 IPC 통신 경로(37b)(37c)를 이용하여 분산 스위치의 상태 감시를 위한 정보를 수집한다. 또한, 상기 이중화된 결합 스위치(34)의 내부 통신 경로를 이용하여 IPC 통신이 단절 상태인지를 확인함으로써 상기 결합 스위치의 이상 유무에 대한 판별이 가능하다.
도 4는 본 발명에 따른 이더넷 내부 IPC를 갖는 시스템에서의 VOQ를 갖는 입력 버퍼와 크로스바 스위치의 결합형 스위치 패브릭의 내부 IPC 블록도이다. 도 4에 도시된 바와 같이, 본 발명에 따른 결합형 스위치 패브릭(400)은 바람직하게는 이더넷 내부 IPC 스위치(48)를 구비한다. 다수개의 VOQ를 갖는 입력 버퍼(40)(42)와 크로스바 스위치(34)는 각각의 제어용 프로세서(41)(43)(45)를 가지고 있고 이러한 각 프로세서는 해당 스위치를 제어한다. 상기 크로스바 스위치(44)는 A 사이드 및 B 사이드로 이중화되어 있다. 상기 VOQ를 갖는 입력 버퍼(40)(42) 및 상기 크로스바 스위치(44)간의 실제 데이터 셀은 각각 사용자 데이터 경로(40a)(42a)를 이용하고 제어용 셀은 내부 이더넷 IPC 통신 경로(47b)(47c)를 이용한다. 도면에 도시된 바와 같이, 상기 데이터 셀 전송을 위한 경로(40a)(42a)와 제어용 셀 전송을 위한 내부 이더넷 IPC 통신 경로(47b)(47c)는 분리된다. 이와 같은 분산형 스위치 패브릭(400) 구조를 갖는 시스템에서 상기한 데이터 셀 경로(40a)(42a)와 분리되는 제어용 셀을 위한 내부 이더넷 IPC 통신 경로(47b)(47c)를 이용하여 분산 스위치의 상태 감시를 위한 정보를 수집한다. 또한, 상기 이중화된 크로스바 스위치(44)의 내부 통신 경로를 이용하여 IPC 통신이 단절 상태인지를 확인함으로써 상기 결합 스위치의 이상 유무에 대한 판별이 가능하다. 도면에는 미도시 되었으나 스위치 상태 관리부에서는 상기 스위치들의 상태 정보를 수집하고 관리한다.
이하에서는, 설명의 편의를 위하여 도 4에 도시된 바와 같이 VOQ를 갖는 입력 버퍼와 크로스바 스위치 결합형 스위치 패브릭(400)을 이용하여 본 발명을 설명할 것이다. 그러나, 본 발명이 한정되는 것은 아니며 도 3의 스위치 패브릭(300)에도 적용된다는 것을 밝혀둔다.
도 4를 참조하면, 상위 호스트인 스위치 상태 관리부에서 A 사이드 크로스바 스위치(44-1) 정보를 요구하면, 내부 IPC 통신 경로가 정상인 경우 상기 A 사이드 크로스바 스위치(44-1)는 상기 스위치 상태 관리부로 응답을 전송하고, 이어 이중화된 B 사이드 크로스바 스위치(44-2)와 연결되어 있는 이중화 내부 통신 경로를 이용해서 상기 B 사이드 크로스바 스위치(44-2)로 상기 정보를 송신하고, 상기 이중화 내부 통신 경로의 수신측인 상기 B 사이드 크로스바 스위치(44-2)에서 상기 정보 요구를 위한 셀이 되면 그대로 해당하는 사이드 상위로 송신한다. 즉, IPC 통신 경로와 크로스바 스위치가 정상인 경우에는 응답 요구를 한 사이드에서의 제1응답 및 상기 이중화된 반대편 사이드의 제2응답이 돌아온다. 이때 A 사이드 및 B 사이드에서의 두 응답은 같은 값으로 돌아온다. 예를 들어, A 사이드에 응답 요청을 하고 B 사이드에서만 응답이 돌아온다면 A로 가는 IPC 통신 경로는 정상이다가 돌아올 때 이상이 생겼음을 판단할 수 있는 것이다.
도 5는 본 발명에 따른 제어용 내부 IPC를 이용하는 송,수신 데이터의 구조도이다. 도 5에 도시된 바와 같이 본 발명에 따른 제어용 내부 IPC를 이용하는 송,수신 데이터 구조(50)는, 이중화된 크로스바 스위치(44)의 A/B 사이드를 나타내는 A/B사이드 정보(51), 송수신되는 메시지의 종류를 나타내는 메시지 종류 정보(52), 상기 메시지 페이로드의 길이를 나타내는 메시지 길이 정보(53) 및 상기 해당 메시지의 내용을 나타내는 메시지 내용 정보(54)를 포함한다. 도 5에 도시된 메시지 구조(50)는 바람직하게는 본 발명에 따른 스위치 상태 관리부가 스위치 IPC를 위해 정의한 메시지 형식이다. 즉, 스위치 상태 관리부는 상기 메시지 형식을 통해 이중화된 크로스바 스위치의 A/B 사이드를 선택하고 해당하는 메시지 종류를 선택하고 메시지 페이로드 길이를 표시하며 해당하는 메시지 내용을 채우게 된다.
도 6은 본 발명에 따른 제어용 내부 IPC를 갖는 시스템의 이중화 스위치 IPC 고장 감지과정을 보이는 흐름도이다. 도 6을 참조하여 본 발명에 따른 이중화 스위치 IPC 고장 감지과정을 설명한다. 먼저, A/B 사이드 IPC 통신 상태와 스위치 내부 통신 상태를 초기화한다(S1). A/B 사이드 IPC 요구에 각 사이드 마다 응답이 있는 경우(S2), A/B 사이드 IPC 통신 상태를 정상으로 설정하고(S3) A/B 사이드 IPC 통신 상태가 정상이므로 이중화 스위치 IPC 고장 감지과정은 종료된다. 그러나, 상기 단계(S2)에서 A/B 사이드 IPC 요구에 각 사이드 마다 응답이 없는 경우에(S2) 상기 A/B 사이드 IPC 요구에 각 사이드 마다 응답이 하나도 없는지 판단하여(S4), 돌아오는 응답이 하나도 없다면 A/B 사이드 IPC 통신 상태를 비정상으로 설정하고(S5), 응답이 하나만 돌아오는 경우 상기 IPC 요구가 A 사이드에 대한 요구인지 판단한다(S6). 상기 단계(S6)에서의 판단결과 상기 IPC 요구가 A 사이드 요구인 경우 상기 돌아온 하나의 응답이 A 사이드의 응답인지를 판단하고(S7), A 사이드 응답이면 도 6(b)의 과정을 수행하고, A 사이드 응답이 아니면, 즉 B 사이드 응답이면 도 6(c)의 과정을 수행한다. 상기 단계(S7)에서는 IPC 요구가 A 사이드에 대한 요구인 경우에 돌아오는 하나의 응답이 A 사이드의 응답인지 B 사이드의 응답인지를 판단하는 것이다. 한편, 상기 단계(S6)에서의 판단결과 상기 IPC 요구가 A 사이드 요구가 아닌 경우, 즉 B 사이드 요구인 경우 상기 돌아온 하나의 응답이 B 사이드의 응답인지를 판단하고(S8), B 사이드 응답이면 도 6(d)의 과정을 수행하고 B 사이드 응답이 아니면, 즉 A 사이드 응답이면 도 6(e)과정을 수행한다. 상기 단계(S8)에서는 IPC 요구가 B 사이드에 대한 요구인 경우에 돌아오는 하나의 응답이 B 사이드의 응답인지 A 사이드의 응답인지를 판단하는 것이다.
먼저, 도 6(b)를 참조하여 A 사이드 요구일 때(S6) A 사이드의 응답만 돌아온 경우(S7)를 설명한다. A 사이드 요구일 때 A 사이드의 응답이 돌아왔다면 A 사이드 IPC 통신 상태는 정상으로 설정하고(S11), B 사이드에 대한 상태 판단을 위해 B 사이드 IPC 요구를 수행한다(S12). 상기 요구에 대한 B 사이드의 응답이 있는 경우(S13) 상기 B 사이드 IPC 통신 상태는 정상으로, 스위치 내부 통신 상태는 비정상이라고 판단한다(S14). 상기 단계(S13)에서의 판단결과 B 사이드의 응답이 없는 경우(S13), A 사이드 응답이 있는 경우(S15)는 B 사이드 IPC 통신 상태는 비정상이고 스위치 내부 통신 상태는 정상이라고 판단하고(S16), A 사이드 응답이 없는 경우(S15)는 B 사이드 IPC 통신 상태는 비정상이고 스위치 내부 통신 상태는 비정상이라고 판단한다(S17).
다음으로, 도 6(c)를 참조하여 A 사이드 요구일 때(S6) B 사이드의 응답만 돌아온 경우(S7)를 설명한다. A 사이드 요구일 때 A 사이드의 응답이 돌아왔다면 A 사이드 IPC 통신 상태는 비정상이라고 판단하고(S21) B 사이드의 상태 판단을 위해 B 사이드 IPC 요구를 수행한다(S22). 상기 요구에 대한 B 사이드의 응답이 있는 경우(S23)는 B 사이드 IPC 통신 상태는 정상으로 설정하고 스위치 내부 통신 상태는 판단 불능이기 때문에 초기화한다(S24). 상기 요구에 대한 B 사이드의 응답이 없는 경우(S23)는 B 사이드 IPC 통신 상태는 비정상으로 설정하고 스위치 내부 통신 상태는 판단 불능이기 때문에 초기화한다(S25).
다음으로, 도 6(d)를 참조하여 B 사이드 요구일 때(S6) B 사이드의 응답만 돌아온 경우(S8)를 설명한다. B 사이드 요구일 때 B 사이드의 응답이 돌아왔다면 B 사이드 IPC 통신 상태는 정상이라고 판단하고(S31) A 사이드의 상태 판단을 위해 A 사이드 IPC 요구를 수행한다(S32). 상기 요구에 대하여 A 사이드의 응답이 있는 경우(S33)는 A 사이드 IPC통신 상태는 정상이고 스위치 내부 통신 상태는 비정상이라고 판단한다(S34). 상기 요구에 대하여 A 사이드의 응답이 없는 경우(S33)는 B 사이드 응답이 있는지 판단하여(S35), B 사이드 응답이 있다면 A 사이드 IPC 통신 상태는 비정상이고 스위치 내부 통신 상태는 정상이라고 판단하고(S36), B 사이드 응답이 없다면 A 사이드 IPC 통신 상태는 비정상이고 스위치 내부 통신 상태는 비정상이라고 판단한다(S37).
마지막으로, 도 6(e)를 참조하여 B 사이드 요구일 때(S6) A 사이드의 응답만 돌아온 경우(S8)를 설명한다. B 사이드 요구일 때 A 사이드의 응답이 돌아왔다면 B 사이드 IPC 통신 상태는 비정상이라고 판단하고(S41) A 사이드의 상태 판단을 위해 A 사이드 IPC 요구를 수행한다(S42). 상기 요구에 대하여 A 사이드의 응답이 있는 경우(S43)는 A 사이드 IPC 통신 상태는 정상으로 설정하고 스위치 내부 통신 상태는 판단 불능이기 때문에 초기화한다(S44). 상기 요구에 대하여 A 사이드의 응답이 없는 경우(S43)는 A 사이드 IPC 통신 상태는 비정상으로 설정하고 스위치 내부 통신 상태는 판단 불능이기 때문에 초기화한다(S45).
상기한 도 6(a) 내지 도 6(e)의 과정을 통해 스위치 상태 관리부에서 스위치 내부 IPC 상태를 파악하고 이를 관리를 하게 된다. 또한, 주기적인 각 스위치 상태 감시를 통하여 각 스위치의 상태를 데이터베이스에 저장하고 이 저장된 값을 이용하여 상위의 스위치 상태 관리부와 통신을 수행하게 된다.
상기에서 설명한 상세한 설명 및 도면은 본 발명에 대한 설명의 편의상 본 발명의 바람직한 실시예를 개시한 것이며 본 발명이 이에 한정되지 않음을 밝혀둔다. 또한, 상기한 본 발명은 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능할 것이다.
따라서, 본 발명의 권리범위는 상술한 상세한 설명 및 도면에 의해 결정되는 것이 아니라 첨부된 특허청구범위에 의해 결정될 것이다.
이상에서 설명한 바와 같은 본 발명의 제어용 셀을 위한 내부 IPC를 갖는 시스템의 이중화 스위치 상태 관리 방법은, 제어용 셀을 위한 IPC 통신 경로를 이용한 스위치 정보 수집과 이중화된 스위치 내부의 통신을 이용한 정보를 이용하여 IPC 통신 단절 또는 이중화 스위치 내부 통신 이상 유무를 판별할 수 있기 때문에, 데이터 셀과 제어용 데이터 셀을 공유하는 IPC 통신 감시를 위한 부하를 줄이면서 스위치 관리를 간단하게 하는 효과가 있다.
도 1은 종래의 단위 스위치와 결합 스위치로 이루어진 스위치 패브릭 구조도이다.
도 2는 종래의 VOQ를 갖는 입력 버퍼와 크로스바 스위치의 결합형 스위치 패브릭 구조도이다.
도 3은 본 발명에 따른 이더넷 내부 IPC를 갖는 시스템에서의 단순 스위치와 결합 스위치로 이루어진 분산형 스위치 패브릭 구조도이다.
도 4는 본 발명에 따른 이더넷 내부 IPC를 갖는 시스템에서의 VOQ를 갖는 입력 버퍼와 크로스바 스위치의 결합형 스위치 패브릭 구조도이다.
도 5는 본 발명에 따른 제어용 내부 IPC를 이용하는 송,수신 데이터의 구조도이다.
도 6은 본 발명에 따른 제어용 내부 IPC를 갖는 시스템의 이중화 스위치 IPC 고장 감지과정을 보이는 흐름도이다.
* 도면의 주요 부분에 대한 부호의 설명 *
40,42 : VOQ를 갖는 입력 버퍼 41,43,45 : 스위치 제어용 프로세서
44 : 이중화된 크로스바 스위치 47b,c : IPC 통신 경로
40a,42a : 데이터 셀 경로 48 : 제어용 내부 IPC 스위치

Claims (5)

  1. 상위 호스트에서 이중화 스위치 중 제1스위치로 스위치 IPC 요구를 전송하면 상기 제1스위치는 제1스위치 IPC 통신 경로를 통해 응답한 후 이중화된 제2스위치와의 내부 통신 경로를 통해 상기 요구를 상기 제2스위치로 전송하고, 상기 제2스위치는 상기 요구에 대하여 제2스위치 IPC 통신 경로를 통해 응답하는 제어용 내부 IPC를 갖는 시스템에서의 이중화된 스위치 IPC 고장 감지방법에 있어서,
    이중화 스위치와의 IPC 통신 상태 및 상기 이중화 스위치간의 내부 통신 상태를 초기화하는 제1단계;
    제1스위치 IPC 통신 경로를 통해 상기 이중화 스위치 중에서 제1 스위치로 스위치 IPC 정보를 요구하고 상기 제1 스위치 및 이중화된 제2 스위치로부터 상기 요구에 대한 응답 수신을 대기하는 제2단계; 및
    상기 제1 및 제2 스위치로부터의 응답 수신 여부를 확인하고 상기 응답 수신 여부에 따라 제1 및 제2 스위치 IPC 통신 상태 및 상기 이중화 스위치간의 내부 통신 상태를 판단하는 제3단계; 를 포함하는 것을 특징으로 하는 제어용 내부 IPC를 갖는 시스템에서의 이중화된 스위치 IPC 고장 감지방법.
  2. 제 1항에 있어서, 상기 제3단계는,
    상기 제1 및 제2 스위치로부터 모두 응답이 수신되면 제1 및 제2 스위치 IPC 통신 상태 및 상기 이중화 스위치간 내부 통신 상태를 정상으로 판단하는 것을 특징으로 하는 제어용 내부 IPC를 갖는 시스템에서의 이중화된 스위치 IPC 고장 감지방법.
  3. 제 1항에 있어서, 상기 제3단계는,
    상기 제1 및 제2 스위치로부터 응답이 수신되지 않으면 제1 및 제2 스위치 IPC 통신 상태를 비정상으로 판단하는 것을 특징으로 하는 제어용 내부 IPC를 갖는 시스템에서의 이중화된 스위치 IPC 고장 감지방법.
  4. 제 1항에 있어서, 상기 제3단계는,
    상기 제1 스위치에서만 응답이 수신된 경우,
    상기 제1스위치 IPC 통신 상태를 정상으로 판단하는 단계;
    상기 제2 스위치로 스위치 IPC 정보를 요구하고 상기 제1 및 제2 스위치로부터의 상기 요구에 대한 응답 수신을 대기하는 단계;
    상기 제2 스위치로부터 응답이 수신되면 제2 스위치 IPC 통신 상태를 정상으로 판단하고 상기 이중화 스위치간의 내부 통신 상태를 비정상으로 판단하는 단계; 및
    상기 제2 스위치로부터 응답이 수신되지 않으면 제1 스위치로부터의 응답이 있는지 확인하여 제1스위치로부터 응답이 있으면 상기 제2 스위치 IPC 통신 상태를 비정상으로, 상기 내부 통신 상태를 정상으로 판단하고 제1스위치로부터 응답이 없으면 상기 제2 스위치 IPC 통신 상태를 비정상으로, 상기 내부 통신 상태를 비정상으로 판단하는 단계를 포함하는 것을 특징으로 하는 제어용 내부 IPC를 갖는 시스템에서의 이중화된 스위치 IPC 고장 감지방법.
  5. 제 1항에 있어서, 상기 제3단계는,
    상기 제2 스위치에서만 응답이 수신된 경우,
    상기 제1 스위치 IPC 통신 상태를 비정상으로 판단하는 단계;
    상기 제2 스위치로 스위치 IPC 정보를 요구하고 상기 제2 스위치로부터의 상기 요구에 대한 응답 수신을 대기하는 단계;
    상기 제2 스위치로부터 응답이 수신되면 제2 스위치 IPC 통신 상태를 정상으로 판단하고 상기 이중화 스위치간의 내부 통신 상태를 초기화하는 단계; 및
    상기 제2 스위치로부터 응답이 수신되지 않으면 제2 스위치 IPC 통신 상태를 비정상으로 판단하고 상기 이중화 스위치간의 내부 통신 상태를 초기화하는 단계를 포함하는 것을 특징으로 하는 제어용 내부 IPC를 갖는 시스템에서의 이중화된 스위치 IPC 고장 감지방법.
KR1020030092140A 2003-12-16 2003-12-16 제어용 내부 ipc를 갖는 시스템의 이중화 스위치ipc 고장 감지방법 KR100545791B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030092140A KR100545791B1 (ko) 2003-12-16 2003-12-16 제어용 내부 ipc를 갖는 시스템의 이중화 스위치ipc 고장 감지방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030092140A KR100545791B1 (ko) 2003-12-16 2003-12-16 제어용 내부 ipc를 갖는 시스템의 이중화 스위치ipc 고장 감지방법

Publications (2)

Publication Number Publication Date
KR20050060507A true KR20050060507A (ko) 2005-06-22
KR100545791B1 KR100545791B1 (ko) 2006-01-24

Family

ID=37253203

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030092140A KR100545791B1 (ko) 2003-12-16 2003-12-16 제어용 내부 ipc를 갖는 시스템의 이중화 스위치ipc 고장 감지방법

Country Status (1)

Country Link
KR (1) KR100545791B1 (ko)

Also Published As

Publication number Publication date
KR100545791B1 (ko) 2006-01-24

Similar Documents

Publication Publication Date Title
US4984240A (en) Distributed switching architecture for communication module redundancy
CN1330473A (zh) 反向复用业务中的备用冗余
JP4592242B2 (ja) サーバ/クライアントシステム
KR100545791B1 (ko) 제어용 내부 ipc를 갖는 시스템의 이중화 스위치ipc 고장 감지방법
JPH09331334A (ja) ネットワークサーバの冗長構成方法及びネットワークサーバの冗長構成方式
JP2001060160A (ja) 制御装置のcpu二重化システム
JP2003188905A (ja) サーバ/クライアントシステムにおけるtcp/ip通信の多重化方式および方法
KR100950555B1 (ko) 스위치 보드 변경 방법
KR20200101117A (ko) 노드장애를 감지할 수 있는 네트워크 시스템 및 노드장애 감지방법
CN115225468B (zh) 流量快速切换方法、系统及计算机可读存储介质
KR100454506B1 (ko) 중앙집중형 관리방식의 대용량 스위치 패브릭 및 그 관리방법
JPH09162976A (ja) 分散処理システムのモジュール運転状態制御方法
JP3623404B2 (ja) 伝送路切替制御装置および伝送路切替制御方法
KR100388965B1 (ko) 교환기의 프로세서 보드별 크로스 이중화 장치
KR100409176B1 (ko) 비동기 교환시스템에서의 스위치 보드 이중화 절체를고려한 스위치 보드 상태 관리 방법
KR100329366B1 (ko) 통신 처리 시스템에서 스위치 채널 관리 방법
JPH10105498A (ja) ネットワークシステム、ネットワークシステムにおける 通信サーバの切り替え方法および通信サーバの切り替え 用プログラムを記憶した記憶媒体
KR20020000347A (ko) 에이티엠 교환기에 있어서의 가입자 보드 상태관리 방법
KR100485051B1 (ko) 에이티엠 교환기에서 보드 간 정합 장치
JPH09266480A (ja) Atmスイッチにおける通信コネクション張り替え方法
JPH11112504A (ja) Lanエミュレーションシステムおよびatmスイッチ
KR0146669B1 (ko) 컴퓨터네트워크계에서 단말기의 상태점검방법
KR20000026144A (ko) 이중화된 비동기전송모드 교환망의 관리 방법2
JP2000295236A (ja) Atm伝送装置
KR20030068851A (ko) 교환 시스템의 가입자 보드 링크 상태 관리 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090102

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee