KR100454506B1 - 중앙집중형 관리방식의 대용량 스위치 패브릭 및 그 관리방법 - Google Patents

중앙집중형 관리방식의 대용량 스위치 패브릭 및 그 관리방법 Download PDF

Info

Publication number
KR100454506B1
KR100454506B1 KR10-2002-0070647A KR20020070647A KR100454506B1 KR 100454506 B1 KR100454506 B1 KR 100454506B1 KR 20020070647 A KR20020070647 A KR 20020070647A KR 100454506 B1 KR100454506 B1 KR 100454506B1
Authority
KR
South Korea
Prior art keywords
switch
monitoring
centralized
input buffer
control
Prior art date
Application number
KR10-2002-0070647A
Other languages
English (en)
Other versions
KR20040042369A (ko
Inventor
전해숙
한인탁
이정희
이범철
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR10-2002-0070647A priority Critical patent/KR100454506B1/ko
Publication of KR20040042369A publication Critical patent/KR20040042369A/ko
Application granted granted Critical
Publication of KR100454506B1 publication Critical patent/KR100454506B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/20Testing circuits or apparatus; Circuits or apparatus for detecting, indicating, or signalling faults or troubles
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/16Service observation; Fault circuit; Testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 중앙집중형 제어 방식의 대용량 스위치 패브릭 및 그의 중앙 집중형 관리 방법에 관한 것으로서, 그 스위치 패브릭은 스위칭 기능을 담당하는 둘 이상의 단위스위치; 데이터경로를 위해 복수의 단위 스위치간을 연결시키는 결합스위치; 및 둘 이상의 단위스위치 및 결합스위치를 중앙집중형으로 관리하는 제어부를 포함함을 특징으로 한다. 그리고 그 관리방법은 가상출력버퍼를 갖는 둘 이상의 입력버퍼와 그들을 연결시키는 크로스바스위치를 구비하는 대용량 스위치 패브릭에서의 중앙집중형 스위치 관리방법에 있어서, 크로스바 스위치의 드라이버 및 입력버퍼를 초기화하고 크로스바 스위치의 디바이스를 설정하는 단계; 크로스바 스위치의 상태를 감시하는 단계; 입력버퍼의 실장여부를 감시하여 실장되면 제어경로를 통해 입력버퍼의 드라이버 및 디바이스를 초기화하고 디바이스를 설정하는 단계; 실장된 입력버퍼를 정상이라고 등록하는 단계; 제어경로를 이용하여 실장된 입력버퍼 상태를 감시하는 단계; 및 실장된 입력버퍼의 탈장여부를 감시하여 탈장되면 등록하는 단계를 포함함을 특징으로 한다.
본 발명에 의하면, 시스템 경비절감 및 IPC 통신감시의 부하 감소효과가 있고 중앙집중적인 상태관리로 인해 스위치를 획일적으로 관리할 수 있다.

Description

중앙집중형 관리방식의 대용량 스위치 패브릭 및 그 관리 방법{The very large capacity switch fabric with centralized management and its management method}
본 발명은 대용량 스위치 패브릭에 관한 것으로, 더욱 상세하게는 중앙집중형 제어 방식의 대용량 스위치 패브릭 및 그의 중앙 집중형 관리 방법에 관한 것이다.
스위치는 가입자의 모듈과의 연결 및 교환 기능을 담당한다. 스위치의 구성은 데이터 플레인(plane)과 제어 플레인(plane)으로 나눌 수 있다. 첫째, 데이터 플레인은 데이터를 교환하고 다중화와 역 다중화를 하는 스위치의 기본 역할을 담당한다. 둘째, 제어 플레인은 스위치 내의 운용, 상태, 시험, 장애 및 고장 검출 기능을 담당한다.
종래의 스위치 제어는 스위치가 단일 구조이거나 또는 다단 구조인 경우에 같은 모듈에 실장되어 중앙 집중적으로 수행되었다. 그런데 스위치 용량이 증가되거나 신축적인(scalable) 스위치 패브릭(Fabric)이 되면서 중앙 집중 관리가 어려워졌다. 그래서 분산 구조의 상태 관리가 요구되었다. 분산 구조라는 의미는 독립된 스위치를 제어하는 제어기가 존재한다는 의미이다. 제어기는 해당 스위치를 제어하는 FW(Firmware) 드라이버가 탑재되는 프로세서를 통칭한다. 스위치 FW는 제어, 상태 관리, 스위치 관리 블록과의 통신을 담당한다. 이러한 분산 구조의 프로세서간 통신은 IPC(Inter Processor Communication)가 담당을 한다.
도 1과 도 2는 현재 사용되고 있는 분산 스위치 구조에 대한 설명이다. 각각의 제어기(15)나 프로세서(25)가 각각 FW(Firmware)를 탑재하거나 로딩(loading)을 받아서 해당 스위치를 제어하고 IPC를 이용해 스위치 상태 관리 정보를 송수신하는구조이다.
도 1은 단위스위치가 결합스위치와 이루어지는 스위치 패브릭 구조를 도시한 것이다. 단위스위치(10,12)와 결합스위치(14)는 각각의 제어기(11,13,15)를 가지고 있고 이 제어기(11,13,15)는 해당 스위치를 제어한다. 실제 데이터 셀(cell)은 사용자 데이터 경로(10a, 12a)를 이용하고 제어용 셀은 제어부 통신 경로(11a, 13a)를 이용한다.
도 2는 VOQ(Virtual Output Queue)를 갖는 입력버퍼와 크로스바(Cross Bar) 스위치 결합형 스위치 패브릭 구조를 도시한 것이다. VOQ를 갖는 입력버퍼(20,22)와 크로스바 스위치(24)는 각각의 프로세서(21,23,25)를 가지고 있고 이 프로세서(21,23,25)가 해당 스위치를 제어한다. 실제 데이터 셀은 스위치 패브릭 링크(20a, 22a)를 이용하고 제어용 셀은 프로세서 통신 경로(21a, 23a)를 이용한다.
그런데, 상기와 같은 분산 스위치별로 존재하는 제어기 또는 프로세서 구조는 시스템 경비가 많이 소요되며, 분산 프로세서간의 IPC 통신을 제어하는 관리의 복잡성과 데이터 불일치가 발생할 수 있다. 즉 분산 스위치 프로세서간의 IPC 통신 감시를 위한 부하가 크며 획일적인 스위치 관리가 어렵다.
본 발명이 이루고자 하는 기술적 과제는 스위치 데이터 플레인 측면에서는 분산 구조이지만 제어 플레인 관점에서는 중앙 집중형의 관리가 이루어지는 중앙집중형 제어 방식의 대용량 스위치 패브릭을 제공하는 것이다.
본 발명이 이루고자 하는 다른 기술적 과제는 스위치 데이터 플레인 측면에서는 분산 구조이지만 제어 플레인 관점에서는 중앙 집중형의 관리가 이뤄지는 경로를 이용하여 분산된 스위치를 제어하고 상태 정보를 수집하여 중앙 집중형 제어기에서 모든 스위치를 제어하고 상태 관리를 하는 대용량 스위치 패브릭에서의 중앙 집중형 스위치 관리 방법을 제공하는 것이다.
도 1은 단위스위치가 결합스위치와 이루어지는 스위치 패브릭 구조를 도시한 것이다.
도 2는 VOQ(Virtual Output Queue)를 갖는 입력버퍼와 크로스바(Cross Bar) 스위치 결합형 스위치 패브릭 구조를 도시한 것이다.
도 3은 본 발명에 따른 중앙 집중형 스위치 패브릭 및 그 제어부를 블록도로 도시한 것이다.
도 4는 본 발명에 따른 가상출력큐를 갖는 입력버퍼와 크로스바 스위치 결합형 스위치 패브릭 및 그 제어프로세서를 블록도로 도시한 것이다.
도 5는 도 4의 중앙 집중형 제어프로세서가 VOQ를 갖는 입력버퍼를 접근하는 읽기와 쓰기를 위해 정의한 송수신용 레지스터 구조를 도시한 것이다.
도 6A 및 도 6B는 도 4의 중앙 집중형 프로세서가 VOQ를 갖는 입력버퍼를 제어하기 위한 처리 과정을 흐름도로 도시한 것이다.
상기 기술적 과제를 달성하기 위하여 본 발명에 따른 중앙집중형 제어 방식의 대용량 스위치 패브릭은 소정의 장치 간의 연결을 위한 스위칭 기능을 담당하는 적어도 둘 이상의 단위스위치; 데이터 경로를 형성시키기 위해 상기 복수의 단위 스위치간의 연결이 이루어지게 하는 결합스위치; 및 상기 분산된 둘 이상의 단위스위치 및 결합스위치를 중앙집중형으로 상태 관리하고 제어하는 제어부를 포함함을 특징으로 한다.
상기 기술적 과제를 달성하기 위하여 본 발명에 따른 다른 중앙집중형 제어 방식의 대용량 스위치 패브릭은, 가상출력큐를 가지며, 소정의 장치 간의 연결을 위한 스위칭 기능을 담당하는 적어도 둘 이상의 입력버퍼; 데이터 경로를 형성시키기 위해 상기 복수의 입력버퍼의 연결 요구를 받아 소정의 중재논리에 따라 상기 연결요구를 중재하여 입력버퍼간의 연결이 이루어지게 하는 크로스바스위치; 및 상기 분산된 둘 이상의 입력버퍼 및 크로스바스위치를 중앙집중형으로 상태관리하고 제어하는 제어프로세서를 포함함을 특징으로 한다.
상기 다른 기술적 과제를 달성하기 위하여 본 발명에 따른 대용량 스위치 패브릭에서의 중앙 집중형 스위치 관리 방법은, 적어도 두 개 이상의 단위 스위치와 상기 단위 스위치간의 연결을 위한 결합스위치를 구비하는 대용량 스위치 패브릭에서의 중앙 집중형 제어기의 스위치 관리 및 제어 방법에 있어서, 결합 스위치의 드라이버 및 단위스위치 상태를 초기화하고 결합스위치의 디바이스를 설정하는 단계; 결합 스위치의 상태를 감시하는 단계; 단위 스위치의 실장여부를 감시하여 실장이 되면 제어경로를 통해 단위스위치의 드라이버 및 디바이스를 초기화하고 디바이스를 설정하는 단계; 실장이라고 판단이 된 스위치를 정상이라고 등록하는 단계; 제어 경로를 이용하여 상기 실장된 스위치 상태를 감시하는 단계; 및 상기 실장된 스위치의 탈장여부를 감시하여 탈장되면 이를 등록하는 단계를 포함함을 특징으로 한다.
상기 다른 기술적 과제를 달성하기 위하여 본 발명에 따른 대용량 스위치 패브릭에서의 중앙 집중형 스위치 관리 방법은, 각기 가상출력버퍼를 갖는 적어도 두 개 이상의 입력버퍼와 상기 입력버퍼들의 연결요구를 중재하는 중재기를 가지며, 상기 입력버퍼 간의 연결을 담당하는 크로스바스위치를 구비하는 대용량 스위치 패브릭에서의 중앙 집중형 프로세서의 스위치 관리 및 제어 방법에 있어서, 크로스바 스위치의 드라이버 및 입력버퍼 상태를 초기화하고 크로스바 스위치의 디바이스를 설정하는 제1단계; 크로스바 스위치의 상태를 감시하는 제2단계; 입력버퍼의 실장여부를 감시하여 실장이 되면 제어경로를 통해 입력버퍼의 드라이버 및 디바이스를 초기화하고 디바이스를 설정하는 제3단계; 실장이라고 판단이 된 입력버퍼를 정상이라고 등록하는 제4단계; 제어 경로를 이용하여 상기 실장된 입력버퍼 상태를 감시하는 제5단계; 및 상기 실장된 입력버퍼의 탈장여부를 감시하여 탈장되면 이를 등록하는 제6단계를 포함함을 특징으로 한다.
상기 제2단계는 스위치 관리 블록의 IPC 수신 주기 감시 작업하는 단계; 및
이중화된 결합 스위치 사이의 메시지 수신 주기 감시 작업하는 단계를 더 구 비함이 바람직하다.
그리고 상기 기재된 발명을 컴퓨터에서 실행시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체을 제공한다.
이하, 첨부된 도면을 참조하여 본 발명의 예를 상세히 설명하기로 한다. 도3과 도 4는 도 1과 도 2를 본 발명을 적용한 구조에 대한 설명이다. 중앙 집중형 제어부(33)나 중앙 집중형 프로세서(43)가 분산 스위치를 접근할 수 있는 제어경로(33a,43a)를 이용하여 분산 스위치를 제어하고 상태 감시를 하는 정보를 수집하여 상태 관리 블록과 송수신하는 구조이다.
도 3은 본 발명에 따른 중앙 집중형 스위치 패브릭 및 그 제어부를 블록도로 도시한 것이다. 단위 스위치(30,31)는 가입자의 모듈과의 연결 및 교환 기능을 담당하는 단위 소자로서, 해당 스위치를 제어하는 제어기가 없다. 그리고 결합 스위치(32)는 데이터 경로를 형성시키기 위해 상기 복수의 단위 스위치간의 연결이 이루어지게 하며, 모든 스위치를 관리하는 중앙 집중형 제어기를 갖는다. 제어부(33)는 상기 분산된 단위스위치 및 결합스위치를 중앙집중 방식으로 상태를 관리하고 제어한다. 따라서 실제 데이터 셀은 사용자 데이터 경로(30a,31a)를 이용하고 스위치 제어 플레인에 해당하는 데이터는 제어부 통신 경로(33a)를 이용한다.
도 4는 본 발명에 따른 가상출력큐(Virtual Output Queue:이하 VOQ라 함)를 갖는 입력버퍼(Input Buffer)와 크로스바 스위치 결합형 스위치 패브릭 및 그 제어프로세서를 블록도로 도시한 것이다. 입력버퍼(40,41)는 VOQ를 가지며 해당 스위치를 제어하는 제어기가 없고 가입자의 모듈과의 연결 및 교환 기능을 담당하는 단위 소자이다.
크로스바스위치(42)는 데이터 경로를 형성시키기 위해 상기 복수의 입력버퍼의 연결 요구를 받아 소정의 중재논리에 따라 상기 연결요구를 중재하는 중재기(44)를 구비하며, 상기 중재기의 중재에 따라 입력버퍼간의 연결이 이루어지게 한다. 입력버퍼가 NxN 개 존재하면 크로스바 스위치도 NxN 크로스바 스위치가 된다.
제어프로세서(43)는 상기 분산된 둘 이상의 입력버퍼 및 크로스바스위치를 중앙집중 방식으로 상태를 관리하고 제어한다. 기능적으로는 제어프로세서와 크로스바 스위치는 구별되지만, 실제로는 크로스바(Crossbar) 스위치(42)가 모든 스위치를 관리하는 중앙 집중형 제어기를 가질 수 있다. 실제 데이터 셀은 사용자 데이터 경로(40a,41a)를 이용하고 스위치 제어 플레인에 해당하는 데이터는 제어 경로(43a)를 이용한다.
도 5는 도 4의 중앙 집중형 제어프로세서(43)가 VOQ를 갖는 입력버퍼 (40,41)를 접근하는 읽기와 쓰기를 위해 정의한 송,수신용 레지스터 구조를 도시한 것이다. 상기 레지스터를 이용하여 제어 경로를 통해 VOQ를 갖는 입력버퍼 내부소자에 읽기/쓰기(read/write)를 할 수 있다.
중앙 집중형 제어프로세서와 각각의 VOQ를 갖는 입력버퍼의 연결을 위한 방안을 제공하기 위해 먼저 정의 할 것은 중앙 집중형 제어프로세서의 FW(Firmware)가 VOQ를 갖는 입력버퍼 내부에 있는 소자들을 접근할 수 있도록 하는 읽기(read)와 쓰기(wirte) 방안이다. 크로스바스위치 N개의 포트는 각각 N개의 VOQ를 갖는 입력버퍼를 나타내는 주소가 된다. 제어경로를 이용해서 송신 또는 수신 되는 셀, 즉 크로스바 스위치 포트 별로 각각 읽기/쓰기를 요구하는 것과 읽기/쓰기 응답을 위한 레지스터를 정의한다. 상기 레지스터는 각각 몇 개를 정의해서 큐로 정의할 수도 있다. 그리고 로컬 제어부가 있을 때 해당 보드에 몇 개의 CS(Chip Select)를 소자를 구분하여 접근하게 한 것처럼, 본 발명에서 정의하는 제어 링크에 의해 접근할 수 있는 해당 보드의 소자 별 레지스터의 주소가 정의되어 있어야 한다.
중앙 집중형 제어프로세서가 각각의 VOQ를 갖는 입력버퍼의 레지스터에 특정 소자의 특정 주소에 쓰기/읽기를 요구하면, 상기 읽기/쓰기 요구는 상기 제시한 송신용 레지스터에서 송신 요구 비트가 설정이 되어 있는 레지스터를 읽어서 제어 링크를 통해서 해당 보드로 전송된다. 읽기를 요청한 것은 해당 레지스터를 읽어서 다시 중앙 집중형 제어기의 수신용 레지스터에 기록한다. 그리고 쓰기를 요청한 것은 해당 보드의 지정한 소자의 주소에 해당하는 레지스터에 수정 요구하는 값을 쓴다.
해당 보드의 특정 레지스터를 읽기 위해서는, 해당 보드를 명시하는 포트의 송신용 레지스터(송신용T_0~T_N-1)에 다음과 같이 기록한다. 읽고 싶은소자번호(CS: Chip Select), 소자 내부의 레지스터를 접근할 수 있는 주소(Address), 읽기 타입(Read/Write), FW가 요청한다는 요구 비트(Command)를 설정한다. 읽기 요구를 하는 송신용 비트가 '0' 으로 되어 있으면 제어 경로를 이용해서 값이 송신된 것이다. 특정 레지스터에 값을 쓰는 경우는, 읽기/쓰기 타입(type)에 쓰기를 설정하고 수정해야 하는 값을 준다. 송신 여부는 읽기와 동일하게 요구 비트가 0이 되는지 확인함으로써 알 수 있다. 이 값이 0이 되었다는 의미는 송신되어야 할 레지스터를 제어 링크가 값을 읽고 FW가 이 레지스터를 재 사용할 수 있도록 0으로 쓰고 송신 처리를 한다.
해당 보드의 특정 레지스터가 수신되는 경우는, 해당 보드를 명시하는 포트의 수신용 레지스터(수신용T_0~T_N-1)에 다음과 같이 기록한다. 읽은 소자 번호(CS: Chip Select), 소자 내부의 읽은 레지스터 주소(Address), 제어 경로에 의해 수신했다는 FW에게 읽기를 요구하는 비트(Command)를 설정한다. 이 값을 감시하던 중앙 집중형 제어기에 있는 FW는 이 값이 설정된 수신용 버퍼의 값을 읽고 제어 링크가 이 레지스터를 재사용 할 수 있도록 값을 0으로 쓰고 수신된 레지스터의 읽기를 종료한다. 읽기/쓰기를 하는 데이터의 타입은 소자의 선택과 소자 별 주소를 정의할 때 사전에 정의함으로 판단이 가능하게 한다.
도 6는 도 4의 중앙 집중형 프로세서(43)가 VOQ를 갖는 입력버퍼(40,41)를 제어하기 위한 처리 과정을 흐름도로 도시한 것이다. 먼저 NxN 크로스바 스위치 드라이버를 초기화 한다(600단계). 드라이버를 초기화할 때, 크로스바 스위치 전역 변수를 초기화 한다. 이 때 N개의 VOQ를 갖는 입력버퍼들의 사용가능성을 모두 비정상으로 등록한다. 크로스바의 디바이스들을 초기화한다(605단계). 해당 디바이스를 리셋(reset)하고 정상인지 확인한다. 만일 비정상이면 처음(600단계)으로 돌아간다. 디바이스 초기화(605단계)가 정상이면 디바이스 설정을 한다.(610단계) 상기 과정을 통해 해당 디바이스의 초기화 값을 설정한다. 값의 설정이 비정상이면 디바이스 초기화(605단계)로 돌아간다. 디바이스 설정이 정상이면 이 크로스바 스위치를 관리하기 위한 타스크(task)를 생성한다. 생성하는 타스크는 스위치 상태 감시(615단계), 스위치 관리 블록과 통신 방법에 따른 수신 감시(620단계), 이중화 보드와의 통신 수신 감시(625단계) 그리고 N개의 VOQ를 가진 입력버퍼의 실장 감시를 한다.(630단계) 이중화 보드와의 통신과 스위치 관리 블록과 동일한 통신 프로토콜을 이용하는 경우는 하나의 타스크(task)로 감시가 가능하다.
VOQ를 갖는 input버퍼가 실장 감시(630단계)에서 해당 보드가 실장되고 파워가 들어오면 데이터 경로(path) 또는 하드웨어 방법 또는 제어 경로를 이용해서 크로스바의 스위치의 한 레지스터에 해당 보드의 실장을 보고한다. 이 레지스터를 이용해서 VOQ를 갖는 input버퍼의 실장을 감시하고(635단계) 실장이 된 경우에 드라이버 초기화를 한다.(640단계) 해당 보드의 전역 변수를 초기화한다. 상기에서 설명한 쓰기 방법을 이용해서 디바이스를 초기화한다.(645단계) 이 과정이 비정상이면 드라이버 초기화부터 한다.(640단계) 디바이스 초기화 과정(645단계)이 정상이면 디바이스 설정을 한다.(650단계) 상기 설정이 비정상이면 디바이스 초기화(645단계)부터 한다. 이 과정이 정상이면, N개의 VOQ를 갖는 input 버퍼 중 해당 하는 보드의 사용 가능성을 정상으로 등록한다.(655단계) 정상으로 등록된보드의 정보만 상태 관리 보고에 포함한다. 해당 보드를 위한 2개의 타스크를 생성한다. 첫째는 상태 감시(660단계)이고 둘째는 탈장을 감시한다.(665단계) 상태 감시는 관련한 레지스터를 상기에서 설명한 읽기 방법을 이용하여 주기적으로 읽는다. 그리고 탈장 감시는 실장 되었다가 탈장이 되는 경우에는 N개의 VOQ를 갖는 input 버퍼 중 해당하는 보드의 사용 가능성을 탈장으로 등록하고 종료한다.(670단계) 이 값은 실장이 감지가 되고 정상으로 감지하는 동안은 실장상태로 관리할 수도 있다.
상기에서 주기적으로 각각의 스위치 상태 감시를 통해서 각각의 상태 관리 데이터베이스가 생성되고 이 값을 이용해서 스위치 관리 블록과 통신을 하게 된다. 스위치 관리 블록이 한 제어기와 통신을 한다는 것을 제외하고는 상태 관리 방법은 크게 달라지는 것은 없다. 단 크로스바 스위치의 포트 감시를 할 때 상기에서 정의한 N개의 VOQ를 가진 input 버퍼의 상태 중 한 특정 포트가 정상인 경우에, 그 포트에 해당하는 크로스바의 포트 감시가 의미가 있다. 본 발명의 VOQ를 가진 input버퍼의 스위치 상태 감시를 하는 것은 동일한 종류의 레지스터를 제어 경로를 통해 읽어 오게 하는 방법을 사용한다. 이 방법을 구현하는 방법은 첫째, 모든 N개의 VOQ를 가진 input 버퍼에 읽기를 요청하는 방송형과 실장 되어 있는 VOQ를 가진 input 버퍼들의 리스트를 이용한 멀티캐스트(multicast)방식 그리고 일대일로 제어 경로를 제어하는 방안이 있다.
본 발명은 또한 컴퓨터로 읽을 수 있는 기록매체에 컴퓨터가 읽을 수 있는 코드로서 구현하는 것이 가능하다. 컴퓨터가 읽을 수 있는 기록매체는 컴퓨터 시스템에 의하여 읽혀질 수 있는 데이터가 저장되는 모든 종류의 기록장치를 포함한다. 컴퓨터가 읽을 수 있는 기록매체의 예로는 ROM, RAM, CD-ROM, 자기 테이프, 플로피디스크, 광 데이터 저장장치 등이 있으며, 또한 캐리어 웨이브(예를 들어 인터넷을 통한 전송)의 형태로 구현되는 것도 포함한다. 또한 컴퓨터가 읽을 수 있는 기록매체는 네트워크로 연결된 컴퓨터 시스템에 분산되어, 분산방식으로 컴퓨터가 읽을 수 있는 코드가 저장되고 실행될 수 있다.
이상에서 설명한 본 발명은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하므로, 전술한 예 및 도면에 한정하는 것은 아니다.
상술한 본 발명에 따르면, 분산 스위치별로 존재하던 제어기를 대신해서 제어 경로를 이용해서 FW 제어와 상태 관리를 할 수 있기 때문에, 분산 스위치의 제어기를 제거함으로써 시스템 경비 절감의 효과가 있고 분산 스위치 프로세서간의 IPC 통신 감시를 위한 부하도 줄이고 중앙 집중적인 상태 관리로 바뀌면서 획일적인 스위치 관리를 하는 효과가 있다.

Claims (5)

  1. 소정의 장치 간의 연결을 위한 스위칭 기능을 담당하는 적어도 둘 이상의 단위스위치;
    데이터 경로를 형성시키기 위해 상기 복수의 단위 스위치간의 연결이 이루어지게 하는 결합스위치; 및
    상기 분산된 둘 이상의 단위스위치 및 결합스위치를 중앙집중형으로 상태 관리하고 제어하는 제어부를 포함함을 특징으로 하는 중앙집중형 제어방식의 대용량 스위치 패브릭.
  2. 가상출력큐를 가지며, 소정의 장치 간의 연결을 위한 스위칭 기능을 담당하는 적어도 둘 이상의 입력버퍼;
    데이터 경로를 형성시키기 위해 상기 복수의 입력버퍼의 연결 요구를 받아 소정의 중재논리에 따라 상기 연결요구를 중재하여 입력버퍼간의 연결이 이루어지게 하는 크로스바스위치; 및
    상기 분산된 둘 이상의 입력버퍼 및 크로스바스위치를 중앙집중형으로 상태관리하고 제어하는 제어프로세서를 포함함을 특징으로 하는 중앙집중형 제어방식의 대용량 스위치 패브릭.
  3. 적어도 두 개 이상의 단위 스위치와 상기 단위 스위치간의 연결을 위한 결합스위치를 구비하는 대용량 스위치 패브릭에서의 중앙 집중형 제어기의 스위치 관리 및 제어 방법에 있어서,
    결합 스위치의 드라이버 및 단위스위치 상태를 초기화하고 결합스위치의 디바이스를 설정하는 단계;
    결합 스위치의 상태를 감시하는 단계;
    단위 스위치의 실장여부를 감시하여 실장이 되면 제어경로를 통해 단위스위치의 드라이버 및 디바이스를 초기화하고 디바이스를 설정하는 단계;
    실장이라고 판단이 된 스위치를 정상이라고 등록하는 단계;
    제어 경로를 이용하여 상기 실장된 스위치 상태를 감시하는 단계; 및
    상기 실장된 스위치의 탈장여부를 감시하여 탈장되면 이를 등록하는 단계를 포함함을 특징으로 하는 대용량 스위치 패브릭에서의 중앙 집중형 스위치 관리 방법.
  4. 각기 가상출력버퍼를 갖는 적어도 두 개 이상의 입력버퍼와 상기 입력버퍼들의 연결요구를 중재하는 중재기를 가지며, 상기 입력버퍼 간의 연결을 담당하는 크로스바스위치를 구비하는 대용량 스위치 패브릭에서의 중앙 집중형 프로세서의 스위치 관리 및 제어 방법에 있어서,
    크로스바 스위치의 드라이버 및 입력버퍼 상태를 초기화하고 크로스바 스위치의 디바이스를 설정하는 제1단계;
    크로스바 스위치의 상태를 감시하는 제2단계;
    입력버퍼의 실장여부를 감시하여 실장이 되면 제어경로를 통해 입력버퍼의 드라이버 및 디바이스를 초기화하고 디바이스를 설정하는 제3단계;
    실장이라고 판단이 된 입력버퍼를 정상이라고 등록하는 제4단계;
    제어 경로를 이용하여 상기 실장된 입력버퍼 상태를 감시하는 제5단계; 및
    상기 실장된 입력버퍼의 탈장여부를 감시하여 탈장되면 이를 등록하는 제6단계를 포함함을 특징으로 하는 대용량 스위치 패브릭에서의 중앙 집중형 스위치 관리 방법.
  5. 제4항에 있어서, 제2단계는
    스위치 관리 블록의 IPC 수신 주기 감시 작업하는 단계; 및
    이중화된 결합 스위치 사이의 메시지 수신 주기 감시 작업하는 단계를 더 구 비함을 특징으로 하는 대용량 스위치 패브릭에서의 중앙 집중형 스위치 관리 방법.
KR10-2002-0070647A 2002-11-14 2002-11-14 중앙집중형 관리방식의 대용량 스위치 패브릭 및 그 관리방법 KR100454506B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0070647A KR100454506B1 (ko) 2002-11-14 2002-11-14 중앙집중형 관리방식의 대용량 스위치 패브릭 및 그 관리방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0070647A KR100454506B1 (ko) 2002-11-14 2002-11-14 중앙집중형 관리방식의 대용량 스위치 패브릭 및 그 관리방법

Publications (2)

Publication Number Publication Date
KR20040042369A KR20040042369A (ko) 2004-05-20
KR100454506B1 true KR100454506B1 (ko) 2004-10-28

Family

ID=37339165

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0070647A KR100454506B1 (ko) 2002-11-14 2002-11-14 중앙집중형 관리방식의 대용량 스위치 패브릭 및 그 관리방법

Country Status (1)

Country Link
KR (1) KR100454506B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130088596A (ko) * 2012-01-31 2013-08-08 주식회사 아진엑스텍 집중형 및 분산형 제어기 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5517495A (en) * 1994-12-06 1996-05-14 At&T Corp. Fair prioritized scheduling in an input-buffered switch
US5917805A (en) * 1995-07-19 1999-06-29 Fujitsu Network Communications, Inc. Network switch utilizing centralized and partitioned memory for connection topology information storage
US6081503A (en) * 1997-10-01 2000-06-27 Lucent Technologies Inc. Control architecture using an embedded signal status protocol
US6185222B1 (en) * 1995-09-28 2001-02-06 Cisco Technology, Inc. Asymmetric switch architecture for use in a network switch node

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5517495A (en) * 1994-12-06 1996-05-14 At&T Corp. Fair prioritized scheduling in an input-buffered switch
US5917805A (en) * 1995-07-19 1999-06-29 Fujitsu Network Communications, Inc. Network switch utilizing centralized and partitioned memory for connection topology information storage
US5956342A (en) * 1995-07-19 1999-09-21 Fujitsu Network Communications, Inc. Priority arbitration for point-to-point and multipoint transmission
US6185222B1 (en) * 1995-09-28 2001-02-06 Cisco Technology, Inc. Asymmetric switch architecture for use in a network switch node
US6081503A (en) * 1997-10-01 2000-06-27 Lucent Technologies Inc. Control architecture using an embedded signal status protocol

Also Published As

Publication number Publication date
KR20040042369A (ko) 2004-05-20

Similar Documents

Publication Publication Date Title
US7664909B2 (en) Method and apparatus for a shared I/O serial ATA controller
JP4786255B2 (ja) ストレージシステム及び記憶制御方法
USRE47289E1 (en) Server system and operation method thereof
CN101140497B (zh) 存储系统及其控制方法
JP4477906B2 (ja) ストレージシステム
US7389367B2 (en) Method of managing I/O interface modules in a computer system
US20040068591A1 (en) Systems and methods of multiple access paths to single ported storage devices
JPH11296313A (ja) 記憶サブシステム
EP2230606A2 (en) System having a plurality of nodes connected in multi-dimensional matrix, method of controlling system and apparatus
US20030046460A1 (en) Disk array system and a method for controlling the disk array system
US7039737B1 (en) Method and apparatus for resource arbitration
JP2019095971A (ja) ストレージシステム、ストレージ制御装置およびプログラム
US6804794B1 (en) Error condition handling
JP4441286B2 (ja) ストレージシステム
CN112000501A (zh) 一种多节点分区服务器访问i2c设备的管理系统
JP2009282917A (ja) サーバ間通信機構及びコンピュータシステム
KR100454506B1 (ko) 중앙집중형 관리방식의 대용량 스위치 패브릭 및 그 관리방법
CN108959026A (zh) 一种精确监控raid卡的方法
EP1794953B1 (en) Method and system for using an in-line credit extender with a host bus adapter
US7251248B2 (en) Connection device
KR100798302B1 (ko) 버스 및 네트워크의 복합 통신 수단을 갖는 시스템 온칩
US7930438B2 (en) Interrogate processing for complex I/O link
JP4025032B2 (ja) ディスク制御装置、および、そのデータアクセス方法
CN101354687B (zh) 包括用于传输请求的传输装置的信息处理设备和控制信息处理设备的方法
CN101529387A (zh) 多处理器系统、其控制方法和信息存储介质

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081001

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee