KR20050054339A - 액정표시장치와 그 제조방법 - Google Patents

액정표시장치와 그 제조방법 Download PDF

Info

Publication number
KR20050054339A
KR20050054339A KR1020030087700A KR20030087700A KR20050054339A KR 20050054339 A KR20050054339 A KR 20050054339A KR 1020030087700 A KR1020030087700 A KR 1020030087700A KR 20030087700 A KR20030087700 A KR 20030087700A KR 20050054339 A KR20050054339 A KR 20050054339A
Authority
KR
South Korea
Prior art keywords
pad
lower electrode
contact hole
data
liquid crystal
Prior art date
Application number
KR1020030087700A
Other languages
English (en)
Other versions
KR101002307B1 (ko
Inventor
박광섭
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020030087700A priority Critical patent/KR101002307B1/ko
Priority to US10/876,615 priority patent/US7420644B2/en
Publication of KR20050054339A publication Critical patent/KR20050054339A/ko
Application granted granted Critical
Publication of KR101002307B1 publication Critical patent/KR101002307B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/361Assembling flexible printed circuits with other printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/117Pads along the edge of rigid circuit boards, e.g. for pluggable connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09436Pads or lands on permanent coating which covers the other conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09509Blind vias, i.e. vias having one side closed
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/0979Redundant conductors or connections, i.e. more than one current path between two points
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • H05K3/323Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 이방성 도전 필름 압착시 도전볼의 접촉특성을 향상시킬 수 있는 액정표시장치와 그 제조방법에 관한 것이다.
본 발명의 실시예에 따른 액정표시장치는 액정표시패널의 신호라인과 접속된 패드 하부전극과, 상기 패드 하부전극 위에 형성되는 적어도 하나 이상의 절연체층과, 상기 전연체층을 관통하여 상기 패드 하부전극을 노출되게 하는 다수의 미세 콘택홀과, 상기 전연체층을 관통하여 상기 패드 하부전극을 노출되게 하며 상기 미세홀보다 면적이 큰 적어도 하나 이상의 메인 콘택홀과, 상기 미세 콘택홀과 상기 메인 콘택홀을 통해 상기 패드 하부전극과 전기적으로 접속되는 패드 상부전극을 구비한다.

Description

액정표시장치와 그 제조방법{Liquid Crystal Display and Fabricating Method thereof}
본 발명은 액정표시장치에 관한 것으로, 특히 이방성 도전 필름 압착시 도전볼의 접촉특성을 향상시킬 수 있는 액정표시장치와 그 제조방법에 관한 것이다.
통상적인 액정표시장치는 전계를 이용하여 유전 이방성을 가지는 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여, 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정표시패널과, 액정표시패널을 구동하기 위한 구동회로를 구비한다. 액정표시패널에는 액정셀들 각각에 전계를 인가하기 위한 화소전극들과 공통전극이 마련된다. 화소전극은 하부기판 상에 액정셀별로 형성되는 반면 공통전극은 상부기판의 전면에 일체화되어 형성된다. 화소전극들 각각은 스위치 소자로 사용되는 박막 트랜지스터(Thin Film Transistor; 이하, "TFT"라 함)에 접속된다. 화소전극은 박막 트랜지스터를 통해 공급되는 데이터신호에 따라 공통전극과 함께 액정셀을 구동하게 된다. 구동 회로는 액정표시패널의 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버와, 게이트 드라이버 및 데이터 드라이버의 구동 타이밍을 제어하기 위한 타이밍 제어부와, 상터 액정표시패널과 상기 구동 회로들의 구동에 필요한 전원 신호들을 공급하는 전원부를 구비한다.
도 1을 참조하면, 종래의 액정표시장치는 액정패널(6)과, 게이트 및 데이터 인쇄회로보드(Prined Circuit Board : 이하 "PCB"라 함)(26, 16)와, 액정패널(6)과 게이트 및 데이터 구동 PCB(26, 16) 사이에 설치되는 게이트 및 데이터 테이프 캐리어 패키지(Tape Carrier Package : 이하 "TCP"라 함)(8, 12)와, 게이트 및 데이터 TCP(8, 12)에 실장되는 게이트 드라이브 IC(Integrated Circuit : 이하 "IC"라 함)들(10) 및 데이터 드라이브 IC들(14)과, 게이트 PCB(26)와 데이터 PCB(16)를 접속시티는 제1 플렉서블 프린티드 서킷(Flexible Printed Circuit ; 이하 "FPC"라 함, 28)과, 타이밍 제어부(22)와 전원부(24)를 포함하는 메인 PCB(20)와, 메인 PCB(20)와 데이터 PCB(16)를 접속시키는 제2 FPC(18)를 구비한다.
액정패널(6)에는 게이트라인들(GL)과 데이터라인들(DL) 사이의 화소 영역에 액정셀들이 매트릭스 형태로 배치된다. 액정패널(6)은 하부기판(2)과 상부기판(4) 사이에 액정을 주입한 후 합착함으로써 이루어진다. 액정패널(6)의 하부기판(2) 일측 가장자리에 도시되지 않은 다수의 게이트 패드가 형성되고, 액정패널(6)의 하부기판(2) 하단 가장자리에는 도시되지 않은 다수의 데이터 패드가 형성된다.
게이트 패드는 게이트 드라이브 IC들(10)로부터의 게이트신호를 게이트라인들(GL)에 공급되게 한다. 또한, 데이터 패드는 데이터 드라이브 IC들(14)로부터의 데이터신호를 데이터라인들(DL)에 공급되게 한다. 액정패널(6) 상에 형성된 게이트 패드 및 데이터 패드는 테이프 오토메이티드 본딩(Tape Automated Bonding ; 이하, "TAB"이라 함) 방식으로 게이트 및 데이터 TCP(8, 12)와 전기적으로 접속된다.
게이트 및 데이터 TCP(8, 12)는 출력부와 입력부의 연결을 위한 입/출력 패드가 형성된 폴리이미드 베이스 필름과 그 위에 실장되는 게이트 및 데이터 구동 IC들(10, 14)을 포함한다. 이를 위해, 게이트 및 데이터 TCP(8, 12)의 출력부는 게이트 및 데이터 패드에 접합된다. 게이트 및 데이터 TCP(8, 12)의 입력부는 게이트 및 데이터 PCB(26, 16)에 접합된다.
게이트 드라이브 IC들(10)은 게이트 TCP(8) 및 액정표시패널(6)의 게이트 패드를 경유하여 게이트라인들(GL)과 접속된다. 이러한 게이트 드라이브 IC들(10)은 게이트 하이 전압(Vgh)의 스캔신호를 게이트라인들(GL)에 순차적으로 공급한다. 또한, 게이트 드라이브 IC들(10)은 게이트 하이전압(Vgh)이 공급되는 기간을 제외한 나머지 기간에는 게이트 로우 전압(Vgl)을 게이트라인들(GL)에 공급한다. 이를 위하여, 게이트 드라이브 IC들(10)은 제1 FPC(28) 및 게이트 PCB(26)을 통해 메인 PCB(20) 상의 타이밍 제어부(22)로부터의 게이트 제어신호들과 전원부(24)로부터의 전원 신호들을 공급받게 된다.
데이터 드라이브 IC들(14)은 데이터 PCB(16)로부터 공급되는 적색, 녹색, 청색(R,G,B) 데이터를 데이터라인들(DL)에 공급하는 역할을 하게 된다. 이를 위하여, 데이터 드라이브 IC들(14)은 데이터 PCB(16)와 제2 FPC(18)를 통해 메인 PCB(20) 상의 타이밍 제어부(22)로부터의 데이터 제어신호들 및 화소데이터와, 전원부(24)로부터의 전원 신호들을 공급받게 된다.
도 2 및 도 3을 참조하면, 데이터 패드는 데이터 라인(DL)과 접속된 데이터 패드 하부전극(40)과, 콘택홀(41)을 통해 데이터 패드 하부전극(40)과 접속되는 데이터 패드 상부전극(42)으로 구성된다.
데이터 패드 상부전극(42)은 이방성 도전필름(Anisotropic Conductive Film : 이하, "ACF"라 함, 50)의 도전볼(52)에 의해 데이터 TCP(12)의 베이스 필름(60) 상에 형성된 출력 패드(58)와 전기적으로 접속된다. 이를 위해, 먼저 액정표시패널(6) 상의 데이터 패드 상부전극(42) 상에 ACF(50)를 붙인다. 그리고, 데이터 TCP(12)의 출력패드(58)를 데이터 패드 하부전극(40)과 중첩되게끔 얼라인(align)한 후 가압장치(62)로 가압한다. 그러면, ACF(50) 내에 포함된 도전볼(52)이 출력 패드(58)와 데이터 패드 상부전극(42)에 접촉되어 전기적인 접속이 이루어진다.
이와 동일하게 도시되지 않은 게이트 패드도 상기 데이터 패드와 같이 ACF의 도전볼을 통해 게이트 TCP(8)의 출력패드와 게이트 패드 상부전극이 전기적으로 접속된다.
그런데, 출력 패드(58)와 데이터 패드 상부전극(42)의 전기적인 접속을 위하여 형성된 콘택홀(41)은 데이터 패드 하부전극(40)의 형태를 따라 하나의 통구조로 형성된다. 콘택홀(41)을 형성함으로써 출력 패드(58)와 데이터 패드 상부전극(42) 사이의 전기적 접속을 만들어 주었지만, 콘택홀(41)을 통구조로 패터닝하게 되면 그만큼 출력 패드(58)와 데이터 패드 상부전극(42) 사이의 간격이 벌어짐에 따라 ACF(50) 내의 도전볼(52)이 출력 패드(58)와 데이터 패드 상부전극(42) 사이에서 접촉하지 못하게 된다. 콘택홀(41) 이외의 영역에 위치한 도전볼(52)만이 실제로 데이터 TCP(12)와 액정표시패널(6)의 패드 간 전기적 접속에 기여하게 된다. 이에 따라, 데이터 TCP(12)의 출력 패드(58)와 데이터 패드 상부전극(42)의 전기적 접속 면적이 줄어들게 되어 패드간 접촉 특성이 저하되며, 패드간 접촉 불량은 액정표시장치의 화면 품위를 저하시키게 된다.
본 발명은 패드부의 콘택홀을 다수의 미세한 홀로 형성함으로써 이방성 도전 필름 압착시 도전볼의 접촉특성을 향상시킬 수 있는 액정표시장치와 그 제조방법을 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 액정표시장치는 액정표시패널의 신호라인과 접속된 패드 하부전극과, 상기 패드 하부전극 위에 형성되는 적어도 하나 이상의 절연체층과, 상기 전연체층을 관통하여 상기 패드 하부전극을 노출되게 하는 다수의 미세 콘택홀과, 상기 전연체층을 관통하여 상기 패드 하부전극을 노출되게 하며 상기 미세홀보다 면적이 큰 적어도 하나 이상의 메인 콘택홀과, 상기 미세 콘택홀과 상기 메인 콘택홀을 통해 상기 패드 하부전극과 전기적으로 접속되는 패드 상부전극을 구비한다.
상기 신호라인은 데이터전압이 공급되는 데이터라인인 것을 특징으로 한다.
상기 절연층은 상기 데이터라인을 덮는 보호막인 것을 특징으로 한다.
상기 신호라인은 스캔신호가 공급되며 상기 데이터라인과 교차되는 게이트라인인 것을 특징으로 한다.
상기 절연층은 상기 게이트라인을 덮은 게이트 절연막과; 상기 데이터라인을 덮도록 상기 게이트 절연막 상에 적층되는 보호막을 구비한다.
상기 미세 콘택홀의 면적은 상기 메인 콘택홀 대비 10% 내지 40% 사이인 것을 특징으로 한다.
상기 미세 콘택홀의 면적은 상기 메인 콘택홀 대비 대략 20%인 것을 특징으로 한다.
상기 패드 상부전극은 이방성 도전필름에 의해 테이프 캐리어 패키지와 접속되는 것을 특징으로 한다.
본 발명의 다른 실시예에 따른 액정표시장치는 액정표시패널의 신호라인과 접속된 패드 하부전극과, 상기 패드 하부전극 위에 형성되는 적어도 하나 이상의 절연체층과, 상기 전연체층을 관통하여 상기 패드 하부전극을 노출되게 하는 다수의 콘택홀과, 상기 미세 콘택홀과 상기 메인 콘택홀을 통해 상기 패드 하부전극과 전기적으로 접속되는 패드 상부전극을 구비한다.
상기 다수의 콘택홀 중에는 면적이 서로 다른 적어도 두 개 이상의 콘택홀들이 포함된다.
본 발명의 실시예에 따른 액정표시장치의 제조방법은 액정표시패널의 신호라인과 접속된 패드 하부전극을 기판 상에 형성하는 단계와, 상기 패드 하부전극 위에 적어도 하나 이상의 절연체층을 형성하는 단계와, 상기 절연체층에 다수의 미세 콘택홀과 상기 미세 콘택홀보다 면적이 큰 적어도 하나 이상의 메인 콘택홀을 형성하겨 상기 패드 하부전극을 노출시키는 단계와; 상기 미세 콘택홀과 상기 메인 콘택홀을 통해 상기 패드 하부전극과 전기적으로 접속되는 패드 상부전극을 상기 미세 콘택홀과 상기 메인 콘택홀 및 상기 절연체층 상에 형성하는 단계와; 상기 패드 상부전극과 테이프케리어 패키지를 이방성 도전필름을 매개로 하여 접착시키는 단계를 포함한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들을 첨부한 도면들을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 4 내지 도 7을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 4를 참조하면, 본 발명의 실시예에 따른 액정표시장치는 외곽 영역에 다수의 미세홀(141a)이 패터닝된 패드부를 가지는 액정 표시 패널(106)과, 액정 표시 패널(106)과 접속되며 데이터 구동 IC가 실장된 데이터 TCP(162)와, 액정 표시 패널(106)과 접속되며 게이트 구동 IC가 실장된 게이트 TCP(132)를 구비한다.
데이터 TCP(162)에는 데이터 드라이브 IC가 실장되고, 그 데이터 드라이브 IC와 전기적으로 접속된 도시되지 않은 입력패드들 및 출력패드들(158)이 형성된다. 데이터 TCP(162)의 입력패드들은 데이터 PCB 출력패드들과 전기적으로 접속되고, 출력패드들(158)은 하부기판 상의 데이터패드들(DP)과 전기적으로 접속된다. 이러한 데이터 TCP의 입력패드는 메인 PCB 상의 타이밍 제어부로부터의 데이터 제어신호들 및 화소데이터와, 전원부로부터의 전원신호를 데이터 PCB로부터 공급받아 데이터 드라이브 IC에 공급한다. 데이터 드라이브 IC는 화소 데이터를 아날로그 화소신호로 변환하여 데이터 TCP의 출력패드(158)와 접속된 데이터패드(DP)를 통해 데이터라인(DL)에 공급한다.
게이트 TCP(132)에는 게이트 드라이브 IC가 실장되고, 그 게이트 드라이브 IC와 전기적으로 접속된 입력패드들 및 출력패드들(128)이 형성된다. 게이트 TCP(128)의 입력패드들은 게이트 PCB의 출력패드들과 전기적으로 접속되고, 출력패드들(128)은 하부기판 상의 게이트패드들(GP)과 전기적으로 접속된다. 이러한 게이 TCP의 입력패드는 메인 PCB 상의 타이밍 제어부로부터의 게이트 제어신호들 및 화소데이터와, 전원부로부터의 전원신호를 게이트 PCB로부터 공급받아 게이트 드라이브 IC에 공급한다. 게이트 드라이브 IC는 화소 데이터를 아날로그 화소신호로 변환하여 게이트 TCP의 출력패드(128)와 접속된 게이트패드(GP)를 통해 게이트 라인(GL)에 공급한다.
액정 표시 패널(106)은 하부기판(102)과 상부기판(104)이 액정을 사이에 두고 합착된다.
이러한 액정 표시 패널(106)의 표시영역에는 게이트 라인들(GL)과 데이터 라인들(DL)의 교차로 정의되는 영역마다 박막 트랜지스터에 의해 독립적으로 구동되는 액정셀들이 마련된다. 박막 트랜지스터는 게이트 라인(GL)으로부터의 스캔 신호에 응답하여 데이터 라인(DL)으로부터의 화소 신호를 액정셀에 공급한다.
액정 표시 패널의 외곽 영역에는 게이트라인(GL)과 접속된 게이트패드(GP)와, 데이터라인(DL)과 접속된 데이터패드(DP)가 형성된다.
도 5 및 도 6을 참조하면, 데이터패드(DP)는 데이터 패드 하부전극(140)과, 보호막(138)을 관통하는 데이터 콘택홀(141)을 통해 데이터 패드 하부전극(140)과 접속되는 데이터 패드 상부전극(142)을 구비한다.
데이터 패드 하부전극(140)은 액정 표시 패널(106)의 데이터라인(DL)과 연결된다.
데이터 패드 상부전극(142)은 ACF(150)의 도전볼(152)에 의해 데이터 TCP(162)의 베이스 필름(160) 상에 형성된 출력패드(158)와 전기적으로 접속된다. 이를 위해, 먼저 액정표시패널(106) 상의 데이터 패드 상부전극(142) 상에 ACF(150)를 붙이고, 데이터 TCP(162)의 출력패드(158)를 데이터 패드 하부전극(140)과 중첩되게끔 얼라인(align)한다. 이후, 가압장치(170)로 가압하면 ACF(150) 내에 포함된 도전볼(152)이 출력 패드(158)와 데이터 패드 상부전극(142)에 접촉되어 전기적인 접속이 이루어진다.
데이터 콘택홀(141)은 데이터패드(DP) 중앙부에 형성된 다수의 미세홀(141a)과, 데이터패드(DP) 양 끝단부에 형성됨과 아울러 데이터패드(DP)의 폭과 거의 동일하게 형성된 메인홀(141b)로 구성된다.
메인홀(141b)의 면적을 100이라 할 때 미세홀(141a)의 면적은 데이터 패드 상부전극(142)과 데이터 패드 하부전극(140) 사이의 접착력과 접촉저항을 고려하여 메인홀(141b) 대비 10% 내지 40% 바람직하게는 대략 20% 정도이다.
데이터 콘택홀(141)을 다수의 미세홀(141)로 형성하게 되면 홀 영역이 줄어들게 되어 데이터 패드 상부전극(142)과 출력 패드(158)에 둘다 접촉되는 ACF(150)의 도전볼(152)의 수가 증가하게 된다. 즉, 다수의 미세홀(141)을 형성함으로써 ACF(150)의 도전볼(152)이 데이터 패드 상부전극(142)과 데이터 TCP(162)의 출력패드(158) 사이에서 직접 접촉할 수 있는 영역을 충분히 확보할 수 있게 되며, 액정 표시 패널(106)과 데이터 TCP(162) 패드간 접촉 특성이 향상된다.
한편, 메인홀(141b)은 데이터 콘택홀(141)의 양 끝단부에는 미세홀(141)보다 크기가 크고 데이터패드(DP)의 폭과 동일하게 형성되어 데이터 패드 상부전극(142)과 데이터 패드 하부전극(140) 사이의 접촉 저항을 줄여 전기적인 접속을 원할하게 한다.
상기 데이터패드(DP)와 유사한 구조를 가지는 게이트패드(GP)는 도 7에 도시된 바와 같이 다수의 미세홀(143a)을 가지는 게이트 콘택홀(143)을 구비한다.
도 7을 참조하면, 게이트패드(GP)는 게이트 패드 하부전극(144)과, 게이트절연막(136) 및 보호막(138)을 관통하는 게이트 콘택홀(143)을 통해 게이트 패드 하부전극(144)과 접속되는 데이터 패드 상부전극(146)을 구비한다.
게이트 패드 하부전극(144)은 액정 표시 패널(106)의 게이트라인(GL)과 연결된다.
게이트 콘택홀(143)은 게이트패드(DP) 중앙부에 형성된 다수의 미세홀(143a)과, 게이트패드(GP) 양 끝단부에 형성됨과 아울러 게이트패드(GP)의 폭과 거의 동일하게 형성된 메인홀(143b)로 구성된다.
메인홀(143b)의 면적을 100이라 할 때 미세홀(143a)의 면적은 게이트 패드 상부전극(146)과 게이트 패드 하부전극(144) 사이의 접착력과 접촉저항을 고려하여 메인홀(143b) 대비 10% 내지 40% 바람직하게는 대략 20% 정도이다.
게이트 콘택홀(143)을 다수의 미세홀(143a)로 형성하게 되면 홀 영역이 줄어들게 되어 게이트 패드 상부전극(146)과 게이트 TCP(132)의 출력 패드(128) 둘다 접촉되는 ACF(150)의 도전볼(152)의 수가 증가하게 된다. 즉, 다수의 미세홀(143a)을 형성함으로써 ACF(150)의 도전볼(152)이 게이트 패드 상부전극(146)과 게이트 TCP(132)의 출력패드(128) 사이에서 직접 접촉할 수 있는 영역을 충분히 확보할 수 있게 되며, 액정 표시 패널(106)과 게이트 TCP(132) 패드간 접촉 특성이 향상된다.
도 6 및 도 7에 있어서, 게이트절연막(136)과 보호막(138)은 절연체층 역할을 한다.
본 발명의 실시예에 따른 액정표시장치의 제조방법은 다음과 같은 공정들을 포함한다. 먼저, 기판(102) 상에 게이트 패드 하부전극(144)을 형성하고 그 하부전극(144)을 덮도록 기판 상에 게이트 절연막(136)을 형성한 다음, 그 게이트 절연막(136) 상에 데이터 패드 하부전극(140)을 형성한다. 그리고 데이터 패드 하부전극(140)을 덮는 보호막(138)을 형성하고 그 보호막(138)을 관통하는 미세홀(141a)과 메인홀(141b)를 형성한 다음 그 홀들(141a, 141b)을 통하여 데이터 패드 하부전극(140)과 접속되는 데이터 패드 상부전극(142)을 형성하다. 그리고 게이트 절연막(136)과 보호막(138)을 관통하는 미세홀(143a)과 메인홀(143b)를 형성한 다음 그 홀들(143a, 143b)을 통하여 게이트 패드 하부전극(144)과 접속되는 데이터 패드 상부전극(146)을 형성한다.
이러한 제조방법은 기존의 방법에서 데이터 패드 부분과 게이트 패드 부분에서 게이트절연막(136)과 보호막(138)을 패터닝하기 위한 마스크에 미세홀(141a, 143a)과 메인홀(141b, 143b)에 대응하는 개구부만을 다르게 형성하기 때문에 게이트 절연막(136)과 보호막(138)의 패터닝용 마스크만을 달리하고 박막 증착공정, 포토공정, 세정공정 등은 공지의 방법과 실질적으로 동일하다.
상술한 바와 같이, 본 발명에 따른 액정표시장치와 그 제조방법은 액정 표시 패널의 외곽 영역에 형성된는 게이트 및 데이터 패드부의 콘택홀을 다수의 미세홀로 형성함으로써 액정 표시 패널의 패드부와 TCP 패드부 사이에 형성되는 ACF 도전볼의 접촉 면적을 보다 넓게 확보할 수 있다. 이에 따라, 패드부 간 접촉 특성을 향상시킬 수 있어 패드간 전기적인 접속을 원할히 할 수 있다.
이상 설명한 내용을 통해 당업자잘면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
도 1은 종래 액정표시장치를 나타내는 평면도이다.
도 2는 도 1에 도시된 패드부를 상세히 나타내는 평면도이다.
도 3은는 도 2에 도시된 선 A-A'을 따라 절취하여 나타낸 패드부의 단면도이다.
도 4는 본 발명의 실시 예에 따른 액정표시장치를 나타내는 평면도이다.
도 5는 도 4에 도시된 데이터 패드부를 확대한 평면도이다.
도 6은 도 4에 도시된 선 B-B'을 따라 절취하여 나타낸 데이터 패드부의 단면도이다.
도 7은 도 4에 도시된 선 C-C'을 따라 절취하여 나타낸 게이트 패드부의 단면도이다.
<도면의 주요 부분에 대한 설명>
6,106 : 액정 표시 패널 8,12,132,162 : TCP
10,14 : IC 16,20,26 : PCB
18,28 : FPC 22 : 타이밍 제어부
24 : 전원부 36,136 : 게이트절연막
38,138 : 보호막 40,140,144 : 패드 하부전극
41,141,143 : 콘택홀 42,142,146 : 패드 상부전극
50,150 : ACF 52,152 : 도전볼
58,128,158 : 출력패드 60,130,160 : 베이스필름
62,170 : 가압장치

Claims (10)

  1. 액정표시패널의 신호라인과 접속된 패드 하부전극과,
    상기 패드 하부전극 위에 형성되는 적어도 하나 이상의 절연체층과,
    상기 절연체층을 관통하여 상기 패드 하부전극을 노출되게 하는 다수의 미세 콘택홀과,
    상기 절연체층을 관통하여 상기 패드 하부전극을 노출되게 하며 상기 미세홀보다 면적이 큰 적어도 하나 이상의 메인 콘택홀과,
    상기 미세 콘택홀과 상기 메인 콘택홀을 통해 상기 패드 하부전극과 전기적으로 접속되는 패드 상부전극을 구비하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 신호라인은 데이터전압이 공급되는 데이터라인인 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 절연층은 상기 데이터라인을 덮는 보호막인 것을 특징으로 하는 액정표시장치.
  4. 제 2 항에 있어서,
    상기 신호라인은 스캔신호가 공급되며 상기 데이터라인과 교차되는 게이트라인인 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 절연층은 상기 게이트라인을 덮은 게이트 절연막과;
    상기 데이터라인을 덮도록 상기 게이트 절연막 상에 적층되는 보호막을 구비하는 것을 특징으로 하는 액정표시장치.
  6. 제 1 항에 있어서,
    상기 미세 콘택홀의 면적은 상기 메인 콘택홀 대비 10% 내지 40% 사이인 것을 특징으로 하는 액정표시장치.
  7. 제 1 항에 있어서,
    상기 미세 콘택홀의 면적은 상기 메인 콘택홀 대비 대략 20%인 것을 특징으로 하는 액정표시장치.
  8. 제 1 항에 있어서,
    상기 패드 상부전극은 이방성 도전필름에 의해 테이프 캐리어 패키지와 접속되는 것을 특징으로 하는 액정표시장치.
  9. 액정표시패널의 신호라인과 접속된 패드 하부전극과,
    상기 패드 하부전극 위에 형성되는 적어도 하나 이상의 절연체층과,
    상기 전연체층을 관통하여 상기 패드 하부전극을 노출되게 하는 다수의 콘택홀과,
    상기 미세 콘택홀과 상기 메인 콘택홀을 통해 상기 패드 하부전극과 전기적으로 접속되는 패드 상부전극을 구비하며,
    상기 다수의 콘택홀 중에는 면적이 서로 다른 적어도 두 개 이상의 콘택홀들이 포함되는 것을 특징으로 하는 액정표시장치.
  10. 액정표시패널의 신호라인과 접속된 패드 하부전극을 기판 상에 형성하는 단계와,
    상기 패드 하부전극 위에 적어도 하나 이상의 절연체층을 형성하는 단계와,
    상기 절연체층에 다수의 미세 콘택홀과 상기 미세 콘택홀보다 면적이 큰 적어도 하나 이상의 메인 콘택홀을 형성하겨 상기 패드 하부전극을 노출시키는 단계와;
    상기 미세 콘택홀과 상기 메인 콘택홀을 통해 상기 패드 하부전극과 전기적으로 접속되는 패드 상부전극을 상기 미세 콘택홀과 상기 메인 콘택홀 및 상기 절연체층 상에 형성하는 단계와;
    상기 패드 상부전극과 테이프케리어 패키지를 이방성 도전필름을 매개로 하여 접착시키는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
KR1020030087700A 2003-12-04 2003-12-04 액정표시장치와 그 제조방법 KR101002307B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020030087700A KR101002307B1 (ko) 2003-12-04 2003-12-04 액정표시장치와 그 제조방법
US10/876,615 US7420644B2 (en) 2003-12-04 2004-06-28 Liquid crystal display device and fabricating method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030087700A KR101002307B1 (ko) 2003-12-04 2003-12-04 액정표시장치와 그 제조방법

Publications (2)

Publication Number Publication Date
KR20050054339A true KR20050054339A (ko) 2005-06-10
KR101002307B1 KR101002307B1 (ko) 2010-12-20

Family

ID=34632084

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030087700A KR101002307B1 (ko) 2003-12-04 2003-12-04 액정표시장치와 그 제조방법

Country Status (2)

Country Link
US (1) US7420644B2 (ko)
KR (1) KR101002307B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110054855A (ko) * 2009-11-18 2011-05-25 삼성전자주식회사 액정 표시 장치
KR101217666B1 (ko) * 2006-10-24 2013-01-02 엘지디스플레이 주식회사 박막트랜지스터 액정표시장치 및 그 제조방법
KR20150032360A (ko) * 2013-09-16 2015-03-26 엘지디스플레이 주식회사 테이프 캐리어 패키지 및 표시장치
KR20160044619A (ko) * 2014-10-15 2016-04-26 엘지디스플레이 주식회사 드라이버, 표시패널 및 표시장치

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100742376B1 (ko) * 2005-09-30 2007-07-24 삼성에스디아이 주식회사 패드부 및 그 제조 방법
TWI338804B (en) * 2006-08-14 2011-03-11 Au Optronics Corp Liquid crystal display sheet
KR101330697B1 (ko) * 2006-12-21 2013-11-18 삼성디스플레이 주식회사 표시 장치
KR102433260B1 (ko) * 2017-11-08 2022-08-16 엘지디스플레이 주식회사 표시 장치
KR102487050B1 (ko) * 2018-03-27 2023-01-12 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5748179A (en) * 1995-05-15 1998-05-05 Hitachi, Ltd. LCD device having driving circuits with multilayer external terminals
KR100276442B1 (ko) * 1998-02-20 2000-12-15 구본준 액정표시장치 제조방법 및 그 제조방법에 의한 액정표시장치
JP3050199B2 (ja) 1998-03-18 2000-06-12 日本電気株式会社 配線端子およびその形成方法
JP3878740B2 (ja) 1998-04-10 2007-02-07 シチズン時計株式会社 半導体装置とその製造方法
KR100280889B1 (ko) * 1998-06-30 2001-02-01 구본준, 론 위라하디락사 액정 표시 장치의 패드부 제조 방법 및 그 방법에 의한 액정 표시 장치

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101217666B1 (ko) * 2006-10-24 2013-01-02 엘지디스플레이 주식회사 박막트랜지스터 액정표시장치 및 그 제조방법
KR20110054855A (ko) * 2009-11-18 2011-05-25 삼성전자주식회사 액정 표시 장치
KR20150032360A (ko) * 2013-09-16 2015-03-26 엘지디스플레이 주식회사 테이프 캐리어 패키지 및 표시장치
KR20160044619A (ko) * 2014-10-15 2016-04-26 엘지디스플레이 주식회사 드라이버, 표시패널 및 표시장치

Also Published As

Publication number Publication date
US7420644B2 (en) 2008-09-02
KR101002307B1 (ko) 2010-12-20
US20050122462A1 (en) 2005-06-09

Similar Documents

Publication Publication Date Title
EP1630592B1 (en) Liquid crystal display device with a tape circuit substrate having a signal line with a slit
US6756975B1 (en) Matrix type display apparatus, method of production thereof, and thermo-compression bonding head
US8617910B2 (en) Display device and a method of manufacturing the same
KR20020056621A (ko) 액정표시장치의 테스트 패드
US8154120B2 (en) Chip-mounted film package
US9261734B2 (en) Display apparatus with uniform cell gap
KR101002307B1 (ko) 액정표시장치와 그 제조방법
US20080273003A1 (en) Liquid crystal display device, manufacturing method thereof and driving method thereof
US6292248B1 (en) COG type liquid crystal panel and fabrication method thereof having first and second conductive bumps in different planes
US20230296933A1 (en) Display apparatus and manufacturing method thereof
JPH095381A (ja) 液晶パネルと駆動回路素子の接続検査方法
KR20030051918A (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100194690B1 (ko) 액정 표시 모듈
KR101084877B1 (ko) 액정 표시 장치 및 그 제조 방법
KR101147260B1 (ko) 액정표시장치와 그 제조방법
JP3575482B2 (ja) 表示装置
JPH0643473A (ja) 液晶表示装置
KR101001988B1 (ko) 액정 표시 장치 및 그 제조방법
JP2004118089A (ja) 液晶表示装置
KR20050121839A (ko) 표시장치
KR101093511B1 (ko) 플렉서블 프린티드 회로와 그 제조방법
JP2019008106A (ja) アレイ基板およびアレイ基板を備える表示パネル
KR101060772B1 (ko) 라인 온 글래스형 액정표시장치
JP3142622B2 (ja) 表示装置
KR100615831B1 (ko) 인쇄회로기판 및 이를 채용한 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20141124

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161118

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20171116

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20181114

Year of fee payment: 9