KR20030051918A - 라인 온 글래스형 액정표시패널 및 그 제조방법 - Google Patents

라인 온 글래스형 액정표시패널 및 그 제조방법 Download PDF

Info

Publication number
KR20030051918A
KR20030051918A KR1020010081559A KR20010081559A KR20030051918A KR 20030051918 A KR20030051918 A KR 20030051918A KR 1020010081559 A KR1020010081559 A KR 1020010081559A KR 20010081559 A KR20010081559 A KR 20010081559A KR 20030051918 A KR20030051918 A KR 20030051918A
Authority
KR
South Korea
Prior art keywords
gate
line
lines
low voltage
glass
Prior art date
Application number
KR1020010081559A
Other languages
English (en)
Other versions
KR100831300B1 (ko
Inventor
박대림
황성수
문수환
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020010081559A priority Critical patent/KR100831300B1/ko
Priority to US10/300,778 priority patent/US8248553B2/en
Publication of KR20030051918A publication Critical patent/KR20030051918A/ko
Application granted granted Critical
Publication of KR100831300B1 publication Critical patent/KR100831300B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Abstract

본 발명은 제한된 영역내에서 LOG형 신호라인군의 단면적을 증대시킬 수 있는 LOG형 액정표시패널 및 그 제조방법에 관한 것이다.
본 발명은 게이트라인들과 데이터라인들의 교차영역마다 형성된 다수개의 액정셀들을 포함하는 화상표시부와; 화상표시부의 외곽영역에 라인 온 글래스 방식으로 형성되어 게이트라인들 및 데이터라인들을 구동하는 드라이브 집적회로들에서 필요로 하는 구동신호들을 공급함과 아울러 그 드라이브 집적회로들을 상호 연결시키기 위한 라인 온 글래스형 신호라인들을 구비하고; 라인 온 글래스형 신호라인들은 절연막을 사이에 둔 서로 다른 금속층에 분리되어 형성된 것을 특징으로 한다.

Description

라인 온 글래스형 액정표시패널 및 그 제조방법{LIQUID CRYSTAL PANEL OF LINE ON GLASS TYPE AND METHOD OF FABRICATING THE SAME}
본 발명은 액정표시장치에 관한 것으로, 특히 액정패널 상에 형성된 라인 온 글래스형 패턴들의 라인저항을 최소화할 수 있는 라인 온 글래스형 액정표시패널 및 그 제조방법에 관한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다.
액정패널에는 게이트라인들과 데이터라인들이 교차하게 배열되고 그 게이트라인들과 데이터라인들의 교차로 마련되는 영역에 액정셀들이 위치하게 된다. 이 액정패널에는 액정셀들 각각에 전계를 인가하기 위한 화소전극들과 공통전극이 마련된다. 화소전극들 각각은 스위칭 소자인 박막트랜지스터(Thin Film Transistor)의 소스 및 드레인 단자들을 경유하여 데이터라인들 중 어느 하나에 접속된다. 박막트랜지스터의 게이트단자는 화소전압신호가 1라인분씩의 화소전극들에게 인가되게 하는 게이트라인들 중 어느 하나에 접속된다.
구동회로는 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버와, 게이트 드라이버와 데이터 드라이버를 제어하기 위한 타이밍 제어부와, 액정표시장치에서 사용되는 여러가지의 구동전압들을 공급하는 전원공급부를 구비한다. 타이밍 제어부는 게이트 드라이버 및 데이터 드라이버의 구동 타이밍을 제어함과 아울러 데이터 드라이버에 화소데이터 신호를 공급한다. 전원공급부는 입력 전원을 이용하여 액정표시장치에서 필요하는 공통전압(Vcom), 게이트 하이전압(Vgh), 게이트 로우전압(Vgl) 등과 같은 구동전압들을 생성한다. 게이트 드라이버는 스캐닝신호를 게이트라인들에 순차적으로 공급하여 액정패널 상의 액정셀들을 1라인분씩 순차적으로 구동한다. 데이터 드라이버는 게이트라인들 중 어느 하나에 스캐닝신호가 공급될 때마다 데이터라인들 각각에 화소전압신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 화소전압신호에 따라 화소전극과 공통전극 사이에 인가되는 전계에 의해 광투과율을 조절함으로써 화상을 표시한다.
이들 중 액정패널과 직접 접속되는 데이터 드라이버와 게이트 드라이버는 다수개의 IC(Integrated Circuit)들로 집적화된다. 집적화된 데이터 드라이브 IC와 게이트 드라이브 IC 각각은 TCP(Tape Carrier Package) 상에 실장되어 TAB(Tape Automated Bonding) 방식으로 액정패널에 접속되거나 COG(Chip On Glass) 방식으로 액정패널 상에 실장된다.
여기서 TCP를 통해 TAB 방식으로 액정패널에 접속되는 드라이브 IC들은 TCP에 접속되어진 PCB(Printed Circuit Board)에 실장되어진 신호라인들을 통해 외부로부터 입력되는 제어신호들 및 직류전압들을 공급받음과 아울러 상호 접속된다. 상세히 하면, 데이터 드라이브 IC들은 데이터 PCB에 실장된 신호라인들을 통해 직렬로 접속됨과 아울러 타이밍 제어부로부터의 제어신호들 및 화소 데이터 신호와 전원공급부로부터의 구동전압들을 공통적으로 공급받게 된다. 게이트 드라이브 IC들은 게이트 PCB에 실장된 신호라인들을 통해 직렬로 접속됨과 아울러 타이밍 제어부로부터의 제어신호들과 전원공급부로부터의 구동전압들을 공통적으로 공급받게 된다.
COG 방식으로 액정패널에 실장되는 드라이브 IC들은 신호라인들이 액정패널, 즉 하부 글래스 상에 실장되는 라인 온 글래스(Line On Glass; 이하 LOG라 함) 방식으로 상호 접속됨과 아울러 타이밍 제어부 및 전원공급부로부터의 제어신호들 및 구동전압들을 공급받게 된다.
최근에는 드라이브 IC들이 TAB 방식으로 액정패널에 접속되는 경우에도 LOG방식을 채택하여 PCB를 제거함으로써 액정표시장치가 더욱 박형화될 수 있게 하고 있다. 특히 상대적으로 적은 신호라인들을 필요로 하는 게이트 드라이브 IC들에 접속되는 신호라인들을 LOG 방식으로 액정패널 상에 형성함으로서 게이트 PCB를 제거하고 있다. 다시 말하여 TAB 방식의 게이트 드라이브 IC들은 액정패널의 하부 글래스 상에 실장되는 신호라인들을 통해 직렬로 접속됨과 아울러 제어신호들 및 구동전압신호들(이하, 게이트 구동신호들이라 함)을 공통적으로 공급받게 된다.
실제로, LOG형 신호배선들을 이용하여 게이트 PCB를 제거한 액정표시장치는 도 1에 도시된 바와 같이 액정패널(1)과, 액정패널(1)과 데이터 PCB(12) 사이에 접속되어진 다수개의 데이터 TCP들(8)과, 액정패널(1)의 다른 측에 접속되어진 다수개의 게이트 TCP들(14)과, 데이터 TCP들(8) 각각에 실장되어진 데이터 드라이브 IC(10)들과, 게이트 TCP들(14) 각각에 실장되어진 게이트 드라이브 IC들(16)을 구비한다.
액정패널(1)은 각종 신호라인들과 함께 박막트랜지스터 어레이가 형성된 하부기판(2)과, 칼라필터 어레이가 형성된 상부기판(4)과, 하부기판(2)과 상부기판(4) 사이에 주입된 액정을 포함한다. 이러한 액정패널(1)에는 게이트라인들(20)과 데이터라인들(18)의 교차영역마다 마련되는 액정셀들로 구성되어 화상을 표시하는 화상표시영역(21)이 마련된다. 화상표시영역(21)의 외곽부에 위치하는 하부기판(2) 외곽영역에는 데이터라인(18)으로부터 신장되어진 데이터 패드들과, 게이트라인(20)로부터 신장되어진 게이트 패드들이 위치하게 된다. 또한 하부기판(2)의 외곽영역에는 게이트 드라이브 IC(16)에 공급되는 게이트 구동신호들을 전송하기 위한 LOG형 신호라인군(26)이 위치하게 된다.
데이터 TCP(8)에는 데이터 드라이브 IC(10)가 실장되고, 그 데이터 드라이브 IC(10)와 전기적으로 접속된 입력패드들(24) 및 출력패드들(25)이 형성된다. 데이터 TCP(8)의 입력패드들(24)은 데이터 PCB(12)의 출력패드들과 전기적으로 접속되고, 출력패드들(25)은 하부기판(2) 상의 데이터패드들과 전기적으로 접속된다. 특히 첫번째 데이터 TCP(8)는 하부기판(2) 상의 LOG형 신호라인군(26)에 전기적으로접속되는 게이트 구동신호 전송군(22)이 추가적으로 형성된다. 이 게이트 구동신호 전송군(22)은 데이터 PCB(12)를 경유하여 타이밍 컨트롤러 및 전원공급부로부터 공급되는 게이트 구동신호들을 LOG형 신호라인군(26)에 공급하게 된다.
데이터 드라이브 IC들(10)은 디지털 신호인 화소데이터 신호를 아날로그 신호인 화소전압신호로 변환하여 액정패널 상의 데이터라인들(18)에 공급한다.
게이트 TCP(14)에는 게이트 드라이브 IC(16)가 실장되고, 그 게이트 드라이브 IC(16)와 전기적으로 접속된 게이트 구동신호 전송라인군(28) 및 출력패드들(30)이 형성된다. 게이트 구동신호 전송라인군(28)은 하부기판(2) 상의 LOG 신호라인군(26)과 전기적으로 접속되고, 출력패드들(30)은 하부기판(2) 상의 게이트패드들과 전기적으로 접속된다.
게이트 드라이브 IC들(16)은 입력 제어신호들에 응답하여 스캐닝신호, 즉 게이트 하이전압 신호(VGH)를 게이트라인들(20)에 순차적으로 공급한다. 또한 게이트 드라이브 IC(16)들은 게이트 하이전압 신호(VGH)가 공급되는 기간을 제외한 나머지 기간에는 게이트 로우전압 신호(VGL)를 게이트라인들에 공급한다.
LOG형 신호라인군(26)은 통상 게이트 하이전압 신호(VGH), 게이트 로우전압 신호(VGH), 공통전압 신호(VCOM), 그라운드 전압신호(GND), 전원 전압신호(VCC)와 같이 전원공급부로부터 공급되는 직류전압신호들과 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭신호(GSC), 게이트 이네이블 신호(GOE)와 같이 타이밍 제어부로부터 공급되는 게이트 제어신호들 각각을 공급하는 신호라인들로 구성된다.
이러한 LOG형 신호라인군(26)은 도 2에 도시된 바와 같이 화상표시부(21)의외곽영역에 위치하는 패드부와 같이 매우 한정된 좁은 공간에서 미세패턴으로 나란하게 형성된다. 도 2를 참조하면 LOG형 신호라인군(26)은 하부기판(2) 상에 형성되고, 그 LOG형 신호라인군(26) 위에 게이트절연막(34)과 보호막(36)이 적층된다. 또한 LOG형 신호라인군(26)은 게이트라인들(20) 형성공정시 형성되는 것으로 AlNd와 같이 비교적 큰 비저항값(0.046)을 갖는 게이트금속층으로 이루어진다. 이에 따라 LOG형 신호라인군(26)은 기존의 게이트 PCB에 동박으로 형성된 신호라인들과 대비하여 상대적으로 높은 저항성분을 포함하게 된다. 또한 LOG형 신호라인군(26)의 저항값은 라인길이에 비례함에 따라 데이터 PCB(12)로부터 멀어질수록 라인저항값은 증가하여 게이트 구동신호가 감쇄하게 된다. 이 결과 LOG형 신호라인군(26)을 통해 전송되는 게이트 구동신호들이 그의 라인저항값에 의해 왜곡됨으로써 화상표시부(21)에 표시되는 화상의 품질이 저하되게 된다.
상세히 하면, LOG형 신호라인군(26)의 라인저항값에 의해 게이트 드라이브 IC(16) 별로 공급되는 게이트 구동신호에 전압차이가 발생하게 된다. 그리고 데이터 PCB(12)로부터 멀어질 수록 LOG 신호라인군(26)의 길이에 따른 라인저항값이 증가하게 됨으로써 게이트 구동신호가 감쇄하게 된다. 이렇게 게이트 드라이브 IC(16) 마다 공급되는 게이트 구동신호의 차이로 인하여 화상표시부(21)에서는 서로 다른 게이트 드라이브 IC(16)에 접속되는 수평라인 블록간에 가로선 현상이 나타나게 됨으로써 화면이 분할되어 보이게 된다.
특히 이 수평라인 블록간의 가로선 현상은 다수의 게이트 구동신호들 중 게이트 로우전압(VGL)이 LOG형 신호라인군(26)의 라인저항으로 인하여 게이트TCP(14) 마다, 즉 게이트 드라이브 IC(16) 마다 서로 다르게 공급됨에서 기인한다. LOG형 신호라인군(26)을 통해 공급되는 게이트 구동신호들 중 게이트 로우전압(VGL)의 왜곡이 화상표시부(21)의 화질에 막대한 영향을 미치게 된다. 이는 게이트 로우전압(VGL)이 게이트 하이전압(VGH) 구간에서 액정셀에 충전된 화소전압을 다음 화소전압이 충전되기 전까지 유지되게 하는 것으로 그 게이트 로우전압(VGL)이 왜곡되는 경우 충전된 화소전압이 가변되기 때문이다.
이러한 LOG형 신호라인군(26)의 라인저항에 의한 게이트 구동신호, 특히 게이트 로우전압의 감쇄를 방지하기 위해서는 LOG형 신호라인군(26)의 단면적을 크게 하거나 비저항값을 작게 하여 저항성분을 감소시켜야 한다. 그러나 LOG형 신호라인군(26)이 형성되는 화상표시부(21)의 외곽영역은 한정되어 있으므로 LOG형 신호라인군(26)의 단면적을 크게 하는데 한계가 있으며 게이트금속층으로 형성되므로 비저항값을 작게 하는데에도 한계가 있다.
따라서, 제한된 영역내에 미세패턴으로 형성되는 LOG형 신호라인군(26)의 라인저항을 감소시킬 수 있는 방안이 필요하다.
따라서, 본 발명의 목적은 제한된 영역내에서 LOG형 신호라인군의 라인저항을 감소시킬 수 있는 LOG형 액정표시패널 및 그 제조방법을 제공하는 것이다.
도 1은 종래의 라인 온 글래스형 액정표시장치의 구성을 개략적으로 도시한 평면도.
도 2는 도 1에 도시된 라인 온 글래스형 신호라인군을 A-A'선을 따라 절단하여 도시한 단면도.
도 3은 본 발명의 실시 예에 따른 라인 온 글래스형 신호라인군의 구조를 도시한 단면도.
도 4는 본 발명의 다른 실시 예에 따른 라인 온 글래스형 신호라인군의 구조를 도시한 단면도.
< 도면의 주요 부분에 대한 부호의 설명 >
1 : 액정패널 2, 40 : 하부기판
4 : 상부기판 8 : 데이터 TCP
10 : 데이터 드라이브 IC 12 : 데이터 PCB
14 : 게이트 TCP 16 : 게이트 드라이브 IC
18 : 데이터라인 20 : 게이트라인
21 : 화상표시부 22, 28 : 게이트 구동신호 전송군
24 : 데이터 TCP 입력패드 25 : 데이터 TCP 출력패드
26 : LOG형 신호라인군 30 : 게이트 TCP 출력패드
34, 44 : 게이트 절연막 36, 48 : 보호막
42, 52 : 게이트 로우전압 신호라인 46, 50 : 게이트 구동 신호라인
상기 목적을 달성하기 위하여, 본 발명에 따른 LOG형 액정패널은 게이트라인들과 데이터라인들의 교차영역마다 형성된 다수개의 액정셀들을 포함하는 화상표시부와; 화상표시부의 외곽영역에 라인 온 글래스 방식으로 형성되어 게이트라인들 및 데이터라인들을 구동하는 드라이브 집적회로들에서 필요로 하는 구동신호들을 공급함과 아울러 그 드라이브 집적회로들을 상호 연결시키기 위한 라인 온 글래스형 신호라인들을 구비하고; 라인 온 글래스형 신호라인들은 절연막을 사이에 둔 서로 다른 금속층에 분리되어 형성된 것을 특징으로 한다.
여기서 상기 라인 온 글래스형 신호라인들은 게이트 절연막을 사이에 둔 게이트 금속층과 소스/드레인 금속층으로 분리되어 형성된 것을 특징으로 한다.
그리고 상기 라인 온 글래스형 신호라인들은 게이트라인들을 구동하는 게이트 드라이브 집적회로에서 필요로 하는 게이트 구동신호들과 상기 화상표시부에 포함되는 공통전극에서 필요로 하는 공통전압을 공급하는 것을 특징으로 한다.
특히 상기 라인 온 글래스형 신호라인들 중 게이트 로우전압 신호를 공급하는 게이트 로우전압 신호라인은 게이트 금속층에 형성되고, 게이트 로우전압을 제외한 나머지 게이트 구동전압 신호들을 전송하는 게이트 구동신호 라인들은 소스/드레인 금속층에 형성된 것을 특징으로 한다.
이와 달리 상기 라인 온 글래스형 신호라인들 중 게이트 로우전압 신호를 공급하는 게이트 로우전압 신호라인은 소스/드레인 금속층에 형성되고, 게이트 로우전압을 제외한 나머지 게이트 구동전압 신호들을 전송하는 게이트 구동신호 라인들은 게이트 금속층에 형성된 것을 특징으로 한다.
아울러 상기 게이트 로우전압 신호라인은 해당 금속층에서 라인 온 글래스형 신호라인들이 형성되는 제한된 영역내에서 최대한 넓은 단면적을 가지게끔 형성된 것을 특징으로 한다.
본 발명에 따른 LOG형 액정표시패널 제조방법은 하부기판 상에 게이트금속을 증착한 후 패터닝하여 박막트랜지스터의 게이트전극, 게이트라인들과 함께 일부의 라인 온 글래스형 신호라인을 형성하는 단계와; 게이트절연막을 전면 도포하고 반도체물질을 증착한 후 패터닝하여 박막트랜지스터의 액티브층을 형성하는 단계와; 소스/드레인 금속을 증착한 후 패터닝하여 박막트랜지스터의 소스/드레인전극, 데이터라인들과 함께 나머지 라인 온 글래스형 신호라인을 형성하는 단계와; 보호막을 전면 도포한 후 상기 게이트라인 및 데이터라인의 패드들과, 박막트랜지스터의 드레인 전극, 그리고 라인 온 글래스형 신호라인의 패드를 노출시키는 컨택홀을 형성하는 단계와; 투명도전물질을 증착한 후 패터닝하여 드레인전극과 접속되는 화소전극과, 게이트라인 및 데이터라인들 패드들과 라인 온 글래스형 신호라인의 패드들과 접속되는 보호전극을 형성하는 단계를 포함하는 것을 특징으로 한다.
여기서, 상기 라인 온 글래스형 신호라인들 중 게이트 로우전압 신호를 공급하는 게이트 로우전압 신호라인은 게이트 금속층에 형성하고, 게이트 로우전압을 제외한 나머지 게이트 구동전압 신호들을 전송하는 게이트 구동신호 라인들은 소스/드레인 금속층에 형성하는 것을 특징으로 한다.
이와 달리, 상기 라인 온 글래스형 신호라인들 중 게이트 로우전압 신호를 공급하는 게이트 로우전압 신호라인은 소스/드레인 금속층에 형성하고, 게이트 로우전압을 제외한 나머지 게이트 구동전압 신호들을 전송하는 게이트 구동신호 라인들은 게이트 금속층에 형성하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예를 도 3 및 도 4를 참조하여 상세히 설명하기로 한다.
도 3은 본 발명의 실시 예에 따른 액정패널에서 LOG형 신호라인군이 형성된 부분을 도시한 단면도이다.
도 3에 도시된 LOG형 신호라인군(42, 46)은 다수의 액정셀들을 포함하는 화상표시부(도시하지 않음)의 외곽영역에 위치하여 게이트 드라이브 IC들이 필요로 하는 게이트 구동신호를 공급한다. 예를 들면 LOG형 신호라인군(42, 46)은 게이트 하이전압 신호(VGH), 게이트 로우전압 신호(VGL), 공통전압 신호(VCOM), 그라운드 전압신호(GND), 전원 전압신호(VCC)와 같이 전원공급부로부터 공급되는 직류전압신호들과 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭신호(GSC), 게이트 이네이블 신호(GOE)와 같이 타이밍 제어부로부터 공급되는 게이트 제어신호들 각각을 공급한다. 이러한 LOG형 신호라인군(42, 46)은 하부기판(40)과 게이트 절연막(44) 사이에 형성된 게이트 로우전압 신호라인(42)과, 게이트 절연막(44)과 보호막(48) 사이에 형성된 나머지 게이트 구동 신호라인들(46)로 구성된다.
도 3에 도시된 액정패널에는 LOG형 신호라인군(42, 46)이 게이트 절연막(44)을 사이에 둔 서로 다른 금속층에 분리되어 형성됨에 따라 제한된 영역내에서도 최대한 LOG형 신호라인군(42, 46)의 단면적을 크게 설정할 수 있게 된다. 특히 게이트 구동신호들 중 화상표시부의 화질에 중대한 영향을 미치는 게이트 로우전압(VGL)을 전송하는 게이트 로우전압 신호라인(42)은 게이트 금속으로 형성하고 다른 게이트 구동 신호라인들(46)은 소스/드레인 금속으로 형성하게 된다. 이 경우 소스/드레인 금속층에 형성되어진 다른 게이트 구동전압 신호라인들(46)은 게이트 금속층에 형성된 게이트 로우전압 신호라인(42)과 중첩되게 위치한다. 이에 따라 게이트 로우전압 신호라인(42)의 단면적, 즉 라인폭을 외곽영역 전체만큼 최대한 넓게 설정함으로써 화질에 영향을 미치지 않을 만큼 저항값을 최소화할 수 있게 된다. 또한 게이트 로우전압(VGL)을 제외한 나머지 게이트 구동전압들을 전송하는 LOG형 신호라인들(46)도 게이트 로우전압 신호라인과 함께 게이트 금속층에 형성되는 종래의 라인폭 보다 넓은 라인폭을 갖을 수 있게 되므로 그들의 저항값도 줄어들게 된다. 더불어, 소스/드레인 금속의 저항이 게이트 금속의 저항 보다 작으므로 나머지 게이트 구동전압들을 전송하는 LOG형 신호라인들(46)은 게이트 금속층에 형성되는 종래보다 저항값이 줄어들게 된다.
이러한 LOG형 신호라인군(42, 46)의 제조방법을 하부기판의 박막트랜지스터 어레이 공정과 결부하여 설명하면 다음과 같다.
하부기판(40) 상에 게이트금속을 증착한 후 패터닝하여 박막트랜지스터의 게이트전극, 게이트라인들, 게이트패드들과 함께 LOG형 게이트 로우전압 신호라인(42)을 형성한다. 그 다음, 게이트절연막(44)을 전면 도포한 후 아모퍼스(Amorphous) 실리콘을 증착한 후 패터닝하여 박막트랜지스터의 액티브층을형성한다. 이어서 소스/드레인 금속을 증착한 후 패터닝하여 박막트랜지스터의 소스/드레인 전극, 데이터라인들, 데이터패드들과 함께 게이트 로우전압(VGL)을 제외한 게이트 구동신호들의 전송을 위한 LOG형 신호라인들(46)을 형성한다. 그리고 보호막(48)을 전면 도포한 후 게이트 패드들 및 데이터 패드들과, LOG형 신호라인군(42, 46)의 패드들과, 박막트랜지스터의 드레인전극 등을 노출시키는 컨택홀을 형성한다. 여기서 게이트 금속층에 형성되는 게이트 패드들과 LOG형 게이트 로우전압 신호라인(42)의 패드는 게이트절연막(44)과 보호막(48)을 관통하는 컨택홀을 통해 노출되고, 소스/드레인 금속층에 형성되는 드레인전극 및 데이터 패드들과 나머지 LOG형 신호라인들(46)의 패드들은 보호막(48)을 관통하는 컨택홀을 통해 노출된다. 마지막으로 투명도전물질을 증착한 후 패터닝하여 드레인전극과 접속되는 화소전극과 게이트패드들, 데이터패드들 및 LOG형 신호라인군(42, 46)의 패드들과 접속되는 보호전극을 형성하게 된다.
도 4는 본 발명의 다른 실시 예에 따른 액정패널에서 LOG형 신호라인군이 형성된 부분을 도시한 단면도이다. 도 4에 도시된 LOG형 신호라인군(50, 52)은 도 3에 도시된 LOG형 신호라인군과 대비하여 게이트 로우전압 신호라인(52)이 소스/드레인 금속층으로 형성되고 나머지 게이트 구동 신호라인들(50)이 게이트 금속으로 형성된다는 점에서 다른 구성을 가진다.
도 4에 도시된 액정패널에는 LOG형 신호라인군(50, 52)이 게이트 절연막(44)을 사이에 둔 서로 다른 금속층에 분리되어 형성됨에 따라 제한된 영역내에서도 최대한 LOG형 신호라인군의 단면적을 크게 설정할 수 있게 된다. 특히 게이트 구동신호들 중 화상표시부의 화질에 중대한 영향을 미치는 게이트 로우전압(VGL)을 전송하는 게이트 로우전압 신호라인(52)은 소스/드레인 금속으로 형성하고 다른 게이트 구동 신호라인들(50)은 게이트 금속층으로 형성하게 된다. 이 경우 소스/드레인 금속층에 형성되어진 게이트 로우전압 신호라인(52)은 게이트 금속층에 형성된 다른 게이트 구동 신호라인들(50)과 중첩되게 위치한다. 이에 따라 게이트 로우전압 신호라인(52)의 단면적, 즉 라인폭을 외곽영역 전체만큼 최대한 넓게 설정함으로써 화질에 영향을 미치지 않을 만큼 저항값을 최소화할 수 있게 된다. 그리고, 소스/드레인 금속의 저항이 게이트 금속의 저항 보다 작으므로 게이트 로우전압 신호라인(52)의 저항값을 더욱 감소시킬 수 있게 된다. 또한 게이트 로우전압(VGL)을 제외한 나머지 게이트 구동신호들을 전송하는 LOG형 신호라인들(50)도 게이트 로우전압 신호라인과 함께 게이트 금속층에 형성되는 종래의 라인폭 보다 넓은 라인폭을 갖을 수 있게 되므로 그들의 저항값도 줄어들게 된다.
이러한 LOG형 신호라인군의 제조방법을 하부기판의 박막트랜지스터 어레이 공정과 결부하여 설명하면 다음과 같다.
하부기판(40) 상에 게이트금속을 증착한 후 패터닝하여 박막트랜지스터의 게이트전극, 게이트라인들, 게이트패드들과 함께 게이트 로우전압을 제외한 게이트 구동신호들을 전송하는 LOG신호라인들(50)을 형성한다. 그 다음, 게이트절연막(44)을 전면 도포한 후 아모퍼스 실리콘을 증착한 후 패터닝하여 박막트랜지스터의 액티브층을 형성한다. 이어서 소스/드레인 금속을 증착한 후 패터닝하여 박막트랜지스터의 소스/드레인 전극, 데이터라인들, 데이터패드들과 함께 게이트 로우전압 신호라인(52)을 형성한다. 그리고 보호막(48)을 전면 도포한 후 게이트 패드들 및 데이터 패드들과, LOG형 신호라인군(50, 52)의 패드들과, 박막트랜지스터의 드레인전극 등을 노출시키는 컨택홀을 형성한다. 여기서 게이트 금속층에 형성되는 게이트 패드들과 LOG형 신호라인들(50)의 패드는 게이트절연막(44)과 보호막(48)을 관통하는 컨택홀을 통해 노출되고, 소스/드레인 금속층에 형성되는 드레인전극 및 데이터 패드들과 게이트 로우전압 신호라인(52)의 패드는 보호막(48)을 관통하는 컨택홀을 통해 노출된다. 마지막으로 투명도전물질을 증착한 후 패터닝하여 드레인전극과 접속되는 화소전극과 게이트패드들, 데이터패드들 및 LOG형 신호라인군(50, 52)의 패드들과 접속되는 보호전극을 형성하게 된다.
상술한 바와 같이, 본 발명에 따른 LOG형 액정패널은 LOG형 신호라인들을 절연막을 사이에 둔 서로 다른 금속층에 분리하여 형성함으로써 제한된 영역내에서도 그들의 단면적을 증대시켜 저항값을 감소시킴으로써 LOG형 신호라인은 저항값에 의한 신호감쇄를 최소화할 수 있게 된다. 특히 화상표시부의 화질에 중대한 영향을 미치는 게이트 로우전압 신호라인을 다른 게이트 구동 신호라인들과 다른 금속층에 형성함으로써 게이트 로우전압 신호라인의 라인폭을 제한된 외곽영역내에서도 최대로 설정할 수 있게 된다. 이 결과 게이트 로우전압 신호라인의 저항값이 최소화되고 게이트 드라이브 IC 별로 공급되는 게이트 로우전압 차가 최소화됨으로써 드라이브 IC별로 접속되는 수평라인 블록간의 가로선 현상을 방지할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (9)

  1. 게이트라인들과 데이터라인들의 교차영역마다 형성된 다수개의 액정셀들을 포함하는 화상표시부와;
    상기 화상표시부의 외곽영역에 라인 온 글래스 방식으로 형성되어 상기 게이트라인들 및 데이터라인들을 구동하는 드라이브 집적회로들에서 필요로 하는 구동신호들을 공급함과 아울러 그 드라이브 집적회로들을 상호 연결시키기 위한 라인 온 글래스형 신호라인들을 구비하고;
    상기 라인 온 글래스형 신호라인들은 절연막을 사이에 둔 서로 다른 금속층에 분리되어 형성된 것을 특징으로 하는 라인 온 글래스형 액정표시패널.
  2. 제 1 항에 있어서,
    상기 라인 온 글래스형 신호라인들은 게이트 절연막을 사이에 둔 게이트 금속층과 소스/드레인 금속층에 분리되어 형성된 것을 특징으로 하는 라인 온 글래스형 액정표시패널.
  3. 제 1 항에 있어서,
    상기 라인 온 글래스형 신호라인들은
    상기 게이트라인들을 구동하는 게이트 드라이브 집적회로에서 필요로 하는 게이트 구동신호들과 상기 화상표시부에 포함되는 공통전극에서 필요로 하는 공통전압을 공급하는 것을 특징으로 하는 라인 온 글래스형 액정표시패널.
  4. 제 3 항에 있어서,
    상기 라인 온 글래스형 신호라인들 중 게이트 로우전압 신호를 공급하는 게이트 로우전압 신호라인은 게이트 금속층에 형성되고,
    상기 게이트 로우전압을 제외한 나머지 게이트 구동전압 신호들을 전송하는 게이트 구동신호 라인들은 소스/드레인 금속층에 형성된 것을 특징으로 하는 라인 온 글래스형 액정표시패널.
  5. 제 3 항에 있어서,
    상기 라인 온 글래스형 신호라인들 중 게이트 로우전압 신호를 공급하는 게이트 로우전압 신호라인은 소스/드레인 금속층에 형성되고,
    상기 게이트 로우전압을 제외한 나머지 게이트 구동전압 신호들을 전송하는 게이트 구동신호 라인들은 게이트 금속층에 형성된 것을 특징으로 하는 라인 온 글래스형 액정표시패널.
  6. 제 4 항 및 제 5 항 중 어느 한 항에 있어서,
    상기 게이트 로우전압 신호라인은 해당 금속층에서 상기 라인 온 글래스형 신호라인들이 형성되는 제한된 영역내에서 최대한 넓은 단면적을 가지게끔 형성된 것을 특징으로 하는 라인 온 글래스형 액정표시패널.
  7. 게이트라인들과 데이터라인들의 교차영역마다 형성된 박막트랜지스터를 포함하는 다수개의 액정셀들을 포함하는 화상표시부와; 상기 화상표시부의 외곽영역에 라인 온 글래스 방식으로 형성되어 상기 게이트라인들을 구동하는 드라이브 집적회로들에서 필요로 하는 구동신호들을 공급하는 라인 온 글래스형 신호라인들을 구비하는 액정표시패널의 제조방법에 있어서,
    하부기판 상에 게이트금속을 증착한 후 패터닝하여 상기 박막트랜지스터의 게이트전극, 게이트라인들과 함께 일부의 라인 온 글래스형 신호라인을 형성하는 단계와;
    게이트절연막을 전면 도포하고 반도체물질을 증착한 후 패터닝하여 상기 박막트랜지스터의 액티브층을 형성하는 단계와;
    소스/드레인 금속을 증착한 후 패터닝하여 상기 박막트랜지스터의 소스/드레인전극, 데이터라인들과 함께 나머지 라인 온 글래스형 신호라인을 형성하는 단계와;
    보호막을 전면 도포한 후 상기 게이트라인 및 데이터라인의 패드들과, 상기 박막트랜지스터의 드레인 전극, 그리고 상기 라인 온 글래스형 신호라인의 패드를 노출시키는 컨택홀을 형성하는 단계와;
    투명도전물질을 증착한 후 패터닝하여 상기 드레인전극과 접속되는 화소전극과, 상기 게이트라인 및 데이터라인들 패드들과 라인 온 글래스형 신호라인의 패드들과 접속되는 보호전극을 형성하는 단계를 포함하는 것을 특징으로 하는 라인 온글래스형 액정표시패널의 제조방법.
  8. 제 7 항에 있어서,
    상기 라인 온 글래스형 신호라인들 중 게이트 로우전압 신호를 공급하는 게이트 로우전압 신호라인은 게이트 금속층에 형성하고,
    상기 게이트 로우전압을 제외한 나머지 게이트 구동전압 신호들을 전송하는 게이트 구동신호 라인들은 소스/드레인 금속층에 형성하는 것을 특징으로 하는 라인 온 글래스형 액정표시패널의 제조방법.
  9. 제 7 항에 있어서,
    상기 라인 온 글래스형 신호라인들 중 게이트 로우전압 신호를 공급하는 게이트 로우전압 신호라인은 소스/드레인 금속층에 형성하고,
    상기 게이트 로우전압을 제외한 나머지 게이트 구동전압 신호들을 전송하는 게이트 구동신호 라인들은 게이트 금속층에 형성하는 것을 특징으로 하는 라인 온 글래스형 액정표시패널의 제조방법.
KR1020010081559A 2001-12-20 2001-12-20 라인 온 글래스형 액정표시패널 및 그 제조방법 KR100831300B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020010081559A KR100831300B1 (ko) 2001-12-20 2001-12-20 라인 온 글래스형 액정표시패널 및 그 제조방법
US10/300,778 US8248553B2 (en) 2001-12-20 2002-11-21 Liquid crystal display panel of line on glass type and method of fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010081559A KR100831300B1 (ko) 2001-12-20 2001-12-20 라인 온 글래스형 액정표시패널 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20030051918A true KR20030051918A (ko) 2003-06-26
KR100831300B1 KR100831300B1 (ko) 2008-05-22

Family

ID=19717282

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010081559A KR100831300B1 (ko) 2001-12-20 2001-12-20 라인 온 글래스형 액정표시패널 및 그 제조방법

Country Status (2)

Country Link
US (1) US8248553B2 (ko)
KR (1) KR100831300B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100493381B1 (ko) * 2002-08-16 2005-06-07 엘지.필립스 엘시디 주식회사 액정표시패널

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100855810B1 (ko) * 2002-07-29 2008-09-01 비오이 하이디스 테크놀로지 주식회사 액정표시장치
KR100487358B1 (ko) * 2002-12-10 2005-05-03 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정표시패널 및 그 제조방법
JP5452290B2 (ja) * 2010-03-05 2014-03-26 ラピスセミコンダクタ株式会社 表示パネル
KR102061791B1 (ko) * 2012-11-13 2020-01-03 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 제조 방법
KR102156341B1 (ko) * 2013-11-21 2020-09-15 엘지디스플레이 주식회사 디스플레이 장치
KR102278805B1 (ko) * 2014-12-30 2021-07-19 엘지디스플레이 주식회사 표시장치
US9972271B2 (en) * 2016-05-12 2018-05-15 Novatek Microelectronics Corp. Display panel
CN109445165A (zh) * 2018-12-19 2019-03-08 惠科股份有限公司 一种显示面板的制造方法、显示面板及显示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6313889B1 (en) * 1993-03-04 2001-11-06 Samsung Electronics Co., Ltd. Matrix-type display device capable of being repaired in pixel unit
JP3667548B2 (ja) * 1998-03-27 2005-07-06 シャープ株式会社 アクティブマトリクス型液晶表示パネル及びその検査方法
JP3300282B2 (ja) * 1998-04-30 2002-07-08 シャープ株式会社 液晶表示装置および液晶表示装置の製造方法
TW407256B (en) * 1998-10-16 2000-10-01 Samsung Electronics Co Ltd Power supply apparatus of an LCD and voltage sequence control method
KR100599516B1 (ko) * 1999-07-07 2006-07-13 삼성전자주식회사 액정표시장치용 신호연결부재 및 이에 장착된 드라이브 아이씨
KR100304261B1 (ko) * 1999-04-16 2001-09-26 윤종용 테이프 캐리어 패키지, 그를 포함한 액정표시패널 어셈블리,그를 채용한 액정표시장치 및 이들의 조립 방법
JP3658260B2 (ja) * 1999-04-30 2005-06-08 シャープ株式会社 液晶表示装置
KR100574274B1 (ko) * 1999-11-03 2006-04-26 삼성전자주식회사 액정표시장치용 디스플레이 패널
US6922226B2 (en) * 1999-12-31 2005-07-26 Lg. Philips Lcd Co. Ltd. Liquid crystal display device implementing improved electrical lines and the fabricating method
JP2002250936A (ja) * 2001-02-27 2002-09-06 Hitachi Ltd 液晶表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100493381B1 (ko) * 2002-08-16 2005-06-07 엘지.필립스 엘시디 주식회사 액정표시패널

Also Published As

Publication number Publication date
KR100831300B1 (ko) 2008-05-22
US20030117564A1 (en) 2003-06-26
US8248553B2 (en) 2012-08-21

Similar Documents

Publication Publication Date Title
JP4477603B2 (ja) 液晶表示装置及びその製造方法
KR100874637B1 (ko) 라인 온 글래스형 액정표시장치
KR100800318B1 (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
US20070164948A1 (en) Liquid crystal display
KR100487358B1 (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100847812B1 (ko) 라인 온 글래스형 액정표시패널
KR100831300B1 (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100843955B1 (ko) 라인 온 글래스형 액정패널 및 그 제조방법
KR100843478B1 (ko) 라인 온 글래스형 액정패널 및 그 제조방법
KR100864981B1 (ko) 라인 온 글래스형 액정표시장치
KR101212156B1 (ko) 라인 온 글래스형 액정표시장치 및 그 제조방법
KR101073248B1 (ko) 액정표시장치
KR100912693B1 (ko) 액정표시장치
KR100806970B1 (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100855493B1 (ko) 라인 온 글래스형 액정표시장치 및 그 제조방법
KR101060772B1 (ko) 라인 온 글래스형 액정표시장치
KR100855486B1 (ko) 라인 온 글래스형 액정표시장치
KR100855494B1 (ko) 라인 온 글래스형 액정표시장치
KR100909423B1 (ko) 액정 표시패널 및 그 제조방법, 이를 구비한 액정 표시장치
KR20050001063A (ko) 액정표시장치
KR20040022034A (ko) 라인 온 글래스형 액정표시장치
KR20050100497A (ko) 액정표시장치 및 이의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120330

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150429

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160428

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170413

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180416

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190417

Year of fee payment: 12