KR20050053515A - gm 증폭기를 이용한 액티브 필터 회로, 이를 이용한데이터 독출 회로, 데이터 기록 회로 및 데이터 재생 장치 - Google Patents

gm 증폭기를 이용한 액티브 필터 회로, 이를 이용한데이터 독출 회로, 데이터 기록 회로 및 데이터 재생 장치 Download PDF

Info

Publication number
KR20050053515A
KR20050053515A KR1020040100800A KR20040100800A KR20050053515A KR 20050053515 A KR20050053515 A KR 20050053515A KR 1020040100800 A KR1020040100800 A KR 1020040100800A KR 20040100800 A KR20040100800 A KR 20040100800A KR 20050053515 A KR20050053515 A KR 20050053515A
Authority
KR
South Korea
Prior art keywords
voltage
current
amplifier
circuit
conversion circuit
Prior art date
Application number
KR1020040100800A
Other languages
English (en)
Inventor
후지무라타카시
Original Assignee
로무 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 로무 가부시키가이샤 filed Critical 로무 가부시키가이샤
Publication of KR20050053515A publication Critical patent/KR20050053515A/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/4508Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using bipolar transistors as the active amplifying circuit
    • H03F3/45085Long tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/0422Frequency selective two-port networks using transconductance amplifiers, e.g. gmC filters
    • H03H11/0472Current or voltage controlled filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/12Frequency selective two-port networks using amplifiers with feedback
    • H03H11/1291Current or voltage controlled filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45366Indexing scheme relating to differential amplifiers the AAC comprising multiple transistors parallel coupled at their gates only, e.g. in a cascode dif amp, only those forming the composite common source transistor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2210/00Indexing scheme relating to details of tunable filters
    • H03H2210/02Variable filter component
    • H03H2210/021Amplifier, e.g. transconductance amplifier
    • H03H2210/023Tuning of transconductance via tail current source

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Signal Processing (AREA)
  • Networks Using Active Elements (AREA)

Abstract

본 발명은 제1 gm 증폭기를 포함하는 액티브 필터와, 상기 제1 gm 증폭기와 등가인 제2 gm 증폭기와, 상기 제2 gm 증폭기의 입력에 밴드갭 전압을 이용한 정전압을 공급하는 밴드갭 전원과, 제2 gm 증폭기의 출력 전류를 전압으로 변환하는 전류-전압 변환 회로를 구비하고, 상기 제1 및 제2 gm 증폭기의 동작 전류가 상기 전류-전압 변환 회로의 출력 전압에 따라 제어된다.

Description

gm 증폭기를 이용한 액티브 필터 회로, 이를 이용한 데이터 독출 회로, 데이터 기록 회로 및 데이터 재생 장치 {ACTIVE FILTER CIRCUIT USING GM AMPLIFIER, AND DATA READ CIRCUIT, DATA WRITE CIRCUIT AND DATA REPRODUCING DEVICE USING THE SAME}
본 발명은 gm 증폭기(트랜스-컨덕턴스 증폭기)를 이용한 액티브 필터 회로, 이를 이용한 데이터 독출 회로, 데이터 기록 회로 및 데이터 재생 장치에 관한 것이다. 보다 상세하게는 CD, MD, DVD 등과 같은 데이터 신호의 추출 회로나 워블(wobble) 신호의 데이터 복조 회로와 같이 소정 재생 속도 및 소정 기록 속도에 대한 n 배속 재생 또는 n 배속 기록을 행할 때 주파수 대역 전환에 사용되는 주파수 대역 가변형 액티브 필터 회로에서 바람직한 온도 특성을 나타내며, 회로 소자의 수를 경감시킨 gm 증폭기를 이용하는 액티브 필터 회로의 개량에 관한 것이다.
최근, CD-R/RW에 있어서 데이터의 기록 속도가 2 배, 4 배, 8 배,···와 같이 고속화되고 있다. 이러한 CD-R/RW에서는 통상 SCSI 및 ATPI 등의 호스트 컴퓨터로부터 전송된 기록 데이터가 EFM-변조되어 레이저 컨트롤러에 공급된다. 상기 레이저 컨트롤러에 의해 제어된 레이저 빔은 상기 EFM-변조형 데이터에 의해 온/오프 제어되며, CD의 소정 트랙에 조사됨에 따라, 데이터의 기록이 상기 소정 트랙에 대해 행해진다.
이러한 CD-R/RW 이외에, CD-R 및 DVD-RAM 등의 광디스크에서는 그루브(groove)가 지그재그(zigzag) 방식으로 형성됨으로써, 예컨대 회전 제어를 위한 동기 정보와 주소 정보(절대 시간 정보)가 워블 신호의 형식으로 기록된다.
워블 신호는 이상 코드(bi-phase code)의 변조 신호 BIDATA로 FSK-변조되며, 상기 디스크 회전이 규정의 선속도일 때에 상기 워블 주파수는 22.05±1kHz(1 배속 재생일 때)로 가정한다. 워블 신호로부터 데이터-재생되는 절대 시간 정보를 포함하는 ATIP(AbsoluteㆍTimeㆍInㆍPre-groove) 신호는 BIDATA로서 동기 신호, 주소 데이터(절대 시간 데이터), 오류 검출 신호 CRC로 구성되며, 통상 42 비트를 단위로 하고 있다. 또한, 75HZ가 동기 신호의 반복 주파수로서 사용된다.
상기와 같이 광디스크상에 기록된 데이터를 워블 신호의 형식으로 재생할 때에, 워블 신호의 데이터를 복조하는 액티브 필터를 포함하는 복조 회로가 필요하게 된다. 이러한 종류의 복조 회로를 이용하는 광디스크 장치가 JPH9-297969A JPH11-16291A에 기재되어 있다.
이러한 워블 신호 이외에, 이 종류의 데이터를 추출하기 위해서는 가변형 gm 증폭기가 액티브 필터 회로로서 이용된다. 도 5는 이 액티브 필터 회로의 일례를 나타낸다.
액티브 필터 회로(10)는 gmㆍC 필터 회로(11) 및 주파수 대역 설정 신호 발생 회로(12)에 의해 형성된다.
상기 gmㆍC 필터 회로(11)는 gm 증폭기(11a)와 캐패시터 C에 의해 형성되는 적분 회로이며, 일반적으로 로우패스(low pass) 필터를 구성한다. 또한, 밴드 패스 필터를 구성하기 위해, 전단(front stage) 또는 후단(back stage)에 gm 증폭기(11a)와 캐패시터 C로 형성되는 미분 회로(하이패스(high pass) 필터(HPF))를 접속하도록 요구된다. 미분 회로의 경우에, 캐패시터만이 gm 증폭기의 입력측에 삽입되고, 상기 gm 증폭기의 회로는 실질적으로 동일한 회로가 된다.
설명을 간단하게 하기 위해, 여기서는 로우패스 필터를 예로 하여 이하와 같이 설명한다.
상기 gm 증폭기(11a)의 (+)입력(정상(正相) 입력 또는 비-반전 입력) 단자(이하 (+)입력이라 칭함)과 (-)입력(역상(逆相) 입력 또는 반전 입력) 단자(이하 (-)입력이라 칭함)에 대해, 예를 들면 워블 신호와 같은 신호의 독출은 독출 증폭기와 같은 신호원(20)으로부터 차동 입력으로 공급된다. 상기 캐패시터 C는 gm 증폭기(11a)의 출력측에 접속되어 로우패스 필터(LPF)를 형성하고, 그 출력은 출력 단자(11C)로부터 얻어진다. 또한, 11b는 gm 증폭기(11a)의 동작 전류를 설정하는 전류원(동작 전류원)이다.
상기 주파수 대역 설정 신호 발생 회로(12)는 동작 전류원(11b)의 전류치를 제어함으로써, 로우패스 필터의 차단 주파수를 소정치로 설정한다. 상기 전단 또는 후단에 gm 증폭기(11a)와 캐패시터 C로 형성된 미분 회로의 하이패스 필터(미도시)의 차단 주파수를 설정함에 따라 동시에, 상기 밴드 패스 필터의 주파수 대역이 설정된다. 상기 gm 증폭기(11a)는 R(저항) 시뮬레이션(simulation) 회로이며, 시뮬레이션될 상기 R의 저항치는 gm 증폭기(11a)의 동작 전류원(11b)의 전류치에 따라 변동한다. 이로 인해, CR 필터 회로가 시뮬레이션된다.
그러므로, 상기 주파수 대역 설정 신호 발생 회로(12)는 동작 전류원(11b)의 저항치를 선택된 일정치로 설정함으로써, 시뮬레이션 저항의 저항치를 선택하기 위한 것이다. 이에 따라, 상기 로우패스 필터의 차단 주파수는 캐패시터 C(및/또는 캐패시터 Ca)의 용량과의 관계에서 결정된다.
상기 주파수 대역 설정 신호 발생 회로(12)는 제1 로우패스 필터 회로(13), 제1 버퍼 증폭기(전압 팔로워(follower))(14), 제2 로우패스 필터 회로(15), 제2 버퍼 증폭기(전압 팔로워)(16), 승산 회로(17), 로우패스 필터(LPF)(18) 및 전압-전류(V-I) 변환 회로(19)로 구성된다. 상기 각 회로에서 증폭기의 (-)입력측은 각각 상호 접속되고, 제2 버퍼 증폭기(16)의 출력은 역상을 가진 신호로서 로우패스 필터 회로(13)의 (-)입력측에 귀환된다.
상기 제1 로우패스 필터 회로(13)는 gm 증폭기(11a)로서 등가 특성을 가진 gm 증폭기(13a), 캐패시터 C1 및 gm 증폭기(13a)의 동작 전류원(13b)로 구성된다. 상기 제1 로우패스 필터 회로(13)는 상기 gmㆍC 필터 회로(11)와 같은 등가 회로이다. 발진(oscillation) 회로 등으로부터 분주(divider) 회로(미도시) 등을 통해 분주된 기준 클록 CLK는 gm 증폭기(13a)의 (+)입력측에서 입력 단자(12a)로부터 수용된다. 상기 로우패스 필터 회로(13)의 출력은 제1 버퍼 증폭기(14)의 (+)입력에 공급된다. 상기 제1 버퍼 증폭기(14)의 출력은 제2 로우패스 필터 회로(15)의 (+)입력에 송출된다.
상기 제2 로우패스 필터 회로(15)는 gm 증폭기(11a)와 같은 등가 특성을 가진 gm 증폭기(15a), 캐패시터 C2 및 gm 증폭기(15a)의 동작 전류원(15b)로 구성된다. 상기 제2 로우패스 필터 회로(15)는 gmㆍC 필터 회로(11)와 같은 등가 회로이다. 상기 제2 로우패스 필터 회로(15)의 출력은 제2 버퍼 증폭기(16)의 (+)입력에 송출된다. 상기 제2 버퍼 증폭기(16)의 출력은 승산 회로(17)에 송출된다.
상기 승산 회로(17)는 입력 단자(12a)로부터 입력된 클록 CLK를 (-)입력에서 수용하고, 위상이 제1 및 제2 로우패스 필터 회로(13, 15)를 통해 180°만큼 벗어난 기준 클록 CLK와 원래의 기준 클록 CLK와의 위상 비교를 행하고, 클록 CLK의 위상 편차량에 상응하는 전압 출력을 생성한다. 상기 전압 출력은 로우패스 필터(LPF)(18)에서 수용되며, 상기 편차량에 따라 변동하는 전압은 적분치로서 얻어지며, 이 적분 전압은 V-I 변환 회로(19)에 의해 전류치로 변환된다. 상기 주파수 대역 설정 신호 발생 회로(12)는 변환된 전류치에 따라 달라지는 각 gm 증폭기의 동작 전류원(13b, 15b)의 전류치를 각각 제어함으로써, 180°만큼 벗어난 기준 클록 CLK와 원래의 기준 클록 CLK 사이에서 위상 편차를 발생시키지 않도록 하는 방향으로 부(negative)귀환 제어를 행한다.
이에 따라, 상기 기준 클록 CLK에 상응하는 주파수의 제어 전류치가 주파수 대역 설정 신호 발생 회로(12)에서 발생되고, 등가 회로의 3개 gm 증폭기의 동작 전류원(11b, 13b, 15b) 각각이 제어되고, 상기 gmㆍC 필터 회로(11)의 차단 주파수가 소정치로 설정된다. 따라서, 상기 gmㆍC 필터 회로(11)의 차단 주파수의 선택은 기준 클록 CLK의 주파수를 선택하거나, 또는 절환(切換)하여 행해진다.
상술된 바와 같은 회로에서 주파수를 정밀하게 설정하기 위해서, 주파수 대역 설정 신호 발생 회로(12)는 gmㆍC 필터 회로(11)와 등가인 2개의 gmㆍC 필터 회로를와 2개의 버퍼 증폭기와 이에 부속되는 승산 회로를 구비할 필요가 있다. 이에 따라, 바람직한 온도 특성과, 고정밀의 주파수 대역 선택이 달성된다. 그러나, 상기 회로는 이를 구성하는 회로 소자수를 복수 필요로 한다. 또한, 각 소자에 있어서 페어(pairing)성이 요구되며, 소자수에 따라 달라진다. 액티브 필터 회로를 IC로 형성한 경우에 점유 면적이 커지는 결점이 있다.
본 발명의 목적은 이러한 종래 기술의 결점을 해결하기 위한 액티브 필터 회로로서, 바람직한 온도 특성을 나타내며, 회로 소자수를 경감시킬 수 있는 gm 증폭기를 이용한 액티브 필터 회로를 제공하는 것이다.
본 발명의 다른 목적은 바람직한 온도 특성을 나타내며, 회로 소자수를 경감시킬 수 있는 gm 증폭기를 이용한 액티브 필터 회로를 포함하는 데이터 독출 회로, 데이터 기록 회로 또는 데이터 재생 장치를 제공하는 것이다.
이러한 목적을 달성하기 위한 본 발명의 제1 측면에 따른 액티브 필터 회로는 제1 gm 증폭기를 포함하는 액티브 필터와, 제1 gm 증폭기와 등가인 제2 gm 증폭기와, 상기 제2 gm 증폭기의 입력에 밴드갭 전압을 이용한 정전압을 공급하는 밴드갭 전원과, 상기 제2 gm 증폭기의 출력 전류를 전압으로 변환하는 전류-전압 변환 회로를 구비하고, 상기 제1 및 제2 gm 증폭기의 동작 전류는 상기 전류-전압 변환 회로의 출력 전압에 따라 제어된다.
또한, 본 발명은 제2 측면에 따른 액티브 필터 회로는 상기 전류-전압 변환 회로의 출력 전압을 전류로 변환하는 전압-전류 변환 회로를 추가로 포함하고, 상기 gm 증폭기의 동작 전류는 상기 전압-전류 변환 회로의 출력 전류에 따라 제어된다.
[발명을 실시형태]
도 1에 있어서, 1은 액티브 필터 회로이며, gmㆍC 필터 회로(11)와 주파수 대역 설정 신호 발생 회로(2)에 의해 형성된다. 또한, 전체 도면에서 동일한 구성 요소에는 동일한 참조 부호를 부여하고 이에 대한 설명을 생략한다.
상기 주파수 대역 설정 신호 발생 회로(2)는 순방향 다이오드 특성의 밴드갭 전압을 이용하여 정전압을 전원 전압으로서 발생시키는 밴드갭 전원(정전압 회로가 수용 가능함)(3)과, gm 증폭기(13a), 전류-전압 변환 회로(4), 전압-전류(V-I) 변환 회로(19)로 구성된다.
상기 밴드갭 전원(3)은 gm 증폭기(13a)의 (+)입력 단자(13d)와 (-)입력 단자(13e) 사이에 삽입되고, (+)입력 단자(13d)와 (-)입력 단자(13e) 사이에 기준 전압 Vref를 공급한다. 상기 전류-전압 변환 회로(4)는 저항 R과, 정전압 회로(5)로 구성된다. 상기 저항 R은 gm 증폭기(13a)의 출력 단자(13c)와 그라운드 GND 사이에 접속된다. 상기 전류-전압 변환 회로(4)는 gm 증폭기(13a)의 출력 전류를 전압으로 변환한다. 정전압 회로(5)는 정전압 Vin를 생성하고, 그라운드 GND와 전압-전류(V-I) 변환 회로(19)의 (-)입력 단자(19b) 사이에 접속되어 있다.
그리고, gm 증폭기(13a)의 출력 단자(13c)는 전압-전류(V-I) 변환 회로(19의 (+)입력 단자(19a)에 접속되어 있다. 여기서, 도 5의 캐패시터 Cl은 삭제되어 있다. 그러므로, 전압-전류(V-I) 변환 회로(19)의 (+)입력 단자(19a)와 (-)입력 단자(19b) 사이에 공급된 전압은 저항 R의 단자 전압 Vout에서 정전압 Vin을 감산하여 얻은 전압치와 상응한다.
여기서, gm 증폭기(13a)의 출력 전류는 밴드갭 전원(3)의 기준 전압 Vref가 전류치로 변환된 것이며, 상기 전압이 밴드갭 전압을 이용한 정전압이기 때문에, 상기 전압은 실질적으로 온도에 영향을 받지 않는 정전압이 된다. 따라서, gm 증폭기(13a)의 출력 전류도 온도에 영향을 받지 않는 정전류가 된다. 그 결과, 이 전류를 저항 R에 의해 변환하여 발생된 전압 Vout도 동일한 특성을 나타낸다.
여기서, gmㆍC 필터 회로(11)의 차단 주파수를 제어하기 위한 제어 전류치를 i 로 가정한 경우에, 이 전류치 i를 발생하는 V-I 변환전에 변환되는 입력 전압치(변환 전압치)를 다음과 같다;
Vs=Vout-Vinㆍㆍㆍ(l)
따라서, 전류-전압 변환 회로(4)에서 저항 R의 단자 전압 Vout와 정전압 회로(5)의 정전압 Vin을 선택함으로써, gmㆍC 필터 회로(11)는 소정의 차단 주파수를 포함하며, 온도에 영향을 받지 않는 필터 회로를 제공한다. 즉, 이 실시예에서는 전류-전압 변환 회로(4)의 저항 R의 저항치와 정전압 회로(5)의 정전압치 Vin이 gmㆍC 필터 회로(11)의 차단 주파수에 대응하여 선택된다.
또한, gm 증폭기(13a)의 gm은 다음과 같으며, 여기서, R은 저항 R의 저항치이다;
gm=1/RㆍVin/Vrefㆍㆍㆍ(2)
여기서, 가변 저항이 도 1의 저항 R에 이용되는 경우에, 제어 전류의 전류치 i는 조정되어 선택될 수 있다. 이에 따라, gmㆍC 필터 회로(11)의 차단 주파수가 선택될 수 있다.
도면에서 점선으로 표시된 gmㆍC 필터 회로(11)와 캐패시터 Ca로 형성된 미분 회로는 하이패스 필터(21)를 구성한다. 도시된 바와 같이, 하이패스 필터(21)를 액티브 필터 회로(10)에 접속시키는 캐스캐이드(cascade)에 의해 밴드갭 필터가 제공된다. 상기 하이패스 필터(21)의 전류원(11b)과 액티브 필터 회로(10)의 전류원(11b)을 동시에 제어함으로써, 상기 밴드갭 필터의 주파수 대역이 소정치로 설정될 수 있다. 또한, 후술되는 바와 같이, 가변 저항이 저항 R에 이용되는 경우와, 정전압 회로(5)의 전압 Vin이 가변형으로 된 경우에, 상기 밴드갭 필터의 주파수 대역이 선택될 수 있다.
도 2는 도 1의 저항 R이 외부 장착형으로 변형되며, 또 가변형으로 된 다른 실시예를 나타낸다. 그 동작에 대한 설명은 생략한다.
도 2의 액티브 필터 회로의 특징은 저항 R을 외부 장착으로 변형하고, 가변형으로 함으로써, 회로 특성의 편차가 상기 가변 저항에 의해 조정될 수 있다. 그러므로, 제품 생산에서 필터 특성의 편차가 흡수될 수 있다. 물론, 제품 생산에서 가변 저항을 이용하지 않고, 간단히 외부 장착형 고정 저항을 이용하여 저항치를 각각 선택함으로써, 상기 편차가 조정될 수 있다. 또한, 이 외부 장착형 저항 R의 저항치를 선택함으로써, gmㆍC 필터 회로(11)의 차단 주파수가 선택될 수 있다.
도 3에서, 도 2의 가변 저항 R 대신에, 외부 장착 고정 저항만이 이용되고, 정전압 회로(5)는 전압치 Vin가 가변형으로 된 가변형 정전압 발생 회로(6)로 대체된다.
이 실시예에서, 도 1의 밴드갭 전원(3)은 밴드갭 전원 회로로 변형되며, 밴드갭 전원 전압 발생 회로(30)와 분압 저항 회로(31)로 구성된다. 상기 분압 저항 회로(31)의 저항 RI, R2의 접속점 Nl을 이용하여 기준 전압 Vref가 저항 Rl의 단자 전압으로서 발생된다.
gm 증폭기(13a)는 2단 접속의 차동 증폭기(13O, 131)로 구성된 가변형 gm 증폭기이다. 상기 차동 증폭기(13O, 131)의 차동 입력은 기준 전압 Vref를 각각 수용한다. 상기 차동 증폭기(13O, 131)는 공통의 액티브 부하를 나타내는 커런트 미러 회로(132, 133)를 포함하고 있다. 상기 커런트 미러 회로(132, 133)는 전원 라인측에 2단으로 쌓여 있으며 캐스캐이드 접속되어 있다. 또한, 차동 증폭기(130, 131)의 차동 트랜지스터의 이미터 면적비(또는 접속 셀수)는 1:4 및 4:1로 각각 설정된다.
도면의 오른쪽에 도시된 바와 같이, 상기 gmㆍC 필터 회로(11)의 gm 증폭기(11a)도 gm 증폭기(13a)와 동일한 회로이다.
상기 차동 증폭기(130)의 출력은 커런트 미러 회로(132)의 출력측 트랜지스터와 차동 트랜지스터의 한쪽 사이의 접속점 N2로부터 취해지며, 전압-전류(V-I) 변환 회로(19)의 (+)입력 단자(19a)에 공급된다.
상기 가변형 전압치 Vin를 발생시키 가변형 정전압 발생 회로(6)는 사다리형 D/A 변환 회로(R-2R·DAC)(6a)와 레지스터(6b)와, 레지스터(6b)로 구성되고, MPU와 같은 데이터가 레지스터(6b)에서 설정되고, 이 설정 데이터를 R-2RㆍDAC(6a)로 D/A 변환함으로써 전압치 Vin이 프로그램형 전압 발생 회로를 구성하는 상기 설정 데이터에 따라 발생된다.
상기 전압치 Vin은 gmㆍC 필터 회로(11)의 차단 주파수를 설정하는 데이터를 레시스터(6b)에 제공함에 따라 발생된다. 이에 따라, gmㆍC 필터 회로(11)의 차단 주파수가 선택된다. 즉, gmㆍC 필터 회로(11)는 가변형 필터로 동작한다.
여기서, 동일한 저항치를 가진 저항이 기준 전압 Vref을 발생시키는 분압 저항 회로(31)의 저항 Rl과, 사다리형 D/A 변환 회로(6a)를 대신하는 R-2R의 각 저항에 이용되고, 또 높은 페어성을 가진 저항을 이용하여 IC화되는 경우에, 각 필터 회로의 특성 편차가 경감될 수 있다.
또한, 저항 R은 고정 저항이지만, 이 저항도 도 2에 도시된 바와 같은 불변 저항으로 변형해도 된다. 또한, 가변 정전압 발생 회로(6)가 상기 변형된 가변 저항 R의 한쪽에 직렬로 제공되는 경우에, 상기 가변 정전압 발생 회로(6)는 정전압 발생 회로(5)로 변형될 수 있다. 즉, 입력 전압치 Vs를 발생시키는 회로는 가변 저항 R과, 정전압을 가변 저항 R의 단자에 공급하는 정전압 발생 회로로 구성될 수 있다.
도 4는 광디스크(CD, DVD 등)로부터 독출되는 워블 신호 등이 추출되는 경우의 실시예를 나타내며, 상기 필터의 차단 주파수가 데이터 기록 속도의 배수(2 배, 4 배, 8 배,ㆍㆍㆍ)에 따라 3T~11T의 범위내에서 선택되는 데이터 독출 회로 또는 데이터 기록 회로를 나타낸다. 또한, 캐스캐이드 접속된 하이패스 필터의 도시는 생략한다.
상기 gmㆍC 필터 회로(11)의 출력 단자(11c)에서의 신호 일부가 DSP(digital signal processor)(7)에 입력되고, 기록 속도의 배수에 대응하는 펄스 신호 P가 생성된다. 상기 펄스 신호 P를 PWM 펄스 발생 회로(8)에 입력함으로써, 기록 속도의 배수에 대응하는 PWM 펄스 Ppwm이 발생되며, 이는 T 형 LPF(9)에 입력되어 적분 및 분압됨에 따라, 상기 데이터 기록 속도의 배수에 대응하는 전압치 Vin이 발생된다.
이로 인해, 상기 데이터의 기록 속도의 배수(2 배, 4 배, 8 배,ㆍㆍㆍ)에 대응하는 전압치 Vin이 얻어지고, 상기 데이터의 기록 속도의 배수(2 배, 4 배, 8 배,ㆍㆍㆍ)에 대응하는 gmㆍC 필터 회로(11)의 차단 주파수치가 설정된다. 이 경우에, 미도시된 하이패스 필터의 차단 주파수도 동시에 설정된다.
상술된 바와 같이, 이 실시예에서는 상기 변환 전압 Vs가 vs=Vout-Vin 에 따른 저항 R의 단자 전압에 대해 감산하는 예로 들었으나, 상기 변환 전압 Vs는 Vs=Vout+Vin 에 따라 가산하도록 해도 된다. 상술된 바와 같이, 상기 정전압 발생 회로가 가변 저항 R의 한쪽에 직렬로 제공되는 예는 상기 변형에 상응한다. 또한, 상기 변형은 도 1의 정전압 회로(5)의 정전압의 +극과 -극을 역전함으로써 실현될 수 있다.
또한, 상술된 실시예에서 제어 전류치는 전류-전압 변환 회로(4)의 전압치를 전압-전류(V-I) 변환 회로(19)로 변환하여 얻고 있으나, 상기 gm 증폭기의 동작 전류는 버퍼 증폭기 등을 통해 전류-전압 변환 회로(4)의 전압치에 의해 전압 제어될 수 있다.
또한, 이 실시예의 주파수 대역 설정 신호 발생 회로(2)는 LPF(로우패스 필터)의 차단 주파수 설정을 제어하고 있으나, 도 1에 점선으로 도시된 바와 같이 전단 또는 후단에 하이패스 필터를 캐스캐이드 접속하고, 이 HPF의 gm 증폭기의 동작 전류원을 전압-전류(V-I) 변환 회로(19)의 출력 전류로 동시에 제어함으로써, 전체를 밴드 패스 필터로서 구성할 수 있도 있다.
또한, 도 3 및 도 4의 실시예의 gm 증폭기는 일례이며, 각종 gm 증폭기 회로가 이용될 수 있다.
상술한 바와 같이 본 발명에 따르면, 실질적으로 온도에 의존하지 않는 전류가 밴드갭 전원을 이용하여 액티브 필터 회로의 gm 증폭기와 등가인 gm 증폭기에서 생성되고, 생성된 전압은 액티브 필터 회로의 차단 주파수에 상응하는 동작 전류를 발생시키는 전압치로 전류-전압 변환 회로에 의해 변환된다. 그리고, 상기 액티브 필터 회로의 gm 증폭기의 동작 전류는 전류-전압 변환 회로의 출력 전압에 따라 제어된다.
이에 따라, 상기 기준 클록 CLK를 수용하는 일이 없으며, 또 복수의 gm 증폭기, 버퍼 증폭기, 위상 비교 회로 등과 같은 다수의 회로를 필요로 하는 일이 없고, 바람직한 온도 특성을 가진 안정된 필터가 제조될 수 있다. 따라서, 이 액티브 필터 회로가 IC화로 형성된 경우에, 그 점유 면적이 경감될 수 있다. 또한, 상기 액티브 필터 회로의 차단 주파수의 선택이 전류-전압 변환 회로의 변환 비율을 선택함으로써 용이하게 행해질 수 있다. 즉, 상기 차단 주파수는 예를 들어 전류-전압 변환 회로로서 IC에 외부 장착될 가변 저항 또는 가변형 정전압 회로를 이용함으로써 선택될 수 있다.
그 결과, 바람직한 온도 특성을 나타내며, 회로 소자수를 경감시킬 수 있는 gm 증폭기를 이용한 액티브 필터 회로가 용이하게 실현될 수 있다. 또, 이 gm 증폭기를 이용한 액티브 필터 회로를 포함하는 데이터 독출 회로, 데이터 기록 회로 및 데이터 재생 장치도 상술한 바와 같은 장점을 가질 수 있다.
도 1은 본 발명에 따른 gm 증폭기를 이용한 액티브 필터 회로가 공급된 한 실시예를 나타내는 블록도.
도 2는 다른 실시예를 나타내는 블록도.
도 3은 또다른 실시예를 나타내는 블록도.
도 4는 또다른 실시예를 나타내는 블록도.
도 5는 종래의 액티브 필터 회로의 일례를 설명하는 도면.

Claims (20)

  1. 제1 gm 증폭기를 포함하는 액티브 필터와,
    상기 제1 gm 증폭기와 등가인 제2 gm 증폭기와,
    상기 제2 gm 증폭기의 입력에 밴드갭 전압을 이용한 정전압을 공급하는 밴드갭 전원과,
    상기 제2 gm 증폭기의 출력 전류를 전압으로 변환하는 전류-전압 변환 회로를 구비하고,
    상기 제1 및 제2 gm 증폭기의 동작 전류는 상기 전류-전압 변환 회로의 출력 전압에 따라 제어되는 것을 특징으로 하는 gm 증폭기를 이용한 액티브 필터 회로.
  2. 제1항에 있어서,
    상기 전류-전압 변환 회로의 출력 전압을 전류로 변환하는 전압-전류 변환 회로를 추가로 포함하고,
    상기 제1 및 제2 gm 증폭기의 동작 전류는 상기 전압-전류 변환 회로의 출력 전류에 따라 제어되는 것을 특징으로 하는 gm 증폭기를 이용한 액티브 필터 회로.
  3. (+)입력 및 (-)입력을 가진 제1 gm 증폭기를 포함하는 액티브 필터와,
    상기 제1 gm 증폭기와 등가인 제2 gm 증폭기와,
    상기 제2 gm 증폭기의 (+)입력과 (-)입력 사이에 밴드갭 전압을 이용한 정전압을 공급하는 밴드갭 전원과,
    상기 제2 gm 증폭기의 출력 전류를 전압으로 변환하는 전류-전압 변환 회로와,
    상기 전류-전압 변환 회로의 출력 전압을 전류로 변환하는 전압-전류 변환 회로를 구비하고,
    상기 제1 및 제2 gm 증폭기의 동작 전류는 상기 전압-전류 변환 회로의 출력 전류에 따라 설정되는 것을 특징으로 하는 gm 증폭기를 이용한 액티브 필터 회로.
  4. 제3항에 있어서,
    상기 전류-전압 변환 회로는 상기 제2 gm 증폭기의 출력 전류를 수용하는 저항을 구비하여 소정 전압을 발생시키고, 상기 액티브 필터가 소정의 차단 주파수를 가진 필터로서 기능하는 동작 전류에 대응하는 변환 전압을 상기 저항의 단자 전압에 따라 발생시키는 것을 특징으로 하는 gm 증폭기를 이용한 액티브 필터 회로.
  5. 제4항에 있어서,
    제1 및 제2 캐패시터를 추가로 포함하고,
    상기 밴드갭 전원은 순방향 다이오드 특성의 밴드갭 전압을 이용하여 정전압을 발생하는 정전압 회로이고,
    상기 제1 gm 증폭기는 복수 제공되며, 상기 복수의 gm 증폭기 중 하나와 상기 제1 캐패시터는 적분 회로를 구성하고, 상기 복수의 gm 증폭기 중 그외의 것과 상기 제2 캐패시터는 미분 회로를 구성하고,
    상기 액티브 필터는 적분 회로와 캐스캐이드 접속된 미분 회로로 구성되고,
    상기 전압-전류 변환 회로는 (+)입력 및 (-)입력을 구비하고,
    상기 전류-전압 변환 회로는 상기 단자 전압에 가산 또는 감산되는 소정 전압을 발생하는 정전압 회로를 추가로 구비하고, 상기 전압-전류 변환 회로의 (+)입력과 (-)입력 사이에서 상기 소정 전압을 상기 저항의 단자 전압에 대해 가산 또는 감산하여 얻은 전압을 상기 변환 전압으로서 출력하는 것을 특징으로 하는 gm 증폭기를 이용한 액티브 필터 회로.
  6. 제5항에 있어서,
    상기 저항은 가변 저항이며,
    상기 가변 저항의 저항치는 상기 액티브 필터가 소정의 차단 주파수를 제공하도록 선택되는 것을 특징으로 하는 gm 증폭기를 이용한 액티브 필터 회로.
  7. 제5항에 있어서,
    상기 정전압 회로는 상기 회로로부터 외부 데이터를 수용하며 상기 데이터에 따라 정전압을 발생시키는 프로그램형 정전압 발생 회로인 것을 특징으로 하는 gm 증폭기를 이용한 액티브 필터 회로.
  8. 제1 gm 증폭기와 캐패시터를 구비한 액티브 필터와, 상기 제1 gm 증폭기의 동작 전류를 제어함으로써 상기 액티브 필터의 차단 주파수를 소정치로 설정하는 설정 신호 발생 회로를 포함하는 데이터 독출 회로로서,
    상기 설정 신호 발생 회로는 제1 gm 증폭기와 등가인 제2 gm 증폭기와, 밴드갭 전압을 이용한 정전압을 상기 제2 gm 증폭기의 입력에 공급하는 밴드갭 전원과, 상기 제2 gm 증폭기의 출력 전류를 전압으로 변환하는 전류-전압 변환 회로를 구비하고,
    상기 제1 및 제2 gm 증폭기의 동작 전류는 상기 전류-전압 변환 회로의 출력 전압에 따라 제어되는 것을 특징으로 하는 데이터 독출 회로.
  9. 제8항에 있어서,
    상기 설정 신호 발생 회로는 전류-전압 변환 회로의 출력 전압을 전류로 변환하는 전압-전류 변환 회로를 추가로 포함하고,
    상기 제1 및 제2 gm 증폭기의 동작 전류는 상기 전압-전류 변환 회로의 출력 전류에 따라 제어되는 것을 특징으로 하는 데이터 독출 회로.
  10. 제1 gm 증폭기와 캐패시터를 구비한 액티브 필터와, 상기 제1 gm 증폭기의 동작 전류를 제어함으로써 상기 액티브 필터의 차단 주파수를 소정치로 설정하는 설정 신호 발생 회로를 포함하는 데이터 독출 회로로서,
    상기 제1 gm 증폭기는 (+)입력 및 (-)입력을 포함하고,
    상기 설정 신호 발생 회로는 상기 제1 gm 증폭기와 등가인 제2 gm 증폭기와, 상기 제2 gm 증폭기의 (+)입력과 (-)입력 사이에 밴드갭 전압을 이용한 정전압을 공급하는 밴드갭 전원과, 상기 제2 gm 증폭기의 출력 전류를 전압으로 변환하는 전류-전압 변환 회로와, 상기 전류-전압 변환 회로의 출력 전압을 전류로 변환하는 전압-전류 변환 회로를 구비하고,
    상기 제1 및 제2 gm 증폭기의 동작 전류는 상기 전압-전류 변환 회로의 출력 전류에 따라 설정되는 것을 특징으로 하는 데이터 독출 회로.
  11. 제10항에 있어서,
    상기 전류-전압 변환 회로는 상기 제2 gm 증폭기의 출력 전류를 수용하는 저항을 구비하여 소정 전압을 발생시키고, 상기 액티브 필터가 소정의 차단 주파수를 가진 필터로서 기능하는 동작 전류에 대응하는 변환 전압을 상기 저항의 단자 전압에 따라 발생시키는 것을 특징으로 하는 데이터 독출 회로.
  12. 제10항에 있어서,
    상기 전압-전류 변환 회로는 (+)입력 및 (-)입력을 구비하고,
    상기 전류-전압 변환 회로는 상기 단자 전압에 가산 또는 감산되는 소정 전압을 발생하는 정전압 회로를 추가로 구비하고, 상기 전압-전류 변환 회로의 (+)입력과 (-)입력 사이에서 상기 소정 전압을 상기 저항의 단자 전압에 대해 가산 또는 감산하여 얻은 전압을 상기 변환 전압으로서 출력하는 것을 특징으로 하는 데이터 독출 회로.
  13. 제12항에 있어서,
    제1 및 제2 캐패시터를 추가로 포함하고,
    상기 제1 gm 증폭기는 복수 제공되며, 상기 복수의 gm 증폭기 중 하나와 상기 제1 캐패시터는 적분 회로를 구성하고, 상기 복수의 gm 증폭기 중 그외의 것과 상기 제2 캐패시터는 미분 회로를 구성하고,
    상기 액티브 필터는 적분 회로와 캐스캐이드 접속된 미분 회로로 구성되고,
    상기 전압-전류 변환 회로는 (+)입력 및 (-)입력을 구비하고,
    상기 전류-전압 변환 회로는 상기 단자 전압에 가산 또는 감산되는 소정 전압을 발생하는 정전압 회로를 추가로 구비하고, 상기 전압-전류 변환 회로의 (+)입력과 (-)입력 사이에서 상기 소정 전압을 상기 저항의 단자 전압에 대해 가산 또는 감산하여 얻은 전압을 상기 변환 전압으로서 출력하는 것을 특징으로 하는 데이터 독출 회로.
  14. 제1 gm 증폭기와 캐패시터를 구비한 액티브 필터와, 상기 제1 gm 증폭기의 동작 전류를 제어함으로써 상기 액티브 필터의 차단 주파수를 소정치로 설정하는 설정 신호 발생 회로를 포함하는 데이터 기록 회로로서,
    상기 설정 신호 발생 회로는 제1 gm 증폭기와 등가인 제2 gm 증폭기와, 밴드갭 전압을 이용한 정전압을 상기 제2 gm 증폭기의 입력에 공급하는 밴드갭 전원과, 상기 제2 gm 증폭기의 출력 전류를 전압으로 변환하는 전류-전압 변환 회로를 구비하고,
    상기 제1 및 제2 gm 증폭기의 동작 전류는 상기 전류-전압 변환 회로의 출력 전압에 따라 제어되는 것을 특징으로 하는 데이터 기록 회로.
  15. 제14항에 있어서,
    상기 설정 신호 발생 회로는 전류-전압 변환 회로의 출력 전압을 전류로 변환하는 전압-전류 변환 회로를 추가로 포함하고,
    상기 제1 및 제2 gm 증폭기의 동작 전류는 상기 전압-전류 변환 회로의 출력 전류에 따라 제어되는 것을 특징으로 하는 데이터 기록 회로.
  16. 제1 gm 증폭기와 캐패시터를 구비한 액티브 필터와, 상기 제1 gm 증폭기의 동작 전류를 제어함으로써 상기 액티브 필터의 차단 주파수를 소정치로 설정하는 설정 신호 발생 회로를 포함하는 데이터 기록 회로로서,
    상기 제1 gm 증폭기는 (+)입력 및 (-)입력을 포함하고,
    상기 설정 신호 발생 회로는 상기 제1 gm 증폭기와 등가인 제2 gm 증폭기와, 상기 제2 gm 증폭기의 (+)입력과 (-)입력 사이에 밴드갭 전압을 이용한 정전압을 공급하는 밴드갭 전원과, 상기 제2 gm 증폭기의 출력 전류를 전압으로 변환하는 전류-전압 변환 회로와, 상기 전류-전압 변환 회로의 출력 전압을 전류로 변환하는 전압-전류 변환 회로를 구비하고,
    상기 제1 및 제2 gm 증폭기의 동작 전류는 상기 전압-전류 변환 회로의 출력 전류에 따라 설정되는 것을 특징으로 하는 데이터 기록 회로.
  17. 제16항에 있어서,
    상기 전류-전압 변환 회로는 상기 제2 gm 증폭기의 출력 전류를 수용하는 저항을 구비하여 소정 전압을 발생시키고, 상기 액티브 필터가 소정의 차단 주파수를 가진 필터로서 기능하는 동작 전류에 대응하는 변환 전압을 상기 저항의 단자 전압에 따라 발생시키는 것을 특징으로 하는 데이터 기록 회로.
  18. 제17항에 있어서,
    상기 전압-전류 변환 회로는 (+)입력 및 (-)입력을 구비하고,
    상기 전류-전압 변환 회로는 상기 단자 전압에 가산 또는 감산되는 소정 전압을 발생하는 정전압 회로를 추가로 구비하고, 상기 전압-전류 변환 회로의 (+)입력과 (-)입력 사이에서 상기 소정 전압을 상기 저항의 단자 전압에 대해 가산 또는 감산하여 얻은 전압을 상기 변환 전압으로서 출력하는 것을 특징으로 하는 데이터 기록 회로.
  19. 제18항에 있어서,
    제1 및 제2 캐패시터를 추가로 포함하고,
    상기 제1 gm 증폭기는 복수 제공되며, 상기 복수의 gm 증폭기 중 하나와 상기 제1 캐패시터는 적분 회로를 구성하고, 상기 복수의 gm 증폭기 중 그외의 것과 상기 제2 캐패시터는 미분 회로를 구성하고,
    상기 액티브 필터는 적분 회로와 캐스캐이드 접속된 미분 회로로 구성되고,
    상기 전압-전류 변환 회로는 (+)입력 및 (-)입력을 구비하고,
    상기 전류-전압 변환 회로는 상기 단자 전압에 가산 또는 감산되는 소정 전압을 발생하는 정전압 회로를 추가로 구비하고, 상기 전압-전류 변환 회로의 (+)입력과 (-)입력 사이에서 상기 소정 전압을 상기 저항의 단자 전압에 대해 가산 또는 감산하여 얻은 전압을 상기 변환 전압으로서 출력하는 것을 특징으로 하는 데이터 기록 회로.
  20. 제1 gm 증폭기와 캐패시터를 구비한 액티브 필터와, 상기 제1 gm 증폭기의 동작 전류를 제어함으로써 상기 액티브 필터의 차단 주파수를 소정치로 설정하는 설정 신호 발생 회로를 포함하는 데이터 재생 회로로서,
    상기 설정 신호 발생 회로는 제1 gm 증폭기와 등가인 제2 gm 증폭기와, 밴드갭 전압을 이용한 정전압을 상기 제2 gm 증폭기의 입력에 공급하는 밴드갭 전원과, 상기 제2 gm 증폭기의 출력 전류를 전압으로 변환하는 전류-전압 변환 회로를 구비하고,
    상기 제1 및 제2 gm 증폭기의 동작 전류는 상기 전류-전압 변환 회로의 출력 전압에 따라 제어되는 것을 특징으로 하는 데이터 재생 회로.
KR1020040100800A 2003-12-03 2004-12-03 gm 증폭기를 이용한 액티브 필터 회로, 이를 이용한데이터 독출 회로, 데이터 기록 회로 및 데이터 재생 장치 KR20050053515A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2003-00404118 2003-12-03
JP2003404118 2003-12-03

Publications (1)

Publication Number Publication Date
KR20050053515A true KR20050053515A (ko) 2005-06-08

Family

ID=34631672

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040100800A KR20050053515A (ko) 2003-12-03 2004-12-03 gm 증폭기를 이용한 액티브 필터 회로, 이를 이용한데이터 독출 회로, 데이터 기록 회로 및 데이터 재생 장치

Country Status (4)

Country Link
US (1) US20050122161A1 (ko)
KR (1) KR20050053515A (ko)
CN (1) CN1625050A (ko)
TW (1) TW200525880A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101010501B1 (ko) * 2006-01-26 2011-01-21 텍사스 인스트루먼츠 인코포레이티드 초퍼­안정화된 증폭기 및 초퍼­안정화된 증폭기를 동작시키는 방법

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009055265A (ja) * 2007-08-27 2009-03-12 Sanyo Electric Co Ltd ハイパスフィルタ
US8107574B2 (en) * 2008-08-28 2012-01-31 Korea Electronics Technology Institute Filter tuning circuit for wireless communication system
DE102009029481A1 (de) * 2009-09-15 2011-03-24 Robert Bosch Gmbh Wandlerstufe zur Erfassung eines Sensorsignals
WO2015066867A1 (en) * 2013-11-07 2015-05-14 Qualcomm Incorporated Clock and data drivers with enhanced transconductance and suppressed output common-mode
CN103780223B (zh) * 2014-01-23 2017-02-08 西安电子科技大学 中心频率线性可调的窄带滤波器

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100312623B1 (ko) * 1993-02-26 2001-12-28 이데이 노부유끼 액티브필터회로장치
US5912583A (en) * 1997-01-02 1999-06-15 Texas Instruments Incorporated Continuous time filter with programmable bandwidth and tuning loop
US6075407A (en) * 1997-02-28 2000-06-13 Intel Corporation Low power digital CMOS compatible bandgap reference
JP3164008B2 (ja) * 1997-03-04 2001-05-08 日本電気株式会社 無線受信機
US6194947B1 (en) * 1998-07-24 2001-02-27 Global Communication Technology Inc. VCO-mixer structure
JP2000082937A (ja) * 1998-09-07 2000-03-21 Hitachi Ltd 時分割アナログフィルタ制御方法および磁気ディスクシステム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101010501B1 (ko) * 2006-01-26 2011-01-21 텍사스 인스트루먼츠 인코포레이티드 초퍼­안정화된 증폭기 및 초퍼­안정화된 증폭기를 동작시키는 방법

Also Published As

Publication number Publication date
TW200525880A (en) 2005-08-01
CN1625050A (zh) 2005-06-08
US20050122161A1 (en) 2005-06-09

Similar Documents

Publication Publication Date Title
KR100676354B1 (ko) 가변 저항 회로, 연산 증폭 회로, 반도체 집적 회로,시상수 전환 회로 및 파형 성형 회로
US8022774B2 (en) Phase-locked loop circuit, recording-and-reproducing apparatus, and electronic apparatus
US20050232101A1 (en) Filter circuit
US6504799B1 (en) Tracking error balance adjustment circuit and a current control circuit used for an optical disk playback apparatus, and an optical disk playback apparatus including the same
US5864249A (en) PLL circuit and recording or reproducing apparatus utilizing the same
JPH1021634A (ja) アクティブ・ワイドレンジpll装置、位相ロックループ方法及びディスク再生装置
KR20010087400A (ko) 자기 정보 저장 장치와 그에 사용하기 위한 집적 회로
KR20050053515A (ko) gm 증폭기를 이용한 액티브 필터 회로, 이를 이용한데이터 독출 회로, 데이터 기록 회로 및 데이터 재생 장치
US6114686A (en) Current-to-voltage conversion IC and a photoelectric conversion IC
JP2005322367A (ja) ノイズキャンセル回路及びノイズキャンセル方法
US5635863A (en) Programmable phase comparator
JPH08335318A (ja) 光学的記録媒体再生装置
CN1808583B (zh) 光盘再现和记录装置中用电荷泵执行写测试的方法和装置
JP2008205614A (ja) 受光回路
US5742199A (en) Filter circuit and electronic apparatus
JP2005192205A (ja) gmアンプを用いたアクディブフィルタ回路、これを用いるデータ読出回路、データ書込回路およびデータ再生装置
Kim et al. A CMOS 4/spl times/speed DVD read channel IC
JP2005535954A (ja) 電圧調整器
JP3370045B2 (ja) 時定数切換回路および波形成形回路
JPH0964747A (ja) D/a変換インターフェース
JPH11203681A (ja) 光ディスク装置
JP2908302B2 (ja) デジタル記録信号処理回路
JP2003051117A (ja) 光ディスク装置
JPH09252224A (ja) 電流/電圧変換回路
JP3452232B2 (ja) フイルタ回路及び電子機器

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid