KR20040086159A - 플라즈마 디스플레이 패널의 구동 방법 - Google Patents

플라즈마 디스플레이 패널의 구동 방법 Download PDF

Info

Publication number
KR20040086159A
KR20040086159A KR1020040005617A KR20040005617A KR20040086159A KR 20040086159 A KR20040086159 A KR 20040086159A KR 1020040005617 A KR1020040005617 A KR 1020040005617A KR 20040005617 A KR20040005617 A KR 20040005617A KR 20040086159 A KR20040086159 A KR 20040086159A
Authority
KR
South Korea
Prior art keywords
discharge
cell
electrode
display
voltage
Prior art date
Application number
KR1020040005617A
Other languages
English (en)
Other versions
KR101217967B1 (ko
Inventor
사끼따고이찌
Original Assignee
후지쯔 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후지쯔 가부시끼가이샤 filed Critical 후지쯔 가부시끼가이샤
Publication of KR20040086159A publication Critical patent/KR20040086159A/ko
Application granted granted Critical
Publication of KR101217967B1 publication Critical patent/KR101217967B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • EFIXED CONSTRUCTIONS
    • E03WATER SUPPLY; SEWERAGE
    • E03BINSTALLATIONS OR METHODS FOR OBTAINING, COLLECTING, OR DISTRIBUTING WATER
    • E03B3/00Methods or installations for obtaining or collecting drinking water or tap water
    • E03B3/06Methods or installations for obtaining or collecting drinking water or tap water from underground
    • E03B3/08Obtaining and confining water by means of wells
    • E03B3/15Keeping wells in good condition, e.g. by cleaning, repairing, regenerating; Maintaining or enlarging the capacity of wells or water-bearing layers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B08CLEANING
    • B08BCLEANING IN GENERAL; PREVENTION OF FOULING IN GENERAL
    • B08B9/00Cleaning hollow articles by methods or apparatus specially adapted thereto 
    • B08B9/02Cleaning pipes or tubes or systems of pipes or tubes
    • B08B9/027Cleaning the internal surfaces; Removal of blockages
    • B08B9/04Cleaning the internal surfaces; Removal of blockages using cleaning devices introduced into and moved along the pipes
    • B08B9/043Cleaning the internal surfaces; Removal of blockages using cleaning devices introduced into and moved along the pipes moved by externally powered mechanical linkage, e.g. pushed or drawn through the pipes
    • B08B9/0433Cleaning the internal surfaces; Removal of blockages using cleaning devices introduced into and moved along the pipes moved by externally powered mechanical linkage, e.g. pushed or drawn through the pipes provided exclusively with fluid jets as cleaning tools
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Environmental & Geological Engineering (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Hydrology & Water Resources (AREA)
  • Public Health (AREA)
  • Water Supply & Treatment (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

콘트라스트의 증대를 초래하지 않고, 어드레싱의 준비에서 표시 전극과 어드레스 전극과의 전극간의 벽 전압을 제어하며, 그것에 의해 어드레싱의 신뢰성을 높인다. 어드레싱의 준비로서 화면 내의 셀의 벽 전압을 제어하는 초기화의 조작으로서, 이전의 표시에서 점등시키지 않은 이전 소등 셀만으로 방전을 발생시키는 제1 둔파(鈍波) 인가와, 이전 소등 셀 및 이전의 표시에서 점등시킨 이전 점등 셀의 쌍방에서 방전을 발생시키는 제2 둔파 인가를 행한다.

Description

플라즈마 디스플레이 패널의 구동 방법{METHOD FOR DRIVING PLASMA DISPLAY PANEL}
본 발명은, 플라즈마 디스플레이 패널(Plasma Display Panel : PDP)의 구동 방법에 관한 것으로, 면방전 형식의 AC형 PDP의 구동에 적합하다. 여기서 말하는 면방전 형식은, 휘도를 확보하는 표시 방전에서 양극 및 음극으로 되는 한쌍의 표시 전극을, 전면측 또는 배면측의 기판 상에 평행하게 배열하는 형식이다. AC형플라즈마 디스플레이 패널의 문제 중 하나로 화면 내의 비발광이어야 할 영역의 발광, 즉 배경 발광이 있다.
도 1은 전형적인 면방전형 플라즈마 디스플레이 패널의 셀 구조를 도시한다. PDP(1)는 한쌍의 기판 구조체(기판 위에 셀 구성 요소를 형성한 구조체)로 이루어진다. 전면측의 기판 구조체는 유리 기판(11)을 갖고, 그 내면에 2개 1조의 표시 전극 X(제1 표시 전극) 및 표시 전극 Y(제2 표시 전극)가 매트릭스 표시의 1행에 1조씩 배치된다. 표시 전극 X, Y는, 면방전 갭을 형성하는 투명 도전막(41)과 그 단연부에 중첩된 금속막(42)으로 이루어지며, 저융점 유리로 이루어지는 유전체층(17) 및 마그네시아로 이루어지는 보호막(18)으로 피복되어 있다. 배면측의 기판 구조체는 유리 기판(21)을 갖고, 그 내면에 어드레스 전극 A가 1열에 1개씩 배치된다. 어드레스 전극 A는 유전체층(24)으로 피복되며, 유전체층(24) 상에 방전 공간을 열마다 구획하는 격벽(29)이 형성된다. 유전체층(24)의 표면 및 격벽(29)의 측면은 컬러 표시를 위한 형광체층(28R, 28G, 28B)에 의해 피복된다. 도면에서의 이탤릭 문자(R, G, B)는 형광체의 발광색을 나타낸다. 색 배열은 각 열의 셀을 동색으로 하는 R, G, B의 반복 패턴이다. 형광체층(28R, 28G, 28B)은, 방전 가스가 방출하는 자외선에 의해 국부적으로 여기되어 발광한다. 1행 내의 1열분의 구조체가 셀이고, 3개의 셀이 표시 화상의 1화소를 구성한다. 셀은 2치 발광 소자이기 때문에, 컬러 표시를 행하기 위해서는 프레임마다 개개의 셀의 적분 발광량을 제어할 필요가 있다.
도 2는 컬러 표시를 위한 프레임 분할의 일례를 도시한다. 컬러 표시는 계조 표시의 일종으로서, 표시색은 R, G, B의 3색의 휘도의 조합에 따라 결정된다. 계조 표시에는, 1프레임을 휘도의 가중치를 부여한 복수의 서브 프레임으로 구성하는 방법이 이용된다. 도 2에서는 1프레임이 8개 서브 프레임(도면 및 이하의 설명에서는 SF로 약칭함)으로 이루어진다. 이들 SF의 적분 발광량의 비율, 즉 휘도의 가중치의 비율을 1 : 2 : 4 : 8 : 16 : 32 : 64 : 128 또는 이것에 가까운 값으로 하면, 28(=256) 계조의 재현이 가능하게 된다. 예를 들면 계조 레벨 10을 재현하는 경우에는, 가중치 2의 SF2와 가중치 8의 SF4로 셀을 점등시키고, 나머지 SF에서는 셀을 점등시키지 않는다.
각 SF에는 초기화 기간, 어드레스 기간, 및 서스테인 기간이 할당된다. 초기화 기간에 모든 셀의 벽 전압을 균등하게 하는 초기화가 행해지고, 어드레스 기간에 표시 데이터에 따라 각 셀의 벽 전압을 제어하는 어드레싱이 행해진다. 그리고, 서스테인 기간에서, 점등해야 할 셀만으로 표시 방전을 발생시키는 점등 유지가 행해진다. 1프레임은, 초기화, 어드레싱, 및 점등 유지를 반복함으로써 표시된다. 단, 통상은 서브 프레임마다 어드레싱의 내용이 서로 다르다. 또한, 점등 유지의 길이는 공통이 아니라, 휘도의 가중치에 대응한다.
도 3은 종래의 구동 파형을 도시한다. 도면은 어드레스 전극 A 및 표시 전극 X에 대한 파형을 총괄적으로 도시하고 있다. 또한, 도면은 대표적으로 선두 행의 표시 전극 Y(1) 및 최종 행의 표시 전극 Y(n)에 대한 파형을 도시하고 있다.
초기화 기간에서, 표시 전극 Y에 플러스의 둔파(鈍波)가 인가된다. 즉, 표시 전극 Y의 전위를 단조적으로 상승시키는 바이어스 제어가 행해진다. 이 때, 소정 전위에의 도달을 빠르게 하기 위해, 표시 전극 Y에 플러스의 오프셋 바이어스가 공급되며, 표시 전극 X에 마이너스의 오프셋 바이어스가 공급된다. 계속해서, 표시 전극 Y에 마이너스의 둔파가 인가된다. 즉, 표시 전극 Y의 전위를 단조적으로 강하시키는 바이어스 제어가 행해진다. 어드레스 전극 A의 전위는, 초기화 기간 전체에 걸쳐 접지 전위(0V)로 유지된다. 어드레스 기간에서는, 표시 전극 Y에 대하여 1개씩 순서대로 스캔 펄스가 인가된다. 즉, 행 선택이 행해진다. 행 선택에 동기하여, 선택 행에서의 점등해야 할 셀에 대응한 어드레스 전극 A에 어드레스 펄스가 인가된다. 표시 전극 Y 및 어드레스 전극 A에 의해 선택된 점등해야 할 셀에서 어드레스 방전이 발생하여 소정의 벽 전하가 형성된다. 서스테인 기간에서는, 표시 전극 Y와 표시 전극 X에 교대로 플러스의 서스테인 펄스가 인가된다. 인가마다 점등해야 할 셀의 표시 전극간(이하, 이것을 XY 전극간이라고 함)에서 표시 방전이 발생한다.
초기화 기간의 개시 시점, 즉 주목하는 SF의 1개 전의 SF(이하, 이전 SF라고 함)에서의 서스테인 기간의 종료 시점에서는, 벽 전하가 비교적 많이 잔존하는 셀과 그렇지 않은 셀이 혼재한다. 이전 SF에서 올바르게 점등한 셀(이하, 이것을 "이전 점등 셀"이라고 함)에는 많은 벽 전하가 잔류하고, 이전 SF에서 올바르게 소등을 유지한 셀(이하, 이것을 "이전 소등 셀"이라고 함)에는 거의 벽 전하가 잔존하지 않는다. 여기서, 올바르다는 표현은 표시 데이터 그대로라는 것을 의미한다. 이와 같이 셀 사이에서 대전량이 다른 상태 그대로 어드레싱을 행하면, 점등되어서는 안되는 셀에서 어드레스 방전이 발생하는 오류가 발생하기 쉽다. 어드레싱의 신뢰성을 높이는 준비 조작으로서, 초기화는 중요하다.
상술한 바와 같이 2회의 둔파 인가를 행하는 초기화는, 셀간의 방전 특성의 변동에 영향을 잘 받지 않는 어드레싱을 실현하는 데 유효하다. 1회째의 둔파 인가로 이전 점등 셀과 이전 소등 셀 사이의 벽 전압의 차를 작게 하고, 2회째의 둔파 인가로 모든 셀의 벽 전압을 설정값에 일치시키는 것이 미국 특허5745086호 공보에 기재되어 있다.
종래에는, 이하에 자세히 설명하는 바와 같이, 1회째의 둔파 인가 및 2회째의 둔파 인가 중 어느 쪽에서도, 이전 점등 셀 및 이전 소등 셀의 쌍방에서 소위 미소 방전을 발생시키는 초기화가 행해졌다.
도 4는 종래의 초기화에서의 전압 변화를 도시하는 파형도이다. 도 4의 (A)는 도 3에서의 초기화 기간에 상당한다. 표시 전극 Y의 전위는 플러스 둔파의 인가에 의해 VY1'로부터 VY1까지 완만하게 상승한 후, 마이너스 둔파의 인가에 의해 VY2'로부터 -VY2까지 완만하게 강하한다. 완만하게란, 표시 방전과 같은 펄스 방전이 발생하지 않는 것을 의미한다. 마이너스 둔파의 인가 개시 시점에서 표시 전극 X에 대한 오프셋 바이어스가 -VX1로부터 VX2로 전환된다.
3전극 구조의 셀에서의 3개의 전극간의 방전의 고찰에서는, XY 전극간과 AY 전극간(어드레스 전극 A와 표시 전극 Y와의 전극 사이)에 주목하는 것이 유효하다. 도 4의 (B)는 이들 2개의 전극 사이의 인가 전압 및 벽 전압의 변화를 도시하고 있다. 인가 전압의 변화는 실선으로 도시되며, 벽 전압의 변화는 점선으로 도시되어 있다. 단, 벽 전압에 대해서는 플러스와 마이너스를 반전시켜 도시하고 있는 것에 주의해야 한다.
셀의 상태는, XY 전극간의 셀 전압과 AY 전극간의 셀 전압으로 기술할 수 있다. 셀 전압이란, 각 전극간의 인가 전압과 벽 전압의 합이다. 도 4의 (B)에서는 벽 전압의 부호가 역전되어 있기 때문에, 도면에서의 점선과 실선과의 거리가 해당 전극 사이의 셀 전압의 크기를 나타낸다. 실선이 점선보다 위인 경우의 셀 전압은 정극성, 실선이 점선보다 아래인 경우의 셀 전압은 부극성이다.
둔파 인가에 의한 방전에서는 방전 개시 임계값이 중요한 파라미터이다. 3개의 전극 사이의 방전에는 각 전극이 양극으로 되는 경우와 음극으로 되는 경우가 있으며, 이들 경우에서 방전 특성에 차이가 있다. 따라서, 다음과 같이 6개의 방전 개시 임계값을 정의한다.
VtXY: 표시 전극 Y가 음극으로 될 때의 XY 전극간의 방전 개시 임계값
VtYX: 표시 전극 X가 음극으로 될 때의 XY 전극간의 방전 개시 임계값
VtAY: 표시 전극 Y가 음극으로 될 때의 AY 전극간의 방전 개시 임계값
VtYA: 어드레스 전극 A가 음극으로 될 때의 AY 전극간의 방전 개시 임계값
VtAX: 표시 전극 X가 음극으로 될 때의 AX 전극간의 방전 개시 임계값
VtXA: 어드레스 전극 A가 음극으로 될 때의 AX 전극간의 방전 개시 임계값
여기서, AX 전극간은 어드레스 전극 A와 표시 전극 X와의 전극 사이이다.
도 5는 종래의 초기화에서의 셀 동작의 일례를 도시한다. 이전 점등 셀의 벽 전압 변화는 파선으로, 이전 소등 셀의 벽 전압 변화는 점선으로 도시되어 있다. 초기화 직전의 시각 t0에서, 이전 점등 셀의 벽 전압은 XY 전극간 및 AY 전극간의 쌍방에서 마이너스이다(부호가 반전되어 있기 때문에, 0V를 나타내는 선보다 위에 있는 점선 및 파선은 마이너스의 벽 전압을 나타낸다). 한편, 이전 소등 셀의 벽 전압은 XY 전극간 및 AY 전극간의 쌍방에서 플러스이다(부호가 반전되어 있는 것에 주의).
초기화에서의 1회째의 둔파 인가가 시작되면, 셀 전압이 증대된다. 이전 점등 셀쪽이 보다 많이 대전되어 있기 때문에, 이전 점등 셀에서 이전 소등 셀보다 빠르게 시각 t1에 XY 전극간의 방전이 시작된다. 일단 방전이 시작되면, 셀 전압을 방전 개시 임계값 VtYX로 유지하도록 벽 전하의 대전이 발생하여, 대전량에 따른 벽 전압이 발생한다(이하, 이 현상을 "벽 전압이 기입된다"로 표현한다). 이 때 AY 전극간의 벽 전압도 동시에 변화된다. 그러나, 그 변화는 AY 전극간의 인가 전압의 변화보다 작기 때문에, AY 전극간의 셀 전압의 절대값은 증가한다. 이전 점등 셀에서 방전이 시작되고 나서 조금 지난 시각 t2에서 이전 소등 셀에서 방전이 시작된다. 이전 소등 셀에서도 셀 전압을 방전 개시 임계값 VtYX로 유지하도록 벽 전압이 기입된다.
도 5의 예에서는, 마이너스 둔파의 인가가 종료되어도, AY 전극간의 셀 전압은 방전 개시 임계값을 초과하지 않기 때문에, AY 전극간의 셀 전압을 제어하는 방전은 발생하지 않는다. 마이너스 둔파의 인가가 종료된 시각 t3에서, XY 전극간의 벽 전압은 VXY1-VtYX이다. 이에 대하여, AY 전극간의 벽 전압은 부정이다.
다음으로 2회째의 둔파 인가가 시작된다. XY 전극간 및 AY 전극간의 인가 전압의 증대에 따라 셀 전압도 증대된다. 시각 t4에서 XY 전극간의 셀 전압이 방전 개시 임계값 VtXY를 초과한다. 시각 t4 이후에서, XY 전극간의 셀 전압을 방전 개시 임계값 VtXY로 유지하도록 XY 전극간의 벽 전압이 기입된다. 동시에 AY 전극간의 벽 전압도 기입된다. 그러나, AY 전극간의 벽 전압 변화가 인가 전압의 변화보다 작기 때문에, AY 전극간의 셀 전압의 절대값은 증가한다.
도 5의 예에서는, 둔파의 진폭(도달 전압)이 작기 때문에, AY 전극간의 셀 전압은 방전 개시 임계값 VtAY를 초과하지 않는다. 초기화가 종료된 시각 t5에서, XY 전극간의 벽 전압은 설정값 VXY2-VtXY이다. 이에 대하여, AY 전극간의 벽 전압은 부정이다.
[비특허문헌1]
미국 특허 5745086호 공보
종래의 구동 방법에는, 초기화에서 AY 전극간의 벽 전압이 제어되지 않은 것에 기인하는 어드레스 방전 실패가 발생한다고 하는 문제가 있었다. 종래의 구동방법이라도, 2회의 둔파 인가에서의 인가 전압을 높게 하면, AY 전극간의 벽 전압을 XY 전극간의 벽 전압과 마찬가지로 제어할 수 있다. 그러나, 인가 전압을 높게 하면, 1회째의 둔파 인가에 호응한 이전 소등 셀에서의 방전이 조기에 시작되어, 이전 소등 셀의 발광 기간이 길어진다. 그 때문에 배경 발광이 증대되어 표시의 콘트라스트가 저하된다. 또한, 인가 전압을 높게 하는 것은, 구동 회로 부품에 대한 내압 요구를 엄격하게 하여, 구동 회로의 가격을 상승시킨다. 3전극 구조에서의 복잡한 방전을 제어하면서 이전 소등 셀의 벽 전압 기입량의 하한을 확인하는 것은 매우 어렵다.
본 발명은, 콘트라스트의 증대를 초래하지 않고, 어드레싱의 준비에 있어서 표시 전극과 어드레스 전극과의 전극간의 벽 전압을 제어하여, 그것에 의해 어드레싱의 신뢰성을 높이는 것을 목적으로 하고 있다. 다른 목적은, 어드레싱 준비의 소요 시간의 단축이다.
도 1은 전형적인 면방전형 플라즈마 디스플레이 패널의 셀 구조를 도시하는 도면.
도 2는 컬러 표시를 위한 프레임 분할의 일례를 도시하는 도면.
도 3은 종래의 구동 파형을 도시하는 도면.
도 4는 종래의 초기화에서의 전압 변화를 도시하는 파형도.
도 5는 종래의 초기화에서의 셀 동작의 일례를 도시하는 도면.
도 6은 셀 전압 평면의 설명도.
도 7은 Vt 폐곡선의 설명도.
도 8은 Vt 폐곡선의 실측예를 도시하는 도면.
도 9는 둔파 인가에 의한 방전에 대한 해석을 도시하는 도면.
도 10은 둔파 인가에 의한 초기화에 대한 해석을 도시하는 도면.
도 11은 전형적인 서스테인 펄스 파형과 점등 셀의 벽 전압과의 관계를 도시하는 도면.
도 12는 서스테인 기간에서의 벽 전압점의 위치를 도시하는 도면.
도 13은 적정한 초기화의 조건의 설명도.
도 14는 1회째의 둔파 인가에서의 XY 전극간의 방전에 의한 이전 점등 셀의 상태 변화를 도시하는 도면.
도 15는 본 발명의 원리를 도시하는 도면.
도 16은 구동 파형의 제1 실시예를 도시하는 도면.
도 17은 구동 파형의 제2 실시예를 도시하는 도면.
도 18은 구동 파형의 제3 실시예를 도시하는 도면.
도 19는 구동 파형의 제4 실시예를 도시하는 도면.
도 20은 구동 파형의 제5 실시예를 도시하는 도면.
<도면의 주요 부분에 대한 부호의 설명>
1 : 플라즈마 디스플레이 패널
X : 표시 전극(제1 표시 전극)
Y : 표시 전극(제2 표시 전극)
A : 어드레스 전극
본 발명에서는, 어드레싱의 준비로서 벽 전압을 제어하는 조작으로서, 이전 소등 셀만으로 방전을 발생시키는 제1 둔파 인가와, 이전 소등 셀 및 이전 점등 셀의 쌍방에서 방전을 발생시키는 제2 둔파 인가를 행한다. 제1 둔파 인가에서 이전 점등 셀로는 방전을 발생시키지 않기 때문에, 제1 둔파 인가에 앞서서, 이전 점등 셀의 벽 전압을 구형파 인가에 의해 변화시킨다.
<실시예>
〔셀 전압 평면의 설명〕
3전극 구조의 플라즈마 디스플레이 패널의 동작은, 2001년에 국제 회의 Society for Information Display에서 발표된 셀 전압 평면과 방전 개시 임계값 폐곡선을 이용하여 기하학적으로 해석할 수 있다. XY 전극간 및 AY 전극간의 조에 주목하여, 셀 전압, 벽 전압, 및 인가 전압의 각각을 2차원 전압 벡터로 하고, 셀 전압 벡터(VcXY, VcAY), 벽 전압 벡터(VwXY, VwAY), 및 인가 전압 벡터(VaXY, VaAY)를 이용하여 나타낸다. 그리고, 도 6과 같이 횡축에 XY 전극간의 셀 전압 VcXY를 취하고, 종축에 AY 전극간의 셀 전압 VcAY를 취한 좌표 평면을 정의한다. 이것을 셀 전압 평면이라고 부른다. 셀 전압 평면에서는 상기 3개의 벡터의 관계가 점과 화살표에 의해 도식화된다. 평면 상의 점인 셀 전압점은, XY 전극간 및 AY 전극간의 셀 전압의 값을 나타낸다. 인가 전압이 0(제로)일 때의 셀 전압은 벽 전압과 동일하기 때문에, 이 상태에 대응한 셀 전압점을 "벽 전압점"이라고 한다. 셀에 전압이 인가되거나, 벽 전압이 변화되면, 셀 전압점은 인가 전압의 크기 또는 벽 전압의 변화량에 따른 거리만큼 이동한다. 이 이동이 2차원의 벡터로서 화살표로 표시된다.
〔Vt 폐곡선의 설명〕
도 7은 Vt 폐곡선의 설명도이다. 어드레싱 준비인 초기화에서는 상술한 바와 같이 정의된 방전 개시 임계값 VtXY, VtYX, VtAY, VtYA, VtAX, VtXA가 중요하다. 셀 전압 평면 상에 방전 개시 임계값 점을 플롯하면 육각형이 나타난다. 이 육각형이 "방전 개시 임계값 폐곡선"이다. 이하, 이것을 "Vt 폐곡선"이라고 부른다. Vt 폐곡선은 방전이 발생하는 전압 범위를 나타낸다. 방전이 정지되어 있는 상태의 셀 전압점, 즉 벽 전압점은 반드시 Vt 폐곡선의 내측에 위치한다. 도 7의 Vt 폐곡선에서의 6개의 변, AB, BC, CD, DE, EF, FA는 각각 다음과 같이 1개의 전극간의 방전에 대응한다.
변 AB : 표시 전극 Y를 음극으로 하는 AY 방전(AY 전극간의 방전)
변 BC : 표시 전극 X를 음극으로 하는 AX 방전(AX 전극간의 방전)
변 CD : 표시 전극 X를 음극으로 하는 XY 방전(XY 전극간의 방전)
변 DE : 어드레스 전극 A를 음극으로 하는 AY 방전
변 EF : 어드레스 전극 A를 음극으로 하는 AX 방전
변 FA : 표시 전극 Y를 음극으로 하는 XY 방전
또한, 6개의 정점 A, B, C, D, E, F는, 2개의 방전 개시 임계값을 동시에 만족하는 점(이들을 "동시 방전점"이라고 함)으로서, 다음의 조합의 동시 방전에 대응한다.
점 A : 표시 전극 Y를 공통 음극으로 하는 XY 전극간 및 AY 전극간의 동시 방전
점 B : 어드레스 전극 A를 공통 양극으로 하는 AY 전극간 및 AX 전극간의 동시 방전
점 C : 표시 전극 X를 공통 음극으로 하는 AX 전극간 및 XY 전극간의 동시 방전
점 D : 표시 전극 Y를 공통 양극으로 하는 XY 전극간 및 AY 전극간의 동시방전
점 E : 어드레스 전극 A를 공통 음극으로 하는 AY 전극간 및 AX 전극간의 동시 방전
점 F : 표시 전극 X를 공통 양극으로 하는 XA 전극간 및 XY 전극간의 동시 방전
도 8은 Vt 폐곡선의 실측예를 도시하는 도면이다. 도면에서, XY 방전에 관계되는 부분이 직선이 아니라 조금 일그러져 있지만, Vt 폐곡선은 육각형에 가까운 형태를 하고 있다. 이하에서는 Vt 폐곡선을 육각형으로 간주하여 설명한다. 이상의 셀 전압 평면과 Vt 폐곡선을 이용하면, 둔파를 인가하였을 때의 셀의 동작이 명백하게 된다.
〔방전의 해석〕
도 9는 둔파 인가에 의한 방전에 대한 해석을 도시하는 도면이다. 도 9를 참조하여, 둔파를 인가하였을 때의 방전에 의해 변화되는 벽 전압 벡터를 셀 전압 평면과 Vt 폐곡선으로부터 구하는 방법을 설명한다.
도 9의 (A)에서 점 0은 둔파를 인가하기 직전의 셀 전압점이다. 둔파를 인가하면, 셀 전압점이 점 0으로부터 점 1로 이동한다. 이 이동에서 셀 전압점이 Vt 폐곡선을 통과할 때, XY 전극간의 셀 전압이 방전 개시 임계값 Vtxy를 초과하기 때문에, XY 방전이 발생한다. 둔파 인가에 의한 방전에서는, 일단 셀 전압이 임계값을 초과하면, 셀 전압을 임계값으로 유지하도록 벽 전압이 기입된다. 이 기입이벽 전압 벡터 11'(시점이 점 1이고 종점이 점 1')로 표시된다. 둔파는 그 전압값이 피크에 도달할 때까지 계속해서 증가하기 때문에, 그 증가분의 인가 전압 벡터 1'2가 가해져, 셀 전압점은 점 1'로부터 점 2로 이동한다. 마찬가지의 과정이 둔파의 전압값이 피크에 도달할 때까지 반복된다. XY 방전이 발생하고 있기 때문에, 주로 X 전극과 표시 전극 Y 사이를 전하가 이동한다. X 전극에 +Q, 표시 전극 Y에 -Q의 벽 전하의 이동이 있는 것으로 가정하면, XY 전극간에서 Q-(-Q)=2Q, AY 전극간에서 -(-Q)=Q의 벽 전하가 이동하게 된다. 따라서, 상술한 바와 같이 양축을 취한 셀 전압 평면에서는, XY 방전에 의한 기입의 방향은 기울기 1/2로 된다. 또한, 이 기울기는 엄밀하게는 벽 전하가 아니라 벽 전압으로부터 구해야만 되는 것으로, 전극을 피복하는 유전체층의 형상이나 재질에 의존한다. 단, 실측에서의 기울기는 거의 1/2이기 때문에, 해석에서는 기울기를 1/2로 근사한다.
1개의 둔파의 인가가 종료된 시점의 셀 전압점 및 둔파 인가에 수반되는 벽 전압 변화의 총량은, 도 9의 (B)와 같이 기하학적으로 구할 수 있다. 그 수순은 다음과 같다. 초기 상태의 벽 전압점을 기점으로 하여 인가 전압 벡터를 순서대로 가하여, 총 인가 전압 벡터 05를 그린다. 총 인가 전압 벡터 05의 종점 5를 통과하는 기울기 1/2의 직선을 그린다. 그리고, 도면을 판독한다. 기울기 1/2의 직선과 Vt 폐곡선과의 교점 5'가 이동 후의 셀 전압점이고, 점 5로부터 점 5'까지의 거리가 벽 전압 변화의 총량이다. 도 9의 (B)에서의 벡터 55'는 도 9의 (A)의 벽 전압 벡터의 총합에 상당한다. 여기서 주의해야 할 것은, 실제로는 셀 전압은 도 9의 (B)의 점 5와 같은 큰 값으로는 되지 않고, 셀 전압점은 도 9의 (A)와 같이 Vt폐곡선의 근방을 이동하게 된다.
도 9에서는 XY 방전을 예로 들었지만, AX 방전 및 AY 방전에 대해서도 마찬가지로 해석할 수 있다. XY 방전에서는 벽 전압 벡터의 방향이 기울기 1/2, AY 방전에서는 기울기 2, AX 방전에서는 기울기 -1로 된다.
〔둔파 인가에 의한 초기화의 해석〕
이상에 기초하여 도 5에 예시한 종래 동작의 해석을 시도한다. 도 10은 둔파 인가에 의한 초기화에 대한 해석을 도시하는 도면이다. 도 10의 (A)는 이전 점등 셀의 동작 해석을 도시하고, 도 10의 (B)는 이전 소등 셀의 동작 해석을 도시한다.
도 10의 (A)에서, 초기화 개시 시점의 이전 점등 셀의 셀 전압점은 점 A이다. 도 5의 파형에서는 초기화의 최초에 인가 전압이 계단 형태로 변화되기 때문에, 셀 전압점은 점 B로 이동한다. 마이너스 둔파의 인가에 의해, 점 C에서 방전이 시작되어 벽 전압이 기입된다. 방전은 XY 방전이기 때문에, 기입 방향은 기울기 1/2의 방향이다. 제1 둔파가 종료되었을 때의 셀 전압점은 점 E이다. 마이너스 둔파로부터 플러스 둔파로 이동하는 시점에서의 인가 전압의 급격한 변화에 수반하여, 셀 전압점은 점 F로 이동한다. 플러스 둔파의 인가에 의해, 점 G에서 방전이 시작되어 벽 전압이 기입된다. 방전은 XY 방전이기 때문에, 벽 전압은 기울기 1/2의 방향으로 기입된다. XY 방전이 시작되면, 셀 전압점은 Vt 폐곡선을 따라 도면의 상방으로 이동한다. 이것은, XY 전극간의 셀 전압을 Vtxy로 유지하면서, AY전극간의 셀 전압이 증가되고 있는 것을 의미한다. 도 10의 (A)에서 플러스 둔파 인가의 셀 종료 시점의 셀 전압점은 점 I이다. 즉, 도 5의 동작예의 경우에는, 마이너스 둔파 및 플러스 둔파의 인가에 의해 셀 전압점이 Vt 폐곡선을 따라 이동하지만, 최종적으로 Vt 폐곡선의 정점까지는 이동하지 않고, XY 방전을 나타내는 변 상에서 멈춘다. 여기서, 만약 플러스 둔파의 진폭이 충분히 커서 AY 전극간의 셀 전압이 임계값 VtAY에 도달하였으면, XY 전극간과 AY 전극간의 동시 방전이 발생한다. 동시 방전이 계속되는 동안에는 인가 전압의 증가분만큼 벽 전압이 기입되기 때문에, 셀 전압점은 동시 방전점 I'로 고정된다. XY 전극간뿐만 아니라, AY 전극간의 벽 전압도 플러스 둔파의 진폭과 임계값 VtAY로 결정되는 설정값이 된다.
도 10의 (B)에서, 초기화 개시 시점의 이전 소등 셀의 셀 전압점은 점 J이다. 도 5의 파형에서는 초기화의 최초에 인가 전압이 계단 형태로 변화되기 때문에, 셀 전압점은 점 K로 이동한다. 마이너스 둔파의 인가에 의해, 점 L에서 방전이 시작되어 벽 전압이 기입된다. 방전은 XY 방전이기 때문에, 기입 방향은 기울기 1/2의 방향이다. 마이너스 둔파 인가가 종료된 시점의 셀 전압점은 점 N이다. 마이너스 둔파로부터 플러스 둔파로 이동하는 시점에서의 인가 전압의 급격한 변화에 수반하여, 셀 전압점은 점 O로 이동한다. 제2 둔파의 인가에 의해, 점 P에서 방전이 시작되어 벽 전압이 기입된다. 방전은 XY 방전이기 때문에, 벽 전압은 기울기 1/2의 방향으로 기입된다. 그러나, 이전 소등 셀에서도 이전 점등 셀과 마찬가지로 AY 전극간의 셀 전압은 임계값 VtAY에 도달하지 않는다. 플러스 둔파 인가의 종료 시점의 셀 전압점은 동시 방전점이 아닌 점 R이다.
이하에서, 상술한 6개의 동시 방전점 중, 표시 전극 Y를 음극으로 하는 XY 전극간 및 AY 전극간의 동시 방전을 나타내는 동시 방전점을 "동시 초기화점"이라고 부른다.
다음으로, 본 발명의 목적을 달성하기 위해, 둔파 인가에 의해 기입되는 벽 전압에 대하여 고찰한다. 우선, 서스테인 기간에서의 점등 셀의 벽 전압의 값에 대하여 설명한다.
도 11은 전형적인 서스테인 펄스 파형과 점등 셀의 벽 전압과의 관계를 도시한다. 여기서는, 어드레스 전극 A에 대한 인가 전압을 0으로 하고 있다. 도 11의 (A)는 펄스 베이스 전위를 0으로 하여 진폭 Vs의 펄스를 표시 전극 X 및 표시 전극 Y에 교대로 인가하는 경우를 도시한다. 도 11의 (B)는 진폭 Vs/2의 펄스와 진폭 -Vs/2의 펄스를 표시 전극 X 및 표시 전극 Y에 동시에 인가하는 예를 도시한다. 도 11의 (C)는 진폭 -Vs의 펄스를 표시 전극 X 및 표시 전극 Y에 교대로 인가하는 경우를 도시한다. XY 전극간의 전압에 대해서는 (A) (B) (C) 사이에서 차이는 없다. AY 전극간의 전압에 대해서는 진폭이 동일하고 직류 레벨이 다르다. 또한, 펄스 베이스 전위는 0에 한정되지 않는다. 그러나, 다음에 설명하는 서스테인 동작선의 고찰에서는, 펄스 베이스 전위의 값에 따라 절편을 변경하면 된다.
도 12는 서스테인 기간에서의 벽 전압점의 위치를 나타내는 도면으로서, 도 11의 파형에 대응하고 있다. 도 11의 (A) (B) (C) 중 어느 것이라도, 2개의 벽 전압점이 존재한다. 이들은 XY 전극간의 인가 전압의 극성에 대응한다. 2개의 벽전압점을 연결하면 기울기 1/2의 직선이 얻어진다. 이 직선의 종축 절편이 도 11에서의 AY 전극간의 벽 전압의 오프셋에 상당한다. 이하, 이 직선을 서스테인 동작선이라고 한다. 점등 셀의 벽 전압은 서스테인 동작선 상의 좌우 대칭인 2점 중 어느 것으로 된다.
〔적정한 초기화의 조건〕
도 13은 적정한 초기화 조건의 설명도이다. 여기서는, 2단계의 둔파 인가에 의한 초기화를 상정한다(도 3 참조). 2회째의 둔파 인가의 종료 시점의 표시 전극 X의 전위를 +VrX, 표시 전극 Y의 전위를 -VrY로 한다.
바람직한 초기화는, 종료 시점의 셀 전압점이 동시 초기화점으로 되는 조작이다. 바람직한 초기화가 행해진 경우, 동시 초기화점으로부터 좌측으로 VrX+VrY분만큼 어긋나고, 하방으로 VrY분만큼 어긋난 점이 초기화 후의 벽 전압점이다. 소등 셀에서는 어드레스 기간 및 서스테인 기간에 벽 전압이 거의 변화되지 않기 때문에, 임의의 서브 프레임의 어드레싱 준비로서의 초기화를 개시하는 시점에서, 이전 소등 셀(1개 전의 서브 프레임에서의 소등 셀)의 벽 전압점은 동시 초기화점 또는 그 근방이다.
초기화가 정상으로 되기 위해서는, 초기화 기간에서의 최후의 둔파 인가에서 방전이 발생해야만 한다. 이 조건을 만족하는 영역은, 초기화 후의 벽 전압점보다 우측 위쪽의 영역이다. 또한 최후의 둔파 인가에 의한 방전을 분류하면, 동시 방전까지 진행하는 경우, XY 방전만으로 동시 방전까지 진행하지 않는 경우, 및 AY방전만으로 동시 방전까지 진행하지 않는 경우가 있다. 이들 3가지의 경우의 각각에 대응하는 영역을 도면에 Ⅲ, Ⅱ, Ⅰ로 나타낸다. 3개의 영역은, 초기화 후의 벽 전압점을 통과하는 기울기 2와 기울기 1/2의 2개의 직선으로 결정된다. 최후의 둔파 인가로 적정한 초기화가 확실하게 행해지는 것은, 도면에서의 Ⅲ 영역만이다. 이 영역을 "동시 초기화 확정 영역"이라고 부른다. 2회의 둔파 인가를 행하는 초기화에서, 동시 초기화 확정 영역은 2회째의 둔파 인가의 인가 전압으로 결정된다. 따라서, 바람직한 초기화를 실현하기 위해서는, 2회째의 둔파 인가의 개시 이전에, 이전 점등 셀 및 이전 소등 셀의 쌍방의 벽 전압점을 동시 초기화 확정 영역으로 이동시켜야만 한다.
후단 둔파로 들어가기 전에 벽 전압점을 도면에서의 Ⅲ 영역으로 이동한 경우에만 초기화가 확실하게 행해진다. 이 영역을 동시 초기화 확정 영역이라 부르기로 한다. 전반·후반 둔파의 이단 구성의 초기화 파형에서는, 후반 둔파의 인가 전압 진폭으로 결정되는 동시 초기화 확정 영역 내에, 전반 둔파에 의해 벽 전압점을 이동시켜야만 한다.
도 14는 1회째의 둔파 인가에서의 XY 전극간의 방전에 의한 이전 점등 셀의 상태 변화를 도시한다. 서스테인 동작선 La를 따라 셀 전압점이 이동하는 경우에는, 서스테인 동작선 La와 동시 초기화 확정 영역이 교차하기 때문에, 벽 전압점을 점 1로부터 동시 초기화 확정 영역 내의 점 1'로 이동시킬 수 있다. 이에 대하여, 서스테인 동작선 Lb 또는 서스테인 동작선 Lc를 따라 셀 전압점이 이동하는 경우에는, 서스테인 동작선 Lb, Lc와 동시 초기화 확정 영역이 교차하지 않기 때문에, XY방전만으로는 벽 전압점을 점 2, 3으로부터 동시 초기화 확정 영역밖의 점 2', 3'으로 이동시킬 수밖에 없다.
이 문제에 관해서는, 1회째의 둔파 인가로 XY 전극간 및 AY 전극간의 동시 방전이 발생하도록 1회째의 둔파 인가의 인가 전압을 높게 하거나, 또는 2회째의 둔파 인가의 인가 전압을 높게 하여 동시 초기화 확정 영역을 서스테인 동작선과 교차하도록 넓히는 2가지의 해결법이 있다. 이들은 이전 점등 셀의 초기화에 관해서는 유효하다. 그러나, 어느 쪽의 해결법도, 인가 전압을 높게 하기 때문에, 이전 소등 셀의 발광량이 증가되어 콘트라스트를 저하시킨다.
〔본 발명의 구동 방법에 의한 초기화〕
도 15는 본 발명의 원리를 도시한다.
서스테인 동작선 La는 동시 초기화 확정 영역과 교차한다. 이 경우에는, 서스테인 기간의 최후의 방전이, 표시 전극 X가 음극이고 표시 전극 Y가 양극으로 되는 방전이 되도록 서스테인 펄스를 인가하면 된다. 그것에 의해 서스테인 동작의 종료에 수반하여 셀 전압점이 자동적으로 동시 초기화 확정 영역에 들어간다.
서스테인 동작선 Lb는 동시 초기화 확정 영역과 교차하지 않는다. 이 경우에는, 1회째의 둔파 인가에 앞서서, 표시 전극 Y를 음극으로 하는 펄스 방전이 발생하도록 XY 전극간 및 AY 전극간에 구형 펄스 전압을 인가한다. 펄스 방전은 이전 점등 셀의 벽 전압점(점 2)을 동시 초기화 확정 영역으로 이동시킨다. 이에 의해, 이전 점등 셀에서, 1회째의 둔파 인가에서는 방전이 발생하지 않고, 2회째의 둔파 인가에서 동시 방전이 발생한다. 한편, 이전 소등 셀에서는, 서스테인 펄스및 초기화의 구형 펄스의 인가에서는 방전이 발생하지 않고, 1회째 및 2회째의 둔파 인가의 쌍방에서 동시 방전이 발생한다.
〔제1 실시예〕
도 16은 구동 파형의 제1 실시예를 도시한다. 서스테인 기간에는 진폭 Vs의 서스테인 펄스가 표시 전극 Y 및 표시 전극 X에 교대로 인가된다. 도면에서 사선으로 표시한 최종 서스테인 펄스는 표시 전극 Y에 인가된다. 서스테인 기간에서 어드레스 전극 A의 전위는 0으로 유지된다. 이 예에서의 서스테인 동작선의 절편은 Vs/2이다. 초기화 기간에는 각 셀의 3개의 전극 사이에 대하여 2회의 둔파 인가가 행해진다. 2회째의 둔파 인가의 종료 시점에서, 표시 전극 X의 전위는 VX이고, 표시 전극 Y의 전위는 -VY이기 때문에, 초기화 종료 후의 벽 전압점은 좌표 (VtXY-VX, VtAY-VY)의 점이다. 이 점이 서스테인 동작선보다 아래에 있으면, 동시 초기화 확정 영역과 서스테인 동작선이 교차한다. 즉, 구동 파형이 전압 조건(2VtAY-VtXY≤VY-VX+Vs)을 만족하고, 도면과 같이 서스테인 기간의 최종 서스테인 펄스가 표시 전극 Y를 양극으로 하는 표시 방전을 발생시키는 경우, 서스테인 기간이 종료되었을 때의 점등 셀의 벽 전압점은 동시 초기화 확정 영역 내에 있다. 상기 전압 조건은 다음 수학식과 동등하다.
[수학식]
단, VAY는 둔파 인가에서의 AY 전극간의 도달 전압이고, VXY는 둔파 인가에서의 XY 전극간의 도달 전압이며, Vaoff는 서스테인 기간의 동작에서 표시 방전을 발생시킬 때의 어드레스 전극 A의 전위와 표시 전극 Y의 전위와의 차이다.
초기화 기간의 1회째의 둔파 인가에서는 이전 점등 셀은 방전을 발생시키지 않고, 2회째의 둔파 인가에서는 동시 방전을 발생시킨다. 이전 소등 셀은 1회째 및 2회째의 둔파 인가의 쌍방에서 방전을 발생시킨다.
1회째의 둔파의 진폭을 크게 할 필요는 없으며, 이전 소등 셀이 안정적으로 초기화되는 최저한의 값으로 충분하다. 이전 소등 셀의 발광을 최소한으로 억제하여, 콘트라스트를 저하시키지 않고서 바람직한 초기화를 실현할 수 있다.
〔제2 실시예〕
도 17은 구동 파형의 제2 실시예를 도시한다. 서스테인 기간에는 진폭 Vs의 서스테인 펄스가 표시 전극 Y 및 표시 전극 X에 교대로 인가된다. 최종 서스테인 펄스는 표시 전극 X에 인가된다. 서스테인 기간에서 어드레스 전극 A의 전위는 0으로 유지된다. 이 예에서의 서스테인 동작선의 절편은 Vs/2이다. 초기화 기간에는 각 셀의 3개의 전극 사이에 대하여 1회의 구형파 인가와 2회의 둔파 인가가 행해진다.
초기화에 구형 펄스를 이용하는 경우에는, 반드시 서스테인 동작선과 동시 초기화 확정 영역이 교차할 필요는 없다. 따라서, 본 예에서는, 초기화 기간의 2회째의 둔파는 제로 전위로 종료된다. 표시 전극 Y에 진폭 Vp의 정극성의 구형 펄스를 인가하면, 표시 전극 Y를 양극으로 하는 펄스 방전이 발생하고, 이전 점등 셀의 벽 전압점은 동시 초기화 확정 영역으로 이동한다. 이전 점등 셀은, 초기화 기간의 1회째의 둔파 인가에서는 방전을 발생시키지 않고, 2회째의 둔파 인가에서는 동시 방전을 발생시킨다. 이전 소등 셀은, 1회째 및 2회째의 둔파 인가의 쌍방에서 방전을 발생시킨다.
1회째의 둔파의 진폭을 크게 할 필요는 없으며, 이전 소등 셀이 안정적으로 초기화되는 최저한의 값으로 충분하다. 이전 소등 셀의 발광을 최소한으로 억제하여, 콘트라스트를 저하시키지 않고서 바람직한 초기화를 실현할 수 있다.
〔제3 실시예〕
도 18은 구동 파형의 제3 실시예를 도시한다. 제3 실시예는, 제2 실시예에서의 초기화의 구형 펄스와 1회째의 둔파와의 사이의 불필요한 전압 변화를 없앤 것이다. 제3 실시예에는, 제1 실시예, 제2 실시예의 효과 외에, 초기화 기간이 단축되는 효과를 갖는다.
〔제4 실시예〕
도 19는 구동 파형의 제4 실시예를 도시한다. 서스테인 기간에는 전압 Vs/2의 서스테인 펄스와 전압 -Vs/2의 서스테인 펄스가 표시 전극 Y 및 표시 전극 X에 동시에 인가된다. 최종의 표시 방전은 표시 전극 Y를 음극으로 하는 방전이다. 서스테인 기간에서 어드레스 전극 A의 전위는 0으로 유지된다. 이 예에서의 서스테인 동작선의 절편은 0이다. 초기화 기간에는 각 셀의 3개의 전극 사이에 대하여 1회의 구형파 인가와 2회의 둔파 인가가 행해진다. 제4 실시예는 제1 실시예, 제2실시예와 마찬가지의 효과를 갖는다.
〔제5 실시예〕
도 20은 구동 파형의 제5 실시예를 도시한다. 서스테인 기간에는 제4 실시예와 마찬가지의 펄스 인가가 행해진다. 초기화 기간의 파형은 제3 실시예의 변형이다. 전극 사이에 대한 구형파 인가 및 1회째의 둔파 인가는, 표시 전극 Y에 폭이 넓은 구형 펄스를 인가하고 또한 표시 전극 X에 램프 펄스를 인가함으로써 실현된다.
본 발명에 따르면, 콘트라스트의 증대를 초래하지 않고, 어드레싱의 준비에서 표시 전극과 어드레스 전극과의 전극간의 벽 전압을 제어하여, 그것에 의해 어드레싱의 신뢰성을 높일 수 있다.
또한 본 발명에 따르면, 어드레싱 준비의 소요 시간을 단축할 수 있다.

Claims (6)

  1. 제1 표시 전극, 제2 표시 전극 및 어드레스 전극이 배열된 화면을 갖는 3전극 면방전 AC형의 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    상기 화면을 구성하는 모든 셀의 벽 전압을 균등하게 하는 초기화, 표시 데이터에 따라 각 셀의 벽 전압을 해당하는 표시 데이터에 대응한 값으로 하는 어드레싱, 및 점등해야 할 셀만으로 설정 횟수의 표시 방전을 발생시키는 점등 유지를 반복하고,
    상기 초기화의 조작으로서, 모든 상기 셀 중 적어도 1개의 전극의 전위를 단조적으로 상승 또는 강하시키는 조작인 둔파 인가를 적어도 2회 행하며,
    상기 적어도 2회의 둔파 인가 중의 1회째의 둔파 인가에서는, 상기 초기화의 이전에 행해진 최후의 점등 유지에서 점등하지 않은 셀인 이전 소등 셀만으로 방전을 발생시켜, 그 벽 전압을 상기 최후의 점등 유지에서 점등한 셀인 이전 점등 셀의 벽 전압에 가깝게 하고,
    2회째의 둔파 인가에서는, 이전 점등 셀 및 이전 소등 셀로 방전을 발생시켜, 이들 셀의 벽 전압을 설정값으로 변화시키는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  2. 제1항에 있어서,
    상기 어드레싱에서는, 상기 제2 표시 전극과 상기 어드레스 전극에 의해 셀의 선택을 행하고,
    상기 초기화에서의 2회째의 둔파 인가에서는, 상기 제2 표시 전극이 음극으로 되는 표시 전극 사이의 방전 및 상기 제2 표시 전극과 상기 어드레스 전극과의 사이의 방전을, 이전 점등 셀 및 이전 소등 셀에서 발생시키는 플라즈마 디스플레이 패널의 구동 방법.
  3. 제1항에 있어서,
    상기 점등 유지의 최후의 표시 방전을 상기 제2 표시 전극이 양극으로 되는 방전으로 하고,
    상기 초기화에서의 2회째의 둔파 인가를 다음 수학식을 만족하도록 행하며,
    [수학식]
    단, 식 중의 VtAY는 상기 제2 표시 전극과 상기 어드레스 전극과의 사이에서 상기 제2 표시 전극이 음극으로 되는 방전이 발생할 때의 방전 개시 임계값 전압이고, VtXY는 상기 제1 표시 전극과 상기 제2 표시 전극과의 사이에서 상기 제2 표시 전극이 음극으로 되는 방전이 발생할 때의 방전 개시 임계값 전압이며, VAY는 상기 둔파 인가에서의 상기 제2 표시 전극과 상기 어드레스 전극과의 사이의 도달 전압이고, VXY는 상기 둔파 인가에서의 상기 제1 표시 전극과 상기 제2 표시 전극과의사이의 도달 전압이며, Vaoff는 상기 점등 유지에서 표시 방전을 발생시킬 때의 상기 어드레스 전극의 전위와 상기 제2 표시 전극의 전위와의 차인 교번 펄스의 직류 성분인,
    플라즈마 디스플레이 패널의 구동 방법.
  4. 제1항에 있어서,
    상기 초기화의 조작으로서, 상기 2회의 둔파 인가 외에, 모든 상기 셀 중 적어도 1개의 전극의 전위를 펄스 방전이 발생하도록 상승 또는 강하시키는 조작인 구형파 인가를 행하고,
    상기 구형파 인가를 상기 1회째의 둔파 인가에 앞서서 행하며,
    상기 구형파 인가에서는, 상기 이전 점등 셀만으로 방전을 발생시켜, 그 벽 전압을 상기 최후의 점등 유지에서 점등한 셀인 이전 점등 셀의 벽 전압에 가깝게 하는 플라즈마 디스플레이 패널의 구동 방법.
  5. 제4항에 있어서,
    상기 점등 유지의 최후의 표시 방전을, 상기 제1 표시 전극이 양극으로 되는 방전으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  6. 제4항에 있어서,
    상기 구형파 인가와 상기 1회째의 둔파 인가를, 이들 사이에서 전극 전위가 변화되지 않도록 연속적으로 행하는 플라즈마 디스플레이 패널의 구동 방법.
KR1020040005617A 2003-03-31 2004-01-29 플라즈마 디스플레이 패널의 구동 방법 KR101217967B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2003-00095003 2003-03-31
JP2003095003A JP4321675B2 (ja) 2003-03-31 2003-03-31 プラズマディスプレイパネルの駆動方法

Publications (2)

Publication Number Publication Date
KR20040086159A true KR20040086159A (ko) 2004-10-08
KR101217967B1 KR101217967B1 (ko) 2013-01-02

Family

ID=32959534

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040005617A KR101217967B1 (ko) 2003-03-31 2004-01-29 플라즈마 디스플레이 패널의 구동 방법

Country Status (6)

Country Link
US (1) US7145524B2 (ko)
EP (1) EP1471492A3 (ko)
JP (1) JP4321675B2 (ko)
KR (1) KR101217967B1 (ko)
CN (1) CN1331106C (ko)
TW (1) TWI248050B (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6985125B2 (en) 1999-04-26 2006-01-10 Imaging Systems Technology, Inc. Addressing of AC plasma display
US7595774B1 (en) 1999-04-26 2009-09-29 Imaging Systems Technology Simultaneous address and sustain of plasma-shell display
US7619591B1 (en) 1999-04-26 2009-11-17 Imaging Systems Technology Addressing and sustaining of plasma display with plasma-shells
KR100571212B1 (ko) * 2004-09-10 2006-04-17 엘지전자 주식회사 플라즈마 디스플레이 패널 구동 장치 및 방법
JP5004420B2 (ja) * 2004-12-27 2012-08-22 パナソニック株式会社 表示装置
KR20060080825A (ko) * 2005-01-06 2006-07-11 엘지전자 주식회사 플라즈마 디스플레이 패널 구동 방법 및 장치
JP4914576B2 (ja) * 2005-05-13 2012-04-11 パナソニック株式会社 プラズマ表示装置及び該プラズマ表示装置に用いられる駆動方法
US8279142B2 (en) 2006-01-17 2012-10-02 Hitachi, Ltd. Method for driving plasma display panel and display device

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3307486B2 (ja) * 1993-11-19 2002-07-24 富士通株式会社 平面表示装置及びその制御方法
US5745086A (en) * 1995-11-29 1998-04-28 Plasmaco Inc. Plasma panel exhibiting enhanced contrast
US6020687A (en) * 1997-03-18 2000-02-01 Fujitsu Limited Method for driving a plasma display panel
JP3420031B2 (ja) * 1997-08-29 2003-06-23 富士通株式会社 Ac型pdpの駆動方法
JP4210805B2 (ja) * 1998-06-05 2009-01-21 株式会社日立プラズマパテントライセンシング ガス放電デバイスの駆動方法
JP4124305B2 (ja) * 1999-04-21 2008-07-23 株式会社日立プラズマパテントライセンシング プラズマディスプレイの駆動方法および駆動装置
JP3455141B2 (ja) * 1999-06-29 2003-10-14 富士通株式会社 プラズマディスプレイパネルの駆動方法
JP3679704B2 (ja) * 2000-02-28 2005-08-03 三菱電機株式会社 プラズマディスプレイ装置の駆動方法及びプラズマディスプレイパネル用駆動装置
JP3772958B2 (ja) * 2000-02-29 2006-05-10 株式会社日立プラズマパテントライセンシング プラズマディスプレイパネルにおける印加電圧の設定方法および駆動方法
JP2002298742A (ja) * 2001-04-03 2002-10-11 Nec Corp プラズマディスプレイパネル、その製造方法及びプラズマ表示装置
KR100499372B1 (ko) * 2002-12-27 2005-07-04 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법

Also Published As

Publication number Publication date
EP1471492A2 (en) 2004-10-27
CN1331106C (zh) 2007-08-08
KR101217967B1 (ko) 2013-01-02
TW200421232A (en) 2004-10-16
TWI248050B (en) 2006-01-21
US7145524B2 (en) 2006-12-05
JP2004302134A (ja) 2004-10-28
EP1471492A3 (en) 2008-02-27
US20040189549A1 (en) 2004-09-30
CN1534566A (zh) 2004-10-06
JP4321675B2 (ja) 2009-08-26

Similar Documents

Publication Publication Date Title
US6020687A (en) Method for driving a plasma display panel
US6956331B2 (en) Plasma display panel and driving method thereof
KR100485858B1 (ko) 플라즈마 디스플레이 패널의 구동 방법, 구동 회로 및화상 표시 장치
KR100825164B1 (ko) 플라즈마 디스플레이 장치의 구동 방법 및 플라즈마디스플레이 장치
US6362800B1 (en) Method and apparatus for driving plasma display panel
EP1837847A2 (en) Method for driving a gas-discharge panel
KR100904932B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
JP2001013911A (ja) プラズマディスプレイパネルの駆動方法
EP1388841A2 (en) Method and apparatus for driving a plasma display panel at low temperature
US6963320B2 (en) Driving method and plasma display apparatus of plasma display panel
KR101217967B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
JP3772958B2 (ja) プラズマディスプレイパネルにおける印加電圧の設定方法および駆動方法
KR100374100B1 (ko) 플라즈마표시패널의구동방법
JP2001350445A (ja) Ac型プラズマディスプレイパネルの駆動方法
JP2001296834A (ja) Ac型プラズマディスプレイパネルの駆動方法
KR100468416B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100421477B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동방법
KR100470793B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
JP4055795B2 (ja) Ac型プラズマディスプレイパネルの駆動方法
KR20060086775A (ko) 플라즈마 디스플레이 패널의 구동방법
JP2004013168A (ja) Ac型プラズマディスプレイパネルの駆動方法
KR100468415B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20050032353A (ko) 플라즈마 디스플레이 패널 구동의 구동 방법과 플라즈마디스플레이 패널의 계조 표시 방법 및 플라즈마 표시 장치
JP2002006799A (ja) プラズマディスプレイパネルの駆動方法
KR20050049882A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B601 Maintenance of original decision after re-examination before a trial
S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee