KR20040065614A - 플라즈마 디스플레이 패널 및 그 계조 구현 방법 - Google Patents

플라즈마 디스플레이 패널 및 그 계조 구현 방법 Download PDF

Info

Publication number
KR20040065614A
KR20040065614A KR1020030002676A KR20030002676A KR20040065614A KR 20040065614 A KR20040065614 A KR 20040065614A KR 1020030002676 A KR1020030002676 A KR 1020030002676A KR 20030002676 A KR20030002676 A KR 20030002676A KR 20040065614 A KR20040065614 A KR 20040065614A
Authority
KR
South Korea
Prior art keywords
bit
image signal
level
sustain
image
Prior art date
Application number
KR1020030002676A
Other languages
English (en)
Other versions
KR100477972B1 (ko
Inventor
강경호
채승훈
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2003-0002676A priority Critical patent/KR100477972B1/ko
Priority to US10/747,272 priority patent/US20040150588A1/en
Publication of KR20040065614A publication Critical patent/KR20040065614A/ko
Application granted granted Critical
Publication of KR100477972B1 publication Critical patent/KR100477972B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2944Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge by varying the frequency of sustain pulses or the number of sustain pulses proportionally in each subfield of the whole frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2059Display of intermediate tones using error diffusion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0266Reduction of sub-frame artefacts
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2077Display of intermediate tones by a combination of two or more gradation control methods

Abstract

플라즈마 디스플레이 패널에서, 제1 및 제2 전극이 제1 기판 상에 각각 나란히 형성되며 어드레스 전극이 제1 및 제2 전극에 교차하며 제2 기판 상에 형성된다. 구동부는 제1 및 제2 전극의 구동에 필요한 서스테인 펄스를 인가한다. 제어부는 한 프레임을 복수의 서브필드로 나누어 한 프레임을 형성하는 서브필드의 수와 각 서브필드에 할당되는 서스테인 펄스의 수를 제어하는 제어 신호를 구동부에 인가한다. 평균 레벨 감지부는 입력되는 제1 비트의 영상 신호의 평균 신호 레벨을 측정하며, 역감마 보정부는 제1 비트의 영상 신호를 제1 비트보다 큰 제2 비트로 보정한다. 영상 특성 결정부는 제2 비트의 영상 신호 중 제3 비트의 영상 신호를 계조 표시 비트로 설정하며, 평균 신호 레벨이 증가하면 계조 표시 비트를 감소시키고 평균 신호 레벨이 감소하면 계조 표시 비트를 증가시킨다. 서브필드 처리부는 영상 특성 결정부에서 결정된 계조 표시 비트에 따라 한 프레임을 표시하는 서브필드의 수와 서스테인 펄스의 수를 결정한다. 이와 같이 하면, 저계조에 대한 표현력을 증가시키고 의사 윤곽을 줄일 수 있다.

Description

플라즈마 디스플레이 패널 및 그 계조 구현 방법{PLASMA DISPLAY PANEL AND GRAY DISPLAY METHOD THEREOF}
본 발명은 플라즈마 디스플레이 패널(plasma display panel, PDP)에 관한 것으로, 특히 플라즈마 디스플레이 패널에서의 계조 구현 방법에 관한 것이다.
최근 액정 표시 장치(liquid crystal display, LCD), 전계 방출 표시 장치(field emission display, FED), 플라즈마 디스플레이 패널 등의 평면 표시 장치가 활발히 개발되고 있다. 이들 평면 표시 장치 중에서 플라즈마 디스플레이 패널은 다른 평면 표시 장치에 비해 휘도 및 발광효율이 높으며 시야각이 넓다는 장점이 있다. 따라서, 플라즈마 디스플레이 패널이 40인치 이상의 대형 표시 장치에서 종래의 음극선관(cathode ray tube, CRT)을 대체할 표시 장치로서 각광받고 있다.
플라즈마 디스플레이 패널은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소가 매트릭스 형태로 배열되어 있다. 이러한 플라즈마 디스플레이 패널은 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형과 교류형으로 구분된다.
직류형 플라즈마 디스플레이 패널은 전극이 방전 공간이 절연되지 않은 채 노출되어 있어서 전압이 인가되는 동안 전류가 방전 공간에 그대로 흐르게 되며, 이를 위해 전류 제한을 위한 저항을 만들어 주어야 하는 단점이 있다. 반면 교류형 플라즈마 디스플레이 패널에서는 전극을 유전체층이 덮고 있어 자연스러운 캐패시턴스 성분의 형성으로 전류가 제한되며 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다는 장점이 있다.
도 1은 교류형 플라즈마 디스플레이 패널의 일부 사시도이다.
도 1에 나타낸 바와 같이, 유리 기판(1) 위에 유전체층(2) 및 보호막(3)으로 덮인 주사 전극(4)과 유지 전극(5)이 쌍을 이루어 평행하게 형성된다. 유리 기판(6) 위에는 절연체층(7)으로 덮인 복수의 어드레스 전극(8)이 형성된다. 어드레스 전극(8) 사이에 있는 절연체층(7) 위에는 어드레스 전극(8)과 평행하게 격벽(9)이 형성되어 있으며, 절연체층(7)의 표면 및 격벽(9)의 양측면에 형광체(10)가 형성되어 있다. 유리 기판(1, 6)은 주사 전극(4)과 어드레스 전극(8) 및 유지 전극(5)과 어드레스 전극(8)이 직교하도록 방전 공간(11)을 사이에 두고 대향하여 배치되어 있다. 어드레스 전극(8)과 쌍을 이루는 주사 전극(4)과 유지 전극(5)과의 교차부에 있는 방전 공간이 방전셀(12)을 형성한다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도를 나타낸다.
도 2에 나타낸 바와 같이, 플라즈마 디스플레이 패널의 전극은 m×n의 매트릭스 형태로 배열되며, 구체적으로 열 방향으로는 어드레스 전극(A1-Am)이 배열되어 있고 행 방향으로는 n행의 주사 전극(Y1-Yn) 및 유지 전극(X1-Xn)이 지그재그로 배열되어 있다. 도 2의 방전셀(12)은 도 1의 방전셀(12)에 대응한다.
일반적으로 이러한 교류형 플라즈마 디스플레이 패널의 구동 방법은 시간적인 동작 변화로 표현하면 리셋 기간, 어드레싱 기간 및 서스테인 기간으로 이루어진다.
리셋 기간은 셀에 어드레싱 동작이 원활히 수행되도록 하기 위해 각 셀의 상태를 초기화시키는 기간이며, 어드레싱 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하기 위하여 켜지는 셀(어드레싱된 셀)에 어드레스 전압을 인가하여 벽전하를 쌓아두는 동작을 수행하는 기간이다. 서스테인 기간은 서스테인 펄스를 인가하여 어드레싱된 셀에 실제로 화상을 표시하기 위한 방전을 수행하는 기간이다.
도 3에 나타낸 바와 같이, 플라즈마 디스플레이 패널에서는 1 프레임(1TV 필드)을 복수의 서브필드로 나누고 이를 시분할 제어하여 계조를 구현한다. 각 서브필드는 앞에서 설명한 리셋 기간, 어드레싱 기간 및 서스테인 기간으로 이루어진다. 도 3에는 256 계조를 구현하기 위해 1 프레임을 8개의 서브필드로 나눈 경우를 나타내었다. 각 서브필드(SF1-SF8)는 리셋 기간(도시하지 않음), 어드레스 기간(A1-A8) 및 서스테인 기간(S1-S8)으로 이루어지며, 서스테인 기간(S1-S8)은 발광 기간(1T, 2T, 4T, …, 128T)의 비가 1:2:4:8:16:32:64:128로 된다.
이때, 예를 들어 3이란 계조를 구현하기 위해서는 1T 발광 기간을 가지는 서브 필드(SF1)와 2T 발광 기간을 가지는 서브 필드(SF2)에서 방전 셀을 방전시켜 방전되는 기간의 합이 3T가 되게 한다. 이러한 방법으로 서로 다른 발광 기간을 가지는 서브필드를 조합하여 256계조의 영상을 표시한다. 그리고 이러한 구동 방법에서는 12비트 계조를 구현할 때는 하위 4비트는 오차 확산법이나 디더링 기법을 사용하여 표현하였다.
오차 확산이나 디더링 기법을 사용하면 표현이 불가능한 하위 비트에 해당하는 계조를 어느 정도 표현할 수 있지만, 서브필드가 표현할 수 있는 최소 광량이 제한되어 있다. 따라서 최하위 비트에 해당하는 서브필드가 표현하는 최소 광량이 제한되어 있어서 오차 확산이나 디더링 기법으로 계조의 표현 범위를 실질적으로 넓히는 데는 한계가 있으므로, 계조 처리 비트를 증가시킬 필요가 있다. 그러나의사 윤곽을 제거하기 위해서는 서브필드 간의 서스테인 가중치를 줄여야 하며, 이를 위해서는 계조 처리 비트를 감소시킬 필요가 있다.
본 발명이 이루고자 하는 기술적 과제는 저계조 표현력을 향상시키고 의사 윤곽을 줄일 수 있는 플라즈마 디스플레이 패널의 계조 표현 방법을 제공하는 것이다.
도 1은 교류형 플라즈마 디스플레이 패널의 일부 사시도이다.
도 2는 플라즈마 디스플레이 패널의 전극 배열을 나타내는 도면이다.
도 3은 플라즈마 디스플레이 패널의 계조 표시 방법을 나타내는 도면이다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 개략적인 평면도이다.
도 5는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 제어부의 개략적인 블록도이다.
도 6은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 역감마 보정 곡선을 나타내는 도면이다.
도 7은 본 발명의 실시예에 따른 제어부에서 결정된 계조 처리 비트를 나타내는 도면이다.
이러한 과제를 달성하기 위해서 본 발명은 표현하는 영상에 따라 계조 처리 비트를 조절한다.
본 발명에 따른 플라즈마 디스플레이 패널은 제1 기판 상에 각각 나란히 형성되는 제1 및 제2 전극과, 제1 및 제2 전극에 교차하며 제2 기판 상에 형성되는 어드레스 전극과, 구동부 및 제어부를 포함한다. 구동부는 제1 및 제2 전극의 구동에 필요한 서스테인 펄스를 인가한다. 제어부는 한 프레임을 복수의 서브필드로 나누어 한 프레임을 형성하는 서브필드의 수와 각 서브필드에 할당되는 서스테인 펄스의 수를 제어하는 제어 신호를 구동부에 인가하며, 휘도 감지부, 역감마 보정부, 영상 특성 결정부 및 서브필드 처리부를 포함한다.
휘도 감지부는 입력되는 제1 비트의 영상 신호의 휘도 레벨을 측정하며, 역감마 보정부는 제1 비트의 영상 신호를 제1 비트보다 큰 제2 비트로 보정한다. 영상 특성 결정부는 제2 비트의 영상 신호 중 제3 비트의 영상 신호를 계조 표시 비트로 설정하며, 휘도 레벨이 증가하면 계조 표시 비트를 감소시키고 휘도 레벨이감소하면 계조 표시 비트를 증가시킨다. 서브필드 처리부는 영상 특성 결정부에서 결정된 계조 표시 비트에 따라 한 프레임을 표시하는 서브필드의 수와 서스테인 펄스의 수를 결정한다.
제어부는 제2 비트의 영상 신호 중 계조 표시 비트를 제외한 하위 비트를 오차 확산 처리하는 오차 확산부를 포함하는 것이 바람직하다.
제어부는 휘도 레벨에 따라 각 서브필드에 할당되는 서스테인 펄스의 수를 조절하도록 서브필드 처리부에 지시하는 서스테인 결정부를 포함하는 것이 좋다. 서스테인 결정부는 휘도 레벨에 반비례하게 서스테인 펄스의 수를 조절하는 것이 바람직하다.
휘도 감지부는 한 프레임동안 입력되는 영상 신호의 값의 평균으로 평균 신호 레벨을 계산하는 평균 레벨 감지부인 것이 바람직하다. 그리고 계조부는 외부로부터 입력되는 수직 동기 주파수를 검출하여 영상 특성 결정부에서 계조 표시 비트를 결정하는데 필요한 정보를 전달하는 수직 동기 주파수 감지부를 포함하는 것이 바람직하다.
역감마 보정부는 제1 비트의 영상 신호에 대응하는 제2 비트의 영상 신호를 저장하고 있는 룩업 테이블을 포함할 수 있다.
본 발명에 따르면 제1 기판 상에 각각 나란히 형성되는 제1 및 제2 전극과, 제1 및 제2 전극에 교차하며 제2 기판 상에 형성되는 어드레스 전극을 포함하는 플라즈마 디스플레이 패널에서 한 프레임을 복수의 서브필드로 나누어 계조를 구현하는 방법이 제공된다. 이 방법에 의하면, 먼저 외부로부터 입력되는 제1 비트의 영상 신호를 제2 비트의 영상 신호로 역감마 보정하고, 영상 신호의 휘도 레벨을 측정한다. 그리고 휘도 레벨에 따라 제2 비트의 영상 신호 중 상위 제3 비트를 계조 처리 비트로서 선택한다. 이때, 휘도 레벨이 증가하면 제3 비트를 감소시키고 휘도 레벨이 감소하면 제3 비트를 증가시킨다. 다음, 계조 처리 비트에 따라 한 프레임을 표시하는 서브필드의 수를 결정한다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
이제 본 발명의 실시예에 따른 플라즈마 디스플레이 패널 및 그 계조 구현 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 개략적인 평면도이다.
도 4에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널은 플라즈마 패널(100), 어드레스 구동부(200), 주사·유지 구동부(300) 및 제어부(400)를 포함한다.
플라즈마 패널(100)은 열 방향으로 배열되어 있는 복수의 어드레스 전극(A1-Am)과 행 방향으로 지그재그로 배열되어 있는 복수의 주사 전극(Y1-Yn) 및 유지 전극(X1-Xn)을 포함한다. 어드레스 구동부(200)는 제어부(400)로부터 어드레스 구동 제어 신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극(A1-Am)에 인가한다. 주사·유지 구동부(300)는 제어부(400)로부터 제어 신호를 수신하여 주사 전극(Y1-Yn)과 유지 전극(X1-Xn)에 서스테인 전압을 번갈아 입력함으로써 선택된 방전 셀에 대하여 유지 방전을 수행한다.
제어부(400)는 외부로부터 R, G, B 영상 신호와 동기 신호를 수신하여 한 프레임을 몇 개의 서브필드로 나누고, 각 서브필드를 리셋 기간, 어드레스 기간 및 유지 방전 기간으로 나누어 플라즈마 디스플레이 패널을 구동한다. 이때, 제어부(400)는 한 프레임에 들어가는 서브필드의 각 서스테인 기간에 들어가는 서스테인 펄스의 개수를 조절하여 필요한 제어 신호를 어드레스 구동부(200) 및 주사 유지 구동부(300)에 공급한다.
아래에서는 도 5 내지 도 7을 참조하여 본 발명의 실시예에 따른 제어부(400)에 대하여 상세하게 설명한다.
도 5는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 제어부의 개략적인 블록도이다. 도 6은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 역감마 보정 곡선을 나타내는 도면이다. 도 7은 본 발명의 실시예에 따른 제어부에서 결정된 계조 처리 비트를 나타내는 도면이다.
도 5에 나타낸 바와 같이, 플라즈마 디스플레이 패널의 제어부(400)는 역감마 보정부(410), 평균 레벨 감지부(420), 영상 특정 결정부(430), 서스테인 결정부(440), 서브필드 처리부(450), 수직 동기 주파수 감지부(460) 및 오차 확산부(470)를 포함한다.
역감마 보정부(410)는 입력되는 n비트의 R, G, B 영상 신호를 역감마 곡선에 매핑시켜 m비트(m≥n)의 영상 신호로 보정한다. 일반적인 플라즈마 디스플레이 패널에서 n은 8이 사용되고 m은 10 또는 12가 사용된다. 도 6에 나타낸 예에서, 입력 영상 신호는 8비트 신호로서 1피치 내에서 256개의 선형적 차이를 가지는 레벨(0, 1, 2, …, 255)로 표시된다. 이러한 입력 영상 신호가 역감마 보정부(410)에서 역감마 보정되면 256개의 비선형적인 레벨을 가지는 13비트의 영상 신호로 출력된다. 이와 같이 하면 저계조에 대한 표현력이 향상된다. 그리고 본 발명의 실시예에서는 영상 특성 결정부(430)에서 결정된 계조 처리 비트(N)를 제외한 하위 4비트의 영상은 오차 확산부(470)에서 오차 확산에 의해 처리된다.
역감마 보정부(410)에 입력되는 영상 신호는 디지털 신호로서, 플라즈마 디스플레이 패널에 아날로그 영상 신호가 입력되는 경우에는 아날로그 디지털 변환기(도시하지 않음)로 아날로그 영상 신호를 디지털 영상 신호로 변환할 필요가 있다. 그리고 역감마 보정부(410)는 영상 신호를 매핑하기 위한 역감마 곡선에 해당하는 데이터를 저장하고 있는 룩업 테이블(도시하지 않음) 또는 역감마 곡선에 해당하는 데이터를 논리 연산으로 생성하기 위한 논리 회로(도시하지 않음)를 포함할 수 있다.
평균 레벨 감지부(420)는 역감마 보정된 영상 신호의 평균 신호 레벨(ASL, average signal level)을 측정하며, 이러한 평균 신호 레벨(ASL)은 한 프레임동안에 입력되는 R, G, B 영상 신호의 값으로 측정된다. 즉, 평균 신호 레벨(ASL)은수학식 1에 나타낸 것처럼 1 프레임동안 입력되는 R, G, B 영상 신호의 값의 총합을 입력된 영상 신호의 수로 나눈 값이 된다. 이와 같이 측정된 평균 신호 레벨(ASL)이 높으면 영상이 전반적으로 밝은 것을 나타내며 낮으면 영상이 전반적으로 어두운 것을 나타낸다.
여기서, RDATAn, GDATAn, BDATAn은 각각 R, G, B 영상 신호의 값이며 V는 한 프레임이며 3N은 한 프레임동안 입력된 R, G, B 영상 신호의 데이터 개수이다.
수직 동기 주파수 감지부(460)는 외부로부터 입력되는 수직 동기 신호(Vsync)로부터 수직 동기 주파수를 검출한다. 통상의 영상 신호의 수직 동기 주파수는 60㎐(NTSC)이거나 50㎐(PAL)이지만 컴퓨터 등에서 입력되는 영상 신호의 경우에는 이러한 표준 주파수(60㎐ 또는 50㎐)보다 높은 주파수이다. 이와 같이 높은 주파수의 영상 신호가 입력되는 경우에는 한 프레임에 할당되는 시간이 짧아지므로 한 프레임에 사용되는 서브필드의 수를 줄여야 한다. 따라서, 수직 동기 주파수 검출부(460)는 표준 주파수보다 높은 수직 동기 주파수를 검출한 경우에는 영상 특성 결정부(430)에 이러한 내용을 나타내는 신호를 전달한다.
영상 특성 결정부(430)는 평균 신호 레벨(ASL)과 수직 동기 주파수에 따라 화면의 밝기를 분석하여 계조 처리 비트(N)를 결정한다. 본 발명의 계조 처리 비트(N)는 역감마 보정된 영상 신호의 비트 수(m) 이하의 값이 사용된다(1≤N≤m).평균 신호 레벨(ASL)이 높은 경우에는 주로 고계조의 화상이 표시되므로 저계조의 표현력을 높일 필요가 없고, 이에 따라 영상 특성 결정부(430)는 계조 처리 비트(N)를 낮은 값으로 결정한다. 반대로 평균 신호 레벨(ASL)이 낮은 경우에는 주로 저계조의 화상이 표시되므로 저계조의 표현력이 높아야 하며, 이에 따라 영상 특성 결정부(430)는 계조 처리 비트(N)를 높은 값으로 결정한다.
예를 들어, 영상 특성 결정부(430)는 12비트 중 오차 확산으로 처리되는 4비트를 제외한 8비트를 기준으로 하여 평균 신호 레벨(ASL)이 낮은 경우에는 9비트로 계조 처리를 하고 평균 신호 레벨(ASL)이 높은 경우에는 7비트로 계조 처리를 한다. 즉, 7비트 계조 처리를 하는 경우에는 7비트 아래의 4비트는 오차 확산부(470)에서 오차 확산으로 처리되고 최하위 2비트는 버린다. 8비트 계조 처리를 하는 경우에는 8비트 아래의 4비트 오차 확산부(470)에서 오차 확산으로 처리되고 최하위 1비트는 버린다.
도 7을 보면, 7비트 계조 처리를 위한 테이블은 8비트 계조 처리를 위한 테이블에 비해 하위 비트가 1비트 줄어들게 되어 저계조의 표현이 거칠어지게 되지만, 화면이 밝으므로 이러한 영향은 사람의 눈에 거의 나타나지 않는다. 그리고 8비트 계조를 사용할 때 영상이 127계조(011111112)에서 128계조(100000002)로 변하는 경우 또는 128계조에서 127계조로 변하는 경우에 발생하는 의사 윤곽이 제거될 수 있다. 9비트 계조 처리를 위한 테이블은 8비트 계조 처리를 위한 테이블에 비해 하위 비트가 1비트 많으므로 저계조의 표현이 정밀하게 이루어질 수 있다.
서스테인 결정부(440)는 각 서브필드에 사용되는 서스테인 펄스 수의 가중치를 결정하는데, 평균 신호 레벨(ASL)에 따라 서스테인 펄스 수의 가중치를 다르게 설정하여 서브필드 처리부(450)에 전달한다. 평균 신호 레벨(ASL)이 높으면 밝은 영상이 표현되는 경우이므로 한 서브필드에 할당되는 서스테인 펄스 수의 가중치를 줄여서 소비 전력을 줄인다. 반대로 평균 신호 레벨(ASL)이 낮으면 어두운 영상이 표현되는 경우이므로 한 서브필드에 할당되는 서스테인 펄스 수의 가중치를 늘인다.
이와 같이 하면, 7비트 계조 처리 테이블을 사용하는 경우의 최하위 비트의 단위 광량과 9비트 계조 처리 테이블을 사용하는 경우의 최하위 비트의 단위 광량이 비슷하게 된다. 자세하게 설명하면, 도 7에 나타낸 바와 같이 평균 신호 레벨(ASL)이 높아질수록 최하위 비트의 크기가 배수로 증가하지만, 이에 따라 서스테인 펄스의 개수가 감소하므로 평균 신호 레벨(ASL)에 관계없이 최하위 비트에서 발광하는 양을 일정하게 유지할 수 있다.
그리고 오차 확산부(470)는 영상 특성 결정부(430)에서 결정된 계조 처리 비트(N)를 제외한 하위 4비트의 영상을 오차 확산이나 디더링 기법을 사용하여 표시한다. 오차 확산은 하위 4비트에 대한 영상을 분리하여 인접 화소로 확산시킴으로써 하위 4비트에 대한 영상을 표시하는 방법으로 이에 대한 자세한 설명은 대한민국 공개특허공보 특2002-0014766호에 기재되어 있다.
서브필드 처리부(450)는 영상 특성 결정부(430)에서 결정된 계조 처리 비트(N)와 서스테인 결정부(440)에서 결정된 서스테인 펄스 수의 가중치 및 오차확산부(470)에서 결정된 오차 확산에 따라 한 프레임에서 실제로 구동되는 서브필드의 개수와 각 서브필드에서의 서스테인 펄스 수를 결정한다. 서브필드 처리부(450)는 이와 같이 결정된 서브필드와 서스테인 펄스 수에 대한 정보를 주사·유지 구동부(300)에 전달한다. 이와 같이 전달된 정보로 주사·유지 구동부(300)는 서스테인 펄스를 생성하여 주사 및 유지 전극(Y1-Yn, X1-Xn)에 인가하여 방전 셀을 방전시켜 원하는 계조의 영상을 표현한다.
본 발명의 실시예에서는 평균 레벨 감지부(420)에서 평균 신호 레벨(ASL)을 감지하여 휘도를 판단하였지만, 평균 신호 레벨 이외에 피크 레벨, 소비 전력, 화상 이동, 콘트라스트 등을 각각 판단하거나 이들의 조합으로 휘도를 판단할 수도 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이와 같이 본 발명에 의하면 화면이 어두운 경우에는 계조 처리 비트를 증가시켜 저계조에 대한 표현력을 향상시키고 화면이 밝아서 저계조에 대한 표현력이 중요하지 않은 경우에는 계조 처리 비트를 감소시켜 의사 윤곽을 줄일 수 있다.

Claims (13)

  1. 제1 기판 상에 각각 나란히 형성되는 제1 및 제2 전극과, 상기 제1 및 제2 전극에 교차하며 제2 기판 상에 형성되는 어드레스 전극을 포함하는 플라즈마 패널,
    상기 제1 및 제2 전극의 구동에 필요한 서스테인 펄스를 인가하는 구동부, 그리고
    한 프레임을 복수의 서브필드로 나누어 상기 한 프레임을 형성하는 상기 서브필드의 수와 각 서브필드에 할당되는 상기 서스테인 펄스의 수를 제어하는 제어 신호를 상기 구동부에 인가하는 제어부
    를 포함하며,
    상기 제어부는,
    입력되는 제1 비트의 영상 신호의 휘도 레벨을 감지하는 휘도 감지부,
    상기 제1 비트의 영상 신호를 상기 제1 비트보다 큰 제2 비트로 보정하는 역감마 보정부,
    상기 제2 비트의 영상 신호 중 상위 제3 비트의 영상 신호를 계조 표시 비트로 설정하며 상기 휘도 레벨이 증가하면 상기 계조 표시 비트를 감소시키고 상기 휘도 레벨이 감소하면 상기 계조 표시 비트를 증가시키는 영상 특성 결정부, 그리고
    상기 영상 특성 결정부에서 결정된 계조 표시 비트에 따라 한 프레임을 표시하는 서브필드의 수와 서스테인 펄스의 수를 결정하는 서브필드 처리부
    를 포함하는 플라즈마 디스플레이 패널.
  2. 제1항에 있어서,
    상기 제어부는, 상기 제2 비트의 영상 신호 중 상기 계조 표시 비트를 제외한 하위 비트를 오차 확산 처리하는 오차 확산부를 더 포함하는 플라즈마 디스플레이 패널.
  3. 제1항에 있어서,
    상기 제어부는, 상기 휘도 레벨에 따라 각 서브필드에 할당되는 서스테인 펄스의 수를 조절하도록 상기 서브필드 처리부에 지시하는 서스테인 결정부를 더 포함하는 플라즈마 디스플레이 패널.
  4. 제3항에 있어서,
    상기 서스테인 결정부는 상기 휘도 레벨에 반비례하게 상기 서스테인 펄스의 수를 조절하는 플라즈마 디스플레이 패널.
  5. 제1항에 있어서,
    상기 휘도 감지부는 한 프레임동안 입력되는 상기 영상 신호의 값의 평균으로 평균 신호 레벨을 계산하여 상기 휘도 레벨을 감지하는 평균 레벨 감지기인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제1항에 있어서,
    상기 제어부는, 외부로부터 입력되는 수직 동기 주파수를 검출하여 상기 영상 특성 결정부에서 상기 계조 표시 비트를 결정하는데 필요한 정보를 전달하는 수직 동기 주파수 감지부를 더 포함하는 플라즈마 디스플레이 패널.
  7. 제1항에 있어서,
    상기 역감마 보정부는 상기 제1 비트의 영상 신호에 대응하는 상기 제2 비트의 영상 신호를 저장하고 있는 룩업 테이블을 더 포함하는 플라즈마 디스플레이 패널.
  8. 제1 기판 상에 각각 나란히 형성되는 제1 및 제2 전극과, 상기 제1 및 제2 전극에 교차하며 제2 기판 상에 형성되는 어드레스 전극을 포함하는 플라즈마 디스플레이 패널에서 한 프레임을 복수의 서브필드로 나누어 계조를 구현하는 방법에 있어서,
    외부로부터 입력되는 제1 비트의 영상 신호를 제2 비트의 영상 신호로 역감마 보정하는 제1 단계,
    상기 영상 신호의 휘도 레벨을 측정하는 제2 단계,
    상기 휘도 레벨에 따라 상기 제2 비트의 영상 신호 중 상위 제3 비트를 계조처리 비트로서 선택하는 제3 단계, 그리고
    상기 계조 처리 비트에 따라 한 프레임을 표시하는 서브필드의 수를 결정하는 제4 단계
    를 포함하며,
    상기 제3 단계는 상기 휘도 레벨이 증가하면 상기 제3 비트를 감소시키고 상기 휘도 레벨이 감소하면 상기 제3 비트를 증가시키는 플라즈마 디스플레이 패널의 계조 구현 방법.
  9. 제8항에 있어서,
    상기 제4 단계는 상기 각 서브필드에 할당되는 서스테인 펄스의 수를 상기 휘도 레벨에 반비례하게 할당하는 단계를 더 포함하는 플라즈마 디스플레이 패널의 계조 구현 방법.
  10. 제8항에 있어서,
    상기 제4 단계는 상기 제2 비트의 영상 신호 중 상기 상위 제3 비트의 하위 제4 비트의 영상 신호를 오차 확산 처리하는 단계를 더 포함하는 플라즈마 디스플레이 패널의 계조 구현 방법.
  11. 제8항에 있어서,
    상기 제3 단계는 외부로부터 입력되는 수직 동기 주파수를 검출하여 상기 수직 동기 주파수에 따라 상기 계조 표시 비트를 결정하는 단계를 더 포함하는 플라즈마 디스플레이 패널의 계조 구현 방법.
  12. 제8항에 있어서,
    상기 제2 단계는 한 프레임동안 입력되는 상기 영상 신호의 값의 평균으로 평균 신호 레벨을 계산하여 상기 휘도 레벨을 판단하는 플라즈마 디스플레이 패널의 계조 구현 방법.
  13. 제8항에 있어서,
    상기 제1 단계는 상기 제1 비트의 영상 신호에 대응하는 상기 제2 비트의 영상 신호 값을 저장하고 있는 룩업 테이블을 이용하여 상기 제1 비트의 영상 신호를 상기 제2 비트의 영상 신호로 보정하는 플라즈마 디스플레이 패널의 계조 구현 방법.
KR10-2003-0002676A 2003-01-15 2003-01-15 플라즈마 디스플레이 패널 및 그 계조 구현 방법 KR100477972B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR10-2003-0002676A KR100477972B1 (ko) 2003-01-15 2003-01-15 플라즈마 디스플레이 패널 및 그 계조 구현 방법
US10/747,272 US20040150588A1 (en) 2003-01-15 2003-12-30 Plasma display panel and gray display method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0002676A KR100477972B1 (ko) 2003-01-15 2003-01-15 플라즈마 디스플레이 패널 및 그 계조 구현 방법

Publications (2)

Publication Number Publication Date
KR20040065614A true KR20040065614A (ko) 2004-07-23
KR100477972B1 KR100477972B1 (ko) 2005-03-23

Family

ID=32768516

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0002676A KR100477972B1 (ko) 2003-01-15 2003-01-15 플라즈마 디스플레이 패널 및 그 계조 구현 방법

Country Status (2)

Country Link
US (1) US20040150588A1 (ko)
KR (1) KR100477972B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100560502B1 (ko) * 2004-10-11 2006-03-14 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100674661B1 (ko) * 2004-04-27 2007-01-26 파이오니아 가부시키가이샤 표시 패널의 구동 방법
KR100794161B1 (ko) * 2006-01-06 2008-01-11 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그 화상처리 방법

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050091509A (ko) * 2004-03-12 2005-09-15 삼성전자주식회사 디스플레이장치
KR100996412B1 (ko) * 2004-05-14 2010-11-24 엘지전자 주식회사 플라즈마 디스플레이 패널의 계조 표현 장치 및 방법
KR20070046418A (ko) * 2005-10-31 2007-05-03 엘지전자 주식회사 플라즈마 디스플레이 장치
US20090185076A1 (en) * 2008-01-18 2009-07-23 Po-Jui Chen VGA port signal examining apparatus and method thereof
KR20130087927A (ko) * 2012-01-30 2013-08-07 삼성디스플레이 주식회사 영상 신호 처리 장치 및 영상 신호 처리 방법
CN107068044B (zh) * 2017-05-22 2019-03-26 西安诺瓦电子科技有限公司 图像伽玛校正方法、扫描卡和显示系统

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6097357A (en) * 1990-11-28 2000-08-01 Fujitsu Limited Full color surface discharge type plasma display device
US5787000A (en) * 1994-05-27 1998-07-28 Lilly Software Associates, Inc. Method and apparatus for scheduling work orders in a manufacturing process
KR100229072B1 (ko) * 1996-07-02 1999-11-01 구자홍 서브 프레임 구동방식을 위한 계조 데이터 구현회로 및 그 방법
US6127991A (en) * 1996-11-12 2000-10-03 Sanyo Electric Co., Ltd. Method of driving flat panel display apparatus for multi-gradation display
JP2994630B2 (ja) * 1997-12-10 1999-12-27 松下電器産業株式会社 明るさによるサブフィールド数調整可能な表示装置
US6266655B1 (en) * 1998-07-22 2001-07-24 I2 Technologies, Inc. Computer-implemented value management tool for an asset intensive manufacturer
JP4016493B2 (ja) * 1998-08-05 2007-12-05 三菱電機株式会社 ディスプレイ装置及びその多階調化回路
EP1022714A3 (en) * 1999-01-18 2001-05-09 Pioneer Corporation Method for driving a plasma display panel
JP3638099B2 (ja) * 1999-07-28 2005-04-13 パイオニアプラズマディスプレイ株式会社 サブフィールド階調表示方法及びプラズマディスプレイ
US6606527B2 (en) * 2000-03-31 2003-08-12 International Business Machines Corporation Methods and systems for planning operations in manufacturing plants
JP4372401B2 (ja) * 2001-12-21 2009-11-25 シャープ株式会社 補正特性決定装置、補正特性決定方法および表示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100674661B1 (ko) * 2004-04-27 2007-01-26 파이오니아 가부시키가이샤 표시 패널의 구동 방법
KR100560502B1 (ko) * 2004-10-11 2006-03-14 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100794161B1 (ko) * 2006-01-06 2008-01-11 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그 화상처리 방법

Also Published As

Publication number Publication date
US20040150588A1 (en) 2004-08-05
KR100477972B1 (ko) 2005-03-23

Similar Documents

Publication Publication Date Title
JP4611880B2 (ja) プラズマ表示装置およびプラズマ表示装置の画像処理方法
KR100599747B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 계조 표현방법
JP4233511B2 (ja) プラズマディスプレイパネル駆動装置及びその階調表現方法
KR100477972B1 (ko) 플라즈마 디스플레이 패널 및 그 계조 구현 방법
KR100497235B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 플라즈마디스플레이 패널의 화상 처리 방법
KR100599746B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 계조 표현방법
KR100748333B1 (ko) 플라즈마 표시 패널의 구동장치 및 그 구동방법
KR100502894B1 (ko) 플라즈마 디스플레이 패널 및 그 계조 구현 방법
KR100551047B1 (ko) 플라즈마 디스플레이 패널 구동 장치 및 그 계조 구현 방법
KR100551012B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100739047B1 (ko) 플라즈마 디스플레이 패널의 구동 장치, 플라즈마디스플레이 패널의 계조 표현 방법 및 플라즈마디스플레이 패널
KR100570657B1 (ko) 플라즈마 디스플레이 패널의 구동 장치, 플라즈마디스플레이 패널의 화상 처리 방법 및 플라즈마디스플레이 패널
KR100570626B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100551049B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동장치 및 구동방법
KR100551058B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100578917B1 (ko) 플라즈마 디스플레이 패널의 구동 장치, 플라즈마디스플레이 패널의 화상 처리 방법 및 플라즈마디스플레이 패널
KR100612391B1 (ko) 플라즈마 표시 장치 및 그 화상 처리 방법
KR100599659B1 (ko) 플라즈마 표시 장치 및 그 화상 처리 방법
KR100536220B1 (ko) 플라즈마 디스플레이 패널의 구동 장치, 플라즈마디스플레이 패널의 화상 처리 방법 및 플라즈마디스플레이 패널
KR100529082B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100578831B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 플라즈마디스플레이 패널의 화상 처리 방법
KR100590013B1 (ko) 플라즈마 표시 장치 및 그 화상 처리 방법
KR100578918B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 플라즈마디스플레이 패널의 화상 처리 방법
KR100560486B1 (ko) 플라즈마 표시 장치 및 그 화상 처리 방법
KR100578935B1 (ko) 플라즈마 표시 장치 및 그 화상 처리 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090226

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee