KR100529082B1 - 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 - Google Patents

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 Download PDF

Info

Publication number
KR100529082B1
KR100529082B1 KR1020040036842A KR20040036842A KR100529082B1 KR 100529082 B1 KR100529082 B1 KR 100529082B1 KR 1020040036842 A KR1020040036842 A KR 1020040036842A KR 20040036842 A KR20040036842 A KR 20040036842A KR 100529082 B1 KR100529082 B1 KR 100529082B1
Authority
KR
South Korea
Prior art keywords
subfield
bit
image data
plasma display
data
Prior art date
Application number
KR1020040036842A
Other languages
English (en)
Inventor
김세웅
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040036842A priority Critical patent/KR100529082B1/ko
Application granted granted Critical
Publication of KR100529082B1 publication Critical patent/KR100529082B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2059Display of intermediate tones using error diffusion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 한 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은, (n+m)비트의 제1 영상 데이터를 수신하여 상기 (n+m)비트의 하위 m비트 중 하위 k(k는 0이상 m이하의 정수)에 대해서 오차 확산을 수행하여 제2 영상 데이터를 생성하고, 상기 제2 영상 데이터의 n비트를 상기 복수의 서브필드로 매핑할 때 데이터가 존재하지 않는 적어도 하나의 제1 서브필드가 존재하는 경우에 상기 제1 서브필드를 제거하고 상기 제2 영상 데이터의 하위(m-k)비트에 대응되는 적어도 하나의 제2 서브필드를 생성한다. 이렇게 하면, 서브필드 개수를 늘리지 않고도 저계조 표현력을 향상시킬 수 있다.

Description

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시 장치{DRIVING METHOD OF PLASMA DISPLAY PANEL AND PLASMA DISPLAY DEVICE}
본 발명은 플라즈마 디스플레이 패널(plasma display panel, PDP)에 관한 것으로 특히, 저계조 표현력을 향상시킬 수 있는 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시 장치에 관한 것이다.
플라즈마 디스플레이 패널은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소가 매트릭스 형태로 배열되어 있다. 이러한 플라즈마 디스플레이 패널은 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형과 교류형으로 구분된다.
직류형 플라즈마 디스플레이 패널은 전극이 방전 공간에 그대로 노출되어 있어서 전압이 인가되는 동안 전류가 방전공간에 그대로 흐르게 되며, 이를 위해 전류 제한을 위한 저항을 만들어 주어야 하는 단점이 있다. 반면 교류형 플라즈마 디스플레이 패널에서는 전극을 유전체층이 덮고 있어 자연스러운 커패시턴스 성분의 형성으로 전류가 제한되며 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다는 장점이 있다.
이러한 교류형 플라즈마 디스플레이 패널에는 그 한쪽 면에 서로 평행인 주사 전극 및 유지 전극이 형성되고 다른 쪽 면에 이들 전극과 직교하는 방향으로 어드레스 전극이 형성된다. 그리고 유지 전극은 각 주사 전극에 대응해서 형성되며, 그 일단이 서로 공통으로 연결되어 있다.
도 1은 일반적인 교류형 플라즈마 디스플레이 패널의 일부 사시도이다.
도 1에 나타낸 바와 같이, 플라즈마 디스플레이 패널은 서로 마주보며 떨어져 있는 두 개의 유리 기판(1, 6)을 포함한다. 유리 기판(1) 위에는 주사 전극(4)과 유지 전극(5)이 쌍을 이루어 평행하게 형성되어 있으며, 주사 전극(4)과 유지 전극(5)은 유전체층(2) 및 보호막(3)으로 덮여 있다. 유리 기판4(6) 위에는 복수의 어드레스 전극(8)이 형성되어 있으며, 어드레스 전극(8)은 절연체층(7)으로 덮여 있다. 어드레스 전극(8) 사이에 있는 절연체층(7) 위에는 어드레스 전극(8)과 격벽(9)이 형성되어 있다. 또한 절연체층(7)의 표면 및 격벽(9)의 양측면에 형광체(10)가 형성되어 있다. 유리 기판(1, 6)은 주사 전극(4)과 어드레스 전극(8) 및 유지 전극(5)과 어드레스 전극(8)이 직교하도록 방전 공간(11)을 사이에 두고 대향하여 배치되어 있다. 어드레스 전극(8)과, 쌍을 이루는 주사 전극(4)과 유지 전극(5)과의 교차부에 있는 방전 공간(11)이 방전 셀(12)을 형성한다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도를 나타낸다.
도 2에 도시한 바와 같이, 플라즈마 디스플레이 패널의 전극은 n×m의 매트릭스 형태를 가지고 있으며, 구체적으로 열 방향으로는 어드레스 전극(A1~Am)이 뻗어 있고 행 방향으로는 주사 전극(Y1∼Yn) 및 유지 전극(X1∼Xn )이 뻗어 있다. 도 2에 도시된 방전 셀(12)은 도 1에 도시된 방전 셀(12)에 대응한다.
도 3은 일반적인 플라즈마 디스플레이 패널의 계조 표현 방법을 나타낸 도면이다.
도 3을 보면, 플라즈마 디스플레이 패널은 계조를 표현하기 위해 하나의 프레임을 복수의 서브필드로 나누어 시분할 구동한다. 도 3에서는 하나의 프레임을 8개의 서브필드로 나누어 구동하며, 리셋 기간은 도시하지 않았다. 그리고 각 서브필드(SF1-SF8)는 리셋 기간(reset period)(도시하지 않음), 어드레스 기간(address period)(A1-A8) 및 유지 기간(sustain period)(S1-S8)으로 이루어진다. 리셋 기간은 이전의 유지방전으로 형성된 벽 전하를 소거하고 다음의 어드레스 방전을 안정적으로 수행하기 위해 벽 전하를 셋업(setup) 하는 역할을 한다. 어드레스 기간(A1-A8)은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽 전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간(S1-S8)은 어드레싱된 셀에 실제로 화상을 표시하기 위한 유지방전을 수행하는 기간으로 각 서브필드에서 가중치의 비가 1:2:4:8:16:32:64:128가 된다. 도 3에서는 리셋 기간을 도시하지 않았다.
이러한 플라즈마 디스플레이 패널에서 계조 1은 가중치 1인 서브필드(SF1)에서 방전 셀을 방전시켜 표현하고, 계조 2는 가중치 2인 서브필드(SF2)에서 방전 셀을 방전시켜서 표현한다. 그리고 계조 3은 가중치 1과 가중치 2인 서브필드(SF1-SF2)에서 방전 셀을 방전시켜서 표현한다. 이러한 방법으로 서로 다른 가중치을 가지는 서브필드를 조합하여 256 계조의 영상을 표시한다. 그러나 이러한 서브필드 구조에서는 저계조를 표현할 수 있는 서브필드가 존재하지 않아 계조 1보다 낮은 계조를 표현할 수가 없다. 따라서, 이와 같은 서브필드 구조에서는 저계조를 표현하기 위해서 서브필드 개수를 늘려 512 계조를 사용하여 표현할 수 있지만, 이는 어드레스 기간을 증가시키게 되어 유지 기간에 할당되는 시간이 줄어들게 되어 휘도가 낮아지는 문제점이 있다. 즉, 종래의 서브필드 구조에서는 서브필드 개수를 늘리지 않고 저계조(즉, 0.5 또는 0.25 등의 계조)를 표현하기에는 한계가 있다.
본 발명이 이루고자 하는 기술적 과제는 이와 같은 종래의 문제점을 해결하기 위한 것으로서, 서브필드 개수를 증가시키기 않고 저계조 표현력을 증가시킬 수 있는 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시 장치를 제공하고자 하는 것이다.
본 발명의 한 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은, (n+m)비트의 제1 영상 데이터를 수신하여 상기 (n+m)비트의 하위 m비트 중 하위 k(k는 0이상 m이하의 정수)에 대해서 오차 확산을 수행하여 제2 영상 데이터를 생성하는 제1 단계, 상기 제2 영상 데이터의 n비트를 상기 복수의 서브필드로 매핑할 때 데이터가 존재하지 않는 적어도 하나의 제1 서브필드가 존재하는지 판단하는 제2 단계, 그리고 상기 제1 서브필드가 존재하는 경우에 상기 제1 서브필드를 제거하고 상기 제2 영상 데이터의 하위(m-k)비트에 대응되는 적어도 하나의 제2 서브필드를 생성하는 제3 단계를 포함한다. 이 때, 상기 제1 영상 데이터는 역감마 보정으로 생성된 데이터일 수 있으며, 상기 제1 영상 데이터는 적어도 한 프레임에 해당되는 데이터일 수 있다.
그리고 상기 제1 단계에서는 하위 1비트에서 하위 m비트까지 순차적으로 오차 확산을 수행하여 m개의 제2 영상 데이터를 생성하며, 상기 제3 단계에서는 상기 하위 (m-k)비트에 대응되는 적어도 하나의 제2 서브필드의 기간이 상기 제1 서브필드의 기간에 대응되는 조건을 만족하는 k(0≤k≤m) 중 가장 작은 k를 가지는 하위(m-k)비트에 대해서 상기 제2 서브필드를 생성한다.
그리고 본 발명의 다른 한 특징에 따른 플라즈마 표시 장치는, 각각의 가중치를 가지는 복수의 서브필드의 가중치의 조합에 의해 계조가 표시되는 플라즈마 디스플레이 패널, 제1 비트의 영상 데이터를 수신하여 적어도 하나의 최하위 제2 비트에 대해서 오차 확산을 수행하여 제1 비트와 제2 비트의 차에 해당하는 제3 비트의 영상 데이터를 생성하는 오차 확산부, 복수의 서브필드 중 상기 제3 비트의 영상 데이터 중 상위 제4 비트의 데이터에 대응되지 않는 적어도 하나의 제1 서브필드가 존재하는지 판단하는 불용비트 검출부, 그리고 상기 제1 서브필드가 존재하는 경우에, 상기 제1 서브필드에 해당하는 기간에서 상기 제3 비트와 상기 제4 비트의 차에 해당하는 제5 비트의 데이터에 대응하는 적어도 하나의 제2 서브필드를 생성하는 서브필드 발생부를 포함한다. 상기 서브필드 발생부는, 상기 제1 서브필드에 해당하는 기간이 상기 제2 서브필드에 해당하는 기간과 동일한 경우에 상기 제2 서브필드를 생성한다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
이하, 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 도면이다.
도 4에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널은 플라즈마 패널(100), 제어부(200), 어드레스 구동부(300), 유지전극 구동부(400) 및 주사전극 구동부(500)를 포함한다.
플라즈마 패널(100)은 열 방향으로 배열되어 있는 다수의 어드레스 전극(A1~Am), 행 방향으로 쌍을 이루며 배열되어 있는 다수의 유지전극(X1~Xn) 및 주사 전극(Y1~Yn)을 포함한다.
제어부(200)는 외부로부터 R, G, B 영상신호를 수신하여 어드레스구동 제어 신호, 유지전극(X)구동 제어신호 및 주사전극(Y)구동 제어신호를 출력한다. 이 때, 제어부(200)는 한 프레임을 복수의 서브필드로 나누고, 각 서브필드를 리셋 기간, 어드레스 기간 및 유지 기간으로 나누어 시분할로 구동한다. 또한, 제어부(200)는 한 프레임의 모든 영상 신호에 대응하는 영상 입력 데이터에 따라 특정한 서브필드에서 불용 비트가 발생하게 되면 이 비트를 소수점 이하의 계조를 표현하는 데 할당한다.
어드레스 구동부(300)는 제어부(200)로부터 어드레스구동 제어신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극에 인가한다.
유지전극 구동부(400)는 제어부(200)로부터 유지전극(X)구동 제어신호를 수신하여 유지 전극(X)에 구동 전압을 인가한다.
주사전극 구동부(500)는 제어부(200)로부터 주사전극(Y)구동 제어신호를 수신하여 주사 전극(Y)에 구동 전압을 인가한다.
아래에서는 도 5 내지 도 6을 참고로 하여 본 발명의 실시 예에 따른 제어부(200)에 대하여 상세하게 설명한다.
도 5는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널에서 제어부의 구성 블록도이고, 도 6은 도 5에 도시된 오차 확산부의 오차 확산 방법을 나타낸 도면이다.
도 5에 나타낸 바와 같이, 제어부(200)는 역감마 보정부(210), 오차 확산부(220), 불용비트 검출부(230), 프레임 메모리부(240), 서브필드 발생부(250), APC 제어부(260) 및 유지펄스 수 발생부(270)를 포함한다.
역감마 보정부(210)는 R, G, B 영상 입력 데이터에 대해 CRT(Cathod Ray Tube)의 발광특성과 호환성을 유지하기 위한 감마 역보정을 수행한다. 즉, 역감마 보정부(210)는 n비트의 R, G, B 영상 입력 데이터를 역감마 곡선에 매핑시켜 m비트(m≥n)의 영상 데이터로 보정한다. 일반적으로 플라즈마 디스플레이 패널에서 n은 8이 사용되고 m은 12가 사용되므로 역감마 보정부(210)는 8비트의 영상 입력 데이터에 대한 역감마 보정을 수행하여 12비트의 데이터를 출력한다. 이하에서는 n은 8, m은 12로 나타냈다. 그리고, 역감마 보정부(210)는 영상 입력 데이터를 매핑하기 위한 역감마 곡선에 해당하는 데이터를 저장하고 있는 룩업 테이블(LUT) 또는 역감마 곡선에 해당하는 데이터를 논리 연산으로 생성하기 위한 논리 회로(도면 미도시)를 포함할 수 있다.
오차 확산부(220)는 도 6에 나타낸 바와 같이 역감마 보정부(210)에서 출력되는 12비트의 영상 데이터를 수신하여 하위 4(12-8)비트, 하위 3비트, 하위 2비트, 하위 1비트에 대해서 오차 확산을 수행하여 각각의 8비트 영상 데이터를 생성한다. 이러한 오차 확산부(220)는 오차 확산하고자 하는 하위 비트에 대한 영상을 분리하여 인접 화소로 확산시킴으로써 하위 비트에 대한 영상을 표시한다.
불용비트 검출부(230)는 오차 확산부(220)에서 하위 4비트, 하위 3비트, 하위 2비트, 하위 1비트에 대해서 오차 확산을 수행하여 생성된 각각의 8비트 영상 데이터 및 오차 확산하지 않은 8비트 영상 데이터를 프레임 메모리부(240)에 저장하고, 프레임 메모리부(240)로부터 각각의 영상 데이터를 출력하여 영상 데이터를 복수의 서브필드로 매핑할 때 데이터가 존재하지 않는 서브필드가 존재하는지 판단한다.
프레임 메모리부(240)는 오차 확산부(220)에서 4비트, 3비트, 2비트, 1비트 오차 확산을 수행하여 생성된 8비트 영상 데이터 및 역감마 보정부(210)에서 생성된 12비트 데이터 중 상위 8비트 영상 데이터를 저장한다.
서브필드 발생부(260)는 불용비트 검출부(230)에서 데이터가 존재하지 않는 서브필드가 존재하는 경우에 데이터가 존재하지 않는 서브필드를 제거하고 제거된 서브필드에 해당하는 기간에서 오차 확산하지 않은 비트만큼을 더 할당할 수 있는지 판단하여 오차 확산하지 않는 비트에 대응되는 서브필드를 생성한다. 그리고 서브필드 발생부(260)는 이 서브필드에 대응되는 서브필드 데이터를 생성하여 어드레스 구동부(300)로 출력한다. 그러면, 서브필드의 수를 증가시키지 않고도 한 프레임에서 사용하지 않는 서브필드 수만큼 하위 비트를 처리할 수 있어 저계조 표현력을 향상시킬 수 있게 된다. 이 때, 어드레스 구동부(300)는 서브필드 발생부(260)로부터 출력되는 서브필드 데이터에 대응되는 어드레스 데이터를 생성하여 플라즈마 디스플레이 패널의 어드레스 전극(A)에 인가한다.
APC 제어부(250)는 불용비트 검출부(230)에서 출력되는 영상 데이터에 대한 정보를 수신하여 부하율을 검출하고 검출된 부하율에 따라 APC 레벨을 계산하며, 계산된 APC 레벨에 대응되는 유지방전 펄스 수를 산출하여 출력한다. 이 때, APC 제어부(250)는 한 프레임을 표시하는 표시 부하가 많으면 유지방전 펄스 수를 저감하여 소비전력을 일정이상 초과하지 않도록 제어한다.
유지펄스 수 발생부(270)는 APC 제어부(250)로부터 계산된 APC 레벨에 대응되는 유지펄스 수와 서브필드 발생부(260)에서 생성된 서브필드에 기초하여 유지펄스 개수를 출력한다. 그리고 유지펄스 수 발생부(250)는 유지펄스 개수에 대응하는 제어 신호를 유지전극 구동부(400) 및 주사전극 구동부(500)로 출력한다.
아래에서는 도 7 내지 도 9를 참고로 하여 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 저계조 표현 방법에 대해 상세하게 설명한다.
도 7은 역감마 보정으로 생성된 12비트 데이터를 나타내는 도면이고, 도 8은 데이터가 존재하지 않는 서브필드를 나타내는 도면이고, 도 9는 실제 적용되는 서브필드를 나타내는 도면이다.
도 7에 나타낸 바와 같이, 각 서브필드에서 가중치의 비가 1:2:4:8:16:32:64:128이고, 한 프레임의 영상 입력 데이터가 8비트이며, 역감마 보정으로 생성된 데이터가 12비트 영상 데이터이고 오차 확산을 통해 생성된 데이터가 8비트이다. 이 때, 오차 확산을 수행하여 생성된 데이터가 198, 100, 50인 3개의 계조만 가질 경우에, 198, 100, 50인 3개의 계조는 모두 데이터가 존재하지 않는 서브필드(SF4, SF1)가 존재하게 된다. 본 발명의 실시 예에서는 이와 같이 데이터가 존재하지 않는 서브필드가 존재하는 경우에 이 서브필드를 제거하고 이 서브필드에 해당하는 기간에서 오차 확산하지 않은 비트만큼을 더 할당할 수 있는지 판단하여 오차 확산하지 않는 비트의 데이터에 해당하는 서브필드를 할당한다.
그런데, 본 발명의 실시 예에서는 역감마 보정으로 생성된 12비트 영상 데이터에서 하위 4비트, 하위 3비트, 하위 2비트, 하위 1비트에 대해서 각각 오차 확산을 수행하여 8비트의 영상 데이터를 생성한다. 그리고 이와 같이 생성된 각각의 영상 데이터 및 오차 확산하지 않은 상위 8비트 영상 데이터에 대해서 8개의 서브필드로 매핑하고, 8개의 서브필드에서 데이터가 할당되지 않는 서브필드가 존재하는지 판단하여 데이터가 존재하지 않는 서브필드를 제거한다. 그리고 나서, 제거된 서브필드에 해당하는 기간이 각 영상 데이터에서 오차 확산하지 않은 비트의 데이터에 대응하는 서브필드를 할당할 수 있는지 판단하여 오차 확산하지 않은 비트의 데이터에 대응하는 서브필드를 생성한다.
즉, 도 8에서와 같이, 계조 198, 계조 100, 계조 50인 각각의 영상 데이터에 대해 하위 2비트 오차 확산을 수행하여 생성된 8비트 영상 데이터를 8개의 서브필드로 매핑했을 때 데이터가 존재하지 않는 서브필드(SF4, SF1)가 존재하고, 이 서브필드(SF4, SF1)에 해당하는 기간에서 오차 확산하지 않은 나머지 2비트의 데이터에 대응하는 서브필드를 할당할 수 있다면, 오차 확산하지 않은 나머지 2비트의 데이터에 대응하는 서브필드를 생성한다. 이와 같이 하면, 도 9에 나타낸 바와 같이 8개의 서브필드에서 1/2 계조 및 1/4 계조까지 표현할 수가 있다.
만약, 하위 2비트 오차 확산을 수행하여 생성된 8비트 영상 데이터를 8개의 서브필드로 매핑했을 때, 데이터가 존재하지 않는 한 개의 서브필드가 존재하게 되면, 데이터가 존재하지 않는 한 개의 서브필드에 해당하는 기간에서 오차 확산하지 않은 2비트의 데이터에 해당하는 서브필드를 할당할 수 없게 된다. 그러면, 다음으로 하위 3비트 오차 확산을 수행하여 생성된 8비트 영상 데이터에 대해 상술한 방법으로 저계조에 대한 서브필드를 할당할 수 있는지 판단하게 된다.
하위 3비트 오차 확산을 수행하여 생성된 8비트 영상 데이터를 8개의 서브필드로 매핑했을 때, 데이터가 존재하지 않는 서브필드가 있는지 판단하고 데이터가 존재하지 않는 서브필드에 해당하는 기간이 오차 확산하지 않은 3비트의 데이터에 해당하는 서브필드를 할당할 수 있으면, 오차 확산하지 않은 3비트의 데이터에 해당하는 서브필드를 생성한다. 이와 같이 오차 확산하지 않은 3비트의 데이터에 해당하는 서브필드를 할당할 수 있으려면, 데이터가 존재하지 않는 서브필드가 3개는 존재하여야 한다. 그러면, 8개의 서브필드에서 1/2 계조, 1/4 계조 및 1/8 계조까지 표현할 수가 있다.
이와 같이 오차 확산을 수행하여 생성된 각 데이터에서 서브필드를 할당할 수 있는지 판단하는 순서는 오차 확산하지 않은 8비트 영상 데이터→1비트 오차 확산하여 생성된 8비트 영상 데이터→2비트 오차 확산하여 생성된 8비트 영상 데이터→3비트 오차 확산하여 생성된 8비트 영상 데이터→4비트 오차 확산하여 생성된 8비트 영상 데이터 순으로 진행한다. 이렇게 하여 오차 확산을 가장 작게 한 데이터에 대해서 오차 확산하지 않는 비트에 대응되는 서브필드를 더 할당할 수 있도록 한다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이와 같이 본 발명에 의하면, 서브필드 개수를 늘리지 않고도 저계조 표현력을 향상시킬 수 있는 효과가 있다.
도 1은 교류형 플라즈마 디스플레이 패널의 개략적인 일부 사시도이다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도이다.
도 3은 일반적인 플라즈마 디스플레이 패널의 계조 표현 방법을 나타낸 도면이다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 도면이다.
도 5는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널에서 제어부의 구성 블록도이다.
도 6은 본 발명의 실시 예에 따른 오차 확산 처리 방법을 나타낸 도면이다.
도 7 내지 도 9는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 저계조 표현 방법을 나타낸 도면이다.

Claims (8)

  1. 한 프레임을 각각의 가중치를 가지는 복수의 서브필드로 나누어 구동하며 각 서브필드의 가중치의 조합으로 계조를 표시하는 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    (n+m)비트의 제1 영상 데이터를 수신하여 상기 (n+m)비트의 하위 m비트 중 하위 k(k는 0이상 m이하의 정수)에 대해서 오차 확산을 수행하여 제2 영상 데이터를 생성하는 제1 단계,
    상기 제2 영상 데이터의 n비트를 상기 복수의 서브필드로 매핑할 때 데이터가 존재하지 않는 적어도 하나의 제1 서브필드가 존재하는지 판단하는 제2 단계, 그리고
    상기 제1 서브필드가 존재하는 경우에 상기 제1 서브필드를 제거하고 상기 제2 영상 데이터의 하위(m-k)비트에 대응되는 적어도 하나의 제2 서브필드를 생성하는 제3 단계
    를 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  2. 제 1항에 있어서,
    상기 제1 영상 데이터는 역감마 보정으로 생성된 데이터인 플라즈마 디스플레이 패널의 구동 방법.
  3. 제 1항에 있어서,
    상기 제1 영상 데이터는 적어도 한 프레임에 해당되는 데이터인 플라즈마 디스플레이 패널의 구동 방법.
  4. 제 1항 내지 제 3항 중 어느 한 항에 있어서,
    상기 제1 단계에서, 하위 1비트에서 하위 m비트까지 순차적으로 오차 확산을 수행하여 m개의 제2 영상 데이터를 생성하는 플라즈마 디스플레이 패널의 구동 방법.
  5. 제 4항에 있어서,
    상기 하위 (m-k)비트에 대응되는 적어도 하나의 제2 서브필드의 기간이 상기 제1 서브필드의 기간에 대응되는 조건을 만족하는 k(0≤k≤m) 중 가장 작은 k를 가지는 하위(m-k)비트에 대해서 상기 제2 서브필드를 생성하는 플라즈마 디스플레이 패널의 구동 방법.
  6. 각각의 가중치를 가지는 복수의 서브필드의 가중치의 조합에 의해 계조가 표시되는 플라즈마 디스플레이 패널,
    제1 비트의 영상 데이터를 수신하여 적어도 하나의 최하위 제2 비트에 대해서 오차 확산을 수행하여 제1 비트와 제2 비트의 차에 해당하는 제3 비트의 영상 데이터를 생성하는 오차 확산부,
    복수의 서브필드 중 상기 제3 비트의 영상 데이터 중 상위 제4 비트의 데이터에 대응되지 않는 적어도 하나의 제1 서브필드가 존재하는지 판단하는 불용비트 검출부, 그리고
    상기 제1 서브필드가 존재하는 경우에, 상기 제1 서브필드에 해당하는 기간에서 상기 제3 비트와 상기 제4 비트의 차에 해당하는 제5 비트의 데이터에 대응하는 적어도 하나의 제2 서브필드를 생성하는 서브필드 발생부
    를 포함하는 플라즈마 표시 장치.
  7. 제 6항에 있어서,
    영상 데이터에 대한 역감마 곡선에 매핑하여 상기 제1 비트의 영상 데이터를 생성하는 역감마 보정부
    를 더 포함하는 플라즈마 표시 장치.
  8. 제 7항에 있어서,
    상기 서브필드 발생부는, 상기 제1 서브필드에 해당하는 기간이 상기 제2 서브필드에 해당하는 기간과 동일한 경우에 상기 제2 서브필드를 생성하는 플라즈마 표시 장치.
KR1020040036842A 2004-05-24 2004-05-24 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 KR100529082B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040036842A KR100529082B1 (ko) 2004-05-24 2004-05-24 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040036842A KR100529082B1 (ko) 2004-05-24 2004-05-24 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Publications (1)

Publication Number Publication Date
KR100529082B1 true KR100529082B1 (ko) 2005-11-15

Family

ID=37306063

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040036842A KR100529082B1 (ko) 2004-05-24 2004-05-24 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Country Status (1)

Country Link
KR (1) KR100529082B1 (ko)

Similar Documents

Publication Publication Date Title
KR100599747B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 계조 표현방법
KR100497235B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 플라즈마디스플레이 패널의 화상 처리 방법
KR100599746B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 계조 표현방법
KR100477972B1 (ko) 플라즈마 디스플레이 패널 및 그 계조 구현 방법
KR100529082B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100502894B1 (ko) 플라즈마 디스플레이 패널 및 그 계조 구현 방법
KR100570657B1 (ko) 플라즈마 디스플레이 패널의 구동 장치, 플라즈마디스플레이 패널의 화상 처리 방법 및 플라즈마디스플레이 패널
KR100739047B1 (ko) 플라즈마 디스플레이 패널의 구동 장치, 플라즈마디스플레이 패널의 계조 표현 방법 및 플라즈마디스플레이 패널
KR100570656B1 (ko) 플라즈마 표시 패널 및 그의 자동 전력 제어 방법
KR100578836B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 플라즈마디스플레이 패널의 화상 처리 방법
KR100551012B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100551047B1 (ko) 플라즈마 디스플레이 패널 구동 장치 및 그 계조 구현 방법
KR100570626B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100551058B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100578831B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 플라즈마디스플레이 패널의 화상 처리 방법
KR100536220B1 (ko) 플라즈마 디스플레이 패널의 구동 장치, 플라즈마디스플레이 패널의 화상 처리 방법 및 플라즈마디스플레이 패널
KR100805107B1 (ko) 플라즈마 표시 장치의 구동 방법
KR100570624B1 (ko) 플라즈마 표시 장치
KR20050040561A (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100578853B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100551066B1 (ko) 플라즈마 표시 장치의 계조 표현 방법 및 플라즈마 표시장치
KR100570764B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR20060027068A (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20080017796A (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20060024868A (ko) 플라즈마 표시 장치 및 그 화상 처리 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091026

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee