KR20040057370A - 디스플레이 패널의 프로그래머블 구동 신호 발생 장치 및방법 - Google Patents

디스플레이 패널의 프로그래머블 구동 신호 발생 장치 및방법 Download PDF

Info

Publication number
KR20040057370A
KR20040057370A KR1020020084082A KR20020084082A KR20040057370A KR 20040057370 A KR20040057370 A KR 20040057370A KR 1020020084082 A KR1020020084082 A KR 1020020084082A KR 20020084082 A KR20020084082 A KR 20020084082A KR 20040057370 A KR20040057370 A KR 20040057370A
Authority
KR
South Korea
Prior art keywords
information
memory
storage area
waveform
driving
Prior art date
Application number
KR1020020084082A
Other languages
English (en)
Other versions
KR100490420B1 (ko
Inventor
소노고이치
김영선
이태영
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2002-0084082A priority Critical patent/KR100490420B1/ko
Priority to US10/745,465 priority patent/US8174513B2/en
Publication of KR20040057370A publication Critical patent/KR20040057370A/ko
Application granted granted Critical
Publication of KR100490420B1 publication Critical patent/KR100490420B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 디스플레이 패널 구동 장치 및 방법에 관한 것으로서, 특히 디지털 방식으로 구동되는 디스플레이 패널의 크기, 주사선수, 입력신호의 종류 등의 사양에 따라서 구동신호 발생 장치의 하드웨어를 재 설계하지 않고도 디스플레이 사양에 적합한 구동 신호를 용이하게 생성시킬 수 있는 디스플레이 패널의 프로그래머블 구동 신호 발생 장치 및 방법에 관한 것이다.
본 발명에 의하면 디스플레이 패널의 사양 및 영상 신호의 종류에 따라서 매번 구동 신호 발생 회로를 새로 설계하지 않고도 메모리에 저장되어 있는 데이터를 편집하여 구동 신호를 발생시킬 수 있게 되어 회로 설계 기간을 단축시킬 수 있는 효과가 발생되며, 회로 규모를 줄일 수 있는 효과가 발생된다. 특히, 복수의 영상 신호 규격의 신호에 대응한 구동 신호 발생 회로 설계 시에 종래의 기술에 비하여 회로 규모를 대폭 축소시킬 수 있는 효과가 발생되며, 또한, 외부에서 컴퓨터를 이용하여 시각적으로 구동 파형에 필요한 데이터들을 용이하게 편집할 수 있는 효과가 발생된다.

Description

디스플레이 패널의 프로그래머블 구동 신호 발생 장치 및 방법{Apparatus and method for generating programmable drive signal in display panel}
본 발명은 디스플레이 패널 구동 장치 및 방법에 관한 것으로서, 특히 디지털 방식으로 구동되는 디스플레이 패널의 크기, 주사선수, 입력신호의 종류 등의 사양에 따라서 구동신호 발생 장치의 하드웨어를 재 설계하지 않고도 디스플레이 사양에 적합한 구동 신호를 용이하게 생성시킬 수 있는 디스플레이 패널의 프로그래머블 구동 신호 발생 장치 및 방법에 관한 것이다.
디지털 방식으로 구동되는 디스플레이 장치로는 플라즈마 디스플레이 패널(PDP: Plasma Display Panel), 강유전성 액정 패널(FLC 패널: Ferro electric Liquid Crystal Panel) 등이 있다.
일반적으로 플라즈마 디스플레이 패널(Plasma Display Panel ; PDP)은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 차세대 평판 디스플레이 장치로서, 플라즈마 디스플레이 패널은 크기에 따라 수십에서 수백만개 이상의 픽셀이 매트릭스(matrix)형태로 배열되어 있다.
도 1은 본 발명이 적용되는 플라즈마 디스플레이 패널 구동 회로이다.
플라즈마 디스플레이 패널의 구동 시퀀스는 리세트 구간, 어드레스 구간 및 서스테인 구간으로 구분된다. 리세트 구간은 모든 셀들을 방전시킴과 동시에 벽 전하(wall charge)를 소거함으로써 표시 이력을 소거하는 구간이며, 어드레스 구간은 패널의 행/열 전극의 조합에 의하여 매트릭스 구성에 의하여 방전 셀을 선택하여 어드레스 방전을 형성시키는 구간이며, 서스테인 구간은 스캔 구간에 형성된 방전 셀의 충/방전을 전력 회수와 함께 반복하여 실행하면서 화상을 표시하는 구간이다.
플라즈마 디스플레이 패널 구동 회로는 화상 구현을 위해 ADS(Address Display Separation) 방식에 근거하여 각종 스위칭 타이밍이 결정된다. 도 1의 스위치 Ys, Yg, Xs, Xg는 플라즈마 디스플레이 패널의 발광 기간(Sustain period)동안 패널에 고주파의 교류 구형파 전압(high-frequency AC pulsed-voltage)을 인가하기 위한 서스테인(sustain) 스위치이고, 발광 기간동안(Ys, Xg), (Xs, Yg)의 쌍으로 교대로 도통/차단을 반복하게 된다. 스위치 Yr,Yf,Xr,Xf는 발광기간 동안 패널 전압 및 캐패시터 무효 전류(capacitive displacement current)의 급격한 변화를 막아 소비전력을 억제하기 위한 전력 회수 회로의 스위치이다. LY, LX는 전력 회수를 위한 인덕터이고, 캐패시터 C_Yerc, C_Xerc, 다이오드 D_Yr, D_Xf, D_Xr, D_Xf, D_YVsC, D_YGC는 웨버(Webber) 등에 의해 제안된 기존의 전력 회수 회로에 필요한 요소들이다. 통상 서스테인 스위치, 전력 회수 스위치, 그리고 수동 소자들이 형성하는 회로망을 통틀어 "서스테인" 회로라 하고, ADS 방식에 근거하면 서스테인 회로는 플라즈마 디스플레이 패널의 서스테인 구간 동안 작용한다. 스위치 Yp는 ADS방식에서 PDP의 서스테인 구간과 다른 구간(어드레스 구간과 리세트 구간)의 회로 동작 분리를 위한 스위치이며, 스위치 Yrr, Yfr, Xrr은 리세트 구간동안 패널에 램프형 고압 전압을 인가하기 위한 스위치이며, Cset, C_Xsink의 캐패시터와 같이 작용하여 전원전압보다 높은 고압 전압을 리세트 구간동안 인가한다. 스위치 Ysc, Ysp는 ADS 방식에서 어드레스 구간동안 작동하는 스위치로, 어드레스 구간에서 Ysp는 도통, Ysc는 차단, 다른 구간(리세트, 서스테인 구간)에서 Ysp는 차단, Ysc는 도통된다. 어드레스 구간동안 쉬프트 레지스터 +전압 버퍼로 구성된 스캔 드라이버 IC(100)가 PDP 스크린의 수평 동기신호 인가를 위한 동작을 하고, 다른 구간에서는 단락된다. 스위칭 순서에 의한 기존 PDP 구동 회로의 구체적인 동작은 미국 특허 공보번호 US4,866,349에 설명되어 있다.
이러한 PDP 구동회로는 각 구간별로 도 4에 도시된 바와 같은 형태의 X,Y 전극 전압을 생성시키기 위하여 도 1의 각 스위치에 입력신호의 규격 및 PDP 크기에 적합한 형태의 XY 구동 신호들을 구동 시퀀스에 따라서 인가하여야 한다.
일반적으로, PDP XY 구동 신호 발생회로는 도 4에 도시된 바와 같이 카운터(404)와 타이밍 발생 논리 회로(406)로 구성되고, 카운터(404)에는 수평동기신호(H_Sync), 수직동기신호(V_Sync) 및 Data_Enable 신호가 인가되어, 개별적인 논리 회로 소자로 구성된 타이밍 발생 논리 회로(406)에 의하여 PDP의 크기, 주사선 수, 화소 수, 입력 영상신호의 종류(NTSC, PAL 등)에 따라 제품 사양에 적합한 XY 구동 신호들을 생성시킨다.
따라서, 도 5에 도시된 바와 같이, PDP 크기에 따라서 PDP 구동 장치에 적용되는 XY 구동 신호 발생회로는 다르게 설계되어야 한다. 또한 영상신호의 종류에 따라서 도 6에 도시된 바와 같이 신호 검출부(601)에서 판단된 영상신호의 종류에 따라서 NTSC XY 전극 컨트롤러(602-1) 또는 PAL XY 전극 컨트롤러(602-2)를 선택하여 PDP 구동 장치에 적합한 XY 구동 신호들을 생성시킨다.
따라서, 종래의 기술에 따르면, PDP 크기, 영상신호 규격 등에 따라서 각각의 XY 구동신호 발생회로를 별도로 설계하여야 하며, 이로 인하여 PDP 제품 사양이 변경될 때마다 하드웨어의 재설계가 필요하게 되어 제품 개발비용이 증가되고, 개발의 시간적 지연이 발생되는 문제점이 있었다.
뿐만 아니라 단일의 PDP로 복수의 영상신호 규격을 표시하는 경우에 영상신호의 종류에 따라서 XY 구동신호를 바꿔야 하므로 복수의 XY 구동신호 발생회로를 내장시켜야 스위칭 하여야 하므로 하드웨어 회로의 크기가 커지는 문제점이 있었다.
본 발명이 이루고자 하는 기술적 과제는 상술한 문제점을 해결하기 위하여 PDP 구동신호 발생에 필요한 사양별 데이터들을 메모리에 저장한 후에, 메모리에 저장된 데이터들을 제품의 사양별로 적절하게 편집하여 구동 파형 신호를 생성시키는 위한 디지털 디스플레이 패널의 프로그래머블 구동 신호 발생 장치 및 방법을 제공하는데 있다.
도 1은 본 발명이 적용되는 플라즈마 디스플레이 패널 구동 장치의 구성도이다.
도 2는 플라즈마 디스플레이 구동에 적용되는 서브 필드에 의한 시분할 계조 표시 방식을 설명하기 위한 도면이다.
도 2는 도 1의 플라즈마 디스플레이 패널 구동 장치의 구간별 X전극 및 Y전극의 전압을 도시한 것이다.
도 4는 종래의 기술에 의한 XY 구동신호 발생 회로의 구성도이다.
도 5는 종래의 기술에 의한 플라즈마 디스플레이 패널의 크기에 따른 XY 구동신호 발생 회로의 구성도이다.
도 6은 종래의 기술에 의한 영상신호의 종류에 따른 XY 구동신호 발생 회로의 구성도이다.
도 7은 본 발명에 의한 디스플레이 패널의 프로그래머블 구동신호 발생 장치의 구성도이다.
도 8은 본 발명에 적용되는 메모리의 데이터 구성도이다.
도 9는 도 8의 서브 필드 체인의 상세 구성도이다.
도 10은 도 8의 마스킹 SF 테이블의 상세 구성도이다.
도 11은 도 8의 시퀀스 스케쥴의 상세 구성도이다.
도 12는 도 8의 XY 테이블의 상세 구성도이다.
도 13은 도 8의 지연 테이블의 상세 구성도이다.
도 14는 XY 테이블에 지연 테이블 정보를 적용한 예를 도시한 것이다.
도 15는 도 14의 XY 테이블 정보에 따른 XY구동 파형의 일부를 도시한 것이다.
도 16은 도 8의 반복 테이블의 상세 구성도이다.
도 17은 지연 테이블 정보를 반영한 XY 구동 파형의 지연 상태를 도시한 것이다.
도 18은 도 8의 마스킹 스위칭 정보의 상세 구성도이다.
도 19(a),(b)는 마스킹 ON/OFF에 따른 XY 구동 파형의 출력 상태를 도시한 것이다.
도 20은 본 발명에 따른 컴퓨터로 XY구동 파형을 편집하는 소프트웨어의 화면 예를 도시한 것이다.
도 21은 복수의 영상 신호 규격에 대응하는 메모리의 구성도이다.
상기 기술적 과제를 달성하기 위하여 본 발명에 의한 디스플레이 패널의 프로그래머블 구동 신호 발생 장치는 디스플레이 패널 구동 신호 발생 장치에 있어서, 디스플레이 패널 구동에 필요한 복수 구동신호들의 생성에 관련된 정보들을 저장하는 메모리, 디스플레이 사양에 상응하여 상기 메모리로부터 소정의 제어 시퀀스에 따라 지정된 어드레스에 저장된 정보들을 편집하여 읽어내는 디코더 및 상기 디코더에서 읽어낸 정보에 상응하는 구동 신호 파형을 생성시키기 위한 출력 파형 발생 회로를 포함함을 특징으로 한다.
상기 다른 기술적 과제를 달성하기 위하여 본 발명에 의한 디스플레이 패널의 프로그래머블 구동 신호 발생 방법은 디스플레이 패널 구동 신호 생성 방법에 있어서, (a) 디스플레이 패널 구동에 필요한 복수 구동신호들의 생성에 관련된 정보들을 메모리에 저장시키는 단계, (b) 디스플레이 사양에 상응하여 상기 메모리로부터 소정의 제어 시퀀스에 따라 지정된 어드레스에 저장된 정보들을 편집하여 읽어내는 단계 및 (c) 상기 디코더에서 읽어낸 정보에 상응하는 구동 신호 파형을 생성시키는 단계를 포함함을 특징으로 한다.
일반적으로 PDP는 계조를 표현하기 위하여 1TV 필드를 복수의 서브 필드로 분할해 표시하는 시 분할 계조 표시 방식을 이용한다. 즉, 일 예로서 도 2에 도시된 바와 같이, 1TV 필드에 서로 다른 가중 값, 즉 방전수가 다른 서브 필드가 8개 있어 방전할 수 있는 최대 방전수는 255이다. 이 서브 필드를 화소마다 ON 또는 OFF를 선택하여 0∼255까지의 256 계조를 표현할 수 있게 된다.
도 3은 한 서브 필드의 X전극 및 Y전극의 전압 파형을 도시한 것이다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예에 대하여 상세히 설명하기로 한다.
도 7에 도시된 바와 같이, 본 발명에 의한 디스플레이 패널의 프로그래머블 구동 신호 발생 장치는 데이터 인터페이스 회로(701), 내부 메모리(702), 디코더(703), 파형 발생부(704), 출력 파형 조절부(705) 및 외부 메모리(706)를 구비한다.
여기에서, 데이터 인터페이스 회로(701), 내부 메모리(702), 디코더(703), 파형 발생부(704) 및 출력 파형 조절부(705)를 포함하는 회로를 XY 전극 구동 신호 발생 회로(700)라 칭한다.
데이터 인터페이스 회로(701)는 PDP 구동 장치 외부에 접속된 컴퓨터 등과의데이터 통신 및 메모리(702, 706)의 데이터 입/출력을 관리하는 역할을 실행한다. 즉, 데이터 인터페이스 회로(701)는 어드레스 라인(702, 717) 및 데이터 라인(721, 718)을 통하여 지정된 어드레스에 데이터를 쓰거나 해당 데이터를 읽어낸다.
즉, 외부와의 통신 신호(715)에 의해 데이터를 내부 메모리(702)나 외부 메모리(706)에 쓰거나, 읽어낼 수 있다.
XY 전극 구동 신호 발생 회로(700)에 전원이 공급되고, 리세트 신호(710)가 해제되고 기준 클럭 신호(711)가 입력되면, 데이터 인터페이스 회로(701)는 외부 메모리(706)에 저장된 데이터를 읽어내 내부 메모리(702)에 라이트(Write)한다.
디코더(703)는 수직동기 펄스(V_Sync)가 입력되면 다음과 같은 동작을 시작한다.
우선, 수직동기 펄스(712)가 입력되면, 디코더(703) 내부의 서브 필드 카운터(707)와 시퀀스 카운터(708)가 리세트 된다. 그러면, 어드레스 라인(722)에 지정된 어드레스 정보를 이용하여 데이터 라인(723)을 통하여 내부 메모리(702)에 저장되어 있는 서스테인 테이블(804)로부터 서브 필드1의 방전 회수를 읽어내어 디코더(703)로 전송한다. 서스테인 테이블(804)은 255개로 나누어져 있고, 화면의 평균 휘도 등의 조건에 따라 적당한 것을 선택한다.
다음에, 내부 메모리(702)로부터 서브 필드 체인(802)을 읽어낸다. 서브 필드 체인(802)의 내부 구성은 도 9에 도시된 바와 같이 서브 필드 1∼16의 시퀀스 스케쥴의 그룹 번호가 저장되어 있다. 서브 필드의 수는 프로그램 가능하고, 16개 모두를 사용하지 않아도 되고, 더 많은 서브 필드를 만드는 것도 가능하다.
다음에 마스킹 테이블(808)에 저장된 정보를 읽어낸다. 마스킹 테이블(808)의 내부 구성은 도 10에 도시된 바와 같이 서브 필드마다 마스킹 여부(ON/OFF)를 지정하도록 설계되어 있으며, 화상의 임의의 조건에 의해 마스킹 신호(713)가 입력될 경우, 몇 개의 신호를 출력시키지 않는 기능의 실행 여부를 결정하는 정보를 저장하고 있다.
다음에 서브 필드 체인(802)의 서브 필드1에 저장되어 있는 그룹 번호를 참조해 시퀀스 스케쥴의 같은 그룹 번호의 최초의 시퀀스(sequence 1) 정보를 읽어낸다. 시퀀스 스케쥴은 도 8에 도시된 바와 같이, 일 예로서 8개의 그룹으로 나누어져 있으며, 각 그룹은 48개의 시퀀스로 나누어져 있다. 그룹의 수나 시퀀스의 수는 설계 사양으로 변경할 수 있는데, 보통 PDP의 구동에는 5개의 그룹, 각 그룹별로 30개의 시퀀스 정도면 충분하다.
하나의 시퀀스 내부 구성은 도 11에 도시된 바와 같이 XY 테이블 번호를 선택할 수 있는 정보(1101), 반복 시작/종료 스위칭 정보(1102), 반복 번호의 선택 정보(1103), 서브 필드 종료 스위칭 정보(1104)가 저장되어 있다.
다음에 이 시퀀스 1의 XY 테이블 번호(1101)를 참조해 해당 테이블 번호에 저장된 정보들을 도 12에 도시된 바와 같은 XY 테이블로부터 읽어낸다. XY 테이블(803)은 64개의 테이블 번호로 나눠져 있으며, 각 테이블은 4개의 구간으로 나눠져 있다. 이 테이블의 수는 설계 사양으로 변경할 수 있다. 하나의 테이블의 내부 구성을 도 12에 나타내었으며, 지연 테이블 번호(1202), 유지 시간(1203) 및 각 XY 구동 파형 출력 신호의 극성(1204) 정보들이 각 구간(1201)별로 저장되어 있다.
다음에 이 XY 테이블의 각 구간 중의 지연 테이블 번호(1202)를 참조해 해당 지연 테이블의 지연 값을 읽어낸다. 지연 값은 지연 테이블(809)에 16개 저장되어 있다. 지연 테이블의 예를 도 13에 도시하였다.
이와 같이 디코더(703)는 내부 메모리(702)로부터 XY 테이블 데이터들을 읽어내기 시작하여, 다음의 데이터를 읽어내는 것과 동시에 출력 타이밍 동기 신호(724)와 XY 테이블 정보(725)를 파형 발생부(704)로 출력한다. XY 테이블 정보(725)는 도 12의 유지 시간(1203), 각 XY 구동 파형 출력 신호의 극성(1204), 지연 테이블 번호(1202)를 참조해 얻은 지연 값이다.
도 12 및 도 13의 예에 따르면 XY 테이블 정보(725)는 도 14와 같이 된다. 즉, 구간1과 구간4의 지연 선택번호가 0이므로 지연 값이 0이 되고, 같은 방법으로 구간 2는 지연 선택번호 1의 지연값=5, 구간 3은 지연 선택번호 3의 지연값=10을 얻는다.
파형 발생부(704)는 디코더(703)로부터 입력되는 XY 테이블 정보(725)를 이용하여 XY 구동 파형 신호(727)를 생성시킨다.
XY 구동 파형 신호(727)는 XY 테이블 정보(725)의 구간1∼4의 순서대로 각 XY구동 파형 출력 신호의 극성(1204)을 각 구간의 유지시간(1203)만큼 유지하는 방법으로 생성된다. 예를 들어, 도 14의 XY 테이블 정보에 따라 생성되는 XY구동 파형을 도 15에 도시하였다. 도 15에서는 XY구동 파형 출력 신호의 극성(1204) 중 1∼4까지만 발췌하여 도시하였지만, 다음 출력 신호들도 같은 방법에 의하여 얻을수 있음은 당연한 사실이다.
도 14에 있어서, XY 구동 파형 출력 신호의 극성1∼4번은 "0110"이고, 유지시간은 10클럭(clock)이며, 이를 도 15의 구간 1501에 나타내었다. 같은 방법으로, 구간2에서는 "1100"이 20 클럭동안 출력되고(도 15의 구간 1502), 구간3에서는 ""1010"이 30 클럭동안 출력되고(도 15의 구간 1503), 구간4에서는 "1001"이 40 클럭동안 출력된다(도 15의 구간 1504).
구간4의 유지기간이 종료되면 파형 발생부(704)는 도 15에 도시된 바와 같이 리드 요구(Read Request) 신호(1505)를 디코더(703)로 전송한다. 도 7에서는 리드 요구 신호를 726으로 나타내었다.
디코더(703)가 리드 요구 신호를 전송 받으면, 다음과 같은 데이터 리드 프로세스를 실행한다.
우선, 현재 시퀀스의 반복 시작/종료 스위칭 정보(1102)를 참조하여, 그 값이 0이면 다음 시퀀스의 읽어내기를 실행하고 1인 경우에는 이 시퀀스가 반복 기간의 시작인 것을 의미하여 반복 회수가 반복 번호의 선택 정보(1103)를 참조해 반복적으로 해당 시퀀스의 정보들을 읽어낸다. 반복 번호가 1∼8의 경우에는 내부 메모리(702)에 저장되어 있는 반복 테이블(806)로부터 같은 번호의 반복 값을 읽어내고, 그 외의 번호 예를 들어 9라면 스캔 라인 레지스터(805)로부터 주사선수를 읽어내고 10이라면 서스테인 테이블(804)의 서스테인 방전 회수를 반복 회수로 결정된다.
반복 시작/종료 스위칭 정보(1102)가 2인 경우는 이 시퀀스가 반복 기간의종료인 것을 의미하여, 반복 기간의 시작부터 종료까지의 시퀀스 군을 반복한 회수가 반복 시작/종료 스위칭 정보(1102)의 값이 1로 반복 기간을 시작했을 때의 반복 회수와 비교하여 적으면 다시 반복 기간 시작 시퀀스로 되돌아가고 반복 회수와 동일하면 반복을 종료하고 다음의 시퀀스를 정보들을 읽어낸다.
반복 시작/종료 스위칭 정보(1102)가 3인 경우에는 이 시퀀스만을 지정 회수만큼 반복하는 것을 의미하고, 반복 회수는 반복 시작/종료 스위칭 정보(1102)가 1인 경우와 같게 반복 번호의 선택 정보(1103)를 참조해 결정된다.
도 11 및 도 16을 참조하여 본 발명의 동작을 설명하면 다음과 같다.
우선, 시퀀스1이 1번 실행되고, 다음에 시퀀스2는 반복 시작/종료 스위칭 정보(1102)가 1이므로 반복 기간의 시작이고, 반복 회수는 반복 번호 1의 반복 값은 3으로 지정된다. 다음에 시퀀스3이 실행되고 다음의 시퀀스4는 반복 시작/종료 스위칭 정보(1102)가 2이므로 반복 기간의 종료를 의미한다. 따라서, 시퀀스 2∼4를 3번 반복하게 된다. 다음에 시퀀스5는 반복 시작/종료 스위칭 정보(1102)가 3이므로 이 시퀀스5를 반복 번호3의 반복 값인 5번 반복한다. 결국, 시퀀스의 실행 순서는 다음과 같다.
1→2→3→4→2→3→4→2→3→4→5→5→5→5→5→6→....
이와 같은 방법의 프로세스를 시퀀스 스케줄의 서브 필드 종료 스위칭 정보(1104)가 1(on)이 될 때까지 실행한다.
서브 필드 종료 스위칭 정보(1104)가 1인 경우에는, 디코더(703) 내부의 시퀀스 카운터(708)를 리세트 시키고, 서브 필드 카운터(707)에 1을 추가시켜 2가 되며, 이에 따라서 서브 필드2에 저장되어 있는 그룹 번호를 참조하여 시퀀스 스케쥴의 같은 그룹 번호의 최초의 시퀀스 정보를 읽어낸다.
이와 같은 과정들을 서브 필드3, 서브 필드4,... 라고 지정된 서브 필드의 수만큼 반복한다. 모든 서브 필드의 읽어내기를 종료하면 다음의 수직동기(V_Sync) 펄스(712)가 입력될 때까지 대기하는 대기 상태를 유지한다.
한편, 출력 파형 조절부(705)는 XY 구동 파형 신호(727)를 전송받고, 또한 내부 메모리(702)로부터 읽어낸 마스킹 스위칭 정보(807), 마스킹 테이블 정보(808) 및 지연 테이블 정보들을 데이터 라인(728)을 통하여 전송받아 출력 파형의 지연 처리 및 마스킹 처리를 실행한다.
우선, 지연 프로세스에 대하여 설명하기로 한다.
도 14에 있어서 구간 1∼4의 지연 값은 각각 0,5,10,0이다. 이는 각각의 구간에서 XY 구동 파형 출력 신호의 극성에 변화가 있는 경우 즉, 0에서 1, 혹은 1에서 0이 될 경우 그 변화 점을 지연 값의 클럭 수만큼 늦추도록 한다. 따라서, 도 15의 XY 구동 파형 신호는 최종적으로 도 17과 같이 변화된다. 즉, 구간1에서는 XY 구동 파형 신호의 1번과 3번의 극성이 변화되고 있으므로 1번과 3번 파형을 1701에 도시한 바와 같이 5클럭만큼 지연시킨다. 구간 2에서는 XY 구동 파형 신호의 2번과 3번의 극성이 변화되므로 2번과 3번 파형을 1702에 도시한 바와 같이 10클럭만큼 지연시킨다. 극성에 변화가 없거나, 지연 값이 0일 때 극성이 변화하는 신호에서는 지연이 발생되지 않는다.
다음으로 마스킹 처리 프로세스에 대하여 설명하기로 한다.
마스킹의 조건은 마스킹 스위칭 정보(807)와 마스킹 테이블(808)에 의하여 결정된다. 마스킹 스위칭 정보(807)의 내부 구성을 도 18에 도시하였다. 마스킹 스위칭 정보는 XY구동 파형 출력 신호 모두에 대하여 설정할 수 있으며, 일부 특정 출력 신호에 대해서 설정할 수도 있다. 도 18에서는 일 예로서 XY구동 파형 출력 신호의 1번과 3번 신호에 대하여 마스킹 ON되도록 설정되어져 있다.
출력 파형의 마스킹 처리는 마스킹 스위칭 정보가 ON으로 설정되어 있는 서브 필드에서 유효하게 된다. 따라서, 도 10의 마스킹 테이블을 사용할 경우 서브 필드 1∼4, 13∼16에서는 출력 파형이 마스킹 처리되어 도 19의 (a)와 같이 되고, 서브 필드 5∼12에서는 마스킹 처리되지 않아 도 19의 (b)와 같이 된다.
이와 같이, 출력 파형 조절부(705)에서 XY구동 파형 출력 신호(727)를 입력받아, 지연 처리 및 마스킹 처리를 실행한 후에 최종적인 XY구동 파형 출력 신호(730)를 출력한다.
도 20은 외부에 접속된 컴퓨터로 본 발명의 XY구동 신호 발행 회로를 제어하는 소프트웨어에 의한 화면 예를 도시한 것이다. 도 20에 도시된 바와 같이 파형의 극성이나 유지 시간, 그 외의 각종 데이터의 내용을 그래픽 인터페이스로 가시적으로 표현할 수 있으므로 용이하게 데이터의 편집을 할 수 있게 된다.
도 21은 본 발명의 XY구동 신호 발생 회로가 복수의 신호 규격에 대응하는 경우의 외부 메모리(706)의 내부 구성을 도시한 것이다. 외부 메모리(706)가 NTSC 신호용 데이터 영역(2101), PAL 신호용 데이터 영역(2102) 및 HD(High Definition) 신호용 데이터 영역(2103)을 가진다. 따라서, 입력 신호의 종류에 따라 메모리에데이터를 입/출력할 때 어드레스 번지만을 바꾸면 각 영상신호에 적합한 데이터를 얻을 수 있으므로 하드웨어의 추가없이 복수의 영상 신호에 맞춘 구동 신호 파형을 생성시킬 수 있게 된다.
본 발명의 일 실시 예에서는 내부 메모리(702)와 불휘발성의 외부 메모리(706)를 가지고 있지만, 이것은 불휘발성 메모리가 일반적으로 데이터의 입/출력 속도가 늦기 때문에 이를 개선하기 위하여 내부 메모리(702)를 별도로 사용하였다. 따라서, 불휘발성의 외부 메모리의 데이터 입/출력 속도가 구동 타이밍에 대해서 충분히 빠른 경우에는 내부 메모리를 사용하지 않아도 된다.
본 발명은 방법, 장치, 시스템 등으로서 실행될 수 있다. 소프트웨어로 실행될 때, 본 발명의 구성 수단들은 필연적으로 필요한 작업을 실행하는 코드 세그먼트들이다. 프로그램 또는 코드 세그먼트들은 프로세서 판독 가능 매체에 저장되어 질 수 있으며 또는 전송 매체 또는 통신망에서 반송파와 결합된 컴퓨터 데이터 신호에 의하여 전송될 수 있다. 프로세서 판독 가능 매체는 정보를 저장 또는 전송할 수 있는 어떠한 매체도 포함한다. 프로세서 판독 가능 매체의 예로는 전자 회로, 반도체 메모리 소자, ROM, 플레쉬 메모리, E2PROM, 플로피 디스크, 광 디스크, 하드 디스크, 광 섬유 매체, 무선 주파수(RF) 망, 등이 있다. 컴퓨터 데이터 신호는 전자 망 채널, 광 섬유, 공기, 전자계, RF 망, 등과 같은 전송 매체 위로 전파될 수 있는 어떠한 신호도 포함된다.
첨부된 도면에 도시되어 설명된 특정의 실시 예들은 단지 본 발명의 예로서이해되어 지고, 본 발명의 범위를 한정하는 것이 아니며, 본 발명이 속하는 기술 분야에서 본 발명에 기술된 기술적 사상의 범위에서도 다양한 다른 변경이 발생될 수 있으므로, 본 발명은 보여지거나 기술된 특정의 구성 및 배열로 제한되지 않는 것은 자명하다.
상술한 바와 같이, 본 발명에 의하면 디스플레이 패널 구동신호 발생에 필요한 데이터들을 구동 사양에 따라서 영역별로 메모리에 저장한 후에, 적용되는 제품의 사양에 적합한 데이터를 메모리에서 읽어내어 구동 파형 신호를 생성시키도록 제어함으로써, 디스플레이 패널의 사양 및 영상 신호의 종류에 따라서 매번 구동 신호 발생 회로를 새로 설계하지 않고도 메모리에 저장되어 있는 데이터를 편집하여 구동 신호를 발생시킬 수 있게 되어 회로 설계 기간을 단축시킬 수 있는 효과가 발생되며, 회로 규모를 줄일 수 있는 효과가 발생된다. 특히, 복수의 영상 신호 규격의 신호에 대응한 구동 신호 발생 회로 설계 시에 종래의 기술에 비하여 회로 규모를 대폭 축소시킬 수 있는 효과가 발생되며, 또한, 외부에서 컴퓨터를 이용하여 시각적으로 구동 파형에 필요한 데이터들을 용이하게 편집할 수 있는 효과가 발생된다.

Claims (12)

  1. 디스플레이 패널 구동 신호 발생 장치에 있어서,
    디스플레이 패널 구동에 필요한 복수 구동신호들의 생성에 관련된 정보들을저장하는 메모리;
    디스플레이 사양에 상응하여 상기 메모리로부터 소정의 제어 시퀀스에 따라 지정된 어드레스에 저장된 정보들을 편집하여 읽어내는 디코더; 및
    상기 디코더에서 읽어낸 정보에 상응하는 구동 신호 파형을 생성시키기 위한 출력 파형 발생 회로를 포함함을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 장치.
  2. 제1항에 있어서, 상기 메모리는 복수 구동신호들을 생성시키기 위한 정보들을 상관 관계에 있는 복수의 영역에 분리하여 저장함을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 장치.
  3. 제1항에 있어서, 상기 메모리에는 각 그룹별로 구동 파형 테이블의 번호 정보, 반복 시작/종료 스위칭 정보, 반복 회수의 테이블 번호 정보 및 그룹의 종료 정보들을 각각 포함하는 그룹 정보들을 지정하는 시퀀스 스케쥴 정보, 각 그룹의 실행 순서를 지정하는 서브 필드 체인 정보, 구동 구간별로 및 구동 파형의 유지 시간, 구동 파형의 극성 정보를 지정하는 구동 파형 정보를 저장하는 복수의 구동 파형 테이블 및 복수의 반복 회수 데이터를 저장하는 반복 회수 테이블이 영역별로 저장됨을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 장치.
  4. 제3항에 있어서, 상기 메모리에 저장되는 정보의 종류에는 구동 파형의 지연량 정보 및 마스킹 정보를 더 포함함을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 장치.
  5. 제1항에 있어서, 상기 메모리는 XY 테이블 번호의 선택, 반복 번호, 서브 필드 종료 스위치 정보를 저장하는 시퀀스 스케쥴 저장 영역, 서브 필드마다 시퀀스 스케쥴의 그룹 번호를 지정하는 서브 필드 체인 정보 저장 영역, XY 구동 파형 출력 신호의 극성, 시간, 지연 테이블 번호를 저장하는 XY 테이블 저장 영역, 서브 필드마다의 방전 회수를 저장하는 서스테인 테이블 저장 영역, 주사선 수를 저장하는 스캔 라인 저장 영역, 상기 시퀀스 스케쥴저장 영역에 저장되는 시퀀스의 반복 실행 회수를 저장하는 반복 테이블 저장 영역, 출력신호의 마스킹 스위칭 정보 저장 영역, 서브 필드마다 마스킹의 실행 여부를 지정하는 마스킹 테이블 저장 영역, 지연 시간을 조절하기 위한 지연 시간 양을 저장하는 지연 테이블 저장 영역으로 세분화시켜 해당 데이터들을 저장함을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 장치.
  6. 제1항에 있어서, 상기 출력 파형 발생 회로는
    상기 디코더에서 읽어낸 정보들을 구동 타이밍에 맞춘 파형으로 변환시키기 위한 파형 발생부; 및
    상기 디스플레이 타이밍 생성부에 생성된 구동 신호 파형들을 상기 메모리에서 읽어낸 지연 정보 및 마스킹 정보를 반영하여 지연시키거나 마스킹 처리하여 출력시키기 위한 출력 파형 조절부를 포함함을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 장치.
  7. 제1항에 있어서, 외부 기기와의 데이터 통신을 통하여 상기 메모리의 데이터 입/출력을 관리하는 데이터 인터페이스 회로를 더 포함함을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 장치.
  8. 디스플레이 패널 구동 신호 생성 방법에 있어서,
    (a) 디스플레이 패널 구동에 필요한 복수 구동신호들의 생성에 관련된 정보들을 메모리에 저장시키는 단계;
    (b) 디스플레이 사양에 상응하여 상기 메모리로부터 소정의 제어 시퀀스에 따라 지정된 어드레스에 저장된 정보들을 편집하여 읽어내는 단계; 및
    (c) 상기 디코더에서 읽어낸 정보에 상응하는 구동 신호 파형을 생성시키는 단계를 포함함을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 방법.
  9. 제8항에 있어서, 상기 메모리는 복수 구동신호들을 생성시키기 위한 정보들을 상관 관계에 있는 복수의 영역에 분리하여 저장함을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 방법.
  10. 제8항에 있어서, 상기 메모리에는 각 그룹별로 구동 파형 테이블의 번호 정보, 반복 시작/종료 스위칭 정보, 반복 회수의 테이블 번호 정보 및 그룹의 종료 정보들을 각각 포함하는 그룹 정보들을 지정하는 시퀀스 스케쥴 정보, 각 그룹의 실행 순서를 지정하는 서브 필드 체인 정보, 구동 구간별로 및 구동 파형의 유지 시간, 구동 파형의 극성 정보를 지정하는 구동 파형 정보를 저장하는 복수의 구동 파형 테이블 및 복수의 반복 회수 데이터를 저장하는 반복 회수 테이블이 영역별로 저장됨을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 방법.
  11. 제10항에 있어서, 상기 메모리에 저장되는 정보의 종류에는 구동 파형의 지연량 정보 및 마스킹 정보를 더 포함함을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 방법.
  12. 제8항에 있어서, 상기 메모리는 XY 테이블 번호의 선택, 반복 번호, 서브 필드 종료 스위치 정보를 저장하는 시퀀스 스케쥴 저장 영역, 서브 필드마다 시퀀스 스케쥴의 그룹 번호를 지정하는 서브 필드 체인 정보 저장 영역, XY 구동 파형 출력 신호의 극성, 시간, 지연 테이블 번호를 저장하는 XY 테이블 저장 영역, 서브 필드마다의 방전 회수를 저장하는 서스테인 테이블 저장 영역, 주사선 수를 저장하는 스캔 라인 저장 영역, 상기 시퀀스 스케쥴저장 영역에 저장되는 시퀀스의 반복 실행 회수를 저장하는 반복 테이블 저장 영역, 출력신호의 마스킹 스위칭 정보 저장 영역, 서브 필드마다 마스킹의 실행 여부를 지정하는 마스킹 테이블 저장 영역,지연 시간을 조절하기 위한 지연 시간 양을 저장하는 지연 테이블 저장 영역으로 세분화시켜 해당 데이터들을 저장함을 특징으로 하는 디스플레이 패널의 프로그래머블 구동 신호 발생 방법.
KR10-2002-0084082A 2002-12-26 2002-12-26 디스플레이 패널의 프로그래머블 구동 신호 발생 장치 및방법 KR100490420B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR10-2002-0084082A KR100490420B1 (ko) 2002-12-26 2002-12-26 디스플레이 패널의 프로그래머블 구동 신호 발생 장치 및방법
US10/745,465 US8174513B2 (en) 2002-12-26 2003-12-24 Apparatus and method for generating programmable signal for driving display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0084082A KR100490420B1 (ko) 2002-12-26 2002-12-26 디스플레이 패널의 프로그래머블 구동 신호 발생 장치 및방법

Publications (2)

Publication Number Publication Date
KR20040057370A true KR20040057370A (ko) 2004-07-02
KR100490420B1 KR100490420B1 (ko) 2005-05-17

Family

ID=33550110

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0084082A KR100490420B1 (ko) 2002-12-26 2002-12-26 디스플레이 패널의 프로그래머블 구동 신호 발생 장치 및방법

Country Status (2)

Country Link
US (1) US8174513B2 (ko)
KR (1) KR100490420B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100670522B1 (ko) * 2005-07-21 2007-01-16 엘지이노텍 주식회사 디스플레이 패널의 드라이버 교체 장치 및 방법

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100796686B1 (ko) * 2006-03-29 2008-01-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
US7800622B2 (en) 2007-03-21 2010-09-21 Motorola, Inc. Method and apparatus for selective access of display data sequencing in mobile computing devices
JP2008310112A (ja) * 2007-06-15 2008-12-25 Hitachi Ltd 平面型パネル表示装置の駆動制御回路装置
CN116453440A (zh) * 2022-01-07 2023-07-18 惠州视维新技术有限公司 驱动参数的匹配方法、驱动参数的配置方法及显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3017882B2 (ja) 1992-06-12 2000-03-13 株式会社東芝 表示制御システム
TW376642B (en) * 1996-05-07 1999-12-11 Matsushita Electric Ind Co Ltd Video signal processing apparatus
JP3403635B2 (ja) * 1998-03-26 2003-05-06 富士通株式会社 表示装置および該表示装置の駆動方法
JP3640010B2 (ja) * 1999-04-14 2005-04-20 パイオニアプラズマディスプレイ株式会社 駆動波形の発生回路
JP3611511B2 (ja) * 2000-09-27 2005-01-19 三菱電機株式会社 マトリクス型表示装置及び画像データ表示方法並びに携帯情報端末装置
JP4209606B2 (ja) * 2001-08-17 2009-01-14 株式会社半導体エネルギー研究所 半導体装置の作製方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100670522B1 (ko) * 2005-07-21 2007-01-16 엘지이노텍 주식회사 디스플레이 패널의 드라이버 교체 장치 및 방법

Also Published As

Publication number Publication date
KR100490420B1 (ko) 2005-05-17
US8174513B2 (en) 2012-05-08
US20050001826A1 (en) 2005-01-06

Similar Documents

Publication Publication Date Title
KR100290830B1 (ko) 플라즈마디스플레이패널구동방법및장치
EP1172794A2 (en) Method and apparatus for driving plasma display panel using selective writing and selective erasure
US7123218B2 (en) Method for driving plasma display panel
JPH09160525A (ja) プラズマディスプレイパネル及びその駆動方法並びにプラズマディスプレイ装置
EP0961258A1 (en) Method and apparatus for driving plasma display panel
JP4158875B2 (ja) Ac型pdpの駆動方法および駆動装置
JP3708754B2 (ja) プラズマディスプレイパネルの駆動装置
US20030174105A1 (en) Driving method and plasma display apparatus of plasma display panel
CN100487769C (zh) 等离子显示设备及其驱动方法
JP3070893B2 (ja) 液晶駆動装置
KR100490420B1 (ko) 디스플레이 패널의 프로그래머블 구동 신호 발생 장치 및방법
KR100342280B1 (ko) 표시 장치 및 그 구동 방법
US6870521B2 (en) Method and device for driving plasma display panel
US7598929B2 (en) Plasma display apparatus
US7639212B2 (en) Ac-type gas-discharge display device
KR100476149B1 (ko) 플라즈마디스플레이패널 및 그 구동방법
KR20030083363A (ko) 플라즈마 디스플레이 패널의 구동방법
JP2002140031A (ja) ディスプレイ装置用駆動装置及びディスプレイ装置
KR100427019B1 (ko) 플라즈마디스플레이패널텔레비전의타이밍제어회로
KR100846983B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR100246238B1 (ko) 플라즈마 디스플레이 패널의 구동장치
JP2528195B2 (ja) Acプラズマディスプレイ表示装置
KR100246237B1 (ko) 플라즈마 디스플레이 패널의 제어블록
KR100264451B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법 및 그 구동회로
KR100323690B1 (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080429

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee