KR20040004843A - 화상 표시 장치 - Google Patents

화상 표시 장치 Download PDF

Info

Publication number
KR20040004843A
KR20040004843A KR1020020038895A KR20020038895A KR20040004843A KR 20040004843 A KR20040004843 A KR 20040004843A KR 1020020038895 A KR1020020038895 A KR 1020020038895A KR 20020038895 A KR20020038895 A KR 20020038895A KR 20040004843 A KR20040004843 A KR 20040004843A
Authority
KR
South Korea
Prior art keywords
power supply
pixel
drain
transistor
gate
Prior art date
Application number
KR1020020038895A
Other languages
English (en)
Other versions
KR100484641B1 (ko
Inventor
곽원규
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2002-0038895A priority Critical patent/KR100484641B1/ko
Publication of KR20040004843A publication Critical patent/KR20040004843A/ko
Application granted granted Critical
Publication of KR100484641B1 publication Critical patent/KR100484641B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 유기 EL(electro-luminescence) 소자 등과 같이, 전류에 의해 휘도가 제어되는 발광 소자를 각 화소(pixel)마다 구비한 화상 표시 장치에 관한 것이다.
본 발명의 화상 표시 장치에서는 하나의 화소에 복수의 전원 공급선이 수평 또는 수직 방향으로 연결되도록 구성하고, 각 전원 공급선으로의 전원 전압 인가 방향이 서로 반대가 되도록 함으로써, 각 화소에서는 각 전원 공급선의 배선 저항으로 인한 영향이 평균적으로 나타나며, 이로 인해, 화소 어레이 패널 상의 위치별 휘도 불균일을 감소시킬 수 있다.

Description

화상 표시 장치{AN IMAGE DISPLAY APPARATUS}
본 발명은 신호에 의해 휘도가 제어되는 화소를 구비한 화상 표시 장치에 관한 것이다. 예를 들어, 유기 EL(electro-luminescence) 소자 등과 같이, 전류에 의해 휘도가 제어되는 발광 소자를 각 화소(pixel)마다 구비한 화상 표시 장치에 관한 것이다. 보다 상세하게는, 각 화소 내에 설치된 절연 게이트형 전계효과 트랜지스터와 같은 능동 소자에 의해 발광 소자에 공급하는 전류량이 제어되며, 전원 공급선의 전압 강하를 줄일 수 있는 화소 구조를 갖는 소위 액티브 매트릭스(active matrix)형 화상 표시 장치에 관한 것이다.
일반적으로, 액티브 매트릭스형의 화상 표시 장치에서는, 다수의 화소를 매트릭스 형태로 배열하고, 주어진 휘도 정보에 따라 각 화소의 빛의 세기를 제어함으로써 화상을 표시한다. 전기 광학 물질로서 액정을 이용한 경우에는, 각 화소에 기록되는 전압에 따라 화소의 투과율이 변화한다. 전기 광학 물질로서 유기 EL 재료를 이용한 액티브 매트릭스형 화상 표시 장치에서도, 기본적인 동작은 액정을 이용한 경우와 마찬가지다. 그러나, 액정 표시 장치와 달리, 유기 EL 화상 표시 장치는 각 화소에, 예를 들어, 유기 발광 다이오드(OLED : organic light emitting diode)와 같은 발광 소자를 구비한 소위 자체 발광형이며, 액정 표시 장치에 비해 화상의 시인성이 높고, 백라이트가 불필요하며, 응답 속도가 높다는 등의 잇점을 가진다. 각 발광 소자의 휘도는 전류량에 의해 제어된다. 즉, 발광 소자가 전류 구동형 또는 전류 제어형 이라는 점에서 액정 표시 장치와는 크게 다르다.
액정 표시 장치와 마찬가지로, 유기 EL 화상 표시 장치도 그 구동 방식으로서 단순 매트릭스 방식과 액티브 매트릭스 방식이 가능하다. 전자는 구조가 단순한 반면에, 표시 장치의 대형화 및 고정세화의 실현이 곤란하기 때문에, 액티브 매트릭스 방식의 개발이 왕성하게 이루어지고 있다. 액티브 매트릭스 방식은 각 화소에 설치된 발광 소자에 흐르는 전류를 화소 내부에 설치된 능동 소자(일반적으로는, 절연 게이트형 전계효과 트랜지스터의 일종인 박막 트랜지스터(TFT : thin film transistor)이다.)에 의해 제어한다.
이러한 화상 표시 장치의 각 화소에는 주사선 및 데이터선 뿐만 아니라 화소에 전원을 공급하기 위한 전원 공급선이 연결된다. 도 1에는 종래의 기술에 따른 화상 표시 장치에서 전원 전압의 인가 방식이 도시되어 있다.
상기 도 1에 도시되어 있듯이, 주사선(12)과 데이터선(13)이 교차하는 지점에는 화소(pixel)가 형성되어 있고, 전원 공급선(11)은 각 화소에 전원 전압(Vdd)을 공급할 수 있도록 연결되어 있다. 상기 전원 공급선(11)은 가로 방향 또는 세로 방향으로 형성될 수 있으며, 종래의 화상 표시 장치에서는 균일하게 전원을 각 화소에 공급하기 위하여 상기 전원 공급선(11)의 양 끝에 전원 전압(Vdd)이 인가되었다. 도 1에서 화살표(A1, A2)는 이러한 전원 전압(Vdd)이 상기 전원 공급선(11)의 양 끝에서 각 화소로 공급되는 것을 나타낸다. 상기 전원 공급선(11)은 도 1에서 저항 기호로 표시된 바와 같은 배선 저항을 가지고 있다. 상기 전원 공급선(11)의 배선 저항으로 인해, 배선을 통해 전달되는 전압 신호에는 전압 강하(voltage drop)가 발생하며, 이러한 전압 강하는 화소 어레이(pixel array)의 중앙 부위(B1, B2)에서 더 많이 발생한다. 상기 화소 위치별 전압 강하의 차이는 휘도의 불균일을 야기시켜서 결과적으로 표시 품질을 떨어뜨린다. 따라서, 이러한 문제점을 해결하기 위해서는 상기 전원 공급선을 구성하는 전극 물질의 저항을 감소시킬 필요가 있다.
그러나, 상기 전원 공급선을 구성하는 전극 물질은 고유의 비저항을 가지고 있으며, 상기 전원 공급선의 배선폭을 줄이는 데에는 한계가 있다는 점 때문에 상기 전극 물질의 저항을 충분히 감소시킬 수 없다. 이러한 현상은 대면적 및 고해상도의 화상 표시 장치를 구현할 때에 더욱 심각하게 발생한다.
본 발명은 상기한 바와 같은 종래의 기술적 문제점을 해결하기 위한 것으로서, 전원 공급선에서의 전압 강하에 의한 영향을 감소시킬 수 있도록 형성된 화소 구조를 갖는 액티브 매트릭스(active matrix)형 화상 표시 장치를 제공하는 것을 목적으로 한다.
도 1은 종래의 기술에 따른 화상 표시 장치에서 전원 전압의 인가 방식을 보여주는 도면.
도 2는 본 발명의 실시예에 따른 화상 표시 장치의 전체 구조를 보여주는 도면.
도 3은 본 발명의 실시예에 따른 화상 표시 장치에서 전원 전압의 인가 방식을 보여주는 도면.
도 4a 및 도 4b는 본 발명의 실시예에 따른 화상 표시 장치에서 패널 위치에 따른 전원 전압의 변화와 종래의 화상 표시 장치에서 패널 위치에 따른 전원 전압의 변화를 각각 보여주는 도면.
도 5a는 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제1실시예를 보여주는 도면.
도 5b는 상기 도 5a에 도시된 화소 구조를 이용한 화소 어레이를 보여주는 도면.
도 6a는 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제2실시예를 보여주는 도면.
도 6b는 상기 도 6a에 도시된 화소 구조를 이용한 화소 어레이를 보여주는도면.
도 7a는 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제3실시예를 보여주는 도면.
도 7b는 상기 도 7a에 도시된 화소 구조를 이용한 화소 어레이를 보여주는 도면.
도 8a는 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제4실시예를 보여주는 도면.
도 8b는 상기 도 8a에 도시된 화소 구조를 이용한 화소 어레이를 보여주는 도면.
도 9는 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제5실시예를 보여주는 도면.
(도면의 주요 부분에 대한 부호의 설명)
M51 ~ M56 : 트랜지스터 C51 ~ C54 : 캐패시터
OLED51, OLED52 : 유기 발광 다이오드
Scan : 주사선 Data : 데이터선
Vdd : 전원 공급선
상기한 목적을 달성하기 위한 제1특징에 따른 본 발명의 화상 표시 장치는,
서로 일정 간격을 두고서 수평으로 배열된 다수의 주사선;
서로 일정 간격을 두고서 상기 각 주사선에 수직으로 배열된 다수의 데이터선;
상기 각 주사선과 데이터선의 교차점에 형성된 다수의 화소; 및,
상기 각 주사선과 평행하게 배열되며, 상기 각 화소에 복수 개가 연결되도록 형성된 다수의 전원 공급선을 포함하며,
상기 각 주사선에는 상기 다수의 화소를 1행 단위로 순차적으로 주사하기 위한 신호가 인가되고, 상기 각 데이터선에는 휘도 정보를 포함하는 신호가 인가되며, 상기 다수의 전원 공급선에는 전원 전압이 인가되며,
상기 전원 전압의 인가 방향은 각 화소에 연결된 복수 개의 전원 공급선에서 서로 반대 방향이 되도록 하는 것에 특징이 있다.
상기한 목적을 달성하기 위한 제2특징에 따른 본 발명의 화상 표시 장치는,
서로 일정 간격을 두고서 수평으로 배열된 다수의 주사선;
서로 일정 간격을 두고서 상기 각 주사선에 수직으로 배열된 다수의 데이터선;
상기 각 주사선과 데이터선의 교차점에 형성된 다수의 화소; 및,
상기 각 데이터선과 평행하게 배열되며, 상기 각 화소에 복수 개가 연결되도록 형성된 다수의 전원 공급선을 포함하며,
상기 각 주사선에는 상기 다수의 화소를 1행 단위로 순차적으로 주사하기 위한 신호가 인가되고, 상기 각 데이터선에는 휘도 정보를 포함하는 신호가 인가되며, 상기 다수의 전원 공급선에는 전원 전압이 인가되며,
상기 전원 전압의 인가 방향은 각 화소에 연결된 복수 개의 전원 공급선에서 서로 반대 방향이 되도록 하는 것에 특징이 있다.
상기한 본 발명의 화상 표시 장치에서는, 하나의 화소에 복수의 전원 공급선이 수평 또는 수직 방향으로 연결되도록 구성하고, 각 전원 공급선으로의 전원 전압 인가 방향이 서로 반대가 되도록 함으로써, 각 화소에서는 각 전원 공급선의 배선 저항으로 인한 영향이 평균적으로 나타난다. 따라서, 본 발명의 화상 표시 장치에서는 화소 어레이 패널 상의 위치별 휘도 불균일을 감소시킬 수 있다.
상기 설명된 본 발명의 목적, 기술적 구성 및 그 효과는 아래의 실시예에 대한 설명을 통해 보다 명백해질 것이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다.
도 2에는 본 발명의 실시예에 따른 화상 표시 장치의 전체 구조가 도시되어 있고, 도 3에는 본 발명의 실시예에 따른 화상 표시 장치에서 전원 전압의 인가 방식이 도시되어 있으며, 도 4a 및 도 4b에는 본 발명의 실시예에 따른 화상 표시 장치에서 패널 위치에 따른 전원 전압의 변화와 종래의 화상 표시 장치에서 패널 위치에 따른 전원 전압의 변화가 각각 도시되어 있다.
상기 도 2에 도시되어 있듯이, 본 발명의 실시예에 따른 화상 표시 장치는 데이터선 구동회로(25), 주사선 구동회로(26) 및 화소 어레이(pixel array)로 구성된다. 상기 화소 어레이는 서로 일정 간격을 두고서 수평으로 배열된 다수의 주사선(22), 서로 일정 간격을 두고서 상기 각 주사선에 수직으로 배열된 다수의 데이터선(23), 상기 각 주사선(22)과 데이터선(23)의 교차점에 형성된 다수의 화소(24) 및, 상기 각 주사선(22)과 평행하게 배열되어 있으며 상기 각 화소와 연결되도록 형성된 다수의 전원 공급선(21)으로 구성된다. 도 2에 상세하게 도시하지 않았지만, 본 발명의 화상 표시 장치에서는 하나의 화소에 복수의 전원 공급선이 연결되도록 형성된 화소 구조에 특징이 있다. 상기 전원 공급선은 주사선 구동회로(26)에 연결되어 상기 주사선(22)과 평행하게 배열되어 있지만, 데이터선 구동회로(25)에 연결되어 상기 데이터선(23)과 평행하게 배열되도록 구성할 수도 있다. 보다 상세한 화소 구조에 대해서는 도 5 내지 도 9를 참조하여 이후 자세하게 설명될 것이다.
상기 주사선 구동회로(26)는 상기 화소 어레이 내의 화소를 1행마다 순차적으로 주사하기 위한 신호를 생성하여 상기 각 주사선(22)에 인가하며, 이와 동시에, 상기 각 전원 공급선(21)에 전원 전압(Vdd)을 인가한다.
상기 데이터선 구동회로(25)는 휘도 정보를 포함하는 신호를 생성하여 1행의 화소 단위로 상기 화소 어레이 내의 데이터선에 인가한다. 본 발명의 화상 표시 장치에서는 상기 휘도 정보를 포함하는 신호가 전압 형태의 신호이다.
상기 각 화소(24)는 해당 주사선(22)의 신호에 의해 선택 상태로 되면, 데이터의 기록이 가능해진다. 이 때, 해당 데이터선(23)을 통해 휘도 정보를 포함하는 신호가 공급되고, 해당 전원 공급선(21)을 통해 전원 전압(Vdd)이 공급되면, 이들 신호에 의해 화소의 표시 동작이 수행된다. 상기 휘도 정보는 화상 표시 장치 외부의 그래픽 소스(graphic source)로부터 제공될 수도 있다.
앞서 설명한 바와 같이, 본 발명의 화상 표시 장치는 하나의 화소에 복수의 전원 공급선이 연결되는 화소 구조를 가진다. 도 3은 본 발명의 원리를 보여주는 도면이다. 상기 도 3을 참조하면, 임의의 1행의 화소에 대해 두 개의 전원 공급선이 연결되어 있다. 상기 하나의 전원 공급선에서는 화소 어레이의 왼쪽(C1)으로부터 전원 전압이 공급되고, 다른 하나의 전원 공급선에서는 화소 어레이의 오른쪽(C2)으로부터 전원 전압이 공급된다. 이에 따라, 각 화소에서는 상기 두 전원 공급선으로부터 제공되는 전원 전압이 중첩되어 나타나므로, 종래에 비해 전압강하가 훨씬 감소될 수 있다. 도 4a는 종래의 화상 표시 장치에서 화소 어레이 패널 상의 위치에 따른 전압 강하를 보여주고, 도 4b는 본 발명의 화상 표시 장치에서 화소 어레이 패널 상의 위치에 따른 전압 강하를 보여준다. 즉, 종래에는 임의의 1행의 화소에 대해 하나의 전원 공급선을 통해 전원 전압이 인가되고, 전원 전압은 전원 공급선의 양 가장자리에서 동시에 인가되었다. 따라서, 도 4a에 도시된 바와 같이, 화소 어레이 패널의 중앙과 가장자리에서 전압차가 상당히 큰 문제점이 있었다. 그러나, 본 발명에서는 1행의 화소에 대해 두 개의 전원 공급선을 통해 전원 전압이 인가되고, 전원 전압은 서로 반대쪽에서 인가된다. 따라서, 도 4b에 도시된 바와 같이, 화소 어레이 패널의 중앙과 가장자리에서 전압차가 상당히 감소됨을 알 수 있다.
다음으로, 도 5 내지 도 9를 참조하여 본 발명의 화상 표시 장치에 적용되는 화소 구조에 대해 보다 상세하게 설명한다.
도 5a에는 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제1실시예가 도시되어 있고, 도 5b에는 상기 도 5a에 도시된 화소 구조를 이용한 화소 어레이가 도시되어 있다.
도 5a에 도시되어 있듯이, 제1실시예에 따른 하나의 화소는 스위칭 동작을 수행하는 트랜지스터(M51), 두 개의 구동용 트랜지스터(M52, M53), 두 개의 유지 캐패시터(C51, C52), 유기 발광 다이오드(OLED51)로 구성되어 있다.
상기 트랜지스터(M51)의 게이트에는 주사선(Scan[n])이 연결되어 있고, 드레인에는 데이터선(Data)이 연결되어 있다. 상기 두 트랜지스터(M52, M53)의 게이트는 상기 트랜지스터(M51)의 소스에 공통으로 접속되어 있다. 상기 두 트랜지스터(M52, M53)의 게이트와 드레인 사이에는 유지 캐패시터(C51, C52)가 각각 연결되어 있으며, 상기 두 트랜지스터(M52, M53)의 소스는 서로 공통으로 연결되어 있다. 상기 두 트랜지스터(M52, M53)의 공통 소스에는 상기 유기 발광 다이오드(OLED51)의 어노드(anode) 전극이 연결되어 있고, 상기 유기 발광 다이오드(OLED51)의 캐소드 전극은 접지되어 있다. 그리고, 상기 트랜지스터(M52)의 드레인에는 제1전원 공급선이 연결되어 있고, 상기 트랜지스터(M53)의 드레인에는 제2전원 공급선이 연결되어 있다. 도 5a에는 인접한 두 개의 화소가 도시되어 있으며, 두 화소는 동일한 구조를 가진다. 상기 도 5a에서 도면 부호(M51, M52, M53, C51, C52, OLED51)와 도면 부호(M54, M55, M56, C53, C54, OLED52)는 각각 서로 대응하는 관계를 가진다. 도 5b에 도시된 화소 어레이는 상기 도 5a에 도시된 구조를 갖는 화소를 매트릭스 형태로 배열하여 얻어진다. 도 5b에서, 제1전원 공급선(Vdd1)과 제2전원 공급선(Vdd2)은 각 화소에 함께 연결되도록 형성되어 있다. 상기 도 5b에 도시되지 않았지만, 주사선 구동회로에서 상기 제1 및 제2전원 공급선(Vdd1, Vdd2)으로 전원 전압이 인가되며, 상기 제1전원 공급선(Vdd1)에는 화소 어레이의 왼쪽에 위치한 전극에서 전원 전압이 인가되고, 상기 제2전원 공급선(Vdd2)에는 화소 어레이의 오른쪽에 위치한 전극에서 전원 전압이 인가된다.
다음으로, 상기 도 5a에 도시된 화소에서의 동작에 대해 보다 상세하게 설명한다.
본 발명의 화상 표시 장치에 전원이 공급되어 그 동작이 시작되면, 주사선구동회로와 데이터선 구동회로에서 주사선 신호, 전원 전압 신호 및 데이터선 신호가 발생되어 상기 화소 어레이에 공급된다. 주사선 신호에 의해 n번째 주사선(Scan[n])에 연결된 화소가 선택되면, 상기 트랜지스터(M51)가 턴온된다. 상기 트랜지스터(M51)의 턴온에 의해 상기 데이터선(Data)에 인가된 신호는 화소 내부로 전달되어 트랜지스터(M52, M53)의 공통 게이트에 인가된다. 상기 데이터선에 인가된 신호는 휘도 정보를 포함하고 있으며, 전압 형태의 신호이다. 트랜지스터(M52)의 게이트와 드레인 사이에는 상기 공통 게이트에 인가된 전압과 상기 제1전원 공급선에 인가된 전원 전압의 차전압이 인가된다. 상기 트랜지스터(M52)는 포화 영역에서 동작하며, 상기 게이트와 드레인 사이에 인가되는 차전압에 대응하는 전류를 드레인에서 발생시킨다. 이와 유사하게, 트랜지스터(M53)의 게이트와 드레인 사이에는 상기 공통 게이트에 인가된 전압과 상기 제2전원 공급선에 인가된 전원 전압의 차전압이 인가된다. 상기 트랜지스터(M53)도 포화 영역에서 동작하며, 상기 게이트와 드레인 사이에 인가되는 차전압에 대응하는 전류를 드레인에서 발생시킨다. 상기 각 트랜지스터(M52, M53)의 드레인에 흐르는 전류는 합쳐져서 유기 발광 다이오드(OLED51)에 흐르며, 상기 전류의 크기에 따라 상기 유기 발광 다이오드(OLED51)의 발광 정도가 결정되어 상기 발광 정도에 따른 표시 동작이 일어난다.
본 발명에서는 두 개의 전원 공급선에 의해 각 화소에 전원 전압이 인가되고, 상기 전원 공급선 중 하나에는 화소 어레이의 좌측에서 전원 전압이 인가되며, 다른 하나의 전원 공급선에는 화소 어레이의 우측에서 전원 전압이 인가된다. 따라서, 각 전원 공급선의 배선 저항으로 인한 전압 강하의 영향이 각 화소에서 평균적으로 나타난다. 결과적으로, 화소 어레이의 패널 전체를 놓고 고려해 볼 때, 패널 상의 위치별로 전원 공급선의 배선 저항으로 인한 영향이 종래보다 훨씬 감소될 수 있다. 아래에서 이러한 영향을 수식을 통해 보다 상세하게 알아본다.
화소 어레이 패널 상의 임의의 위치에서 제1전원 공급선의 전압을 Vdd1, 제2전원 공급선의 전압을 Vdd3이라고 가정할 때, 상기 패널의 중앙에서의 제1 및 제2전원 공급선의 전압은 거의 동일할 것이다. 상기 패널 중앙에서의 제1 및 제2전원 공급선의 전압은 Vdd2로 가정한다.
이 때, 패널의 외곽에 위치한 어느 임의의 화소의 경우, 유기 발광 다이오드에 흐르는 전류는 아래의 수학식 1에 의해 표현될 수 있다.
상기 수학식 1에서 Vdata는 데이터선의 전압이고, Vth는 트랜지스터의 문턱전압(threshold voltage)이다.
또한, 상기 패널의 정중앙에 위치한 화소의 경우, 유기 발광 다이오드에 흐르는 전류는 아래의 수학식 2에 의해 표현될 수 있다.
상기 상수 K는 아래의 수학식 3으로 표현될 수 있다.
바람직하게는, 상기 수학식 1과 수학식 2가 서로 동일하면, 화소 어레이에서 휘도의 분포가 패널 위치에 관계없이 균일해진다. 본 발명에서는 임의의 화소에 두 개의 전원 공급선으로부터 전원 전압이 인가되므로, 각 화소에서는 이들 전원 공급선으로부터 공급되는 전원 전압에 의해 유기 발광 다이오드에 흐르는 전류가 결정되고, 결과적으로, 전원 공급선의 배선 저항으로 인한 영향이 평균화되어 상기 화소에 나타난다. 따라서, 화소 어레이의 표시 패널에서 휘도 균일성이 종래보다 더 향상될 수 있다.
다음으로, 도 6a 및 도 6b를 참조하여 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제2실시예에 대해 설명한다.
도 6a에는 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제2실시예가 도시되어 있고, 도 6b에는 상기 도 6a에 도시된 화소 구조를 이용한 화소 어레이가 도시되어 있다.
상기 제2실시예에 따른 화소 구조는 전원 공급선이 수직 방향으로 배열된다는 점에서 상기 제1실시예에 따른 화소 구조와 다르다. 따라서, 도 6a에 도시된 바와 같이, 전원 공급선(Vdd[n])이 데이터선(Data)과 평행하게 배열되어 있으며, 도면에 도시되지 않았지만, 데이터선 구동회로에서 상기 전원 공급선으로 전원 전압이 인가된다.
도 6a에 도시되어 있듯이, 제2실시예에 따른 하나의 화소는 스위칭 동작을 수행하는 트랜지스터(M61), 두 개의 구동용 트랜지스터(M62, M63), 두 개의 유지 캐패시터(C61, C62), 유기 발광 다이오드(OLED61)로 구성되어 있다.
상기 트랜지스터(M61)의 게이트에는 주사선(Scan[n])이 연결되어 있고, 드레인에는 데이터선(Data)이 연결되어 있다. 상기 두 트랜지스터(M62, M63)의 게이트는 상기 트랜지스터(M61)의 소스에 공통으로 접속되어 있다. 상기 두 트랜지스터(M62, M63)의 게이트와 드레인 사이에는 유지 캐패시터(C61, C62)가 각각 연결되어 있으며, 상기 두 트랜지스터(M62, M63)의 소스는 서로 공통으로 연결되어 있다. 상기 두 트랜지스터(M62, M63)의 공통 소스에는 상기 유기 발광 다이오드(OLED61)의 어노드(anode) 전극이 연결되어 있고, 상기 유기 발광 다이오드(OLED61)의 캐소드 전극은 접지되어 있다. 그리고, 상기 트랜지스터(M62)의 드레인에는 제1전원 공급선이 연결되어 있고, 상기 트랜지스터(M63)의 드레인에는 제2전원 공급선이 연결되어 있다. 도 6a에는 인접한 두 개의 화소가 도시되어 있으며, 두 화소는 동일한 구조를 가진다. 상기 도 6a에서 도면 부호(M61, M62, M63, C61, C62, OLED61)와 도면 부호(M64, M65, M66, C63, C64, OLED62)는 각각 서로 대응하는 관계를 가진다. 도 6b에 도시된 화소 어레이는 상기 도 6a에 도시된 구조를 갖는 화소를 매트릭스 형태로 배열하여 얻어진다. 도 6b에서, 제1전원 공급선(Vdd1)과 제2전원 공급선(Vdd2)은 각 화소에 함께 연결되도록 형성되어 있다. 상기 도 6b에 도시되지 않았지만, 데이터선 구동회로에서 상기 제1 및 제2전원 공급선(Vdd1, Vdd2)으로 전원 전압이 인가되며, 상기 제1전원 공급선(Vdd1)에는 화소어레이의 위쪽에 위치한 전극에서 전원 전압이 인가되고, 상기 제2전원 공급선(Vdd2)에는 화소 어레이의 아래쪽에 위치한 전극에서 전원 전압이 인가된다.
상기 도 6a에 도시된 화소에서의 동작은 상기 도 5a에 도시된 화소에서의 동작과 동일하므로, 중복을 피하기 위해서 여기서는 그 설명을 생략한다.
다음으로, 도 7a 및 도 7b를 참조하여 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제3실시예에 대해 설명한다.
도 7a에는 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제3실시예가 도시되어 있고, 도 7b에는 상기 도 7a에 도시된 화소 구조를 이용한 화소 어레이가 도시되어 있다.
상기 제3실시예에 따른 화소 구조는 전원 공급선이 수평 방향으로 배열되고, 하나의 전원 공급선은 인접하는 2행의 화소에 의해 공유된다는 점에 특징이 있다. 즉, 상기 제1 및 제2실시예에 비해 전원 공급선의 수가 현저히 감소될 수 있다.
도 7a를 참조하면, (n+1)번째 전원 공급선(Vdd[n+1])은 n번째 화소 행과 (n+1)번째 화소 행에 공통으로 연결되어 있다. 즉, 가장 위쪽의 전원 공급선을 제외한 다른 전원 공급선은 그에 인접하는 상하의 화소 행에 동시에 전원 전압을 공급하도록 전원 공급선이 배치되어 있다. 그리고, 홀수째 전원 공급선을 제1전원 공급선, 짝수째 전원 공급선을 제2전원 공급선이라 할 때, 제1전원 공급선에는 화소 어레이 패널의 왼쪽에서 전원 전압이 인가되고, 제2전원 공급선에는 화소 어레이 패널의 오른쪽에서 전원 전압이 인가된다. 즉, 홀수째 전원 공급선과 짝수째 전원 공급선으로의 전원 전압의 인가 방향이 서로 반대이다.
또한, 상기 제3실시예의 화소 구조는 전원 공급선의 배치를 제외한 나머지 부분에 있어서 상기 제1 및 제2실시예의 화소 구조와 동일하다.
도 7a에 도시되어 있듯이, 제3실시예에 따른 n번째 행의 첫번째 열의 화소는 스위칭 동작을 수행하는 트랜지스터(M71), 두 개의 구동용 트랜지스터(M72, M73), 두 개의 유지 캐패시터(C71, C72), 유기 발광 다이오드(OLED71)로 구성되어 있다.
상기 트랜지스터(M71)의 게이트에는 주사선(Scan[n])이 연결되어 있고, 드레인에는 데이터선(Data)이 연결되어 있다. 상기 두 트랜지스터(M72, M73)의 게이트는 상기 트랜지스터(M71)의 소스에 공통으로 접속되어 있다. 상기 두 트랜지스터(M72, M73)의 게이트와 드레인 사이에는 유지 캐패시터(C71, C72)가 각각 연결되어 있으며, 상기 두 트랜지스터(M72, M73)의 소스는 서로 공통으로 연결되어 있다. 상기 두 트랜지스터(M72, M73)의 공통 소스에는 상기 유기 발광 다이오드(OLED71)의 어노드(anode) 전극이 연결되어 있고, 상기 유기 발광 다이오드(OLED71)의 캐소드 전극은 접지되어 있다. 그리고, 상기 트랜지스터(M72)의 드레인에는 (n+1)번째 전원 공급선(Vdd[n+1])이 연결되어 있고, 상기 트랜지스터(M73)의 드레인에는 n번째 전원 공급선(Vdd[n])이 연결되어 있다. 도 7a에는 인접한 두 개의 화소가 도시되어 있으며, 두 화소는 동일한 구조를 가진다. 상기 도 7a에서 도면 부호(M71, M72, M73, C71, C72, OLED71)와 도면 부호(M74, M75, M76, C73, C74, OLED72)는 각각 서로 대응하는 관계를 가진다. 도 7b에 도시된 화소 어레이는 상기 도 7a에 도시된 구조를 갖는 화소를 매트릭스 형태로 배열하여 얻어진다. 상기 도 7b에서는, 홀수번째 전원 공급선을 제1전원 공급선이라 부르고 Vdd1으로 표시하고 있으며, 짝수번째 전원 공급선을 제2전원 공급선이라 부르고 Vdd2로 표시하고 있다.
상기 도 7b에 도시되지 않았지만, 주사선 구동회로에서 상기 각 전원 공급선(Vdd1, Vdd2)으로 전원 전압이 인가되며, 상기 제1전원 공급선(Vdd1)에는 화소 어레이의 왼쪽에 위치한 전극에서 전원 전압이 인가되고, 상기 제2전원 공급선(Vdd2)에는 화소 어레이의 오른쪽에 위치한 전극에서 전원 전압이 인가된다.
상기 도 7a에 도시된 화소에서의 동작은 상기 도 5a에 도시된 화소에서의 동작과 동일하므로, 중복을 피하기 위해서 여기서는 그 설명을 생략한다.
다음으로, 도 8a 및 도 8b를 참조하여 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제4실시예에 대해 설명한다.
도 8a에는 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제4실시예가 도시되어 있고, 도 8b에는 상기 도 8a에 도시된 화소 구조를 이용한 화소 어레이가 도시되어 있다.
상기 제4실시예에 따른 화소 구조는 전원 공급선이 수직 방향으로 배열되고, 하나의 전원 공급선은 인접하는 2열(row)의 화소에 의해 공유된다는 점에 특징이 있다. 즉, 상기 제1 및 제2실시예에 비해 전원 공급선의 수가 현저히 감소될 수 있다. 그리고, 상기 제4실시예에 따른 화소 구조는 전원 공급선이 수직 방향으로 배치된 점에서 상기 제3실시예에 따른 화소 구조와 다르다.
도 8a를 참조하면, n번째 전원 공급선(Vdd[n])은 n번째 화소 열과 (n+1)번째 화소 열에 공통으로 연결되어 있다. 즉, 가장 왼쪽의 전원 공급선을 제외한 다른전원 공급선은 그에 인접하는 좌우의 화소 열에 동시에 전원 전압을 공급하도록 전원 공급선이 배치되어 있다. 그리고, 홀수째 전원 공급선을 제1전원 공급선, 짝수째 전원 공급선을 제2전원 공급선이라 할 때, 제1전원 공급선에는 화소 어레이 패널의 위쪽에서 전원 전압이 인가되고, 제2전원 공급선에는 화소 어레이 패널의 아래쪽에서 전원 전압이 인가된다. 즉, 홀수째 전원 공급선과 짝수째 전원 공급선으로의 전원 전압의 인가 방향이 서로 반대이다.
또한, 상기 제4실시예의 화소 구조는 전원 공급선의 배치를 제외한 나머지 부분에 있어서 앞서 설명된 실시예들의 화소 구조와 동일하다.
도 8a에 도시되어 있듯이, 제4실시예에 따른 n번째 열의 첫번째 행의 화소는 스위칭 동작을 수행하는 트랜지스터(M81), 두 개의 구동용 트랜지스터(M82, M83), 두 개의 유지 캐패시터(C81, C82), 유기 발광 다이오드(OLED81)로 구성되어 있다.
상기 트랜지스터(M81)의 게이트에는 주사선(Scan)이 연결되어 있고, 드레인에는 데이터선(Data)이 연결되어 있다. 상기 두 트랜지스터(M82, M83)의 게이트는 상기 트랜지스터(M81)의 소스에 공통으로 접속되어 있다. 상기 두 트랜지스터(M82, M83)의 게이트와 드레인 사이에는 유지 캐패시터(C81, C82)가 각각 연결되어 있으며, 상기 두 트랜지스터(M82, M83)의 소스는 서로 공통으로 연결되어 있다. 상기 두 트랜지스터(M82, M83)의 공통 소스에는 상기 유기 발광 다이오드(OLED81)의 어노드(anode) 전극이 연결되어 있고, 상기 유기 발광 다이오드(OLED81)의 캐소드 전극은 접지되어 있다. 그리고, 상기 트랜지스터(M82)의 드레인에는 (n-1)번째 전원 공급선(Vdd[n-1])이 연결되어 있고, 상기 트랜지스터(M83)의 드레인에는 n번째 전원 공급선(Vdd[n])이 연결되어 있다. 도 8a에는 인접한 두 개의 화소가 도시되어 있으며, 두 화소는 동일한 구조를 가진다. 상기 도 8a에서 도면 부호(M81, M82, M83, C81, C82, OLED81)와 도면 부호(M84, M85, M86, C83, C84, OLED82)는 각각 서로 대응하는 관계를 가진다. 도 8b에 도시된 화소 어레이는 상기 도 8a에 도시된 구조를 갖는 화소를 매트릭스 형태로 배열하여 얻어진다. 상기 도 8b에서는, 짝수번째 전원 공급선을 제1전원 공급선이라 부르고 Vdd1으로 표시하고 있으며, 홀수번째 전원 공급선을 제2전원 공급선이라 부르고 Vdd2로 표시하고 있다.
상기 도 8b에 도시되지 않았지만, 데이터선 구동회로에서 상기 각 전원 공급선(Vdd1, Vdd2)으로 전원 전압이 인가되며, 상기 제1전원 공급선(Vdd1)에는 화소 어레이의 위쪽에 위치한 전극에서 전원 전압이 인가되고, 상기 제2전원 공급선(Vdd2)에는 화소 어레이의 아래쪽에 위치한 전극에서 전원 전압이 인가된다.
상기 도 8a에 도시된 화소에서의 동작은 상기 도 5a에 도시된 화소에서의 동작과 동일하므로, 중복을 피하기 위해서 여기서는 그 설명을 생략한다.
다음으로, 도 9를 참조하여 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제5실시예에 대해 설명한다.
도 9에는 본 발명의 화상 표시 장치에 적용되는 화소 구조의 제5실시예가 도시되어 있다.
상기 제5실시예에 따른 화소 구조는 하나의 화소에 2개의 유기 발광 다이오드가 구비되어 있다는 점에서 상기 제4실시예의 화소 구조와 다르다. 즉, 제4실시예에 따른 화소 구조에서 각 구동 트랜지스터에 독립적으로 유기 발광 다이오드를연결한 것이 제5실시예에 따른 화소 구조이다. 물론, 제1 내지 제3실시예의 화소 구조에서도, 각 구동 트랜지스터에 독립적으로 유기 발광 다이오드를 연결할 수 있다. 이에 관해서는 본 발명이 속하는 기술 분야의 통상의 기술자라면, 위에서 설명된 내용을 바탕으로 제5실시예와 유사한 화소 구조를 설계할 수 있을 것이다.
따라서, 상기 제5실시예에 따른 화소 구조에서는, 어느 한 화소의 휘도는 두 개의 유기 발광 다이오드 각각의 발광 세기가 평균되어 결정된다. 또한, 상기 제5실시예에 따른 화소 구조에서도, 전원 공급선이 수직 방향으로 배열되고, 하나의 전원 공급선은 인접하는 2열의 화소에 의해 공유된다는 점에 특징이 있다. 또한, 하나의 화소 좌우에 연결된 전원 공급선은 그 전원 전압 인가 방향이 서로 반대이다. 따라서, 전원 공급선의 배선 저항으로 인한 영향이 평균화되어 각 화소에 나타나므로, 화소 어레이 패널 전체의 휘도 균일성은 향상될 수 있다.
도 9에 도시되어 있듯이, 제5실시예에 따른 n번째 열의 첫번째 행의 화소는 스위칭 동작을 수행하는 트랜지스터(M91), 두 개의 구동용 트랜지스터(M92, M93), 두 개의 유지 캐패시터(C91, C92), 두 개의 유기 발광 다이오드(OLED91, OLED92)로 구성되어 있다.
상기 트랜지스터(M91)의 게이트에는 주사선(Scan)이 연결되어 있고, 드레인에는 데이터선(Data[n])이 연결되어 있다. 상기 두 트랜지스터(M92, M93)의 게이트는 상기 트랜지스터(M91)의 소스에 공통으로 접속되어 있다. 상기 두 트랜지스터(M92, M93)의 게이트와 드레인 사이에는 유지 캐패시터(C91, C92)가 각각 연결되어 있다. 상기 트랜지스터(M92)의 소스에는 상기 유기 발광다이오드(OLED91)의 어노드(anode) 전극이 연결되어 있고, 상기 유기 발광 다이오드(OLED91)의 캐소드 전극은 접지되어 있다. 이와 유사하게, 상기 트랜지스터(M93)의 소스에는 상기 유기 발광 다이오드(OLED92)의 어노드 전극이 연결되어 있고, 상기 유기 발광 다이오드(OLED92)의 캐소드 전극은 접지되어 있다. 그리고, 상기 트랜지스터(M92)의 드레인에는 (n-1)번째 전원 공급선(Vdd[n-1])이 연결되어 있고, 상기 트랜지스터(M93)의 드레인에는 n번째 전원 공급선(Vdd[n])이 연결되어 있다. 도 9에는 인접한 두 개의 화소가 도시되어 있으며, 두 화소는 동일한 구조를 가진다. 상기 도 9에서 도면 부호(M91, M92, M93, C91, C92, OLED91, OLED92)와 도면 부호(M94, M95, M96, C93, C94, OLED93, OLED94)는 각각 서로 대응하는 관계를 가진다.
상기 도 9에 도시되지 않았지만, 데이터선 구동회로에서 상기 각 전원 공급선으로 전원 전압이 인가되며, 짝수번째 전원 공급선에는 화소 어레이의 위쪽에 위치한 전극에서 전원 전압이 인가되고, 홀수번째 전원 공급선에는 화소 어레이의 아래쪽에 위치한 전극에서 전원 전압이 인가된다.
상기 도 9에 도시된 화소에서의 동작은 상기 도 5a에 도시된 화소에서의 동작과 거의 동일하다. 따라서, 중복을 피하기 위해서 여기서는 그 설명을 생략한다. 다만, 각 트랜지스터(M92, M93)의 드레인 전류는 독립적으로 상기 각 유기 발광 다이오드(OLED91, OLED92)의 발광을 제어한다. 그리고, 상기 화소의 휘도는 이들 두 유기 발광 다이오드(OLED91, OLED92)에서의 발광 정도의 평균값으로 결정된다.
위에서 살펴본 바와 같이, 본 발명의 화상 표시 장치에서는 하나의 화소에 복수의 전원 공급선이 연결되도록 구성하고, 각 전원 공급선으로의 전원 전압 인가 방향이 서로 반대가 되도록 함으로써, 각 전원 공급선의 배선 저항으로 인한 화소 어레이 패널 상의 위치별 휘도 불균일을 감소시킬 수 있다.

Claims (12)

  1. 서로 일정 간격을 두고서 수평으로 배열된 다수의 주사선;
    서로 일정 간격을 두고서 상기 각 주사선에 수직으로 배열된 다수의 데이터선;
    상기 각 주사선과 데이터선의 교차점에 형성된 다수의 화소; 및,
    상기 각 주사선과 평행하게 배열되며, 상기 각 화소에 복수 개가 연결되도록 형성된 다수의 전원 공급선을 포함하며,
    상기 각 주사선에는 상기 다수의 화소를 1행 단위로 순차적으로 주사하기 위한 신호가 인가되고, 상기 각 데이터선에는 휘도 정보를 포함하는 신호가 인가되며, 상기 다수의 전원 공급선에는 전원 전압이 인가되며,
    상기 전원 전압의 인가 방향은 각 화소에 연결된 복수 개의 전원 공급선에서 서로 반대 방향이 되도록 하는 것을 특징으로 하는 화상 표시 장치.
  2. 제1항에 있어서,
    상기 각 화소에 구비된 상기 복수 개의 전원 공급선 중 하나에 대해서는 화소의 좌측에서 전원 전압이 인가되고, 상기 복수 개의 전원 공급선 중 다른 하나에 대해서는 화소의 우측에서 전원 전압이 인가되는 것을 특징으로 하는 화상 표시 장치.
  3. 제1항에 있어서,
    상기 각 전원 공급선은 그에 인접하는 두 행의 화소에 공통으로 연결되어 있으며, 임의의 한 화소에 인접하는 두 전원 공급선에 인가되는 전원 전압의 인가 방향은 서로 반대인 것을 특징으로 하는 화상 표시 장치.
  4. 제3항에 있어서,
    상기 임의의 한 화소에 인접하는 두 전원 공급선 중 하나에 대해서는 화소의 좌측에서 전원 전압이 인가되고, 상기 두 전원 공급선 중 다른 하나에 대해서는 화소의 우측에서 전원 전압이 인가되는 것을 특징으로 하는 화상 표시 장치.
  5. 제1항 내지 제4항 중 어느 한 항에 있어서,
    상기 각 화소는,
    게이트에는 주사선이 연결되고 드레인에는 데이터선이 연결되어, 게이트 전압에 따라 스위칭 동작을 수행하는 제1트랜지스터;
    게이트가 상기 제1트랜지스터의 소스에 연결되며, 드레인에는 상기 복수 개의 전원 공급선 중 하나가 연결되어, 상기 게이트와 드레인 사이의 전압에 대응하는 전류를 드레인에 발생시키는 제2트랜지스터;
    게이트가 상기 제1트랜지스터의 소스에 연결되며, 드레인에는 상기 복수 개의 전원 공급선 중 다른 하나가 연결되어, 상기 게이트와 드레인 사이의 전압에 대응하는 전류를 드레인에 발생시키는 제3트랜지스터;
    상기 제2 및 제3트랜지스터의 게이트와 드레인 사이에 각각 연결된 제1 및 제2유지 캐패시터; 및
    상기 제2 및 제3트랜지스터의 소스에 어노드 전극이 공통으로 연결되고, 캐소드 전극은 접지되어, 상기 제2 및 제3트랜지스터의 드레인 전류의 합에 의해 발광 동작을 수행하는 유기 발광 다이오드로 구성됨을 특징으로 하는 화상 표시 장치.
  6. 제1항 내지 제4항 중 어느 한 항에 있어서,
    상기 각 화소는,
    게이트에는 주사선이 연결되고 드레인에는 데이터선이 연결되어, 게이트 전압에 따라 스위칭 동작을 수행하는 제1트랜지스터;
    게이트가 상기 제1트랜지스터의 소스에 연결되며, 드레인에는 상기 복수 개의 전원 공급선 중 하나가 연결되어, 상기 게이트와 드레인 사이의 전압에 대응하는 전류를 드레인에 발생시키는 제2트랜지스터;
    게이트가 상기 제1트랜지스터의 소스에 연결되며, 드레인에는 상기 복수 개의 전원 공급선 중 다른 하나가 연결되어, 상기 게이트와 드레인 사이의 전압에 대응하는 전류를 드레인에 발생시키는 제3트랜지스터;
    상기 제2 및 제3트랜지스터의 게이트와 드레인 사이에 각각 연결된 제1 및 제2유지 캐패시터; 및
    상기 제2 및 제3트랜지스터의 소스에 어노드 전극이 각각 연결되고, 캐소드전극은 접지되어, 상기 제2 및 제3트랜지스터의 드레인 전류에 의해 발광 동작을 수행하는 제1 및 제2유기 발광 다이오드로 구성됨을 특징으로 하는 화상 표시 장치.
  7. 서로 일정 간격을 두고서 수평으로 배열된 다수의 주사선;
    서로 일정 간격을 두고서 상기 각 주사선에 수직으로 배열된 다수의 데이터선;
    상기 각 주사선과 데이터선의 교차점에 형성된 다수의 화소; 및,
    상기 각 데이터선과 평행하게 배열되며, 상기 각 화소에 복수 개가 연결되도록 형성된 다수의 전원 공급선을 포함하며,
    상기 각 주사선에는 상기 다수의 화소를 1행 단위로 순차적으로 주사하기 위한 신호가 인가되고, 상기 각 데이터선에는 휘도 정보를 포함하는 신호가 인가되며, 상기 다수의 전원 공급선에는 전원 전압이 인가되며,
    상기 전원 전압의 인가 방향은 각 화소에 연결된 복수 개의 전원 공급선에서 서로 반대 방향이 되도록 하는 것을 특징으로 하는 화상 표시 장치.
  8. 제7항에 있어서,
    상기 각 화소에 구비된 상기 복수 개의 전원 공급선 중 하나에 대해서는 화소의 위쪽에서 전원 전압이 인가되고, 상기 복수 개의 전원 공급선 중 다른 하나에 대해서는 화소의 아래쪽에서 전원 전압이 인가되는 것을 특징으로 하는 화상 표시장치.
  9. 제7항에 있어서,
    상기 각 전원 공급선은 그에 인접하는 두 열의 화소에 공통으로 연결되어 있으며, 임의의 한 화소에 인접하는 두 전원 공급선에 인가되는 전원 전압의 인가 방향은 서로 반대인 것을 특징으로 하는 화상 표시 장치.
  10. 제9항에 있어서,
    상기 임의의 한 화소에 인접하는 두 전원 공급선 중 하나에 대해서는 화소의 위쪽에서 전원 전압이 인가되고, 상기 두 전원 공급선 중 다른 하나에 대해서는 화소의 아래쪽에서 전원 전압이 인가되는 것을 특징으로 하는 화상 표시 장치.
  11. 제7항 내지 제10항 중 어느 한 항에 있어서,
    상기 각 화소는,
    게이트에는 주사선이 연결되고 드레인에는 데이터선이 연결되어, 게이트 전압에 따라 스위칭 동작을 수행하는 제1트랜지스터;
    게이트가 상기 제1트랜지스터의 소스에 연결되며, 드레인에는 상기 복수 개의 전원 공급선 중 하나가 연결되어, 상기 게이트와 드레인 사이의 전압에 대응하는 전류를 드레인에 발생시키는 제2트랜지스터;
    게이트가 상기 제1트랜지스터의 소스에 연결되며, 드레인에는 상기 복수 개의 전원 공급선 중 다른 하나가 연결되어, 상기 게이트와 드레인 사이의 전압에 대응하는 전류를 드레인에 발생시키는 제3트랜지스터;
    상기 제2 및 제3트랜지스터의 게이트와 드레인 사이에 각각 연결된 제1 및 제2유지 캐패시터; 및
    상기 제2 및 제3트랜지스터의 소스에 어노드 전극이 공통으로 연결되고, 캐소드 전극은 접지되어, 상기 제2 및 제3트랜지스터의 드레인 전류의 합에 의해 발광 동작을 수행하는 유기 발광 다이오드로 구성됨을 특징으로 하는 화상 표시 장치.
  12. 제7항 내지 제10항 중 어느 한 항에 있어서,
    상기 각 화소는,
    게이트에는 주사선이 연결되고 드레인에는 데이터선이 연결되어, 게이트 전압에 따라 스위칭 동작을 수행하는 제1트랜지스터;
    게이트가 상기 제1트랜지스터의 소스에 연결되며, 드레인에는 상기 복수 개의 전원 공급선 중 하나가 연결되어, 상기 게이트와 드레인 사이의 전압에 대응하는 전류를 드레인에 발생시키는 제2트랜지스터;
    게이트가 상기 제1트랜지스터의 소스에 연결되며, 드레인에는 상기 복수 개의 전원 공급선 중 다른 하나가 연결되어, 상기 게이트와 드레인 사이의 전압에 대응하는 전류를 드레인에 발생시키는 제3트랜지스터;
    상기 제2 및 제3트랜지스터의 게이트와 드레인 사이에 각각 연결된 제1 및제2유지 캐패시터; 및
    상기 제2 및 제3트랜지스터의 소스에 어노드 전극이 각각 연결되고, 캐소드 전극은 접지되어, 상기 제2 및 제3트랜지스터의 드레인 전류에 의해 발광 동작을 수행하는 제1 및 제2유기 발광 다이오드로 구성됨을 특징으로 하는 화상 표시 장치.
KR10-2002-0038895A 2002-07-05 2002-07-05 화상 표시 장치 KR100484641B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0038895A KR100484641B1 (ko) 2002-07-05 2002-07-05 화상 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0038895A KR100484641B1 (ko) 2002-07-05 2002-07-05 화상 표시 장치

Publications (2)

Publication Number Publication Date
KR20040004843A true KR20040004843A (ko) 2004-01-16
KR100484641B1 KR100484641B1 (ko) 2005-04-20

Family

ID=37315240

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0038895A KR100484641B1 (ko) 2002-07-05 2002-07-05 화상 표시 장치

Country Status (1)

Country Link
KR (1) KR100484641B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100489272B1 (ko) * 2002-07-08 2005-05-17 엘지.필립스 엘시디 주식회사 유기 전계발광소자 및 그의 구동방법
KR100655783B1 (ko) * 2004-01-28 2006-12-22 캐논 가부시끼가이샤 화상표시장치의 구동방법
US8692740B2 (en) 2005-07-04 2014-04-08 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
KR101719519B1 (ko) 2016-06-22 2017-03-24 (주)서진이노베이션 천연원료 가루가 포함된 미용팩 및 이의 제조방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02141725A (ja) * 1988-11-24 1990-05-31 Hitachi Ltd アクティブマトリクス方式液晶表示装置
JPH0414090A (ja) * 1990-05-07 1992-01-20 Fujitsu Ltd アクティブマトリクス型表示装置
KR100495792B1 (ko) * 1997-07-08 2005-09-30 삼성전자주식회사 감마 기준전압 보정을 통한 플리커 보상 기능을 갖는 액정표시 장치
KR19990018248A (ko) * 1997-08-27 1999-03-15 윤종용 엘씨디 장치의 픽셀 데이터 구동 시스템
JP3788916B2 (ja) * 2001-03-30 2006-06-21 株式会社日立製作所 発光型表示装置
KR100511253B1 (ko) * 2002-05-24 2005-08-31 엘지전자 주식회사 매트릭스형 디스플레이의 구동회로

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100489272B1 (ko) * 2002-07-08 2005-05-17 엘지.필립스 엘시디 주식회사 유기 전계발광소자 및 그의 구동방법
KR100655783B1 (ko) * 2004-01-28 2006-12-22 캐논 가부시끼가이샤 화상표시장치의 구동방법
US8692740B2 (en) 2005-07-04 2014-04-08 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
KR101719519B1 (ko) 2016-06-22 2017-03-24 (주)서진이노베이션 천연원료 가루가 포함된 미용팩 및 이의 제조방법

Also Published As

Publication number Publication date
KR100484641B1 (ko) 2005-04-20

Similar Documents

Publication Publication Date Title
USRE48044E1 (en) Organic electroluminescence emitting display
US9202424B2 (en) Display device having shared column lines
KR100432651B1 (ko) 화상 표시 장치
KR101762344B1 (ko) 유기 전계 발광 표시 장치
DE102012111634B4 (de) Organische Lichtemittierende Anzeigevorrichtung
US10210803B2 (en) Pixel circuit and driving method thereof, and display device
US9368064B2 (en) Display panel, display apparatus, and electronic system
CN108258148B (zh) Oled显示面板及其驱动方法和显示装置
DE102019134163A1 (de) Faltbare Anzeigevorrichtung und Ansteuerverfahren für faltbare Anzeigevorrichtung
US8330711B2 (en) Display device
US6999053B2 (en) Display apparatus with a time domain multiplex driving circuit
US8054257B2 (en) Organic light emitting display and driving method of inspection circuit of organic light emitting display
DE102020125417A1 (de) Anzeigevorrichtung und verfahren zu ihrer ansteuerung
CN106920510A (zh) 有机发光显示器及其驱动方法
US20180247593A1 (en) Organic light emitting diode display
KR20050027741A (ko) 화상 표시 장치와 그 표시 패널
KR20200020328A (ko) Oled 표시패널과 이를 이용한 oled 표시 장치
KR100484641B1 (ko) 화상 표시 장치
JP4702114B2 (ja) デマルチプレクサ、電気光学装置および電子機器
DE102022134935A1 (de) Anzeigetafel und anzeigevorrichtung und mobiles endgerät, die sie enthalten
KR20060121574A (ko) 유기 전계발광 표시장치
KR20170080335A (ko) 유기 발광 표시 장치 및 유기 발광 표시 장치의 제어 방법 및 장치
JP2017090752A (ja) 表示パネル、表示装置および電子機器
US20240185795A1 (en) Display substrate, display device and driving method
JP2010224555A (ja) 画像表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140401

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20180403

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20190401

Year of fee payment: 15