KR19990018248A - 엘씨디 장치의 픽셀 데이터 구동 시스템 - Google Patents

엘씨디 장치의 픽셀 데이터 구동 시스템 Download PDF

Info

Publication number
KR19990018248A
KR19990018248A KR1019970041394A KR19970041394A KR19990018248A KR 19990018248 A KR19990018248 A KR 19990018248A KR 1019970041394 A KR1019970041394 A KR 1019970041394A KR 19970041394 A KR19970041394 A KR 19970041394A KR 19990018248 A KR19990018248 A KR 19990018248A
Authority
KR
South Korea
Prior art keywords
voltage
gray
lcd panel
gate
pixel data
Prior art date
Application number
KR1019970041394A
Other languages
English (en)
Inventor
박희범
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019970041394A priority Critical patent/KR19990018248A/ko
Publication of KR19990018248A publication Critical patent/KR19990018248A/ko

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 LCD 장치의 픽셀 데이터 구동 시스템에 관한 것으로, 본 발명에서는 계조전압 발생부를 제 1 계조전압 발생부 및 제 2 계조전압 발생부로 이원화함과 아울러 상술한 제 1 계조전압 발생부를 통해 LCD 패널 상부의 게이트 온 시, 상대적으로 낮은 전압을 인가해 주고, LCD 패널 하부의 게이트 온 시, 상대적으로 높은 전압을 인가해 주며, 상술한 제 2 계조전압 발생부를 통해 LCD 패널 상부의 게이트 온 시, 상대적으로 높은 전압을 인가해 주고, LCD 패널 하부의 게이트 온 시, 상대적으로 낮은 전압을 인가해 줌으로써, 소오스 라인에 기생하는 저항 및 캐패시터의 영향에 의한 픽셀 데이터 전압의 왜곡을 적절히 방지하고, 그 결과 LCD 패널의 화질을 현저히 개선시킬 수 있다.

Description

엘씨디 장치의 픽셀 데이터 구동 시스템
본 발명은 픽셀 데이터를 엘씨디(LCD:Liquid Crystal Display;이하, LCD라 칭함) 패널에 전달하여 LCD 장치를 적절히 구동하기 위한 LCD 장치의 픽셀 데이터 구동 시스템에 관한 것으로, 좀더 상세하게는 LCD 패널의 상·하부에서 발생되던 픽셀 데이터 전압의 차지량 불균형을 적절히 해소시킬 수 있도록 하는 LCD 장치의 픽셀 데이터 구동 시스템에 관한 것이다.
일반적으로, TV 또는 컴퓨터 모니터 등에 사용되는 CRT(Cathode Ray Tube)의 화상 디스플레이 방식은 아나로그로 입력되는 픽셀 데이터 신호를 전자총으로 브라운관에 주사하는 방식인데 반해, LCD의 화상 디스플레이 방식은 디지털로 입력되는 픽셀 데이터 신호를 드라이브 IC를 이용하여 아나로그 데이터 값으로 바꾼 후 이를 한 라인씩 LCD 패널에 전달하는 방식이다.
이때, 드라이브 IC를 적절히 동작시켜 LCD 패널에 정확한 화상을 디스플레이시키기 위해서는 특정 구성을 갖는 구동 시스템이 필요하게 된다.
도 1은 이러한 기능을 수행하는 종래의 LCD 장치의 픽셀 데이터 구동 시스템을 개략적으로 도시한 예시도이고, 도 2는 종래의 소오스 드라이브 IC들에 의해 입력되는 픽셀 데이터의 전압 파형을 개략적으로 도시한 그래프도이다.
도 1에 도시된 바와 같이, LCD 패널(3)의 측단에는 게이트 드라이브 IC(1)들이 다수개 배치되며, LCD 패널(3)의 다른 측단에는 소오스 드라이브 IC(2)들이 다수개 배치된다.
이때, 게이트 드라이브 IC(1)들은 소오스 드라이브 IC(2)들에서 출력되는 픽셀 데이터가 LCD 패널(3)의 각 픽셀들로 정확히 전달될 수 있도록 TFT(Thin Film Transistor)의 게이트를 열어주는 역할을 수행한다.
한편, 소오스 드라이브 IC(2)들은 타이밍 콘트롤러(100)로부터 출력되는 데이터를 통해 순차적으로 로딩되는 바, 이러한 타이밍 콘트롤러(100)에서는 데이터 시그널(Data Signal)을 소오스 드라이브 IC(2)들로 로딩 시키기 위한 스타트 홀리젠탈 시그널(Start horizontal signal)및 상술한 데이터 시그널을 아날로그 신호로 변환하고, 이러한 아날로그 신호를 LCD 패널(3)에 인가하기 위한 로드 시그널(Road signal) 등이 출력된다.
이때, 소오스 드라이브 IC(2)들은 계조(Gray)전압 발생부(4)를 통해 소정 크기, 예컨대, 12V의 계조전압을 인가받는 바, 이러한 계조전압은 그래픽 콘트롤러(미도시)로부터 소오스 드라이브 IC(2)들로 입력되는 R(Red), G(Green), B(Blue) 데이터의 비트(Bit) 수에 따라 적절히 분할된다.
예컨대, 상술한 그래픽 콘트롤러로부터 소오스 드라이브 IC(2)들로 R 데이터가 6 비트로 입력되면, 계조전압 발생부(4)는 상술한 12V의 계조전압을 26개, 즉, 64개로 분할하여 소오스 드라이브 IC(2)들로 입력한다. 이에 따라, 소오스 드라이브 IC(2)들은 64개로 분할된 계조전압들 중 상술한 그래픽 콘트롤러로부터 입력되는 R 데이터에 해당하는 계조전압을 픽셀 데이터 전압으로 선택하여 LCD 패널(3)의 각 픽셀로 전달할 수 있다.
이때, 계조전압 발생부(4)는 LCD 패널(3)의 상·하부(3a,3b)에 걸쳐 동일한 값의 계조전압, 예컨대, 12V의 계조전압을 출력한다. 이에 따라, 소오스 드라이브 IC(2)가 선택할 수 있는 계조전압 또한 12V의 범위내로 고정된다.
한편, 상술한 게이트 드라이브 IC(1)들도 타이밍 콘트롤러(100)를 통해 시그널을 입력 받는 바, 이러한 시그널로는 TFT의 게이트를 온 시키기 위한 게이트 온 시그널의 시작을 명령하는 스타트 버티컬 시그널(Start vertical signal) 및 게이트 온 시그널을 TFT의 게이트 라인에 순차적으로 수행시키기 위한 게이트 클럭(Clock) 시그널 등이 있다.
이때, 상술한 게이트 드라이브 IC(1)들은 전압 발생부(200)로부터 출력되는 여러 전압을 통해 구동되는 바, 이러한 전압 발생부(200)에서는 게이트 온 시그널을 만들기 위한 게이트 온 전압(Von), 게이트 오프 시그널을 만들기 위한 게이트 오프 전압(Voff), TFT 내의 픽셀 데이터 전압차의 기준을 만들기 위한 공통 전압(Vcom) 등이 출력된다.
한편, 이러한 구성을 갖는 종래의 LCD 장치의 픽셀 데이터 구동 시스템에서, 먼저, 상술한 게이트 드라이브 IC(1)들의 구동을 통해 LCD 패널(3)의 각 픽셀에 형성된 TFT의 게이트가 온 되면, 상술한 소오스 드라이브 IC(2)들은 계조전압 발생부(4)에서 분할·출력되는 계조전압들 중 입력되는 픽셀 데이터에 해당하는 계조전압을 선택하여 그 계조전압을 LCD 패널(3)의 각 픽셀들로 전달한다. 이에 따라, LCD 패널(3)의 각 픽셀들에서는 픽셀 데이터 전압에 해당하는 R, G, B 데이터가 외부로 출력되고, 그 결과 LCD 패널에는 소정의 화상정보가 적절히 디스플레이된다.
그러나, 이러한 종래의 LCD 장치의 픽셀 데이터 구동 시스템에는 몇 가지 중대한 문제점이 있다.
첫째, 상술한 바와 같이, 계조전압 발생부(4)는 LCD 패널(3)의 상·하부(3a,3b)에 걸쳐 동일한 크기의 계조전압을 출력하는 바, 이에 따라, 도 2에 도시된 바와 같이, 공통 전압(Vcom)보다 높은 전압값을 유지하는 비반전 픽셀 데이터 전압 클럭(5,6)의 경우, LCD 패널(3)의 상부(3a)에서는 리얼 클럭(5b)이 아이디얼 클럭(5a)과 거의 동일한 폭으로 상승하여 적정량의 전하(A)가 픽셀에 차지되는데 반해, LCD 패널(3)의 하부(3b)에서는 소오스 라인내에 기생하는 저항 및 캐패시터의 영향으로 인해 리얼 클럭(6b)이 아이디얼 클럭(6a)보다 적은 폭으로 상승하여 더 낮은 전압값을 유지함으로써, 왜곡된 전하(B)가 픽셀에 차지되는 결과가 초래된다.
또한, 공통 전압(Vcom)보다 낮은 전압값을 유지하는 반전 픽셀 데이터 전압 클럭(7,8)의 경우, LCD 패널(3)의 상부(3a)에서는 리얼 클럭(7b)이 아이디얼 클럭(7a)과 거의 동일한 폭으로 상승하여 적정량의 전하(C)가 픽셀에 차지되는데 반해, LCD 패널(3)의 하부(3b)에서는 소오스 라인내에 기생하는 저항 및 캐패시터의 영향으로 인해 리얼 클럭(8b)이 아이디얼 클럭(8a)보다 작은 폭으로 상승하여 더 높은 전압값을 유지함으로써, 왜곡된 전하(D)가 픽셀에 차지되는 결과가 초래된다.
그 결과, LCD 패널(3)의 상부(3a) 및 하부(3b)에서는 리얼 클럭(5b,6b,7b,8b)의 상승폭 간에 일정한 차이(a,b)가 발생되고, 그 결과 LCD 패널(3)은 그 화질이 급격히 떨어지는 심각한 문제점을 발생시킨다.
둘째, 이러한 LCD 패널(3)의 화질 저하로 인해, LCD 장치의 전체적인 품질이 급격히 저하되는 심각한 문제점이 있다.
따라서, 본 발명의 목적은 상술한 계조전압 발생부를 제 1 계조전압 발생부 및 제 2 계조전압 발생부로 이원화함과 아울러 상술한 제 1 계조전압 발생부를 통해 LCD 패널 상부의 게이트 온 시, 상대적으로 낮은 전압을 인가해 주고, LCD 패널 하부의 게이트 온 시, 상대적으로 높은 전압을 인가해 주며, 상술한 제 2 계조전압 발생부를 통해 LCD 패널 상부의 게이트 온 시, 상대적으로 높은 전압을 인가해 주고, LCD 패널 하부의 게이트 온 시, 상대적으로 낮은 전압을 인가해 줌으로써, 소오스 라인에 기생하는 저항 및 캐패시터의 영향에 의한 픽셀 데이터 전압의 왜곡을 적절히 방지하고, 그 결과 LCD 패널의 화질을 현저히 개선시킬 수 있도록 하는 LCD 장치의 픽셀 데이터 구동 시스템을 제공함에 있다.
도 1은 종래의 LCD 장치의 픽셀 데이터 구동 시스템을 개략적으로 도시한 예시도.
도 2는 종래의 소오스 드라이브 IC들에 의해 입력되는 픽셀 데이터의 전압 파형을 개략적으로 도시한 그래프도.
도 3은 본 발명에 따른 LCD 장치의 픽셀 데이터 구동 시스템을 개략적으로 도시한 예시도.
도 4는 본 발명에 따른 소오스 드라이브 IC들에 의해 입력되는 픽셀 데이터의 전압 파형을 개략적으로 도시한 그래프도.
상기와 같은 목적을 달성하기 위한 본 발명은 LCD 패널의 측부에 배치되어 상기 LCD 패널의 픽셀들 내에 배치된 TFT의 게이트를 순차적으로 온 시키는 게이트 드라이브 IC들과, 상기 LCD 패널의 다른 측부에 배치되어 입력되는 소정의 픽셀 데이터를 저장한 후, 상기 게이트 드라이브 IC들의 구동에 의해 상기 게이트가 온 되면, 상기 픽셀 데이터에 해당하는 전압을 선택하여 상기 전압을 상기 픽셀들로 전달하는 소오스 드라이브 IC들과, 소정의 계조전압을 발생시킨 후, 상기 소오스 드라이브 IC들로부터 입력되는 상기 픽셀 데이터의 비트수에 따라, 상기 계조전압을 분할하여 상기 소오스 드라이브 IC들로 입력하는 계조전압 발생부를 포함하는 LCD 장치의 픽셀 데이터 구동 시스템에 있어서, 상기 계조전압 발생부는 입력되는 공통 전압보다 높은 계조전압을 발생시키면서, 시간별로 점차 높아지는 값의 계조전압을 상기 소오스 드라이브 IC들로 입력하는 제 1 계조전압 발생부와; 상기 공통 전압보다 낮은 계조전압을 발생시키면서, 시간별로 점차 낮아지는 값의 계조전압을 상기 소오스 드라이브 IC들로 입력하는 제 2 계조전압 발생부를 포함하는 것을 특징으로 한다.
바람직하게, 상기 제 1 계조전압 발생부는 상기 LCD 패널의 상부에 배치된 상기 게이트가 온 될때는 낮은 값의 계조전압을 발생시키고, 상기 LCD 패널의 하부에 배치된 상기 게이트가 온 될 때는 높은 값의 계조전압을 발생시키는 것을 특징으로 한다.
바람직하게, 상기 제 2 계조전압 발생부는 상기 LCD 패널의 상부에 배치된 상기 게이트가 온 될 때는 높은 값의 계조전압을 발생시키고, 상기 LCD 패널의 하부에 배치된 상기 게이트가 온 될 때는 낮은 값의 계조전압을 발생시키는 것을 특징으로 한다.
이에 따라, 본 발명에서는 LCD 패널의 화질이 현저히 향상된다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 LCD 장치의 픽셀 데이터 구동 시스템을 좀더 상세히 설명하면 다음과 같다.
도 3은 본 발명에 따른 LCD 장치의 픽셀 데이터 구동 시스템을 개략적으로 도시한 예시도이고, 도 4는 본 발명에 따른 소오스 드라이브 IC들에 의해 입력되는 픽셀 데이터의 전압 파형을 개략적으로 도시한 그래프도이다.
도 3에 도시된 바와 같이, 본 발명에 따른 LCD 장치의 픽셀 데이터 구동 시스템에서 계조전압 발생부는 입력되는 공통 전압(Vcom)보다 높은 계조전압을 발생시키면서, 시간별로 점차 높아지는 값의 계조전압을 소오스 드라이브 IC(2)들로 입력하는 제 1 계조전압 발생부(10)와, 공통 전압(Vcom)보다 낮은 계조전압을 발생시키면서, 시간별로 점차 낮아지는 값의 계조전압을 소오스 드라이브 IC(2)들로 입력하는 제 2 계조전압 발생부(20)를 포함한다.
이때, 본 발명의 특징에 따르면, 제 1 계조전압 발생부(10)는 LCD 패널(3)의 상부(3a)에 배치된 게이트가 온 될때는 낮은 값의 계조전압을 발생시키고, LCD 패널(3)의 하부(3b)에 배치된 게이트가 온 될 때는 높은 값의 계조전압을 발생시킨다.
이러한 본 발명의 제 1 계조전압 발생부(10)는 상술한 바와 같이, 공통 전압(Vcom)보다 높은 전압을 유지하여, LCD 패널(3)의 각 픽셀들에 인가되는 픽셀 데이터 클럭들 중 비반전된 픽셀 데이터 클럭(30,40)들을 담당한다.
이하, 이러한 본 발명의 제 1 계조전압 발생부(10)의 동작을 상세히 설명한다.
먼저, 게이트 드라이브 IC(1)들의 구동을 통해 LCD 패널(3)의 각 픽셀에 형성된 TFT의 게이트가 온 되면, 상술한 소오스 드라이브 IC(2)들은 제 1 계조전압 발생부(10)에서 출력되는 계조전압들 중 입력되는 픽셀 데이터에 해당하는 계조전압을 선택하여 그 계조전압을 LCD 패널(3)의 각 픽셀들로 전달한다.
이때, 상술한 바와 같이, 제 1 계조전압 발생부(10)는 시간별로 점차 높아지는 값의 계조전압을 소오스 드라이브 IC(2)들로 입력하는 바, 이에 따라, 소오스 드라이브 IC(2)들은 상술한 제 1 계조전압 발생부(10)로부터 분할·입력되는 계조전압을 입력받아, LCD 패널(3)의 상부(3a)에 배치된 게이트가 온 될 때는 낮은 값의 계조전압에서 선택된 픽셀 데이터 전압을 출력하고 LCD 패널(3)의 하부(3b)에 배치된 게이트가 온 될 때는 높은 값의 계조전압에서 선택된 픽셀 데이터 전압을 출력한다.
예컨대, 제 1 계조전압 발생부(10)는 12V의 계조전압을 1초(sec) 후에 13V로, 다시 1초 후에 14V로,……,20V로 증가시켜 소오스 드라이브 IC(2)들로 분할·입력하고, 이에 따라, 소오스 드라이브 IC(2)들은 상부(3a)의 게이트가 온 될 때는 예컨대, 13V의 계조전압에서 선택된 픽셀 데이터 전압을 출력하고, 하부(3b)의 게이트가 온 될 때는 예컨대, 20V의 계조전압에서 선택된 픽셀 데이터 전압을 출력한다.
그 결과, 도 4에 도시된 바와 같이, LCD 패널(3)의 상부(3a)에서의 픽셀 데이터 전압 클럭(30)이 거의 동일한 폭의 상승값을 갖는 리얼 클럭(30b) 및 아이디얼 클럭(30a)을 유지하여 적절한 전하(E)를 차지하는 것과 마찬가지로, LCD 패널(3)의 하부(3b)에서의 픽셀 데이터 전압 클럭(40) 또한 거의 동일한 폭의 상승값을 갖는 리얼 클럭(40b) 및 아이디얼 클럭(40a)을 유지함으로써, 적절한 전하(F)를 차지한다.
종래의 경우, LCD 패널의 상·하부에 걸쳐 동일한 값의 계조전압이 입력되었고, 이에 따라, 상술한 바와 같이, 저항 및 캐패시터의 영향에 의해 픽셀에 차지되는 전하의 불균형이 야기됨으로써, 전체적인 LCD 패널의 화질이 현저히 저하되는 심각한 문제점이 발생되었다.
그러나, 본 발명의 경우, 상술한 계조전압 증가과정을 통하여, LCD 패널(3) 상부(3a)에 입력되는 계조전압 값을 미리 낮추고, 이에 비해 저항 및 캐패시터의 영향을 많이 받는 LCD 패널(3) 하부(3b)에 입력되는 계조전압 값은 그 값을 일정하게 높임으로써, LCD 패널(3)의 상·하부(3a,3b)에 입력되는 계조전압의 값이 거의 동일에지도록 미리 조절하고, 이를 통해 LCD 패널(3)의 상·하부에 걸친 차지 불균형을 미연에 방지함으로써, 전체적인 LCD 패널(3)의 화질을 적절히 개선시킬 수 있다.
한편, 본 발명의 특징에 따르면, 제 2 계조전압 발생부(20)는 LCD 패널(3)의 상부에(3a) 배치된 게이트가 온 될때는 높은 값의 계조전압을 발생시키고, LCD 패널(3)의 하부(3b)에 배치된 게이트가 온 될 때는 낮은 값의 계조전압을 발생시킨다.
이러한 본 발명의 제 2 계조전압 발생부(20)는 상술한 바와 같이, 공통 전압(Vcom)보다 낮은 전압을 유지하여, LCD 패널(3)의 각 픽셀들에 인가되는 픽셀 데이터 클럭들 중 반전된 픽셀 데이터 클럭(31,41)들을 담당한다.
이하, 이러한 본 발명의 제 2 계조전압 발생부(20)의 동작을 상세히 설명한다.
먼저, 게이트 드라이브 IC(1)들의 구동을 통해 LCD 패널(3)의 각 픽셀에 형성된 TFT의 게이트가 온 되면, 상술한 소오스 드라이브 IC(2)들은 제 2 계조전압 발생부(20)에서 출력되는 계조전압들 중 입력되는 픽셀 데이터에 해당하는 계조전압을 선택하여 그 계조전압을 LCD 패널(3)의 각 픽셀들로 전달한다.
이때, 상술한 바와 같이, 제 2 계조전압 발생부(20)는 시간별로 점차 낮아지는 값의 계조전압을 소오스 드라이브 IC(2)들로 입력하는 바, 이에 따라, 소오스 드라이브 IC(2)들은 상술한 제 2 계조전압 발생부(20)로부터 분할·입력되는 계조전압을 입력받아, LCD 패널(3)의 상부(3a)에 배치된 게이트가 온 될 때는 높은 값의 계조전압에서 선택된 픽셀 데이터 전압을 출력하고 LCD 패널(3)의 하부(3b)에 배치된 게이트가 온 될 때는 낮은 값의 계조전압에서 선택된 픽셀 데이터 전압을 출력한다.
예컨대, 제 2 계조전압 발생부(20)는 12V의 계조전압을 1초(sec) 후에 11V로, 다시 1초 후에 10V로,……,4V로 감소시켜 소오스 드라이브 IC(2)들로 분할·입력하고, 이에 따라, 소오스 드라이브 IC(2)들은 상부(3a)의 게이트가 온 될 때는 예컨대, 11V의 계조전압에서 선택된 픽셀 데이터 전압을 출력하고, 하부(3b)의 게이트가 온 될 때는 예컨대, 4V의 계조전압에서 선택된 픽셀 데이터 전압을 출력한다.
그 결과, 도 4에 도시된 바와 같이, LCD 패널(3)의 상부(3a)에서의 픽셀 데이터 반전 전압 클럭(31)이 거의 동일한 폭의 상승값을 갖는 리얼 클럭(31b) 및 아이디얼 클럭(31a)을 유지하여 적절한 전하(G)를 차지하는 것과 마찬가지로, LCD 패널(3)의 하부(3b)에서의 픽셀 데이터 반전 전압 클럭(41) 또한 거의 동일한 폭의 상승값을 갖는 리얼 클럭(41a) 및 아이디얼 클럭(41b)을 유지함으로써, 적절한 전하를 차지한다.
종래의 경우, LCD 패널의 상·하부에 걸쳐 동일한 값의 계조전압이 입력되었고, 이에 따라, 상술한 바와 같이, 저항 및 캐패시터의 영향에 의해 픽셀에 차지되는 전하의 불균형이 야기됨으로써, 전체적인 LCD 패널의 화질이 현저히 저하되는 심각한 문제점이 발생되었다.
그러나, 본 발명의 경우, 상술한 계조전압 감소과정을 통하여, LCD 패널(3) 상부(3a)에 입력되는 계조전압 값을 미리 높이고, 이에 비해 저항 및 캐패시터의 영향을 많이 받는 LCD 패널(3) 하부(3b)에 입력되는 계조전압 값은 그 값을 일정하게 낮춤으로써, LCD 패널(3)의 상·하부(3a,3b)에 입력되는 계조전압의 값이 거의 동일해지도록 미리 조절하고, 이를 통해 LCD 패널(3)의 상·하부(3a,3b)에 걸친 차지 불균형을 미연에 방지함으로써, 전체적인 LCD 패널의 화질을 적절히 개선시킬 수 있다.
이와 같이, 본 발명에서는 종래의 계조전압 발생부를 제 1 계조전압 발생부 및 제 2 계조전압 발생부로 이원화하고, 이러한 제 1 계조전압 발생부 및 제 2 계조전압 발생부를 통해 계조전압의 크기를 시간별로 증가 및 감소시킴으로써, LCD 패널의 상·하부에서 발생되던 픽셀 데이터 전압의 차지량 불균형을 적절히 해소시킬 수 있다.
이러한 본 발명은 생산라인에서 제조되어지는 전 기종의 LCD 장치에서 두루 유용한 효과를 나타낸다.
그리고, 본 발명의 특정한 실시예가 설명 및 도시되었지만 본 발명이 당업자에 의해 다양하게 변형되어 실시될 가능성이 있는 것은 자명한 일이다.
이와 같은 변형된 실시예들은 본 발명의 기술적사상이나 관점으로부터 개별적으로 이해되어져서는 안되며 이와 같은 변형된 실시예들은 본 발명의 첨부된 특허청구의 범위안에 속한다 해야 할 것이다.
이상에서 상세히 설명한 바와 같이, 본 발명에 따른 LCD 장치의 픽셀 데이터 구동 시스템에서는 계조전압 발생부를 제 1 계조전압 발생부 및 제 2 계조전압 발생부로 이원화함과 아울러 상술한 제 1 계조전압 발생부를 통해 LCD 패널 상부의 게이트 온 시, 상대적으로 낮은 전압을 인가해 주고, LCD 패널 하부의 게이트 온 시, 상대적으로 높은 전압을 인가해 주며, 상술한 제 2 계조전압 발생부를 통해 LCD 패널 상부의 게이트 온 시, 상대적으로 높은 전압을 인가해 주고, LCD 패널 하부의 게이트 온 시, 상대적으로 낮은 전압을 인가해 줌으로써, 소오스 라인에 기생하는 저항 및 캐패시터의 영향에 의한 픽셀 데이터 전압의 왜곡을 적절히 방지하고, 그 결과 LCD 패널의 화질을 현저히 개선시킬 수 있다.

Claims (3)

  1. LCD 패널의 측부에 배치되어 상기 LCD 패널의 픽셀들 내에 배치된 TFT의 게이트를 순차적으로 온 시키는 게이트 드라이브 IC들과, 상기 LCD 패널의 다른 측부에 배치되어 입력되는 소정의 픽셀 데이터를 저장한 후, 상기 게이트 드라이브 IC들의 구동에 의해 상기 게이트가 온 되면, 상기 픽셀 데이터에 해당하는 전압을 선택하여 상기 전압을 상기 픽셀들로 전달하는 소오스 드라이브 IC들과, 소정의 계조전압을 발생시킨 후, 상기 소오스 드라이브 IC들로부터 입력되는 상기 픽셀 데이터의 비트수에 따라, 상기 계조전압을 분할하여 상기 소오스 드라이브 IC들로 입력하는 계조전압 발생부를 포함하는 LCD 장치의 픽셀 데이터 구동 시스템에 있어서, 상기 계조전압 발생부는 입력되는 공통 전압보다 높은 계조전압을 발생시키면서, 시간별로 점차 높아지는 값의 계조전압을 상기 소오스 드라이브 IC들로 입력하는 제 1 계조전압 발생부와; 상기 공통 전압보다 낮은 계조전압을 발생시키면서, 시간별로 점차 낮아지는 값의 계조전압을 상기 소오스 드라이브 IC들로 입력하는 제 2 계조전압 발생부를 포함하는 것을 특징으로 하는 LCD 장치의 픽셀 데이터 구동 시스템.
  2. 제 1 항에 있어서, 상기 제 1 계조전압 발생부는 상기 LCD 패널의 상부에 배치된 상기 게이트가 온 될때는 낮은 값의 계조전압을 발생시키고, 상기 LCD 패널의 하부에 배치된 상기 게이트가 온 될 때는 높은 값의 계조전압을 발생시키는 것을 특징으로 하는 LCD 장치의 픽셀 데이터 구동 시스템.
  3. 제 1 항에 있어서, 상기 제 2 계조전압 발생부는 상기 LCD 패널의 상부에 배치된 상기 게이트가 온 될 때는 높은 값의 계조전압을 발생시키고, 상기 LCD 패널의 하부에 배치된 상기 게이트가 온 될 때는 낮은 값의 계조전압을 발생시키는 것을 특징으로 하는 LCD 장치의 픽셀 데이터 구동 시스템.
KR1019970041394A 1997-08-27 1997-08-27 엘씨디 장치의 픽셀 데이터 구동 시스템 KR19990018248A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970041394A KR19990018248A (ko) 1997-08-27 1997-08-27 엘씨디 장치의 픽셀 데이터 구동 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970041394A KR19990018248A (ko) 1997-08-27 1997-08-27 엘씨디 장치의 픽셀 데이터 구동 시스템

Publications (1)

Publication Number Publication Date
KR19990018248A true KR19990018248A (ko) 1999-03-15

Family

ID=66046405

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970041394A KR19990018248A (ko) 1997-08-27 1997-08-27 엘씨디 장치의 픽셀 데이터 구동 시스템

Country Status (1)

Country Link
KR (1) KR19990018248A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100484641B1 (ko) * 2002-07-05 2005-04-20 삼성에스디아이 주식회사 화상 표시 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5583532A (en) * 1992-01-13 1996-12-10 Nec Corporation Active matrix liquid crystal display for reproducing images on screen with floating image signal
KR0149296B1 (ko) * 1995-08-29 1998-12-15 김광호 광 시야각 구동회로와 그 구동방법
KR19990009167A (ko) * 1997-07-08 1999-02-05 윤종용 감마 기준전압 보정을 통한 플리커 보상 기능을 갖는 액정 표시 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5583532A (en) * 1992-01-13 1996-12-10 Nec Corporation Active matrix liquid crystal display for reproducing images on screen with floating image signal
KR0149296B1 (ko) * 1995-08-29 1998-12-15 김광호 광 시야각 구동회로와 그 구동방법
KR19990009167A (ko) * 1997-07-08 1999-02-05 윤종용 감마 기준전압 보정을 통한 플리커 보상 기능을 갖는 액정 표시 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100484641B1 (ko) * 2002-07-05 2005-04-20 삼성에스디아이 주식회사 화상 표시 장치

Similar Documents

Publication Publication Date Title
US9024856B2 (en) Signal driving circuit of liquid crystal display device and driving method thereof
US8159447B2 (en) Display driving apparatus and display apparatus comprising the same
KR100312760B1 (ko) 액정 표시 패널과 액정 표시 장치 및 그의 구동 방법
US8552947B2 (en) Driving device and display apparatus having the same
JP4330059B2 (ja) 液晶表示装置及びその駆動制御方法
JP2002304162A (ja) ガンマ電圧調整装置を有する液晶表示装置
JP2007279539A (ja) ドライバ回路、表示装置及びその駆動方法
KR100864497B1 (ko) 액정 표시 장치
KR100389027B1 (ko) 액정표시장치 및 그 구동방법
KR100350645B1 (ko) 플리커링을 줄이기 위한 액정 표시 장치
KR20070116408A (ko) 액정 표시 장치 및 그의 구동 방법
CN111862897B (zh) 用于源极驱动装置的驱动方法及其显示系统
US5251051A (en) Circuit for driving liquid crystal panel
US6636196B2 (en) Electro-optic display device using a multi-row addressing scheme
KR100496543B1 (ko) 액정 표시 장치 및 그 구동 방법
KR101677761B1 (ko) 액정표시장치
KR19990018248A (ko) 엘씨디 장치의 픽셀 데이터 구동 시스템
KR100927014B1 (ko) 액정 표시 장치 및 그 구동 방법
KR100656903B1 (ko) 플리커링을 줄이기 위한 액정 표시 장치
KR20200000009A (ko) 표시 장치 및 그의 구동 방법
KR100443830B1 (ko) 액정표시장치 및 그 구동방법
KR101002938B1 (ko) 액정표시장치 및 이의 구동방법
KR20030097247A (ko) 액정 표시 장치 및 그의 구동 방법
KR20040026006A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E801 Decision on dismissal of amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
E801 Decision on dismissal of amendment
B601 Maintenance of original decision after re-examination before a trial
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20050816

Effective date: 20061211