KR20030079340A - 교류형 플라즈마 디스플레이 패널 구동 회로 및 그 구동방법 - Google Patents

교류형 플라즈마 디스플레이 패널 구동 회로 및 그 구동방법 Download PDF

Info

Publication number
KR20030079340A
KR20030079340A KR1020020018302A KR20020018302A KR20030079340A KR 20030079340 A KR20030079340 A KR 20030079340A KR 1020020018302 A KR1020020018302 A KR 1020020018302A KR 20020018302 A KR20020018302 A KR 20020018302A KR 20030079340 A KR20030079340 A KR 20030079340A
Authority
KR
South Korea
Prior art keywords
scan
sustain
driving
electrodes
electrode
Prior art date
Application number
KR1020020018302A
Other languages
English (en)
Inventor
이세규
김민수
김원재
이영준
문석준
박정태
부경호
권양호
Original Assignee
오리온전기 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오리온전기 주식회사 filed Critical 오리온전기 주식회사
Priority to KR1020020018302A priority Critical patent/KR20030079340A/ko
Publication of KR20030079340A publication Critical patent/KR20030079340A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 교류(Alternate Current)형 플라즈마 디스플레이 패널(Plasma Display Panel)로 고화질, 고정세의 대화면을 구현하고자 하는 경우에 스캔 IC의 수를 최소화시켜 안정적으로 구동할 수 있도록 한 교류형 플라즈마 디스플레이 패널 구동 회로 및 그 구동 방법에 관한 것으로, 종래의 ALIS 구동 방식은 각각의 서브필드에서 리셋을 수행함에 따라 콘트라스트가 상당히 좋지 않고, 특히 고화질, 고정세의 대화면을 구동하기 위해서는 많은 수의 주사 라인이 필요함에 따라 스캔 IC의 수가 많아질 수 밖에 없고, 이로 인해 한정된 시간에 구동하기 어려울 뿐 아니라 제조 원가가 상승하는 문제점이 있었다.
따라서, 본 발명은 AC형 PDP 패널에서 서로 인접하지 않는 다수의 주사 전극을 각각의 스캔 IC 채널에 접속하여 고화질, 고정세의 대화면을 구현하고, 해당 AC형 PDP 패널 구동시 기수 서브필드와 우수 서브필드들을 다수개씩 묶어서 이를 교대로 배열한 구동 파형을 인가하며, 이전 서브필드에서 유지 방전이 이루어지지 않은 셀은 리셋 기간에 방전을 발생시키지 않음으로써, 대화면 구현시 스캔 IC 수의 절감으로 인해 구동 회로가 간단해져 제조 원가를 절감할 수 있게 되고, 콘트라스트를 개선할 수 있을 뿐 아니라 AC형 PDP 패널 구동시 기입이 되지 않는 셀에는 리셋 펄스를 인가하지 않아 리셋을 수행하지 않게 함으로써 콘트라스트를 개선할 수 있게 되고, 유지 펄스의 위상을 서로 다르게 인가하여 구동이 되지 않은 셀의 유지 전극과 주사 전극에 동일한 전압을 인가함으로써 안정적인 동작마진을 확보할 수있게 된다.

Description

교류형 플라즈마 디스플레이 패널 구동 회로 및 그 구동 방법{AC Type Plasma Display Panel Drive Circuit And Method For Driving The Same}
본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel)에 관한 것으로, 특히 교류(Alternate Current)형 PDP 패널로 고화질, 고정세 화면을 구현하고자 하는 경우에 스캔 IC의 수를 최소화시켜 안정적으로 구동할 수 있도록 한 교류형 플라즈마 디스플레이 패널 구동 회로 및 그 구동 방법에 관한 것이다.
최근들어, 기존의 CRT(Cathode Ray Tube)나 LCD(Liquid Crystal Display)와는 달리 디지털 신호에 의해 밝기 조절 등이 가능하고, 대형화면을 좀더 선명하게 표시할 수 있는 디지털 디스플레이 장치인 플라즈마 디스플레이 패널(PlasmaDisplay Panel)에 대한 관심이 급증하고 있다.
이러한 PDP 패널은 기체방전시 생기는 플라즈마로부터 나오는 빛을 이용하여 문자 또는 그래픽을 표시하는 소자로서, 그 구동방식은 그 전압 인가방식 즉, 플라즈마를 만들기 위해 외부에서 가해주는 전압 인가방식에 따라 전극이 플라즈마에 직접 노출되어 전도전류(Conduction Current)가 전극을 통해 직접 흐르는 직류(DC)형과, 전극이 유전체로 덮여있어 직접 노출이 되지 않아 변위전류(Displacement Current)가 흐르게 되는 교류(AC)형으로 분류할 수 있다.
일반적인 AC형 PDP 패널은 첨부된 도면 도 1에 도시된 일부 분해 사시도와 같이, 전면판과 배면판의 2매의 유리기판(Glass Substrate)으로 구성된다.
해당 전면유리기판(1)에는 방전을 위한 유지(Sustain, Discharge) 전극(2), 그 유지 전극(2)과 반대로 방전을 일으켜 유지 전극(2)의 라인 저항을 저하시키는 주사(Scan, Bus) 전극(3)이 형성되고, 또한 내측에 유전체층(4), 전극을 보호하기 위한 보호층(5)이 형성되며, 배면유리기판(6)에는 유전체층(7)과, 기입을 위한 데이터(Data, Address) 전극(8)의 위에 방전 공간을 만드는 칸막이가 되는 격벽(barrier rib)(9)이 스트라이프(Stripe) 형태로 형성되고, 이렇게 해서 만든 방전 공간의 내측에는 가시광의 발광과 컬러화를 위해 R(Red), G(Green), B(Blue) 3색의 형광체(10)가 규칙적으로 배열된다.
그리고, 종래에는 HDTV(High Definition TV)를 비롯한 디지털 멀티미디어용 화상표시장치들이 고정세화로 진행되면서 해상도 증가에 따른 휘도 저하와 인접 셀 간의 방전 간섭이 문제점으로 대두됨에 따라 이러한 문제점을 해결하기 위해 전술한 AC형 PDP 패널의 구동 방식으로 대화면(XGA급 이상)의 해상도를 구현할 수 있는 ALIS(Alternate Lighting Surfaces Method) 구동 방식을 제안하고 있는데, 이러한 ALIS 구동 방식은 기수(odd) 라인과 우수(even) 라인을 시간적으로 분할하여 비월주사 방식으로 초당 30 프레임을 가지고 동화면을 구현할 수 있다.
즉, 종래에 AC형 PDP 패널을 ALIS 구동 방식에 따라 구동하기 위한 구동 회로는 첨부된 도면 도 2에 예시된 바와 같이, 'M×N(도면에서는 7×6)'의 매트릭스 형상 즉, 열(Column) 방향에는 M 열의 데이터 전극(22-1~22-7)이 배열되고, 행(Row) 방향에는 N 행의 주사 전극(23-1~23-6) 및 유지 전극(25-1~25-6)이 배열된 AC형 PDP 패널을 구동하기 위한 것으로, 각각의 데이터 전극(22-1~22-7)은 어드레스 드라이버(22)에 개별적으로 접속되고, 주사 전극(23-1~23-6)은 개별적으로 스캔 IC 채널을 통해 스캔 드라이버(23)에 접속되는데, 이때 스캔 드라이버(23)는 기수 주사 전극 구동용과 우수 주사 전극 구동용으로 나누어지고, 각각 기수 스캔 회로부(24A)와 우수 스캔 회로부(24B)에 접속된다.
그리고, 유지 전극(25-1~25-6)은 기수 유지 전극과 우수 유지 전극으로 나뉘어져 각각 기수 유지 회로부(25A)와 우수 유지 회로부(25B)에 접속되며, 이러한 드라이버 및 회로들은 제어 회로부(21)에 의해 제어되고, 그 제어 회로부(21)는 외부로부터 입력된 동기 신호나 표시 데이터 신호 등에 따라 제어를 수행한다.
이때, 전술한 AC형 PDP 패널에 있어서 한 프레임의 구동은 첨부된 도면 도 3과 같이, 각각 다수의 서브필드(SF1~SF8)로 이루어진 기수 필드와 우수 필드로 분할되고, 각 서브필드는 셀 초기화를 위한 리셋 기간과, 표시 데이터 기입을 위한방전이 이루어지는 어드레스 기간과, 벽전하가 형성된 셀만 유지 방전이 이루어지는 유지 기간으로 구성된다. 그리고, 기수 필드에서는 기수행에 대해서만 기입 방전 및 유지 방전이 행해지고, 우수 필드에서는 우수행에 대해서만 기입 방전 및 유지 방전이 행해진다.
이러한 AC형 PDP 패널을 ALIS 구동 방식에 따라 구동하기 위해서는 첨부된 도면 도 4에 예시한 바와 같은 구동 파형을 필요로 하는데, 도 4는 리셋 기간과 어드레스 기간 및 유지 기간을 갖는 하나의 서브필드 기간을 나타내고 있다.
여기서, 리셋 기간에는 모든 주사 전극에 0V 전압을, 유지 전극에 Vs+Vw 전압의 전면 기입 펄스를 인가하여 연속되는 다음의 기입 방전을 안정되게 하기 위하여 모든 표시 셀을 동일한 상태로 만들어 준다.
그리고, 어드레스 기간은 기수 필드의 전반 어드레스 기간과 우수 필드의 후반 어드레스 기간으로 분할되며, 전반 어드레스 기간에는 기수행의 표시 셀에 대해 기입 방전을 행하고, 후반 어드레스 기간에는 우수행의 표시 셀에 대해 기입 방전을 행하는데, 이를 위해 전반 어드레스 기간에는 기수번째의 유지 전극에 Vx 전압(약 50V)을, 기수번째의 주사 전극에 주사 펄스인 Vy 전압(약 -150V)을 각각 인가하고, 우수번째의 유지 전극 및 주사 전극에는 0V 전압을 인가하는 한편, 데이터 전극에 Va 전압(약 50V)의 기입 펄스를 선택적으로 인가함으로써, 표시하고자 하는 기수행의 셀에 선택적으로 기입 방전이 행해지며, 다음으로 후반 어드레스 기간에는 전술한 전반 어드레스 기간에서와 같은 방식으로 표시하고자 하는 우수행의 셀에 선택적으로 기입 방전이 행해진다.
다음에 유지 기간이 되면, 유지 전극과 주사 전극에 Vs 전압(약 180V)의 유지 방전 펄스를 교대로 인가하여 유지 방전이 행해지는데, 이때 기수번째의 유지 전극과 주사 전극간에 인가하는 유지 방전 펄스와 우수번째의 유지 전극과 주사 전극간에 인가하는 유지 방전 펄스를 서로 역상이 되도록 인가함으로써, 기수 서브필드에서는 기수번째의 표시 셀에서만 화상 표시가 행해지고, 우수 서브필드에서는 우수번째의 표시 셀에서만 화상 표시가 행해진다.
정리해 보면, 전술한 종래의 AC형 PDP 패널에 적용되는 ALIS 구동 방식은 하나의 주사 전극에 하나의 스캔 IC 채널이 접속된 상태에서 해당 스캔 IC 채널이 상하로 인접한 두 개의 셀을 기수 셀과 우수 셀로 구분하여 각각이 서로 다른 서브 프레임에 의해 교대로 방전하는 비월주사 방식으로 구동함으로써 하나의 스캔 IC 채널로 두 셀을 제어하도록 하고 있지만, 각각의 서브필드에서 리셋을 동시에 수행함에 따라 콘트라스트가 상당히 좋지 않은 문제점이 있었다.
또한, 종래의 ALIS 구동 방식에서 실제 고화질, 고정세의 대화면을 구동하기 위해서는 많은 수의 주사 라인이 필요함에 따라 스캔 IC의 수가 많아질 수 밖에 없고, 이로 인해 한정된 시간에 구동하기 어려울 뿐 아니라 제조 원가가 상승하는 문제점이 있었다.
본 발명은 전술한 바와 같은 문제점을 해결하기 위한 것으로 그 목적은, AC형 PDP 패널에서 서로 인접하지 않는 다수의 주사 전극을 각각의 스캔 IC 채널에접속하여 고화질, 고정세의 대화면을 구현함으로써, 대화면 구현시 스캔 IC 수의 절감하고, 이를 통해 제조 원가를 절감하는데 있다.
본 발명의 다른 목적은, AC형 PDP 패널 구동시 기수 서브필드와 우수 서브필드들을 다수개씩 묶어서 이를 교대로 배열한 구동 파형을 인가하고, 이전 서브필드에서 유지 방전이 이루어지지 않은 셀은 리셋 기간에 방전을 발생시키지 않음으로써, 콘트라스트를 개선하는데 있다.
본 발명의 또 다른 목적은, AC형 PDP 패널 구동시 기입이 되지 않는 셀에는 리셋 펄스를 인가하지 않아 리셋을 수행하지 않게 하여 콘트라스트를 개선하고, 유지 펄스의 위상을 서로 다르게 인가하여 구동이 되지 않은 셀의 유지 전극과 주사 전극에 동일한 전압을 인가하여 안정적인 동작마진을 확보하는데 있다.
도 1은 일반적인 AC형 PDP 패널의 일부분에 대한 분해 사시도.
도 2는 종래에 AC형 PDP 패널을 ALIS 구동 방식에 따라 구동하기 위한 구동 회로를 도시한 도면.
도 3은 종래의 AC형 PDP 패널에 적용되는 ALIS 구동 방식의 한 프레임에 대한 타이밍 구성도.
도 4는 종래의 AC형 PDP 패널을 ALIS 구동 방식에 따라 구동하기 위해 필요한 구동 파형을 도시한 도면.
도 5는 본 발명에 따른 AC형 PDP 패널을 구동하기 위한 구동 회로를 도시한 도면.
도 6은 도 5의 AC형 PDP 패널을 구동하기 위한 구동 파형을 도시한 도면.
도 7은 도 6의 구동 파형을 스트라이프 형태의 격벽을 형성하고 있는 셀 영역으로 확장하여 설명하기 위한 도면.
도 8은 본 발명에서 AC형 PDP 패널 구동시 한 프레임을 구성하는 서브필드의 배열 상태를 예시한 도면.
도 9는 도 8의 (나)에서와 같이 서브필드를 배열한 프레임 구성에 적용되는구동 파형을 예시한 도면.
도 10은 본 발명에 따른 AC형 PDP 패널의 셀 기입 여부에 따라 리셋 수행을 제어하기 위한 구동 파형을 예시한 도면.
도 11은 본 발명에 따른 AC형 PDP 패널의 안정적인 동작마진을 확보하기 위한 구동 파형을 예시한 도면.
* 도면의 주요 부분에 대한 부호의 설명 *
51 : 어드레스 드라이버 52 : 스캔 드라이버
52-1~52-4 : 스캔 IC 채널 53 : 유지 드라이버
53-1~53-4 : 유지 회로부
상술한 바와 같은 목적을 해결하기 위한 본 발명의 특징은, 다수의 데이터 전극과 주사 전극 및 유지 전극이 매트릭스 형상으로 배열된 교류형 플라즈마 디스플레이 패널을 구동하기 위한 구동 회로에 있어서, 상기 데이터 전극을 개별적으로 접속하고 있는 어드레스 드라이버와; 상기 주사 전극을 스캔 IC 채널을 통해 접속하되, 각 스캔 IC 채널이 서로 인접하지 않는 다수의 주사 전극을 다른 스캔 IC 채널과 교차하는 형태로 각각 접속하고 있는 스캔 드라이버와; 다수의 부분으로 나누어진 유지 회로부를 통해 서로 인접하지 않는 다수의 유지 전극을 각각 접속하고 있는 유지 드라이버를 포함하는 교류형 플라즈마 디스플레이 패널 구동 회로를 구현하는데 있다.
이때, 상기 데이터 전극 위에 수직으로 격벽을 형성함과 동시에 상기 유지 전극과 주사 전극이 지나가는 전극에 맞물리는 방향으로 격벽을 전극과 동일한 위치에 형성하여 격자 구조의 격벽으로 폐쇄된 각각의 셀에 대해 유지 전극과 주사 전극에 다른 전압 차이를 계속 인가하는 것을 특징으로 한다.
본 발명의 다른 특징은, 다수의 서브 필드로 구성되는 한 프레임의 각 서브필드가 리셋 기간과 어드레스 기간 및 유지 기간으로 구동하여 계조 표시를 수행하는 교류형 플라즈마 디스플레이 패널의 구동 방법에 있어서, 상기 한 프레임을 구성하는 각 서브필드가 서로 인접하지 않는 다수의 주사 전극을 접속하고 있는 스캔 IC 채널을 공유하는 셀의 수에 해당되는 다수의 부분으로 나누어진 어드레스 기간을 포함하는 구동 파형을 공급하여 한 프레임의 계조 표시를 행하는 교류형 플라즈마 디스플레이 패널 구동 방법을 제공하는데 있다.
여기서, 상기 다수의 부분으로 나누어진 어드레스 기간에 스캔 IC 채널을 공유하는 기수번째 표시 라인의 셀 또는 우수번째 표시 라인의 셀을 모두 제어하기 위해 상기 어드레스 기간 동안에 동일한 기입 펄스를 상기 스캔 IC 채널을 공유하는 셀의 수만큼 반복하여 인가하는 것을 특징으로 하며, 상기 다수의 부분으로 나누어진 어드레스 기간 중에서 어느 한 개의 어드레스 기간에는 기입 방전이 이루어지는 시점에 각각의 유지 전극에 인가되는 전압을 서로 다르게 제어하여 한 라인의 셀만 기입이 되도록 기입 방전을 수행하고, 수직으로 인접한 다른 셀이나 동일 스캔 IC 채널에 접속된 주사 전극에 있는 다른 라인의 셀에는 기입이 되지 않도록 제어하는 것을 특징으로 한다.
그리고, 상기 한 프레임을 구성하는 각 서브필드는, 프레임을 구성하는 기수 서브필드와 우수 서브필드들을 하나씩 교대로 배열하거나, 프레임을 구성하는 기수 서브필드와 우수 서브필드를 각각 다수개씩 묶어서 이를 교대로 배열하거나, 한 프레임을 전반부와 후반부로 분할한 후에 각각 기수 서브필드나 우수 서브필드만을 연속적으로 배열하는 것을 특징으로 한다.
또한, 상기 한 프레임을 구성하는 각 서브필드에 공급하는 구동 파형은, 이전 서브필드에서 유지 방전이 이루어진 셀은 리셋 기간에 방전을 발생시키도록 리셋 펄스를 공급하고, 이전 서브필드에서 유지 방전이 이루어지지 않은 셀은 리셋 기간에 방전을 발생시키지 않도록 리셋 펄스를 공급하지 않는 것을 특징으로 한다.
이하, 본 발명에 따른 실시예를 첨부한 도면을 참조하여 상세하게 설명하면 다음과 같다.
본 발명에 따른 AC형 PDP 패널을 구동하기 위한 구동 회로는 첨부한 도면 도 5에 예시한 바와 같이, 'M×N(도면에서는 16×8)'의 매트릭스 형상 즉, 열(Column) 방향에는 M 열의 데이터 전극이 배열되고, 행(Row) 방향에는 N 행의 주사 전극 및 유지 전극이 배열된 AC형 PDP 패널을 구동하기 위한 것으로, 각각의 데이터 전극은 어드레스 드라이버(51)에 개별적으로 접속된다.
그리고, 주사 전극은 스캔 IC 채널(52-1~52-4)을 통해 스캔 드라이버(52)에 접속하되, 각 스캔 IC 채널(52-1~52-4)은 서로 인접하지 않는 두 개의 주사 전극을다음 스캔 IC 채널과 교차하는 형태 즉, 제1스캔 IC 채널(52-1)에는 주사 전극 #1, #3을, 제2스캔 IC 채널(52-2)에는 주사 전극 #2, #4를 각각 접속하고, 제3스캔 IC 채널(52-3)에는 주사 전극 #5, #7을, 제4스캔 IC 채널(52-4)에는 주사 전극 #6, #8을 각각 접속하며, 이러한 상태에서 스캔 드라이버(52)의 제어에 따라 자신과 접속된 두 개의 주사 전극을 제어하게 되고, 이와 같이 한 개의 스캔 IC 채널이 두 개의 주사 전극을 제어하기 때문에 해당 스캔 IC 채널(52-1~52-4)의 수를 종래의 ALIS 구동 방식에 비해 1/2로, 일반적인 ADS 구동 방식에 비해 1/4로 줄일 수 있게 된다.
또한, 유지 전극은 유지 회로부(53-1~53-4)를 통해 유지 드라이버(53)에 접속되는데, 이때 유지 회로부(53-1~53-4)는 4 부분으로 나누어져 있으며, AC형 PDP 패널에 배치된 유지 전극을 하나씩 접속하되, 서로 인접하지 않는 두 개의 유지 전극을 각각 접속한다.
한편으로, 도 5에 예시된 실시예에서는 각각의 스캔 IC 채널이 두 개의 주사 전극을 접속하고 있으나, 본 발명의 다른 실시예에서는 스캔 IC의 성능에 제한이 없는 경우 두 개 이상의 주사 전극을 접속하는 형태로 구현할 수도 있다.
그리고, 도 5에 예시한 AC형 PDP 패널은 첨부한 도면 도 6과 같은 구동 파형을 공급하여 구동할 수 있는데, 도 6은 리셋 기간과 4 부분(즉, 스캔 IC 채널을 공유하는 셀의 수)으로 나누어진 어드레스 기간 및 유지 기간을 갖는 하나의 서브필드 기간의 구동 파형을 나타내고 있는데, 이러한 서브필드들의 조합으로 한 프레임의 계조를 표시하게 되며, 이때 4 부분으로 이루어진 어드레스 기간에 기수번째 표시 라인의 셀인 4 개의 셀을 모두 제어하기 위해 어드레스 기간 동안에 동일한 기입 펄스를 스캔 IC 채널을 공유하는 셀의 수만큼 반복하여 인가하게 된다.
이때, 한 개의 어드레스 기간에서는 한 라인의 셀만 기입이 되도록 기입 방전을 수행하고, 수직으로 인접한 다른 셀이나 동일 스캔 IC 채널에 접속된 주사 전극에 있는 다른 라인의 셀에서는 기입이 되지 않도록 제어하게 되는데, 이는 기입 방전이 이루어지는 시점에 각각의 유지 전극에 인가되는 전압을 서로 다르게 제어함으로써 가능해 진다.
상술한 구동 파형을 첨부한 도면 도 7에 예시한 바와 같이 스트라이프 형태의 격벽을 형성하고 있는 셀 영역으로 확장하여 설명하면, 한 개의 셀은 서로 평행하게 배치된 유지 전극과 주사 전극의 1/2을 공유하고 있으며, 한 개의 스캔 IC 채널에 두 개의 주사 전극이 공통으로 연결됨에 따라 두 개의 스캔 IC 채널로서 8 개의 셀을 제어하게 된다. 즉, 제1스캔 IC 채널에 의해 C1, C2, 그리고 C5, C6의 셀들이 제어받게 되고, 제2스캔 IC 채널에 의해 C3, C4, 그리고 C7, C8의 셀들이 제어받게 된다.
이러한 구동 파형에 의한 구동 방법을 설명하면, 먼저 기수번째 표시 라인의 셀들에 대해 구동을 수행하는 전반부의 서브필드 구동에 있어, 리셋 기간에 모든 표시 셀을 동일한 상태로 만들게 되고, 이후 제1어드레스 기간에는 제1스캔 IC 채널에 의해 주사되는 시점에 주사 전극과 유지 전극에 인가된 전압으로 인해 C1 셀에서만 방전이 발생하고, 해당 제1스캔 IC 채널에 의해 제어를 받는 나머지 C2, C5, C6 셀에서는 방전이 발생하지 않게 되는데, 이는 유지 전극에 전압을 인가하는구동 파형에 따라 결정되며, 여기서는 C1 셀이 공유하는 제1유지 전극에만 전압이 인가됨에 따라 유지 전극의 전압과 주사 전극 사이의 전압 차이로 인해 트리거되어 방전이 발생하게 되고, 나머지의 C2, C5, C6 셀이 공유하는 유지 전극에는 전압이 인가되지 않아 방전이 발생하지 않게 된다.
그리고, 제2어드레스 기간에는 제2스캔 IC 채널에 의해 C3, C4, 그리고 C7, C8 셀이 제어를 받으나, 위에서 언급한 제1어드레스 기간에서와 같은 방법대로 C3 셀에서만 유지 전극과 주사 전극 사이의 전압 차이로 인해 방전이 발생하게 되고, 나머지의 C4, C7, C8 셀이 공유하는 유지 전극에는 전압이 인가되지 않아 방전이 발생하지 않게 된다.
이와 마찬가지로, 나머지 어드레스 기간인 제3어드레스 기간에는 C5 셀에서만 방전이 발생하고, 제4어드레스 기간에는 C7 셀에서만 방전이 발생하게 되며, 이렇게 방전이 발생된 기수번째 표시 라인의 셀에는 벽전압이 형성되어 이후의 유지 기간에 화면 표시를 위한 방전이 발생하게 된다.
하지만, 상술한 전반부의 서브필드 구동에 의해서는 기수번째 표시 라인의 셀 즉, C1, C3, C5, C7 셀들에 대해서만 방전이 발생할 뿐, 우수번째 표시 라인의 셀인 C2, C4, C6, C8 셀들에 대해서는 방전이 발생하지 않는데, 이는 각 어드레스 기간에 우수번째 표시 라인의 셀이 공유하는 유지 전극에는 전압이 인가되지 않아 방전이 발생하지 않게 되는 것이다.
다음으로, 우수번째 표시 라인의 셀들에 대해 구동을 수행하는 후반부의 서브필드 구동에 있어, 우선 리셋 기간에 모든 표시 셀을 동일한 상태로 만들게 되는데, 이는 전반부의 서브필드에서 형성된 벽전압을 제거하여 수직으로 인접한 셀과의 오방전을 방지하기 위함이다.
그리고, 리셋 기간 이후에 4 부분으로 나누어진 어드레스 기간이 이어지는데, 각 어드레스 기간에서의 구동은 상술한 전반부의 각 어드레스 기간에서와 동일한 방식으로 구동하여 우수번째 셀인 C2, C4, C6, C8 셀에 대해서 차례로 각 셀에 대해 방전을 발생시키게 되며, 이렇게 방전이 발생된 우수번째 표시 라인의 셀에는 벽전압이 형성되어 이후의 유지 기간에 화면 표시를 위한 방전이 발생하게 된다.
상술한 바와 같은 본 발명의 AC형 PDP 패널 구동 방법에 따르면, 기입 방전이 발생하는 어드레스 기간은 전체 패널의 주사 및 유지 전극에 수직하는 셀의 수에 대해 1/2이 되므로, 한 개의 서브필드에 걸리는 시간은 종래에 비해 1/2의 시간으로 줄일 수 있게 된다.
예를들어, XGA 화면을 구성하기 위해서는 통상적으로 960개의 표시 라인으로 구현되며, 이를 위해 종래의 ADS 구동 방식의 경우 스캔 IC 채널은 960개가 필요하고, ALIS 구동 방식의 경우 480개의 스캔 IC 채널을 필요로 하게 되며, 한 개의 스캔 구동시에 소요되는 시간을 2㎲라고 가정할 경우 일반적인 ADS 구동 방식의 경우 한 개의 서브필드를 구동하는데 소요되는 시간은 1920㎲가 된다. 하지만, 본 발명에 따라 서브필드를 구동하는 경우에는 스캔 IC 채널을 240 채널로 줄일 수 있어 120개의 표시 라인만으로 구현할 수 있으며, 이에 따라 소요되는 스캔 시간은 240㎲가 되고, 전체 기입이 이루어지는 시간 즉, 한 화면을 구성하는데 소요되는 시간은 960㎲가 된다.
즉, AC형 PDP 패널을 구동함에 있어, 도 8의 (가)와 같이 한 프레임을 구성하는 기수 서브필드와 우수 서브필드들을 하나씩 교대로 배열함으로써 화면의 플리커 현상이나 줄무늬 현상을 제거하게 되는데, 이 경우 수직으로 인접하는 셀의 벽전압 분포를 균일하게 하고 상호혼신(crosstalk)을 방지하기 위해서는 매 서브필드마다 리셋을 수행해야 함에 따라 콘트라스트(contrast)가 나빠지게 된다.
따라서, 이러한 점을 보완하기 위해 바람직하게는 도 8의 (나)와 같이 한 프레임을 구성하는 기수 서브필드와 우수 서브필드들을 각각 다수개씩 묶어서 이를 교대로 배열하거나, (다)와 같이 한 프레임을 전반부와 후반부로 분할한 후에 각각 기수 서브필드나 우수 서브필드만을 연속적으로 배열하게 되는데, 이는 첫번째 서브필드에서 화면 표시가 된 셀은 리셋 방전을 시키고, 화면 표시가 되지 않은 셀을 리셋 방전을 시키지 않는 방법으로 콘트라스트를 개선할 수 있게 된다.
여기서, 도 8의 (나)와 같은 서브필드 배열을 갖는 프레임 구성을 통해 콘트라스트를 개선하기 위해서는 첨부한 도면 도 9와 같은 구동 파형을 사용할 수 있는데, 우선 첫번째 서브필드에서는 도 6의 전반부 서브필드 구동과 동일하게 리셋 기간과 어드레스 기간 및 유지 기간의 구동을 수행하게 되고, 다음 서브필드에서는 첫번째 서브필드와 동일한 셀에서 구동이 되는데, 이때 이전 서브필드인 첫번째 서브필드에서 유지 방전이 이루어진 셀은 리셋 기간에 방전을 발생시키고, 이전 서브필드에서 유지 방전이 이루어지지 않은 셀은 리셋 기간에 방전을 발생시키지 않음으로써, 도 6에서 제시된 구동 파형보다 3배로 콘트라스트가 개선된다.
즉, 도 8의 (나)에서와 같이 기수 서브필드와 우수 서브필드를 각각 3개씩묶어서 이를 교대로 배열한 프레임 구성을 도 9와 같은 구동 파형으로 구동하는 경우 첫번째 서브필드에서 유지 방전이 이루어지지 않은 셀은 두번째 서브필드 및 세번째 서브필드에서 리셋 기간에 방전을 발생시키지 않고 네번째 서브필드에서 리셋 기간에 방전을 발생시킴에 따라 도 6의 구동 파형보다 3배로 개선된 콘트라스트를 얻을 수 있게 된다.
따라서, 프레임 구성시 도 8의 (다)에서와 같이 보다 많은 수의 기수 서브필드와 우수 서브필드를 각각 묶어서 이를 교대로 배열하는 경우에는 도 8의 (나)와 같은 프레임 구성시보다 더욱 콘트라스트를 향상시킬 수 있게 된다.
한편, 상술한 본 발명의 실시예에서는 스트라이프 형태의 격벽을 형성하고 있는 셀 영역에 대한 구동 방법을 설명하고 있지만, 이는 격자 구조의 격벽을 형성하고 있는 셀 영역에 대해서도 적용 가능한데, 종래에는 스트라이프 형태의 격벽을 형성하고 있는 경우 유지 방전이 이루어지지 않는 셀에서는 유지 전극과 주사 전극에 인가되는 전압의 차이를 없게 하여 상호혼신 현상을 제거하기 위해 구동 회로가 복잡해 졌으나, 본 발명에서 격자 구조의 격벽을 형성하고 있는 폐쇄된 셀을 이용하는 경우 구동 회로가 증가하는 것을 개선할 수 있게 된다.
여기서, 격자 구조의 격벽을 형성하고 있는 폐쇄된 셀의 정의는 수직으로 격벽을 형성할 뿐 아니라 유지 전극과 주사 전극이 지나가는 전극에 맞물리는 방향으로 격벽을 전극과 동일한 위치에 형성한 구조를 의미하며, 이러한 격자 구조의 격벽을 형성하고 있는 셀의 구동시에는 격벽으로 인해 상호혼신 현상이 없어져 별도의 구동 회로를 이용하여 유지 방전이 이루어지지 않는 셀에 대해서 유지 전극과주사 전극에 인가되는 전압의 차이를 없게 할 필요가 없으며, 결국 유지 전극과 주사 전극에 다른 전압 차이를 계속 인가하여도 무방하므로 그만큼 구동 회로를 줄일 수 있게 된다.
또한, 본 발명의 다른 실시예에서는 첨부한 도면 도 10과 같은 구동 파형을 AC형 PDP 패널에 적용하여 기입을 할 수 있는 셀에서만 리셋 펄스를 인가하여 리셋을 수행하고, 기입이 되지 않는 셀에는 리셋 펄스를 인가하지 않아 리셋을 수행하지 않게 함으로써 콘트라스트를 개선할 수 있으며, 첨부한 도면 도 11과 같은 구동 파형 즉, 유지 펄스의 위상을 서로 다르게 인가하고, 구동이 되지 않은 셀의 유지 전극과 주사 전극에 동일한 전압을 인가함으로써 안정적인 동작마진을 확보할 수 있게 된다.
나아가, 본 발명에 따른 실시예는 상술한 것으로 한정되지 않고, 본 발명과 관련하여 통상의 지식을 가진자에게 자명한 범위내에서 여러 가지의 대안, 수정 및 변경하여 실시할 수 있다.
이상과 같이, 본 발명은 AC형 PDP 패널에서 서로 인접하지 않는 다수의 주사 전극을 각각의 스캔 IC 채널에 접속하여 고화질, 고정세의 대화면을 구현함으로써, 대화면 구현시 스캔 IC 수의 절감으로 인해 구동 회로가 간단해지고, 이로 인해 제조 원가를 절감할 수 있게 된다.
그리고, 본 발명은 AC형 PDP 패널 구동시 기수 서브필드와 우수 서브필드들을 다수개씩 묶어서 이를 교대로 배열한 구동 파형을 인가하고, 이전 서브필드에서유지 방전이 이루어지지 않은 셀은 리셋 기간에 방전을 발생시키지 않음으로써, 콘트라스트를 개선할 수 있게 된다.
또한, 본 발명은 AC형 PDP 패널 구동시 기입이 되지 않는 셀에는 리셋 펄스를 인가하지 않아 리셋을 수행하지 않게 함으로써 콘트라스트를 개선할 수 있게 되고, 유지 펄스의 위상을 서로 다르게 인가하여 구동이 되지 않은 셀의 유지 전극과 주사 전극에 동일한 전압을 인가함으로써 안정적인 동작마진을 확보할 수 있게 된다.

Claims (7)

  1. 다수의 데이터 전극과 주사 전극 및 유지 전극이 매트릭스 형상으로 배열된 교류형 플라즈마 디스플레이 패널을 구동하기 위한 구동 회로에 있어서,
    상기 데이터 전극을 개별적으로 접속하고 있는 어드레스 드라이버와;
    상기 주사 전극을 스캔 IC 채널을 통해 접속하되, 각 스캔 IC 채널이 서로 인접하지 않는 다수의 주사 전극을 다른 스캔 IC 채널과 교차하는 형태로 각각 접속하고 있는 스캔 드라이버와;
    다수의 부분으로 나누어진 유지 회로부를 통해 서로 인접하지 않는 다수의 유지 전극을 각각 접속하고 있는 유지 드라이버를 포함하는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널 구동 회로.
  2. 제 1항에 있어서,
    상기 데이터 전극 위에 수직으로 격벽을 형성함과 동시에 상기 유지 전극과 주사 전극이 지나가는 전극에 맞물리는 방향으로 격벽을 전극과 동일한 위치에 형성하여 격자 구조 또는 스트라이프 구조의 격벽으로 폐쇄된 각각의 셀에 대해 유지 전극과 주사 전극에 다른 전압 차이를 계속 인가하는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널 구동 회로.
  3. 다수의 서브 필드로 구성되는 한 프레임의 각 서브필드가 리셋 기간과 어드레스 기간 및 유지 기간으로 구동하여 계조 표시를 수행하는 교류형 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    상기 한 프레임을 구성하는 각 서브필드가 서로 인접하지 않는 다수의 주사 전극을 접속하고 있는 스캔 IC 채널을 공유하는 셀의 수에 해당되는 다수의 부분으로 나누어진 어드레스 기간을 포함하는 구동 파형을 공급하여 한 프레임의 계조 표시를 행하는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널 구동 방법.
  4. 제 3항에 있어서,
    상기 다수의 부분으로 나누어진 어드레스 기간에 스캔 IC 채널을 공유하는 기수번째 표시 라인의 셀 또는 우수번째 표시 라인의 셀을 모두 제어하기 위해 상기 어드레스 기간 동안에 동일한 기입 펄스를 상기 스캔 IC 채널을 공유하는 셀의 수만큼 반복하여 인가하는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널 구동 방법.
  5. 제 4항에 있어서,
    상기 다수의 부분으로 나누어진 어드레스 기간 중에서 어느 한 개의 어드레스 기간에는 기입 방전이 이루어지는 시점에 각각의 유지 전극에 인가되는 전압을 서로 다르게 제어하여 한 라인의 셀만 기입이 되도록 기입 방전을 수행하고, 수직으로 인접한 다른 셀이나 동일 스캔 IC 채널에 접속된 주사 전극에 있는 다른 라인의 셀에는 기입이 되지 않도록 제어하는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널 구동 방법.
  6. 제 3항에 있어서,
    상기 한 프레임을 구성하는 각 서브필드는, 프레임을 구성하는 기수 서브필드와 우수 서브필드들을 하나씩 교대로 배열하거나, 프레임을 구성하는 기수 서브필드와 우수 서브필드를 각각 다수개씩 묶어서 이를 교대로 배열하거나, 한 프레임을 전반부와 후반부로 분할한 후에 각각 기수 서브필드나 우수 서브필드만을 연속적으로 배열하는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널 구동 방법.
  7. 제 3항에 있어서,
    상기 한 프레임을 구성하는 각 서브필드에 공급하는 구동 파형은, 이전 서브필드에서 유지 방전이 이루어진 셀은 리셋 기간에 방전을 발생시키도록 리셋 펄스를 공급하고, 이전 서브필드에서 유지 방전이 이루어지지 않은 셀은 리셋 기간에 방전을 발생시키지 않도록 리셋 펄스를 공급하지 않는 것을 특징으로 하는 교류형플라즈마 디스플레이 패널 구동 방법.
KR1020020018302A 2002-04-03 2002-04-03 교류형 플라즈마 디스플레이 패널 구동 회로 및 그 구동방법 KR20030079340A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020018302A KR20030079340A (ko) 2002-04-03 2002-04-03 교류형 플라즈마 디스플레이 패널 구동 회로 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020018302A KR20030079340A (ko) 2002-04-03 2002-04-03 교류형 플라즈마 디스플레이 패널 구동 회로 및 그 구동방법

Publications (1)

Publication Number Publication Date
KR20030079340A true KR20030079340A (ko) 2003-10-10

Family

ID=32377723

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020018302A KR20030079340A (ko) 2002-04-03 2002-04-03 교류형 플라즈마 디스플레이 패널 구동 회로 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR20030079340A (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10149132A (ja) * 1996-11-18 1998-06-02 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法
KR19980069930A (ko) * 1997-01-27 1998-10-26 세키자와다다시 플라스마 디스플레이 패널의 구동 방법, 플라스마 디스플레이패널 및 표시 장치
JPH10333637A (ja) * 1997-05-20 1998-12-18 Samsung Display Devices Co Ltd プラズマ放電表示素子及びその駆動方法
JP2001249640A (ja) * 2000-03-02 2001-09-14 Kenwood Corp プラズマディスプレイパネルの駆動方法
KR20020017991A (ko) * 2000-08-30 2002-03-07 추후제출 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10149132A (ja) * 1996-11-18 1998-06-02 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法
KR19980069930A (ko) * 1997-01-27 1998-10-26 세키자와다다시 플라스마 디스플레이 패널의 구동 방법, 플라스마 디스플레이패널 및 표시 장치
JPH10333637A (ja) * 1997-05-20 1998-12-18 Samsung Display Devices Co Ltd プラズマ放電表示素子及びその駆動方法
JP2001249640A (ja) * 2000-03-02 2001-09-14 Kenwood Corp プラズマディスプレイパネルの駆動方法
KR20020017991A (ko) * 2000-08-30 2002-03-07 추후제출 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동방법

Similar Documents

Publication Publication Date Title
US6373452B1 (en) Plasma display panel, method of driving same and plasma display apparatus
KR100515821B1 (ko) 플라즈마 방전 표시 소자 및 그 구동 방법
JPH09160525A (ja) プラズマディスプレイパネル及びその駆動方法並びにプラズマディスプレイ装置
KR100489445B1 (ko) 플라즈마 표시 패널의 구동방법
US6232935B1 (en) Plasma display panel and method for driving the same
KR100284341B1 (ko) Ac형 플라즈마 표시 패널의 구동 방법
JP2000215813A (ja) 交流型プラズマディスプレイパネル用基板、交流型プラズマディスプレイパネル、交流型プラズマディスプレイ装置及び交流型プラズマディスプレイパネルの駆動方法
JP2000181402A (ja) 面放電型プラズマ表示パネルの駆動方法
KR100700858B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 플라즈마디스플레이장치
US20050168408A1 (en) Plasma display panel and driving method thereof
JP3578543B2 (ja) Pdpの駆動方法
US7009583B2 (en) Display panel with sustain electrodes
US20050116889A1 (en) Method of driving plasma display panel and plasma display apparatus
JP2801909B1 (ja) プラズマディスプレイパネル及びその駆動方法並びにプラズマディスプレイ装置
KR100349923B1 (ko) 플라즈마 표시패널의 구동방법
KR100298930B1 (ko) 플라즈마디스플레이패널구동장치및방법
JP2002351397A (ja) プラズマディスプレイパネルおよびその駆動方法
KR20030079340A (ko) 교류형 플라즈마 디스플레이 패널 구동 회로 및 그 구동방법
JP4482703B2 (ja) プラズマディスプレイパネルの駆動方法及び装置
KR100842550B1 (ko) 교류형 플라즈마 디스플레이 패널 및 그 구동 방법
KR100349917B1 (ko) 플라즈마 표시 패널의 구동 방법
KR100285763B1 (ko) 직류형 플라즈마 디스플레이 패널 및 그 구동방법
KR100515344B1 (ko) 플라즈마 표시 패널 및 그의 구동방법
KR20000051585A (ko) 엘지에스이 방식 피디피 및 그 구동방법
JP2007212904A (ja) プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application