KR20030064522A - Pld를 이용한 단방향 제어신호의 여러 방향으로의출력방법 - Google Patents

Pld를 이용한 단방향 제어신호의 여러 방향으로의출력방법 Download PDF

Info

Publication number
KR20030064522A
KR20030064522A KR1020020004850A KR20020004850A KR20030064522A KR 20030064522 A KR20030064522 A KR 20030064522A KR 1020020004850 A KR1020020004850 A KR 1020020004850A KR 20020004850 A KR20020004850 A KR 20020004850A KR 20030064522 A KR20030064522 A KR 20030064522A
Authority
KR
South Korea
Prior art keywords
pld
control signal
signal
outputting
output
Prior art date
Application number
KR1020020004850A
Other languages
English (en)
Inventor
김래훈
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020020004850A priority Critical patent/KR20030064522A/ko
Publication of KR20030064522A publication Critical patent/KR20030064522A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/30Creation or generation of source code
    • G06F8/31Programming languages or programming paradigms
    • G06F8/313Logic programming, e.g. PROLOG programming language
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/25Pc structure of the system
    • G05B2219/25268PLD programmable logic device

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Logic Circuits (AREA)

Abstract

본 발명은 제어신호를 여러 방향으로 출력하기 위한 방법에 관한 것으로, 특히 PLD를 이용한 단방향 제어신호의 여러 방향으로의 출력방법은, 프로그램 언어를 이용하여, 한정된 신호를 인가 받아 여러 방향으로 신호를 출력하는 프로그램을 작성하여, 코딩하는 단계; 상기 코딩된 프로그램 소스를 PLD에 저장하는 단계; 상기 소스가 저장된 PLD를 제어신호를 입력받아 여러 방향으로 출력하도록 보드에 구성하는 단계; 상기 보드에서 출력되는 제어신호를 입력받은 PLD에서 제어신호의 종류에 따라 여러 방향으로 신호를 출력하는 단계를 포함하여 구성되는 것을 특징으로 한다.
이 같은 본 발명에 의하면, 단방향으로 입력되는 제어신호를 여러 방향으로 출력할 수 있는 PLD를 구현함으로서, 보드제작에 있어서 제어신호 입출력부분을 적은 공간에 간소화하여 구성할 수 있을 것으로 그 효과가 기대된다.

Description

PLD를 이용한 단방향 제어신호의 여러 방향으로의 출력방법{Method of multi-output for single control signal by PLD}
본 발명은 한정된 제어회로를 여러 방향으로 동시에 출력할 수 있도록 하는 방법에 관한 것으로, 특히 간단히 로직구현이 가능한 PLD(Programmable logic device)를 이용하여 하나의 신호를 여러 방향으로 출력할 수 있는 로직을 구현하여구성함으로써, 시스템 보드의 간소화와 비용절감을 거둘 수 있는 PLD를 이용한 단방향 제어신호의 여러 방향으로의 출력방법에 관한 것이다.
PLD는 프로그램이 가능한 로직 디바이스로서, VHDL(VHSIC hardware description language) 또는 Verilog와 같은 하드웨어 기능을 묘사하는데 사용되는 HDL 언어를 이용하여 구현하고자 하는 기능을 수행할 수 있도록 프로그램을 짜고, 짜여진 프로그램을 코딩한 후, 소스를 PLD에 구워냄으로써 간단히 여러 복잡한 회로가 없이도 필요한 기능을 수행하는 로직으로 만들 수 있는 디바이스이다.
또한, 여러 종류의 시스템 보드에서 데이터 송수신등과 같은 다수의 디바이스간의 동작을 제어하여, 서로 데이터 또는 신호가 충돌하지 않도록 제어하기 위한 제어신호를 출력하는데, 이것은 보통 단일하게 하나만이 출력된다.
그러나, 다수의 디바이스간의 동작을 제어하기 위해서는 하나만 출력되는 제어신호를 나누어 똑같이 다수의 디바이스에 동시에 출력 해주어야할 필요성이 있다.
도 1은 종래의 하나의 신호를 여러 칩에서 사용할 경우의 실시 예를 구성한 블록도이다.
도 1을 참조하면, 실시 예로써 데이터 송수신을 위한 ADSL 단말의 테스트 보드를 들었는데, 시스템과 연결되어 데이터 송수신을 하는 커넥터(10)와, 상기 커넥터의 병렬데이터를 수신하여 직렬 데이터로 전송하기 위한 병렬데이터 입출력부(20)와, 상기 병렬데이터 입출력부(20)에서 전송하는 직렬 데이터를 전송할 매체의 성질에 맞게 변환하여 전송하기 위한 변환출력부(30)와, 각각의 다른 시스템과 연결되어 데이터 송수신을 하는 직렬커넥터(40)를 포함하여 구성된다.
또한, 상기 병렬데이터 입출력부(20)와 커넥터(10)사이에는 클럭을 제공하기 위한 클럭발생기(50)를 포함하여 구성된다.
상기 병렬데이터 입출력부(20)를 기준으로 RxSOC(receive start of cell; 수신 셀 시작신호)와 RxD[0:7](8비트의 병렬 수신 데이터)이 커넥터(10)로부터 연결되고, 병렬데이터(20)에서 커넥터(10)로 전송되는 데이터는 TxSOC(transmit start of cell; 송신 셀 시작신호)와 TxD[0:7](88비트의 병렬 전송데이터)로 전송되게 된다.
또한, 상기 클럭발생기(50)로부터 발생되는 클럭신호가 각각 커넥터(10)와 병렬데이터 입출력부(20)로 입력되고(Tx/Rx Clk), 병렬데이터 입출력부(20)에서 데이터 전송을 위한 제어신호인 TxCLAV(transmit cell available; 셀 전송 허용)를 출력하면 하나의 제어신호 TxCLAV를 커넥터(10)와 병렬데이터 입출력부(20)에 동시에 전송하기 위하여 앤드(AND) 게이트와 같은 회로를 구성하여 연결하게 된다.
마찬가지로 RxCLAV 신호도 RxENB로 커넥터(10) 및 병렬데이터 입출력부(20)에 입력하기 위해 게이트 등의 회로 구성하게 된다.
그러나, 상기와 같은 방식을 이용하여 제어신호를 여러 방향으로 출력하는 것은 각각의 제어신호에 대하여 여러 방향에서 사용할 수 있도록 하기 위하여 게이트와 같은 회로를 이용해야 하기 때문에, 보드를 설계할 때 많은 공간을 필요로 하며, 회로자체가 복잡해지는 문제가 있다.
상기와 같은 문제를 해결하기 위해서, 본 발명은 하나의 출력을 가지는 제어신호를 입력받아 여러 방향으로 출력해줄 수 있는 장치를 PLD를 이용하여 간단히 구현하여 보드에 구성함으로써, 시스템 보드의 간소화와 비용절감을 거둘 수 있는 PLD를 이용한 단방향 제어신호의 여러 방향으로의 출력방법을 제공함에 그 목적이 있다.
도 1은 종래의 하나의 시그널을 여러 칩에서 사용할 경우의 실시 예를 구성한 블록도.
도 2는 본 발명의 실시 예에 따른 PLD를 이용한 단방향 제어신호의 양방향 출력방법을 이용한 구성을 나타낸 블록도.
도 3은 도2의 단방향 제어신호를 여러 방향으로 출력하는 PLD의 구현방법의 동작순서를 나타낸 플로우 차트.
도 4는 도 3의 PLD의 내부 동작순서를 나타내는 플로우 차트.
본 발명에 따른 PLD를 이용한 단방향 제어신호의 여러 방향으로의 출력방법은,
프로그램 언어를 이용하여, 한정된 신호를 인가 받아 여러 방향으로 신호를 출력하는 프로그램을 작성하여, 코딩하는 단계;
상기 코딩된 프로그램 소스를 PLD에 저장하는 단계;
상기 소스가 저장된 PLD를 제어신호를 입력받아 여러 방향으로 출력하도록 보드에 구성하는 단계;
상기 보드에서 출력되는 제어신호를 입력받은 PLD에서 제어신호의 종류에 따라 여러 방향으로 신호를 출력하는 단계를 포함하여 구성되는 것을 특징으로 한다.
바람직하게, 상기 PLD에서 입력되는 제어신호의 종류를 판단하는 단계;
수신된 제어신호의 종류에 따라 미리 설정되어진 제어신호로 변경하여 여러 방향으로 출력하는 단계를 더 포함하여 구성되는 것을 특징으로 한다.
상기와 같이 구성되는 본 발명에 따른 PLD를 이용한 단방향 제어신호의 여러 방향으로의 출력방법에 대하여 첨부된 도면을 참조하여 설명하면 다음과 같다.
도 2는 본 발명의 실시 예에 따른 PLD를 이용한 단방향 제어신호의 양방향 출력방법을 이용한 구성을 나타낸 블록도이다.
도 2를 참조하면, 시스템으로부터 병렬데이터를 입력받는 커넥터(10)와, 상기 커넥터(10)에서 입력받은 병렬데이터를 직렬데이터로 변환하여 전송하기 위한 병렬데이터 입출력부(20)와, 상기 병렬데이터 입출력부(20)에서 전송하는 직렬데이터를 직렬커넥터(40)와 연결된 매체의 특성에 맞게 변환하여 전송하기 위한 변환출력부(30)와, 상기 커넥터(10)와 병렬데이터 입출력부(20)에 클럭을 제공하기 위한 클럭발생기(50)와, 상기 커넥터(10)와 병렬데이터 입출력부(20)간의 데이터 송수신 제어를 위한 제어신호를 입력받아 양방향으로 출력하기 위한 PLD(100)를 포함하여 구성된다.
상기 PLD(100)에서 RxCLAV 또는 TxCLAV를 입력받아 RxENB 또는 TxENB 신호로 양쪽 커넥터(10)와 병렬데이터 입출력부(20)에 동시에 입력시켜 데이터 송수신을 제어하도록 한다.
도 3은 도2의 단방향 제어신호를 여러 방향으로 출력하는 PLD의 구현방법의 동작순서를 나타낸 플로우 차트이고, 도 4는 도 3의 PLD의 내부 동작순서를 나타내는 플로우 차트이다.
상기 PLD(100)를 구현하는 것은, 도 3을 참조하면, 우선 프로그램 언어 또는 기계어라고 하는 언어를 이용하여 한 방향으로 입력되는 제어신호를 여러 방향으로출력할 수 있는 프로그램을 만들어 코딩한다(S101). 이때 사용되는 언어로는 VHDL 또는 Verilog와 같은 HDL 언어 등을 이용하게 된다.
프로그램이 코딩되면, 상기 코딩된 소스를 PLD에 저장하여(S102), PLD(100)를 굽는다.
이렇게 구워진 PLD(100)를 이용하여 도 2와 같이 보드로 구성하는 것이다(S103).
또한, 상기 PLD(100)에서의 동작을 좀더 자세히 도 4를 참조하여 설명하면, 현재 커넥터(10)와 병렬데이터 입출력부(20)간에 데이터 송수신이 Tx 인가 Rx인가에 따라(S201), Tx인 경우 TxCLAV신호가 '1'로 수신되면(S202), TxENB 신호를 커넥터(10)와 병렬데이터 입출력부(20) 양쪽에 출력하게 되는 것이다(S203).
마찬가지로, Rx인 경우도, RxCLAV 신호가 '1'로 수신되면(S204), RxENB 신호를 커넥터(10)와 병렬데이터 입출력부(20) 양쪽에 출력하게 되는 것이다(S205).
상기와 같이 동작되는 PLD를 포함하여 구성된 도 2와 같은 실시 예의 테스트 보드의 동작을 좀더 상세히 설명하면 다음과 같다.
먼저, 커넥터(10)를 통해 데이터가 시스템으로 나가는 경우를 Tx라 가정하면, 직렬커넥터(40)를 통하여 수신된 데이터는 변환출력부(30)를 거쳐 병렬데이터 입출력부(20)로 전송된다.
이때 상기 병렬데이터 입출력부(20)는 수신된 데이터를 커넥터(10)로 전송하기 위하여, TxCLAV 신호를 출력하고, PLD(100)는 현재 병렬데이터 입출력부(20)에서 커넥터(10)로 데이터를 전송할 수 있는 상황인가를 판단하여 전송할 수 있으면TxENB 신호를 커넥터(10)와 병렬데이터 입출력부(20)에 동시에 출력하게 된다.
상기 TxENB 신호를 받은 병렬데이터 입출력부(20)에서는 상기 수신된 데이터를 커넥터(10)로 전송하여 시스템 내부로 전송하도록 하는 것이다.
반대로, 커넥터(10)를 통하여 시스템에서 병렬데이터 입출력부(20)로 데이터가 수신되는 경우를 Rx라 하면, 커넥터(10)는 시스템에서 전송되는 병렬데이터를 가지고 잠시 대기하고, RxCLAV 신호를 출력하게 된다.
상기 RxCLAV 신호를 수신한 PLD(100)에서 현재 Rx가 가능한가를 판단하여 Rx가 가능하면 RxENB 신호를 커넥터(10)와 병렬데이터 입출력부(20)에 출력하게 된다.
상기 RxENB 신호에 의하여 커넥터(10)에서는 시스템에서 수신된 데이터를 병렬데이터 입출력부(20)로 전송하고, 전송된 병렬데이터는 직렬로 변환되어, 변환출력부(30)를 통해 직렬커넥터(40)를 통해 외부로 전송되게 된다.
이상에서 설명한 바와 같이 본 발명에 따른 PLD를 이용한 단방향 제어신호의 여러 방향으로의 출력방법은, 단방향 신호를 여러 방향으로 출력할 수 있는 로직을 구현하여 구성함으로써, 종래와 같이 제어신호마다 게이트를 이용하여 여러 방향으로 신호를 출력하도록 하는 방법에 비하여 시스템 보드의 간소화와 비용절감을 거둘 수 있는 효과가 있다.

Claims (2)

  1. 프로그램 언어를 이용하여, 한정된 신호를 인가 받아 여러 방향으로 신호를 출력하는 프로그램을 작성하여, 코딩하는 단계;
    상기 코딩된 프로그램 소스를 PLD에 저장하는 단계;
    상기 소스가 저장된 PLD를 제어신호를 입력받아 여러 방향으로 출력하도록 하는 보드에 구성하는 단계;
    상기 보드에서 출력되는 제어신호를 입력받은 PLD에서 제어신호의 종류에 따라 여러 방향으로 신호를 출력하는 단계를 포함하여 구성되는 것을 특징으로 하는 PLD를 이용한 단방향 제어신호의 여러 방향으로의 출력방법.
  2. 제 1항에 있어서, 상기 PLD에서 입력되는 제어신호의 종류를 판단하는 단계;
    수신된 제어신호의 종류에 따라 미리 설정되어진 제어신호로 변경하여 여러 방향으로 출력하는 단계를 더 포함하여 구성되는 것을 특징으로 하는 PLD를 이용한 단방향 제어신호의 여러 방향으로의 출력방법
KR1020020004850A 2002-01-28 2002-01-28 Pld를 이용한 단방향 제어신호의 여러 방향으로의출력방법 KR20030064522A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020004850A KR20030064522A (ko) 2002-01-28 2002-01-28 Pld를 이용한 단방향 제어신호의 여러 방향으로의출력방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020004850A KR20030064522A (ko) 2002-01-28 2002-01-28 Pld를 이용한 단방향 제어신호의 여러 방향으로의출력방법

Publications (1)

Publication Number Publication Date
KR20030064522A true KR20030064522A (ko) 2003-08-02

Family

ID=32219601

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020004850A KR20030064522A (ko) 2002-01-28 2002-01-28 Pld를 이용한 단방향 제어신호의 여러 방향으로의출력방법

Country Status (1)

Country Link
KR (1) KR20030064522A (ko)

Similar Documents

Publication Publication Date Title
KR100463886B1 (ko) 양방향신호전송시스템및인터페이스장치
KR100770856B1 (ko) 휴대단말기에서 단일포트를 통해 멀티기능을 수행하는 장치및 방법
EP1548607B1 (en) Method of providing a microcontroller having an N-bit data bus width and a number of pins being equal or less than N
US20080126619A1 (en) Multiple bus interface control using a single controller
JPWO2007049455A1 (ja) 半導体メモリカード
CN114244909B (zh) 协议转换电路和相关设备
KR20030064522A (ko) Pld를 이용한 단방향 제어신호의 여러 방향으로의출력방법
CN211124034U (zh) 多路采集卡及具有其的服务器
US5732199A (en) Control method and device of scanner with built-in plug-and-play printer port
US5398239A (en) Crosspoint analog data selector
US7114017B2 (en) Programmable peripheral switch
JP7091456B2 (ja) 車載電子制御装置
KR100406967B1 (ko) 병렬포트다중입력확장장치
KR100299137B1 (ko) 통신시스템의 서킷 에뮬레이션 장치
CN108932210B (zh) 串行周边接口的数据传送装置与数据接收装置
KR100297211B1 (ko) 서로 다른 신호 레벨을 인터페이스하는 인터페이스 장치
KR100343936B1 (ko) 시스템 보드간의 lan 인터페이스 장치
KR200331434Y1 (ko) 고속 디지털 신호 버스 매칭 장치
KR100202993B1 (ko) 통신포트와 백보드상의 코넥터간 정합장치
JP2850844B2 (ja) 動作周波数切替可能な伝送システム
KR950010930B1 (ko) 시리얼 데이타 통신 제어장치
JP2000078226A (ja) 多入力通信アダプタ―
JPH0775345B2 (ja) シリアルインターフェイス
KR19990009583A (ko) 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터
JPH04264854A (ja) 通信装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination