KR20020056115A - 액정표시장치용 액정패널 및 그의 제조방법 - Google Patents
액정표시장치용 액정패널 및 그의 제조방법 Download PDFInfo
- Publication number
- KR20020056115A KR20020056115A KR1020000085421A KR20000085421A KR20020056115A KR 20020056115 A KR20020056115 A KR 20020056115A KR 1020000085421 A KR1020000085421 A KR 1020000085421A KR 20000085421 A KR20000085421 A KR 20000085421A KR 20020056115 A KR20020056115 A KR 20020056115A
- Authority
- KR
- South Korea
- Prior art keywords
- liquid crystal
- substrate
- display area
- seal pattern
- thin film
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/133388—Constructional arrangements; Manufacturing methods with constructional differences between the display region and the peripheral region
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1339—Gaskets; Spacers; Sealing of cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136213—Storage capacitors associated with the pixel electrode
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136227—Through-hole connection of the pixel electrode to the active element through an insulation layer
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/50—Protective arrangements
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
Abstract
본 발명에서는, 제 1 기판과, 표시 영역과 비표시 영역을 가지며, 상기 표시 영역의 상기 제 1 기판 상에 형성된 게이트 절연막과, 상기 게이트 절연막 상에 형성된 박막 트랜지스터와, 상기 박막 트랜지스터와 연결되고, 상기 게이트 절연막 상에 형성된 화소전극과, 상기 박막 트랜지스터 상에 형성된 보호층을 포함하는 하부 기판과; 제 2 기판과 공통전극을 가진 상부 기판과; 상기 상부 기판과 하부 기판을 일정 간격을 유지하며 접착하기 위하여 상기 하부 기판의 표시 영역과 비표시 영역의 경계부에 형성된 씰 패턴과; 상기 상부 기판과 하부 기판 사이에 충진된 액정층을 포함하고 있으며, 상기 보호층은 상기 씰 패턴이 위치하는 부분에서 노출시켜 상기 씰 패턴이 상기 절연층과 접촉하도록 하는 액정표시장치용 액정패널을 제공하므로써, 표시 영역 내부의 셀 갭과 이 씰 패턴에 의한 표시 영역과 비표시 영역의 셀 갭을 일정하게 유지하여 고화질의 액정표시장치를 제공하는 장점을 가진다.
Description
본 발명은 액정표시장치용 액정패널에 관한 것으로, 좀 더 상세하게는 4 마스크 구조의 액정표시장치용 액정패널 및 그의 제조방법에 관한 것이다.
액정표시장치의 구동원리는 액정의 광학적 이방성과 분극성질을 이용하는 것이다. 상기 액정은 구조가 가늘고 길기 때문에 분자의 배열에 방향성을 갖고 있으며, 인위적으로 액정에 전기장을 인가하여 분자배열의 방향을 제어할 수 있다.
따라서, 액정의 분자배열 방향을 임의로 조절하면, 액정의 분자배열이 변하게 되고, 광학적 이방성에 의하여 상기 액정의 분자 배열 방향으로 빛이 굴절하여화상정보를 표현할 수 있다.
현재에는 박막 트랜지스터(Thin Film Transistor ; TFT)와 상기 박막 트랜지스터에 연결된 화소전극이 행렬방식으로 배열된 능동행렬 액정 표시장치(Active Matrix LCD : AM-LCD)가 해상도 및 동영상 구현능력이 우수하여 가장 주목받고 있다.
이러한 액정표시장치를 구성하는 기본적인 부품인 액정패널의 구조를 살펴보면 다음과 같다.
도 1은 일반적인 액정표시장치용 액정패널의 일부영역에 대한 단면도이다.
도시한 바와 같이, 상기 액정표시장치용 액정패널(10)에는 컬러필터 기판인 상부 기판(12)과 어레이 기판인 하부 기판(14)이 일정간격 이격되어 대향하고 있으며, 이 상부 및 하부 기판(12, 14)에는 액정(16)이 충진되어 있다.
상기 하부 기판(14)의 투명 기판(1) 상에는 게이트 전극(18)이 형성되어 있고, 이 게이트 전극(18) 상에는 기판 전면에 걸쳐 게이트 절연막(20)이 형성되어 있으며, 이 게이트 절연막(20) 상에는 액티브층(22a ; active layer), 오믹 콘택층(22b ; ohmic contact layer)으로 이루어진 반도체층(22)이 형성되어 있고, 이 반도체층(22) 상에는 소스 및 드레인 전극(26, 24)이 형성되어 있으며, 이 소스 및 드레인 전극(26, 24) 상에는 소스 콘택홀(30)을 포함하는 보호층(28)이 형성되어 있고, 이 소스 콘택홀(30)을 통해 소스 전극(26)과 접촉되어 상기 액정(16)에 전압을 인가하는 한쪽 전극 역할을 하는 화소전극(32)이 형성되어 있다.
이때, 상기 게이트 전극(18)과 반도체층(22) 그리고, 소스 및 드레인전극(26, 24)를 포함하여 박막 트랜지스터(T)라 부른다.
한편, 상기 상부 기판(12)의 투명 기판(1) 하부에는 상기 박막 트랜지스터(T)와 대응하는 위치에 블랙 매트릭스(34)가 형성되어 있고, 상기 화소전극(32)과 대응하는 위치에는 R,G,B 컬러필터(36)가 형성되어 있고, 이 블랙 매트릭스(34) 및 R,G,B 컬러필터(36) 하부에는 평탄화층(38)이 형성되어 있고, 이 평탄화층(38) 하부에는 액정(16)에 전압을 인가하는 또 다른 전극역할을 하는 공통전극(40)이 형성되어 있다.
그리고, 상기 공통전극(40)과 화소전극(32) 사이 내부면에는 상기 상부 기판(12)과 하부 기판(14) 사이 간격인 셀 갭(cell gap)을 일정하게 유지하는 스페이서(42)가 위치하고 있다.
그리고, 상기 액정표시장치용 액정패널(10)의 외곽부에는 상기 스페이서(42)와 같이 셀 갭을 일정하게 유지시킴과 동시에 상기 상부 및 하부 기판(12, 14)을 합착시키는 씰 패턴(44)이 형성되어 있다.
이때, 상기 하부 기판(14)은 5 마스크 공정에 의한 것으로 상기 씰 패턴(44)이 형성된 영역을 포함하여, 기판 전면에 걸쳐 게이트 절연막(20)과 보호층(28)이 형성되어 있다.
즉, 상기 스페이서(42)에 의해 의한 셀 갭(d1)과 상기 씰 패턴(d2)에 의한 셀 갭을 비교할 때, 상기 스페이서(42)의 하부에 위치한 화소 전극(32)층은 셀 갭의 마진(margin)에 영향을 끼치지 않을 정도로 매우 박막으로 형성되기 때문에, 상기두 영역에서의 셀 갭은 거의 일정하게 유지된다.
한편, 상기 5 마스크 공정에 의한 액정표시장치용 하부 기판(14)에서는 게이트 전극(18)을 형성하는 단계와, 반도체층(22)을 형성하는 단계와, 소스 및 드레인 전극(26, 24)을 형성하는 단계와; 보호층(28)에 소스 콘택홀(30)을 형성하는 단계와 화소전극(32)을 형성하는 단계에서 각각 별도의 마스크를 제작하여 사진식각(photolithography)공정으로 식각을 통해 임의의 형태로 각 층(절연층, 액티브층, 금속층)을 패터닝(patterning)하는 공정이 수반된다.
기존에는 이러한 5 마스크 공정에 의한 액정표시장치가 주를 이루었으나, 마스크 공정을 줄이게 되면, 공정에 수반되는 비용을 상당히 줄일 수 있으며 공정시간의 단축으로 불량 발생률도 잇달아 감소시킬 수 있으므로, 최근에는 상기와 같은 이유로 마스크 수를 줄이는 어레이 공정에 대한 연구가 활발히 이루어지고 있고, 이러한 연구에 대한 성과로 4 마스크 공정이 점점 늘고 있는 추세이다.
도 2는 일반적인 4 마스크 액정표시장치용 어레이 기판의 제조공정에 대한 개략적인 흐름도이다.
ST1는 게이트 공정으로, 투명 기판 상에 저저항 배선에 적합한 금속물질을 증착한 후, 제 1 마스크를 이용한 사진식각 공정에 의해 게이트 전극 및 캐패시터 전극을 포함하는 게이트 배선을 형성하는 단계이다.
이러한 금속물질로는 알루미늄(Aluminum), 알루미늄 합금 또는 알루미늄을 포함하는 이중 금속층 중 어느 하나의 금속으로 이루어진다.
ST2는 채널(channel) 및 소스, 드레인 전극 공정으로, 상기 게이트 배선이형성된 기판 상에 게이트 절연막, 비정질 실리콘(a-Si), 불순물 비정질 실리콘(n+ a-Si) 그리고 금속물질을 차례대로 증착한 후, 제 2 마스크를 이용하여 박막 트랜지스터의 전압의 온/오프 스위칭이 이루어지는 채널, 오믹 콘택층 및 소스 및 드레인 전극과 데이터 배선을 형성하는 단계이다.
상기 오믹 콘택층은 액티브층을 이루는 비정질 실리콘을 이온 도핑하여 전자 이동도를 높인 물질로서, 액티브층과 금속층간의 접촉저항을 낮추는 역할을 한다.
상기 금속물질로는 화학적 내식성이 강하고, 기계적 강도가 높은 몰리브덴(Mo), 크롬(Cr), 텅스텐(W), 니켈(Ni) 등이 주로 이용된다.
한편, 이 단계에서는 상기 데이터 배선금속으로 스토리지 캐패시턴스(storage capacitance ; CST)를 이루는 보조 캐패시터 전극을 형성하는 단계를 포함한다.
ST3은 보호층 및 액티브층 공정으로, 이 단계에서는 제 3 마스크를 이용하여액티브층을 형성하고, 그 외 영역에서 보호층에서 액티브층까지 일괄식각하는 단계이다.
이 단계에서는 어레이 기판의 구조에 따라 소스 콘택홀을 형성하는 단계가 포함될 수 있다.
이때, 보호층과 액티브층을 일괄 식각하는 과정에서 상기 두 층 사이에 위치하는 소스 및 드레인 전극에 의한 식각지연을 방지하기 위해, 이 보호층 및 액티브층의 패턴은 상기 소스 및 드레인 전극보다 바깥쪽에서 이루어진다.
이 보호층은 어레이 공정 후에 진행되는 액정표시장치의 액정 셀 공정에서의 러빙(rubbing)이나 반송 중에 생기는 스크래치와 수분의 침투로 생기는 박막 트랜지스터의 손상이나 퇴화를 막기 위해 형성하는 것으로, 실리콘 질화막(SiNx)이나 유기절연막인 BCB(BenzoCycloButene) 등으로 이루어진다.
ST4는 화소(pixel) 공정으로, 상기 ST3 단계를 거친 기판 상에 투명도전성 물질을 증착한 후, 제 4 마스크를 이용하여 화소전극을 형성하는 단계이다.
이 투명도전성 물질로는 금속과의 접촉저항이나 추후 공정에서 외부회로와의 연결을 위한 탭 본딩(TAB)시 저항이 낮은 ITO(Indium Tin Oxide)가 주로 이용된다.
이때, 이 화소전극과 상기 박막 트랜지스터는 측면 접촉을 하거나 또는 상기 ST3의 단계중 보호층 및 액티브층의 일괄 식각단계에서 이 보호층과 이 보호층의 하부를 이루는 소스 및 드레인 전극과의 선택 식각 특성에 의해 보호층에 화소전극과 소스 전극을 연결하는 소스 콘택홀을 형성할 수 있다.
도 3은 일반적인 4 마스크 공정에 따른 어레이 기판을 포함하는 액정표시장치용 액정패널의 일부영역에 대한 단면도로서, 상기 도 1과 중복되는 설명은 생략하겠다.
도시한 바와 같이, 상기 액정표시장치용 액정패널(50)에서, 상부 기판(52) 및 하부 기판(54)이 일정간격 이격되어 대향하고 있으며, 이 상부 기판(52) 및 하부 기판(54) 사이에는 셀 갭을 일정하게 유지하는 스페이서(56)와 씰 패턴(58)이 위치하고 있고, 이 씰 패턴(58)이 형성된 영역 내부에는 액정(53)이 충진되어 있다.
이때, 상기 4 마스크 공정에 의한 하부 기판(54)은 화소 전극부(P)에서의 셀 갭(d3)과 씰 패턴(58) 형성부의 셀 갭(d4)이 보호층(60)만큼의 단차를 가지게 된다.
왜냐하면, 상기 4 마스크 공정에서는 보호층(60)에서 액티브층(61)까지 일괄 식각하는 과정에서 화소 전극부(P)에서는 보호층(60)없이 게이트 절연막(62) 상에 화소 전극(64)이 형성되지만, 상기 씰 패턴(58) 형성 영역 상에는 일정하게 보호층(60)과 게이트 절연막(62)이 적층된 구조를 갖기 때문이다.
즉, 상기 스페이서가 위치하는 영역에서의 셀 갭과 씰 패턴이 형성된 영역에서의 셀 갭이 달라져 화면얼룩과 같은 화질불량이 발생하는 문제점이 있다.
상기 문제점을 해결하기 위하여, 본 발명에서는 4 마스크 공정에 따른 어레이 기판의 제조공정 중, 표시영역과 비표시영역의 경계부에 위치하는 씰 패턴 영역 상의 보호층 패턴을 제거하여, 추후 액정 셀 제조공정 중 표시 영역의 내부의 스페이서에 의한 셀 갭과 씰 패턴에 의한 셀 갭이 일정하게 유지되도록 하여, 셀 갭의 안정화를 도모하는데 목적이 있다.
도 1은 일반적인 액정표시장치용 액정패널의 일부영역에 대한 단면도.
도 2는 일반적인 4 마스크 액정표시장치용 어레이 기판의 제조공정에 대한 개략적인 흐름도.
도 3은 일반적인 4 마스크 공정에 따른 어레이 기판을 포함하는 액정표시장치용 액정패널의 일부영역에 대한 단면도.
도 4는 본 발명에 따른 액정표시장치용 액정패널의 개략적인 평면도.
도 5는 본 발명에 따른 4 마스크 액정표시장치용 어레이 기판의 일부영역에 대한 평면도.
도 6은 상기 도 5를 포함하는 액정표시장치용 액정패널의 절단선 C-C 및 D-D 그리고, E-E에 따라 절단한 단면을 도시한 단면도.
도 7은 상기 도 4에 따른 액정표시장치용 액정패널의 제조공정을 단계별로 나타낸 흐름도.
< 도면의 주요 부분에 대한 부호의 설명 >
100 : 액정표시장치용 액정패널 110 : 하부 기판(어레이 기판)
120 : 상부 기판(컬러필터 기판) 122 : 씰 패턴
124 : 액정 주입구 126 : 봉지용 씰
128 : 액정 I : 표시 영역
II : 비표시 영역 130 : 스페이서
P : 화소 전극부 d4: 화소 전극부에서의 셀 갭
d5: 씰 패턴에서의 셀 갭
상기 목적을 달성하기 위하여, 본 발명에서는 제 1 기판과, 표시 영역과 비표시 영역을 가지며, 상기 표시 영역의 상기 제 1 기판 상에 형성된 게이트 절연막과, 상기 게이트 절연막 상에 형성된 박막 트랜지스터와, 상기 박막 트랜지스터와 연결되고, 상기 게이트 절연막 상에 형성된 화소전극과, 상기 박막 트랜지스터 상에 형성된 보호층을 포함하는 하부 기판과; 제 2 기판과 공통전극을 가진 상부 기판과; 상기 상부 기판과 하부 기판을 일정 간격을 유지하며 접착하기 위하여 상기 하부 기판의 표시 영역과 비표시 영역의 경계부에 형성된 씰 패턴과; 상기 상부 기판과 하부 기판 사이에 충진된 액정층을 포함하고 있으며, 상기 보호층은 상기 씰 패턴이 위치하는 부분에서 노출시켜 상기 씰 패턴이 상기 절연층과 접촉하도록 하는 액정표시장치용 액정패널을 제공한다.
상기 상부 및 하부 기판 사이에 셀 갭을 일정하게 유지하는 스페이서(spacer)를 더욱 포함한다.
본 발명의 또 하나의 특징에서는, 제 1 기판과, 표시 영역과 비표시 영역을 가지며, 상기 표시 영역의 상기 제 1 기판 상에 형성된 게이트 절연막과, 상기 게이트 절연막 상에 형성된 박막 트랜지스터와, 상기 박막 트랜지스터와 연결되고, 상기 게이트 절연막 상에 형성된 화소전극과, 상기 박막 트랜지스터 상에 형성되며, 추후 형성될 씰 패턴이 위치하는 부분은 노출시켜 상기 씰 패턴이 절연층과 접촉하도록 하는 보호층을 포함하는 하부 기판을 준비하는 단계와; 상기 하부 기판의 표시영역과 대응하는 면적을 가지며, 제 2 기판과, 컬러필터 및 공통전극을 포함하는 상부 기판을 준비하는 단계와; 상기 표시영역 상에 스페이서(spacer)를 산포하고, 상기 비표시 영역과 표시 영역의 경계부에 위치하고, 액정 주입구를 가지며, 상기 하부 기판의 게이트 절연막과 접촉하는 씰 패턴을 형성하는 단계와; 상기 상부 기판 및 하부 기판을 합착 후, 상기 액정 주입구를 통해 액정을 충진하는 단계를 포함하는 액정표시장치용 액정패널의 제조방법을 제공한다.
이하, 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 설명하기로 한다.
도 4는 본 발명에 따른 액정표시장치용 액정패널의 개략적인 평면도이다.
도시한 바와 같이, 본 발명에 따른 액정표시장치용 액정패널(100)에는 표시영역(I)과 비표시 영역(II)을 가지는 어레이 기판인 하부 기판(110)이 위치하고 있고, 이 하부 기판(110)과 일정간격 이격되어 대향되어 있으며, 이 하부 기판(110)의 표시 영역(I)과 대응하는 면적을 가지는 컬러필터 기판인 상부 기판(120)이 위치하고 있으며, 이 상부 및 하부 기판(120, 110) 사이의 표시영역(I)과 비표시영역(II)의 경계부에는 일측에 액정 주입구(124)를 포함하는 씰 패턴(122 ; seal pattern)이 형성되어 있고, 이 씰 패턴(122) 영역 내에는 액정(128)이 충진되어 있으며, 액정 주입 후 액정 주입구(124) 외곽에는 주입된 액정(128)의 누설을 방지하는 봉지용 씰(126)이 형성되어 있다.
상기 씰 패턴(122)은 액정 주입을 위한 갭을 형성하면서, 상기 상부 및 하부 기판(120, 110)을 접착시키는 기능을 한다.
이 씰 패턴(122)은 유리섬유(glass fiber)가 섞인 열경화성 수지를 스크린 인쇄법에 의해 형성하는 방법이 주류를 이루고 있다.
상기 원안의 확대도면은, 상기 씰 패턴(122)이 형성된 영역의 단면을 개략적으로 도시한 확대단면도이다.
도시한 바와 같이, 상기 상부 기판(120)과 하부 기판(110) 서로 일정 간격 이격되어 대향하고 있으며, 이 상부 기판(120)은 상기 도 1에서 상술한 상부 기판(도 1과 12)과 동일한 구조를 가지므로 별도의 설명은 생략한다.
상기 하부 기판(110)의 투명 기판(1) 상에는 게이트 전극(132)이 형성되어 있고, 이 게이트 전극(132) 상에는 기판 전면에 걸쳐 게이트 절연막(138)이 형성되어 있고, 이 게이트 절연막(138) 상에는 상기 게이트 전극(132)를 포함하는 박막 트랜지스터(T)가 형성되어 있고, 이 박막 트랜지스터(T)와 연결되어 화소 전극(154)이 형성되어 있다.
상기 상부 및 하부 기판(120, 110) 사이에는 표시 영역(I)과 비표시 영역(II)의 경계부에 씰 패턴(122)이 형성되어 있고, 이 씰 패턴(122) 내부의 표시 영역에는 스페이서(130)가 위치하고 있어, 상기 상부 및 하부 기판(120, 110)의 셀 갭을 형성한다.
이때, 상기 씰 패턴(122)이 유지하는 셀 갭(d6)과 상기 스페이서(130)에 의한 셀 갭(d5)은 균일하게 유지됨을 특징으로 한다.
상기와 같은 4 마스크 구조의 하부 기판(110)의 화소 전극부(P)에서, 이 화소 전극(154)을 게이트 절연막(138) 상에 형성하므로, 표시 영역(I)의 최저 셀 갭은 셀 갭의 마진에 영향을 끼치지 않을 정도의 두께로 형성되는 화소 전극(154)을 제외한다면, 상기 게이트 절연막(138)이 형성된 부분이므로, 상기 씰 패턴(122)과 접촉되는 하부기판(110)의 절연층도 게이트 절연만(138)만으로 구성됨으로써, 상기스페이서(130)에 의한 셀 갭(d5)과 씰 패턴(122)에 의한 셀 갭(d5)을 일정하게 유지할 수 있는 것이다.
도 5는 본 발명에 따른 4 마스크 액정표시장치용 어레이 기판의 일부영역에 대한 평면도이다.
도시한 바와 같이, 상기 액정표시장치용 어레이 기판(110)에는 제 1 방향으로 게이트 전극(132) 및 캐패시터 전극(136)을 포함하는 게이트 배선(134)이 형성되어 있고, 이 제 1 방향과 교차하는 제 2 방향으로 드레인 전극(146)을 포함하는 데이터 배선(148)이 형성되어 있고, 이 데이터 배선(148)의 끝단에는 일정한 면적을 갖는 데이터 패드(149)가 형성되어 있다.
상기 드레인 전극(146)과 일정간격 이격되어 소스 전극(142)이 형성되어 있고, 이 소스 전극(142)과 연결되며, 상기 캐패시터 전극(136)과 일정간격 오버랩되어 화소전극(154)이 형성되어 있다.
상기 드레인 전극(146)과 소스 전극(142) 사이 구간에는 반도체층(140)이 형성되어 있고, 상기 게이트 전극(132), 반도체층(140), 소스 및 드레인 전극(142, 146)을 합쳐서 박막 트랜지스터(T)라 부른다.
그리고, 상기 캐패시터 전극(136)과 화소전극(154) 사이에는 이 화소전극(154)과 연결되는 보조 캐패시터 전극(150)이 형성되어 있다.
상기 데이터 패드(149)와 이 데이터 패드(149)와 인접한 데이터 배선(148) 사이에는 상부 기판(도 4의 120)과 일정한 셀 갭으로 합착시키기 위한 씰패턴(122)이 형성된다.
이 씰 패턴(122)을 기준으로 데이터 패드(149)부가 위치하는 영역을 비표시 영역(II)으로 하고, 이 씰 패턴(122) 내부의 영역을 표시영역(I)으로 부른다.
이 씰 패턴(122) 영역중 배선이 형성되지 않은 빗금친 부분에서는 미도시한 보호층 패턴이 생략됨을 특징으로 한다.
즉, 이와 같이 구성하는 이유는 씰 패턴(122)이 형성된 표시영역(I)과 비표시영역(II)의 경계부와 표시영역(I)의 셀 갭을 일정하게 유지하기 위해서이다.
이하, 상기 도면에 대한 단면도를 통해 좀더 상세히 설명한다.
도 6은 상기 도 5를 포함하는 액정표시장치용 액정패널의 절단선 C-C 및 D-D 그리고, E-E에 따라 절단한 단면을 도시한 단면도로서, 상부 기판의 세부도시는 생략하였다.
절단선 C-C에 따른 단면도에는, 상부 및 하부 기판(120, 110)이 일정간격 이격되어 대향되어 있고, 이 상부 및 하부 기판(120, 110) 사이에는 일정한 셀 갭을 유지시키기 위한 스페이서(130)가 위치하고 있다.
상기 하부 기판(110)은 스토리지 캐패시턴스(CST) 영역으로, 투명 기판(1) 상에 캐패시터 전극(136)이 형성되어 있고, 이 캐패시터 전극(136) 상에는 게이트 절연막(138)이 기판 전면에 걸쳐 형성되어 있으며, 이 게이트 절연막(138) 상에는 반도체층(140), 보조 캐패시터 전극(150), 보호층(152)이 형성되어 있고, 이 보호층(152) 상에 화소전극(154)이 형성되어 있다.
이때, 이 화소전극(154)은 상기 보조 캐패시터 전극(150)과 측면 접촉되어 있다.
절단선 D-D에 따른 단면도에는, 상기 상부 및 하부 기판(120, 110)이 사이에 스페이서(130)가 위치하고 있고, 이 하부 기판(110)은 박막 트랜지스터(T) 영역으로, 투명 기판(1) 상에 게이트 전극(132)이 형성되어 있고, 이 게이트 전극(132) 상에 게이트 절연막(138)이 형성되어 있고, 이 게이트 절연막(138) 상에 액티브층(140a)과 오믹 콘택층(140b)으로 이루어지는 반도체층(140)이 형성되어 있고, 이 반도체층(140) 상에는 소스 전극(142) 및 드레인 전극(146)이 일정간격 이격되어 형성되어 있고, 이 소스 및 드레인 전극(142, 146) 상에는 소스 콘택홀(143)을 가지는 보호층(152)이 형성되어 있고, 이 보호층(152) 상에는 상기 소스 콘택홀(143)을 통해 소스 전극(142)과 연결되어 화소전극(154)이 형성되어 있다.
이때, 상기 소스 전극(142)과 드레인 전극(146) 사이 구간에는 상기 액티브층(140a)이 노출된 채널(CH)이 형성되어 있고, 상기 보호층(152)은 이 채널(CH)을 보호하기 위한 목적으로 형성되는 것이다.
상기 4 마스크 어레이 공정에서는 보호층의 형성단계에서 보호층(152)에서 액티브층(144a)까지 일괄식각하기 때문에 상기 스토리지 캐패시턴스부(CST) 및 박막 트랜지스터(T)부와 연결된 화소전극(154)의 하부층은 게이트 절연막(138)으로만 구성된다.
즉, 상기 절단선 B-B 및 C-C에 의한 단면구조를 통해서 볼 때, 상부 기판(120)과 하부 기판(110) 사이의 셀 갭은 하부 기판(110)의 단차에 따라 다소 차이가 있음을 볼 수 있다.
이때, 이 스페이서(130)는 10~15% 정도의 수축률을 가지고 있기 때문에, 단차가 높은 소자 상에 위치할 때 수축되기 때문에 전체적으로 셀 갭을 일정하게 유지할 수 있다.
다음은, 절단선 E-E에 의한 단면구조를 통해서 볼 때, 상기 스페이서(130)에 의한 셀 갭을 표시영역(I) 전반에 걸쳐 일정하게 유지하기 위해서, 표시영역(I)과 비표시영역(II)의 경계부에 위치하는 씰 패턴(122) 하부의 하부기판(110)의 단면구조는 투명 기판(1)상에 게이트 절연막(138)만을 형성한다.
즉, 상기 화소전극(154)은 게이트 절연막(138)에 비해 매우 박막으로 형성되기 때문에, 셀 갭의 마진에 영향을 끼치지 않는 값이므로, 상기 씰 패턴(122)의 하부층을 게이트 절연막(138)으로 함으로써, 상기 표시영역(I)의 셀 갭과 씰 패턴(122)에 의한 표시영역(I)과 비표시영역(II)의 경계부의 셀 갭을 일정하게 유지할 수 있는 것이다.
도 7은 상기 도 4에 따른 액정표시장치용 액정패널의 제조공정을 단계별로 나타낸 흐름도이다.
ST11은 상부 기판 및 하부 기판을 준비하는 단계이다.
상기 하부 기판은, 제 1 기판과 표시 영역과 비표시 영역을 가지며 이 표시 영역의 제 1 기판 상에는 게이트 절연막이 형성되어 있고, 이 게이트 절연막 상에는 박막 트랜지스터가 형성되어 있으며, 이 박막 트랜지스터와 연결되며, 상기 게이트 절연막 상에 화소전극이 형성되어 있고, 상기 박막 트랜지스터 상에는 추후 형성될 씰 패턴이 위치하는 부분은 노출시켜 상기 씰 패턴이 게이트 절연막과 접촉하도록 하는 보호층이 형성되어 있다.
상기 상부 기판은 상기 하부 기판의 표시영역과 대응하는 면적을 가지며, 제 2 기판과, 컬러필터 및 공통전극을 포함한다.
ST22에서는 상기 표시 영역 상에 스페이서(spacer)를 산포하고, 일측에 액정 주입구를 가지는 씰 패턴을 형성하는 단계이다.
상기 스페이서의 산포 및 씰 패턴의 형성은 두 공정 모두 한 기판에서 이루어지거나 또는 상부 및 하부 기판에서 각각 하나의 공정이 진행될 수도 있다.
이때, 상기 단계 전에는 상부 기판과 하부 기판의 마주 보는 면에 배향막의 도포 및 러빙처리 공정이 포함된다.
이 단계에서는 상기 씰 패턴은 상기 하부 기판 상에 씰 패턴을 형성하기 위해 보호층을 노출시킨 영역 상에 상기 씰 패턴을 형성하므로써, 이 씰 패턴이 게이트 절연막과 접촉되도록 형성함을 특징으로 한다.
즉, 이 단계를 통해서는 셀 갭의 안정화를 이루면서, 상기 상부 기판 및 하부 기판을 합착시킬 수 있다.
ST33은 합착된 기판 상에 액정을 주입하는 단계이다.
이 단계에서는 상기 씰 패턴을 액정 주입구를 통해 액정을 주입한 후, 봉지하여 액정패널을 완성하는 단계이다.
이와 같이, 본 발명에 따른 액정표시장치용 액정패널에서는 씰 패턴에 의한 셀 갭과 스페이서에 의한 셀 갭을 일정하게 유지하므로써, 고화질의 액정표시장치를 제공하는 장점을 가진다.
Claims (3)
- 제 1 기판과, 표시 영역과 비표시 영역을 가지며, 상기 표시 영역의 상기 제 1 기판 상에 형성된 게이트 절연막과, 상기 게이트 절연막 상에 형성된 박막 트랜지스터와, 상기 박막 트랜지스터와 연결되고, 상기 게이트 절연막 상에 형성된 화소전극과, 상기 박막 트랜지스터 상에 형성된 보호층을 포함하는 하부 기판과;제 2 기판과 공통전극을 가진 상부 기판과;상기 상부 기판과 하부 기판을 일정 간격을 유지하며 접착하기 위하여 상기 하부 기판의 표시 영역과 비표시 영역의 경계부에 형성된 씰 패턴과;상기 상부 기판과 하부 기판 사이에 충진된 액정층을 포함하고 있으며,상기 보호층은 상기 씰 패턴이 위치하는 부분에서 노출시켜 상기 씰 패턴이 상기 절연층과 접촉하도록 하는 액정표시장치용 액정패널.
- 제 1 항에 있어서,상기 상부 및 하부 기판 사이에 셀 갭을 일정하게 유지하는 스페이서(spacer)를 더욱 포함하는 액정표시장치용 액정패널.
- 제 1 기판과, 표시 영역과 비표시 영역을 가지며, 상기 표시 영역의 상기 제 1 기판 상에 형성된 게이트 절연막과, 상기 게이트 절연막 상에 형성된 박막 트랜지스터와, 상기 박막 트랜지스터와 연결되고, 상기 게이트 절연막 상에 형성된 화소전극과, 상기 박막 트랜지스터 상에 형성되며, 추후 형성될 씰 패턴이 위치하는 부분은 노출시켜 상기 씰 패턴이 절연층과 접촉하도록 하는 보호층을 포함하는 하부 기판을 준비하는 단계와;상기 하부 기판의 표시영역과 대응하는 면적을 가지며, 제 2 기판과, 컬러필터 및 공통전극을 포함하는 상부 기판을 준비하는 단계와;상기 표시영역 상에 스페이서(spacer)를 산포하고, 상기 비표시 영역과 표시 영역의 경계부에 위치하고, 액정 주입구를 가지며, 상기 하부 기판의 게이트 절연막과 접촉하는 씰 패턴을 형성하는 단계와;상기 상부 기판 및 하부 기판을 합착 후, 상기 액정 주입구를 통해 액정을 충진하는 단계를 포함하는 액정표시장치용 액정패널의 제조방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000085421A KR100721304B1 (ko) | 2000-12-29 | 2000-12-29 | 액정표시장치용 액정패널 및 그의 제조방법 |
US10/028,289 US20020085160A1 (en) | 2000-12-29 | 2001-12-28 | Liquid crystal panel for liquid crystal display device and fabricating method for the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000085421A KR100721304B1 (ko) | 2000-12-29 | 2000-12-29 | 액정표시장치용 액정패널 및 그의 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020056115A true KR20020056115A (ko) | 2002-07-10 |
KR100721304B1 KR100721304B1 (ko) | 2007-05-25 |
Family
ID=19703918
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000085421A KR100721304B1 (ko) | 2000-12-29 | 2000-12-29 | 액정표시장치용 액정패널 및 그의 제조방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20020085160A1 (ko) |
KR (1) | KR100721304B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8035792B2 (en) | 2005-02-14 | 2011-10-11 | Chimei Innolux Corporation | Liquid crystal display device having spacers with different coefficients of elasticity per unit area gradually decreasing along the length of the display panel |
KR101252480B1 (ko) * | 2006-12-29 | 2013-04-09 | 엘지디스플레이 주식회사 | 액정표시소자 및 그 제조방법 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040089921A (ko) * | 2003-04-15 | 2004-10-22 | 엘지.필립스 엘시디 주식회사 | 액정 표시패널 |
JP2005122108A (ja) * | 2003-09-22 | 2005-05-12 | Sharp Corp | 液晶表示装置 |
KR20070001659A (ko) * | 2005-06-29 | 2007-01-04 | 엘지.필립스 엘시디 주식회사 | 액정 표시 장치 및 그 제조 방법 |
US8558960B2 (en) | 2010-09-13 | 2013-10-15 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device and method for manufacturing the same |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2743619A1 (de) * | 1977-09-28 | 1979-03-29 | Siemens Ag | Halbleiter-speicherelement und verfahren zu seiner herstellung |
JPS61138285A (ja) * | 1984-12-10 | 1986-06-25 | ホシデン株式会社 | 液晶表示素子 |
JPH04180174A (ja) * | 1990-11-15 | 1992-06-26 | Ricoh Co Ltd | 電子ファイリング装置 |
JP3172840B2 (ja) * | 1992-01-28 | 2001-06-04 | 株式会社日立製作所 | アクティブマトリクス基板の製造方法および液晶表示装置 |
KR960013062A (ko) * | 1994-09-30 | 1996-04-20 | 김광호 | 양자화 계수값 전송장치 |
JPH08171086A (ja) * | 1994-12-15 | 1996-07-02 | Sharp Corp | 液晶表示素子およびその製造方法 |
JP3014291B2 (ja) * | 1995-03-10 | 2000-02-28 | インターナショナル・ビジネス・マシーンズ・コーポレイション | 液晶表示パネル、液晶表示装置及び液晶表示パネルの製造方法 |
JP3299869B2 (ja) * | 1995-09-27 | 2002-07-08 | シャープ株式会社 | 液晶表示装置とその製造方法 |
US5739880A (en) * | 1995-12-01 | 1998-04-14 | Hitachi, Ltd. | Liquid crystal display device having a shielding film for shielding light from a light source |
KR100223153B1 (ko) * | 1996-05-23 | 1999-10-15 | 구자홍 | 액티브 매트릭스 액정표시장치의 제조방법 및 액티브매트릭스액정표시장치 |
US6288764B1 (en) * | 1996-06-25 | 2001-09-11 | Semiconductor Energy Laboratory Co., Ltd. | Display device or electronic device having liquid crystal display panel |
CN1148600C (zh) * | 1996-11-26 | 2004-05-05 | 三星电子株式会社 | 薄膜晶体管基片及其制造方法 |
TW542933B (en) * | 1996-12-19 | 2003-07-21 | Sharp Kk | Liquid crystal display device and process for producing the same |
JPH10301121A (ja) * | 1997-04-25 | 1998-11-13 | Sharp Corp | 液晶表示素子の製造方法 |
KR100271037B1 (ko) * | 1997-09-05 | 2000-11-01 | 구본준, 론 위라하디락사 | 액정 표시 장치의 구조 및 그 액정 표시 장치의 제조 방법(liquid crystal display device and the method for manufacturing the same) |
US5909263A (en) * | 1997-11-06 | 1999-06-01 | Samsung Electronics Co., Ltd. | Liquid crystal display panel array structure at a pixel contact hole |
JP3036512B2 (ja) * | 1998-05-26 | 2000-04-24 | 日本電気株式会社 | 液晶表示装置 |
US6384889B1 (en) * | 1998-07-24 | 2002-05-07 | Sharp Kabushiki Kaisha | Liquid crystal display with sub pixel regions defined by sub electrode regions |
JP2000047189A (ja) * | 1998-07-28 | 2000-02-18 | Sharp Corp | 液晶表示素子 |
TW413844B (en) * | 1998-11-26 | 2000-12-01 | Samsung Electronics Co Ltd | Manufacturing methods of thin film transistor array panels for liquid crystal displays and photolithography method of thin films |
JP3139549B2 (ja) * | 1999-01-29 | 2001-03-05 | 日本電気株式会社 | アクティブマトリクス型液晶表示装置 |
US6448579B1 (en) * | 2000-12-06 | 2002-09-10 | L.G.Philips Lcd Co., Ltd. | Thin film transistor array substrate for liquid crystal display and a method for fabricating the same |
JP2001142074A (ja) * | 1999-11-10 | 2001-05-25 | Hitachi Ltd | 液晶表示装置 |
KR100611042B1 (ko) * | 1999-12-27 | 2006-08-09 | 엘지.필립스 엘시디 주식회사 | 액정 표시장치 제조방법 및 그 제조방법에 따른액정표시장치 |
KR100583979B1 (ko) * | 2000-02-11 | 2006-05-26 | 엘지.필립스 엘시디 주식회사 | 액정 표시장치 제조방법 및 그 제조방법에 따른액정표시장치 |
KR100586240B1 (ko) * | 2000-05-18 | 2006-06-02 | 엘지.필립스 엘시디 주식회사 | 액정표시장치용 어레이기판과 그 제조방법 |
KR20020004277A (ko) * | 2000-07-04 | 2002-01-16 | 구본준, 론 위라하디락사 | 액정표시장치 |
JP4381691B2 (ja) * | 2002-03-28 | 2009-12-09 | シャープ株式会社 | 液晶表示装置用基板及びそれを備えた液晶表示装置及びその製造方法 |
-
2000
- 2000-12-29 KR KR1020000085421A patent/KR100721304B1/ko not_active IP Right Cessation
-
2001
- 2001-12-28 US US10/028,289 patent/US20020085160A1/en not_active Abandoned
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8035792B2 (en) | 2005-02-14 | 2011-10-11 | Chimei Innolux Corporation | Liquid crystal display device having spacers with different coefficients of elasticity per unit area gradually decreasing along the length of the display panel |
KR101252480B1 (ko) * | 2006-12-29 | 2013-04-09 | 엘지디스플레이 주식회사 | 액정표시소자 및 그 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
KR100721304B1 (ko) | 2007-05-25 |
US20020085160A1 (en) | 2002-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7548284B2 (en) | Forming method of liquid crystal layer using ink jet system | |
US7477345B2 (en) | Liquid crystal display and method for manufacturing the same | |
US7576824B2 (en) | Liquid crystal display device and method for fabricating the same | |
US6567150B1 (en) | Liquid crystal display and method of manufacturing the same | |
KR100857133B1 (ko) | 액정표시장치용 어레이기판 및 그 제조방법 | |
US7209200B2 (en) | Reflective and transflective liquid crystal display devices and a fabricating method thereof | |
KR20020042898A (ko) | 액정표시장치용 어레이기판과 그 제조방법 | |
KR20060130334A (ko) | 액정표시패널 및 그 제조방법 | |
US7397519B2 (en) | Liquid crystal display device and method of fabrication thereof having dummy layer and plurality of contact holes formed through ohmic contact, semiconductive and gate insulating layers | |
US6649992B2 (en) | Array substrate for transflective liquid crystal display device and a fabricating method thereof | |
KR100721304B1 (ko) | 액정표시장치용 액정패널 및 그의 제조방법 | |
US6906760B2 (en) | Array substrate for a liquid crystal display and method for fabricating thereof | |
US20050157226A1 (en) | Integrated color filter and fabricating method thereof | |
KR20080003075A (ko) | 액정표시장치 및 그 제조방법 | |
US8435722B2 (en) | Method for fabricating liquid crystal display device | |
KR100926433B1 (ko) | 액정 표시 장치 및 그 제조 방법 | |
JP2000206560A (ja) | アクティブマトリクス型液晶表示装置 | |
KR101097675B1 (ko) | 박막 트랜지스터 및 그 제조 방법 | |
KR20050003898A (ko) | 씨오티 구조 액정표시장치용 기판 및 그 제조방법 | |
KR20040057785A (ko) | 액정표시장치 | |
US6842201B2 (en) | Active matrix substrate for a liquid crystal display and method of forming the same | |
KR100591899B1 (ko) | 액정 표시장치 | |
KR100591900B1 (ko) | 액정 표시장치 | |
KR101258084B1 (ko) | 액정표시소자 및 그 제조방법 | |
KR100671510B1 (ko) | 박막 트랜지스터 액정 표시 장치의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120330 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20130329 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20150429 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20160428 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20170413 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |