KR20020041128A - 데이터전송시스템의 이에스에프 프레임 검출장치와 그제어방법 - Google Patents

데이터전송시스템의 이에스에프 프레임 검출장치와 그제어방법 Download PDF

Info

Publication number
KR20020041128A
KR20020041128A KR1020000070887A KR20000070887A KR20020041128A KR 20020041128 A KR20020041128 A KR 20020041128A KR 1020000070887 A KR1020000070887 A KR 1020000070887A KR 20000070887 A KR20000070887 A KR 20000070887A KR 20020041128 A KR20020041128 A KR 20020041128A
Authority
KR
South Korea
Prior art keywords
frame
condition
esf
detection
value
Prior art date
Application number
KR1020000070887A
Other languages
English (en)
Inventor
이철호
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1020000070887A priority Critical patent/KR20020041128A/ko
Publication of KR20020041128A publication Critical patent/KR20020041128A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/042Detectors therefor, e.g. correlators, state machines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used
    • H04J3/0605Special codes used as synchronising signal
    • H04J3/0608Detectors therefor, e.g. correlators, state machines

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 발명은 데이터전송시스템의 DS1으로부터 입력되는 ESF 프레임의 bit를 카운트하는 카운터와, 이 카운터로부터 출력되는 ESF 프레임의 F-bit 의 값을 설정된 복수개의 프레임인식조건값과 일치하는 지를 각각 판별하는 검출조건 확인수단과, 이 검출조건 확인수단에 의해 확인된 전체 ESF 프레임을 다시 연속해서 일정회수에 도달되었는지를 확인하고 그 결과를 DS2로 입력시키는 프레임확인부와, 상기 검출조건 확인수단과 프레임확인부의 리세트제어신호에 따라 카운터를 리세트시키는 리세트부로 이루어진 프레임 검출 시간절약기능이 구비된 데이터전송시스템의 ESF 프레임 검출 모듈과 그 제어방법을 제공한다.
상기와 같은 본 발명은 DS1으로부터 입력되는 ESF 프레임의 검출조건을 복수개로 형성한 ESF 프레임 검출 모듈을 구성하므로써, DS1으로부터 검출되는 데이터중에서 ESF 프레임을 신속히 검출해 낼 수 있어 그에따라 프레임검출 지연에 따른 데이터손실을 최소화할 수 있음은 물론 프레임 검출 조건이 복수개로 구성되어 있어 프레임검출 실패에 따른 프레임 재검출을 신속히 실행하므로 그에따라 ESF 프레임 검출시간을 최소화시킨다.

Description

데이터전송시스템의 이에스에프 프레임 검출장치와 그 제어방법{ESF FRAME DETECT DEVICE OF THE DATA TRANSFERRING SYSTEM AND CONTROLLING METHOD THEREFORE}
본 발명은 데이터전송시스템의 ESF 프레임 검출장치와 그 제어방법에 관한 것으로, 특히 DS1으로부터 입력되는 ESF 프레임의 검출조건을 복수개로 형성한 ESF 프레임 검출 모듈을 구성하므로써, DS1으로부터 검출되는 데이터중에서 ESF 프레임을 신속히 검출해내는 데이터전송시스템의 ESF 프레임 검출장치와 그 제어방법에 관한것이다.
일반적으로 전송기술은 전기신호로 변환된 정보를 상대방과 주고 받는데 사용되는 기술로서, 가입자와 교환기를 연결하는 가입자 전송과 교환기간을 연결하는 국간전송으로 구분된다. 그리고, 상기와 같은 국간전송을 위한 전송시스템에는 비동기 유선전송시스템 등, 다양한 종류의 시스템이 현재 개발되어 사용되는데. 이러한시스템중 유선전송시스템은 통상 데이터를 비트-인터리빙(bit-interleaving)방식으로 처리하여 전송하는 네트워크장치들을 포함한다. 또한, 상기와 같은 네트워크장치들은 통상적으로 가입자와 연결된 DS0블록(도시안됨)의 24채널을 비트-인터리빙방식으로 멀티플렉싱하는 DS1과, 이 DS1의 4개의 신호를 비트-인터리빙방식으로 멀티플렉싱하는 DS2와, 이 DS2의 7개의 신호를 비트-인터리빙방식으로 멀티플렉싱하는 DS3(78)를 포함한다. 이때, 상기 DS1의 처리속도는 대략 1.544Mbps이고, DS2의 처리속도는 대략 6.312Mbps이며, DS3의 처리속도는 대략 44.736Mbps이다.
그런데, 상기와 같은 네트워크장치인 DS1-DS3 사이에는 통상적으로 국제규격예컨데, ITU-T 규격에 따라 전송프레임을 형성하여 데이터 전송을 실행하게되는데, 특히 상기 DS1의 구성 프레임의 구조에는 SF 프레임과 ESF[EXTENDET SUPER FRAME] 프레임, E1 프레임등이 있다. 그리고, 상기와 같의 구조의 프레임을 다음 단계 즉, DS2에서 멀티플렉싱시키기 위해서는 상기 DS1의 후단과 DS2의 전단에 전송프레임 예컨데, ESF 프레임을 검출할 수 있는 프레임검출 모듈이 구비되게된다.
여기서, 상기 ESF 프레임은 도 1에 도시된 바와같이 F-bit (FAS BIT : FRAME ALIGHMENT SIGNAL)를 포함하여 193 bit로 구성되고, 이와같은 프레임24 개가 다시 모여 멀티프레임을 형성한다. 그리고, 상기 ESF 프레임중 맨처음 비트인 F-bit는 총 24개의 bit로 구성되어 있는데, 이중 프레임의 검출에 사용되는 4,8,12,16,20,24 번 F-bit 6개와, CRC CHECK bit 6개 그리고 나머지 12개 bit는 메시지 전송비트로 이루어진다. 예컨데, 상기 프레임의 검출을 위해 사용되는 4,8,12,16,20,24 번 프레임의 F-bit는 통상 "101100"로 구성된다.
그러면, 상기와 같은 종래 DS1의 ESF 검출모듈을 도 2을 참고로 살펴보면, 상기 DS1(70)으로부터 입력되는 ESF 프레임의 4632 bit를 카운트하는 카운터(71)와, 이 카운터(71)로 카운트되는 ESF 프레임의 특정 F-bit 의 값이 설정된 프레임인식조건값 예컨데, 4,8,12,16,20,24 번 프레임의 F-bit의 값인 "101100"과 일치하는 지를 판별하는 검출조건 확인부(72)와, 이 검출조건 확인부(72)에 의해 확인된 전체 ESF 프레임(총 24개의 프레임)을 다시 연속해서 4번이 되는지를 확인하고 그 결과를 DS3(73)의 MUX(74)로 입력시키는 프레임확인부(75)와, 상기 검출조건 확인부(72)와 프레임확인부(75)의 리세트제어신호에 따라 카운터(71)를 리세트시키는리세트부(76)로 이루어진다.
한편, 상기와 같은 종래 DS1의 ESF 검출모듈의 동작을 살펴보면, 먼저, DS1(70)의 프레임이 DS2(73)의 MUX(74)로 멀티플렉싱되기 위해서는 DS1(70)의 24개의 ESF 프레임신호가 ESF 검출모듈(77)의 카운터(71)로 입력되게 된다. 그러면, 상기 카운터(71)는 DS1(70)으로부터 입력되는 193 비트로 이루어진 24개의 ESF 프레임 4632 비트를 순차적으로 카운트하여 검출조건확인부(72)로 입력시킨다. 그리고, 이 검출조건 확인부(72)에서는 입력되는 4632비트중에서 처음 F-bit의 값이 ESF 프레임을 확인하기위한 조건 예컨데, 4,8,12,16,20,24 번 프레임의 F-bit의 값인 "101100"와 일치하는 지를 판단한다. 이때, 상기 검출조건확인부(72)는 현재 카운터(71)로부터 입력된 출력값에서 "101100"과 부합되는 비트가 없을 경우 리세트부(76)로 리세트제어신호를 입력시키게 된다. 그러면, 상기 리세트부(76)는 입력된 리세트제어신호에 따라 카운터(71)를 리세트시키게되고 그에따라 이 카운터(71)는 리세트되어 처음부터 다시 DS1(70)의 신호를 카운트하게 된다. 즉, 프레임 확인이 실패하였을 경우는 다시 상기 검출 과정을 반복수행하여 ESF 프레임을 확인하게된다. 그러나, 상기 검출조건확인부(72)는 현재 카운터(71)로부터 입력된 출력값중에 "101100"과 부합되는 비트가 있을 경우 프레임확인신호를 프레임확인부(75)로 입력시킨다. 그러면, 이 프레임확인부(75)는 이 입력된 검출조건확인부(72)의 프레임확인신호가 연속해서 4번 입력되었는지를 판단하게되는데, 만약 검출조건확인부(72)의 프레임확인신호가 연속해서 4번 입력되지 않았을 경우는 리세트부(76)로 리세트제어신호를 입력시킨다. 따라서, 이 리세트부(76)는입력된 프레임확인부(75)의 리세트제어신호에 따라 카운터를 리세트시키고 되고 그에따라 이 카운터(71)는 처음부터 다시 DS1(70)의 ESF프레임데이터를 카운터하여 출력하게 된다. 그러나, 상기 프레임확인부(75)는 검출조건확인부(72)의 프레임확인신호가 연속해서 4번 입력되었을 경우는 현재 확인된 ESF프레임의 데이터를 정확히 인식한 것으로 판별하여 그 검출된 24개의 ESF 프레임 데이터를 DS2(73)의 MUX(74)로 입력시켜 통상의 멀티플렉싱기능을 실행시킨다.
환언하면, 상기 DS1(70)으로부터 입력되는 24개의 ESF 프레임의 총 4632 비트의 각각을 체크해서 4,8,12,16,20,24번째 프레임의 F-비트 순서인 "101100"의 조건을 만족하는지를 일일이 검출하고 이 조건에 부합되는 프레임이 입력될 경우 그 다음 순차부터의 프레임 데이터를 신뢰하여 DS2(73)의 데이터신호로 멀티플렉싱시킨다.
그러나, 상기와 같은 종래 DS1의 ESF 검출모듈은 검출조건확인부(72)가 단지 4,8,12,16,20,24번째 프레임의 F-비트 순서인 "101100"와의 일치여부만을 체킹하도록 구성되어 있기 때문에 이 한가지조건만을 가지고 ESF 프레임을 일일히 검출하여 그 조건을 만족시켜야 하므로 그에따라 프레임확인을 위한 검출시간이 상당히 길어진다는 단점이 있었다.
뿐만아니라 상기 검출조건확인부(72)에 의해 DS1(70)의 ESF 프레임의 총 4632 비트가 F-비트 순서인 "101100"의 조건만을 충족하도록 검출하기 때문에 프레임확인을 위한 검출시간이 매우 길어지게 되므로 그에따라 시스템의 여러원인으로 인하여 데이터가 손실되는 빈도를 증가시키게 되는 문제점이 있었다.
이에 본 발명은 상기와 같은 제반 문제점을 해결하기 위해 발명된 것으로, DS1으로부터 입력되는 ESF 프레임의 검출조건을 복수개로 형성한 ESF 프레임 검출 모듈을 구성하므로써, DS1으로부터 검출되는 데이터중에서 ESF 프레임을 신속히 검출해 낼 수 있어 그에따라 프레임검출 지연에 따른 데이터손실을 최소화할 수 있는 데이터전송시스템의 ESF 프레임 검출장치와 그 제어방법을 제공함에 그 목적이 있다.
본 발명의 또다른 목적은 프레임 검출 조건이 복수개로 구성되어 있어 프레임검출 실패에 따른 프레임 재검출을 신속히 실행하므로 그에따라 ESF 프레임 검출시간을 최소화하는 데이터전송시스템의 ESF 프레임 검출장치와 그 제어방법을 제공하는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명은 데이터전송시스템의 DS1으로부터 입력되는 ESF 프레임의 bit를 카운트하는 카운터와, 이 카운터로부터 출력되는 ESF 프레임의 F-bit 의 값을 설정된 복수개의 프레임인식조건값과 일치하는 지를 각각 판별하는 검출조건 확인수단과, 이 검출조건 확인수단에 의해 확인된 전체 ESF 프레임을 다시 연속해서 일정회수에 도달되었는지를 확인하고 그 결과를 DS2로 입력시키는 프레임확인부와, 상기 검출조건 확인수단과 프레임확인부의 리세트제어신호에 따라 카운터를 리세트시키는 리세트부로 이루어진 데이터전송시스템의 ESF 프레임 검출장치를 제공한다.
본 발명의 다른 특징은 데이터전송시스템의 DS1으로부터 입력되는 일정규격의 ESF 프레임를 수신하여 검출기능을 실행하는 ESF 프레임검출단계와, 상기 ESF 프레임검출단계후에 현재 입력된 ESF 프레임중의 특정번째 프레임의 F-bit의 값이 각가 개별로 설정된 복수개의 조건값에 순차적으로 일치하는지를 판별하는 복수조건검출 만족판단단계와, 상기 복수조건검출 만족판단단계중에 판단한 결과 현재 입력된 ESF 프레임중의 F-bit의 값이 설정된 복수조건값중 어느하나에 순차적으로 일치하지 않을 경우는 리세트기능실행단계로 진행하고, ESF 프레임중의 F-bit의 값이 설정된 복수개의 조건값중 어느하나에 순차적으로 일치할 경우는 프레임신뢰확인 판단단계로 진행하는 복수조건검출 실행단계와, 상기 복수조건검출 실행단계후에 ESF 프레임 데이터를 카운트하는 카운터를 리세트시킨다음 이 카운터를 재카운트시키는 리세트기능실행단계와, 상기 복수조건검출 실행단계후에 현재 검출조건 확인수단에 의해 각각 개별로 확인된 ESF 프레임 데이터가 연속적으로 일정회수 확인되었는지를 판단하여 현재 확인된 ESF 프레임 데이터가 연속적으로 일정회수 확인된 ESF 데이터가 아닐경우는 DS1의 ESF 프레임 데이터로 간주하지않고 상기 리세트기능실행단계로 복귀하여 루프를 반복수행하고 확인된 ESF 프레임 데이터가 연속적으로 일정회수 확인된 ESF 데이터일 경우는 현재 일정회수 확인된 ESF 프레임 데이터를 신뢰하는 확인제어신호를 DS2의 MUX로 입력하여 통상의 멀티플렉싱기능을 실행시키는 ESF 프레임데이터 신뢰확인단계로 이루어진 데이터전송시스템의 ESF 프레임 검출장치의 제어방법을 제공한다.
도 1은 ES1의 ESF의 프레임구조를 설명하는 설명도.
도 2는 종래 프레임 검출모듈을 설명하는 블록도.
도 3은 본 발명의 프레임 검출모듈을 설명하는 블록도.
도 4는 본 발명의 플로우차트
도 5(a)는 종래 검출모듈의 프레임검출을 설명하는 파형도,
(b)는 본 발명 검출모듈의 프레임검출을 설명하는 파형도
<부호의 상세한 설명>
1 : DS1 2 : DS2
3 : 카운터 4 : 검출조건 확인수단
5 : MUX 6 : 프레임확인부
7 : 리세트부 8 : 제1조건 확인부
9 : 제2조건 확인부 10: 제3조건 확인부
11: ESF 모듈
이하, 본 발명을 첨부된 예시도면에 의거 상세히 설명한다.
본 발명 일실시예의 장치는 도 3에 도시된 바와같이 DS1(1)과 DS2(2)의 사이에 설치되어 프레임 검출하는 장치로서, 상기 DS1(1)으로부터 입력되는 ESF 프레임의 4632 bit를 카운트하는 카운터(3)와, 이 카운터(3)로부터 출력되는 ESF 프레임의 F-bit 의 값을 설정된 복수개의 프레임인식조건값 예컨데, 4,8,12,16,20,24 번 프레임의 F-bit의 값인 "101100","110010","100101"과 일치하는 지를 각각 판별하는 검출조건 확인수단(4)과, 이 검출조건 확인수단(4)에 의해 확인된 전체 ESF 프레임(총 24개의 프레임)을 다시 연속해서 일정회수 즉, 4번이 되는지를 확인하고 그 결과를 DS2(2)의 MUX(5)로 입력시키는 프레임확인부(6)와, 상기 검출조건 확인수단(4)과 프레임확인부(6)의 리세트제어신호에 따라 카운터(3)를 리세트시키는 리세트부(7)로 이루어진다.
그리고, 상기 검출조건 확인수단(4)은 카운터(3)로 카운트되는 ESF 프레임의 특정 F-bit 의 값이 설정된 프레임인식조건값 "101100"과 일치하는 지를 판별하는 제1조건 확인부(8)와, 상기 카운터(3)로 카운트되는 ESF 프레임의 특정 F-bit 의 값이 설정된 프레임인식조건값 "110010"과 일치하는 지를 판별하는 제2조건 확인부(9)와, 상기 카운터(3)로 카운트되는 ESF 프레임의 특정 F-bit 의 값이 설정된 프레임인식조건값 "100101"과 일치하는 지를 판별하는 제3조건 확인부(10)로 이루어진다.
여기서, 본발명 일실시예에 사용되는 상기 검출조건 확인수단(4)은 프레임인식조건값을 "101100","110010","100101"의 3가지 형태로만 형성하는 제1-3조건 확인부(8-10)를 구비하는 것으로 한정하여서 설명하였으나, 본 발명 장치는 이러한조건에 한정되는 것은 아니고 상기 프레임인식조건값을 3이상 체킹할 수 있는 조건확인부를 더 구비할 수도 있다.
한편, 상기 프레임확인부(6)에는 DS2(2)의 MUX(5)가 연결된다.
다음에는 상기와 같은 일실시예에 적용되는 제어방법을 설명한다.
먼저, 본 발명의 방법이 전개되는 전체적인 흐름은 살펴보면, 예컨데, DS2(2)는 MUX(5)를 통해 24개의 서로 다른 각각의 DS1(1)으로부터 입력되는 도 에 도시된 바와같은 총 24개의 ESF 프레임 데이터를 입력받아 멀티플렉싱을 하여 멀티프레임을 구성하게 되는데, 이때 상기 DS2(2)의 MUX(5)는 본 발명 일실시예의 ESF 모듈(11)을 통해 상기 ESF 프레임 데이터를 정확히 검출하여 사용하게 된다.
즉, 상기와 같은 본 발명 일실시예에 적용되는 발명의 방법은 도 4에 도시된 바와같이 초기상태(S1)에서 ESF 프레임검출단계(S2)로 진행하여 현재 DS1으로부터 입력되는 총 4632 비트의 ESF 프레임를 수신하여 검출기능을 실행한다. 그리고, 상기 ESF 프레임검출단계(S2)후에 제1조건검출 만족판단단계(S3)로 진행하여 현재 입력된 총 4632 비트의 ESF 프레임중의 4,8,12,16,20,24 번 프레임의 F-bit의 값이 설정된 제1조건값인 "101100"에 순차적으로 일치하는지를 판별한다. 이때, 상기 제1조건검출 만족판단단계(S3)중에 판단한 결과 현재 입력된 총 4632 비트의 ESF 프레임중의 4,8,12,16,20,24번 프레임의 F-bit의 값이 설정된 제1조건값인 "101100"에 순차적으로 일치하지 않을 경우는 제2조건검출 만족판단단계(S4)로 진행하여 상기 DS1의 ESF 프레임의 F-bit값이 제2조건을 만족하는지를 판별한다. 그러나, 상기 제1조건검출 만족판단단계(S3)중에 판단한 결과 현재 입력된 총 4632비트의 ESF 프레임중의 4,8,12,16,20,24번 프레임의 F-bit의 값이 설정된 제1조건값인 "101100"에 순차적으로 일치할 경우는 프레임신뢰확인 판단단계(S7)로 진행한다.
그리고, 상기 제2조건검출 만족판단단계(S4)중에 판단한 결과 현재 입력된 총 4632 비트의 ESF 프레임중의 4,8,12,16,20,24번 프레임의 F-bit의 값이 설정된 제2조건값인 "110010"에 순차적으로 일치하지 않을 경우는 제3조건검출 만족판단단계(S5)로 진행하여 상기 DS1의 ESF 프레임의 F-bit값이 제3조건을 만족하는지를 판별한다. 그러나, 상기 제2조건검출 만족판단단계(S4)중에 판단한 결과 현재 입력된 총 4632 비트의 ESF 프레임중의 4,8,12,16,20,24번 프레임의 F-bit의 값이 설정된 제2조건값인 "110010"에 순차적으로 일치할 경우는 프레임신뢰확인 판단단계(S7)로 진행한다.
한편, 상기 제3조건검출 만족판단단계(S4)중에 판단한 결과 현재 입력된 총 4632 비트의 ESF 프레임중의 4,8,12,16,20,24번 프레임의 F-bit의 값이 설정된 제3조건값인 "100101"에 순차적으로 일치하지 않을 경우는 리세트기능실행단계(S6)로 진행하여 ESF 프레임 데이터를 카운트하는 카운터를 리세트시킨다음 이 카운터를 재카운트시킨다. 그러나, 상기 제3조건검출 만족판단단계(S4)중에 판단한 결과 현재 입력된 총 4632 비트의 ESF 프레임중의 4,8,12,16,20,24번 프레임의 F-bit의 값이 설정된 제3조건값인 "100101"에 순차적으로 일치할 경우는 프레임신뢰확인 판단단계(S7)로 진행한다.
한편, 상기 프레임신뢰확인 판단단계(S7)에서는 현재 검출조건 확인수단에의해 각각 개별로 확인된 ESF 프레임 데이터가 연속적으로 4번확인되었는지를 판단한다. 그리고, 상기 프레임신뢰확인 판단단계(S7)중에 판단한 결과 만약 현재 검출조건 확인수단에 의해 각각 개별로 확인된 ESF 프레임 데이터가 연속적으로 4번 확인된 ESF 데이터가 아닐경우는 DS1의 ESF 프레임 데이터로 간주하지않고 상기 리세트기능실행(S6)로 복귀하여 루프를 반복수행한다.
그러나, 상기 상기 프레임신뢰확인 판단단계(S7)중에 판단한 결과 만약 현재 검출조건 확인수단에 의해 각각 개별로 확인된 ESF 프레임 데이터가 연속적으로 4번 확인된 ESF 데이터일 경우는 ESF 프레임데이터 신뢰확인단계(S8)로 진행한다. 그리고, 이 ESF 프레임데이터 신뢰확인단계(S8)에서는 검출조건 확인수단에 의해 현재 4번 확인된 ESF 프레임 데이터를 신뢰하는 확인제어신호를 DS2의 MUX로 입력하여 현재 확인된 DS1의 ESF 프레임데이터를 수신하여 통상의 멀티플렉싱기능을 실행시킨다.
즉, 도 3에 도시된 바와같은 DS1(1)의 ESF 프레임이 DS2(2)의 MUX(5)로 멀티플렉싱될 경우 DS1(1)의 24개의 ESF 프레임신호가 ESF 검출모듈(11)의 카운터(3)로 입력되게 된다. 그러면, 상기 카운터(3)는 DS1(1)으로부터 입력되는 193 비트로 이루어진 24개의 ESF 프레임 4632 비트를 순차적으로 카운트하여 검출조건 확인수단(4)의 제1-3조건 확인부(8-10)로 각각 입력시킨다. 그러면, 이 제1-3조건 확인부(8-10)의 각각은 입력되는 4632비트중에서 처음 F-bit의 값이 설정된 각각의 조건 예컨데, ESF 프레임을 확인하기위한 4,8,12,16,20,24 번 프레임의 F-bit의 값이, 제1조건 확인부(8)는 "101100", 제2조건 확인부(9)는 "110010", 제3조건 확인부(10)는 "100101"과 일치하는 지를 각각 판단한다.
예를들어, 상기 제1-3조건 확인부(8-10)는 도 5의 (b)에 도시된 바와같이 입력되는 ESF 프레임의 4,8,12,16,20,24 번 프레임의 F-bit의 값의 각각이 설정된 제1-3조건인 "101100","110010","100101"과 일치하는 지 순차적으로 비교판별한다.
이때, 상기 제1-3조건확인부(8-10)는 현재 카운터(3)로부터 입력된 출력값에서 각 조건에 만족하는 비트가 없을 경우 리세트부(7)로 리세트제어신호를 입력시키게 된다. 그러면, 상기 리세트부(7)는 입력된 리세트제어신호에 따라 카운터(3)를 리세트시키게되고 그에따라 이 카운터(3)는 리세트되어 처음부터 다시 DS1(1)의 신호를 카운트하게 된다. 즉, 프레임 확인이 실패하였을 경우는 다시 상기 검출 과정을 반복수행하여 ESF 프레임을 확인하게된다.
그러나, 상기 제1-3조건 확인부(8-10)중 어느 하나라도 현재 카운터(3)로부터 입력된 프레임의 F-bit값과 일치하는 신호를 검출할 경우 그 프레임확인신호를 프레임확인부(6)로 입력시킨다. 이때, 이 프레임확인부(6)는 이 입력된 검출조건확인부(8-10)중 어느하나로부터 프레임확인신호가 연속해서 4번 입력되었는지를 판단하게되는데, 만약 검출조건 확인수단(4)의 제1-3조건 확인부(8-10)중 어느하나로부터도 프레임확인신호가 연속해서 4번 입력되지 않았을 경우는 리세트부(7)로 리세트제어신호를 입력시킨다. 따라서, 이 리세트부(7)는 입력된 프레임확인부(6)의 리세트제어신호에 따라 카운터를 리세트시키고 되고 그에따라 이 카운터(3)는 처음부터 다시 DS1(1)의 ESF프레임데이터를 카운터하여 출력하게 된다.
그러나, 상기 프레임확인부(6)는 검출조건 확인수단(4)의 제1-3조건확인부(8-10)중 어느 하나로부터 프레임확인신호가 연속해서 4번 입력되었을 경우는 현재 확인된 ESF프레임의 데이터를 정확히 인식한 것으로 판별하여 그 검출된 24개의 ESF 프레임 데이터를 DS2(2)의 MUX(5)로 입력시켜 통상의 멀티플렉싱기능을 실행시킨다.
환언하면, 본 발명의 방법은 도5의 (b)에 도시된 바와같이 다수의 조건으로 DS1(1)의 ESF 프레임를 검출하게되므로 신호 검출에 실패하더라도 총 4632 비트를 모두 검출하지 않더라도 상기 3가지 조건에 의해 신속히 재검출동작이 실행되어 검출실패에 따른 데이터손실을 최소화할 수 있으나, 도5의 (a)에 도시된 바와같이 종래의 방법에는 단지 하나의 조건만으로 검출기능을 실행하기 때문에 검출실패시 총 4632 비트를 모두 사용하여 재검출동작을 실행해야 하므로 이로인한 검출시간증가와 데이터손실이 발생될 수 밖에 없었다.
이상 설명에서와 같이 본 발명은 본 발명은 DS1으로부터 입력되는 ESF 프레임의 검출조건을 복수개로 형성한 ESF 프레임 검출 모듈을 구성하므로써, DS1으로부터 검출되는 데이터중에서 ESF 프레임을 신속히 검출해 낼 수 있어 그에따라 프레임검출 지연에 따른 데이터손실을 최소화할 수 있는 효과가 있다.
본 발명에 의하면, 프레임 검출 조건이 복수개로 구성되어 있기때문에 프레임검출 실패에 따른 프레임 재검출을 신속히 실행할 수가 있어 그에따라 ESF 프레임 검출시간을 최소화하는 효과도 얻을 수 있다.

Claims (8)

  1. 데이터전송시스템의 DS1으로부터 입력되는 ESF 프레임의 bit를 카운트하는 카운터와, 이 카운터로부터 출력되는 ESF 프레임의 F-bit 의 값을 설정된 복수개의 프레임인식조건값과 일치하는 지를 각각 판별하는 검출조건 확인수단과, 이 검출조건 확인수단에 의해 확인된 전체 ESF 프레임을 다시 연속해서 일정회수에 도달되었는지를 확인하고 그 결과를 DS2로 입력시키는 프레임확인부와, 상기 검출조건 확인수단과 프레임확인부의 리세트제어신호에 따라 카운터를 리세트시키는 리세트부로 이루어진 것을 특징으로 하는 데이터전송시스템의 ESF 프레임 검출장치.
  2. 제1항에 있어서, 상기 검출조건 확인수단에 설정되는 프레임인식조건값이 3이상의 조건값을 갖는 것을 특징으로 하는 데이터전송시스템의 ESF 프레임 검출장치.
  3. 제1항 또는 제2항중 어느 한항에 있어서, 상기 검출조건 확인수단이 카운터로 카운트되는 ESF 프레임의 특정 F-bit 의 값이 설정된 제1조건과 일치하는 지를 판별하는 제1조건 확인부와, 상기 카운터로 카운트되는 ESF 프레임의 특정 F-bit 의 값이 설정된 제2조건과 일치하는 지를 판별하는 제2조건 확인부와, 상기 카운터로 카운트되는 ESF 프레임의 특정 F-bit 의 값이 설정된 제3조건과 일치하는 지를 판별하는 제3조건 확인부를 포함하는 것을 특징으로 하는 데이터전송시스템의 ESF프레임 검출장치.
  4. 제3항에 있어서, 상기 검출조건 확인수단의 제1조건은 "101100"이고, 제2조건은 "110010" 이며, 제3조건은 "100101"의 비트값을 갖는 것을 특징으로 하는 데이터전송시스템의 ESF 프레임 검출장치.
  5. 데이터전송시스템의 DS1으로부터 입력되는 ESF 프레임의 F-bit를 카운트하여 ESF 프레임의 F-bit 의 값을 설정된 복수개의 프레임인식조건값과 일치하는 지를 각각 판별하는 검출조건 확인단계와, 이 검출조건 확인단계중에 의해 확인된 전체 ESF 프레임을 다시 연속해서 일정회수에 도달되었는지를 확인하고 그 결과를 DS2로 입력시키는 프레임 신뢰확인단계와, 상기 검출조건 확인단계와 프레임 신뢰확인단계에 따라 특정조건에 부합되면 카운터를 리세트시키는 리세트단계로 이루어진 것을 특징으로 하는 데이터전송시스템의 ESF 프레임 검출장치의 제어방법.
  6. 제5항에 있어서, 상기 검출조건 확인단계중에 데이터전송시스템의 DS1으로부터 입력되는 일정규격의 ESF 프레임를 수신하여 검출기능을 실행하는 ESF 프레임검출단계와, 상기 ESF 프레임검출단계후에 현재 입력된 ESF 프레임중의 특정번째 프레임의 F-bit의 값이 각각 개별로 설정된 복수개의 조건값에 순차적으로 일치하는지를 판별하는 복수조건검출 만족판별단계와, 상기 복수조건검출 만족판단단계중에 판단한 결과 현재 입력된 ESF 프레임중의 F-bit의 값이 설정된 복수조건값중 어느하나에 순차적으로 일치하지 않을 경우는 리세트기능실행단계로 진행하고, ESF 프레임중의 F-bit의 값이 설정된 복수개의 조건값중 어느하나에 순차적으로 일치할 경우는 상기 프레임신뢰 확인단계로 진행하는 복수조건검출 실행단계를 포함하는 것을 특징으로 하는
  7. 제5항에 있어서, 상기 프레임 신뢰확인단계가 현재 검출조건 확인수단에 의해 각각 개별로 확인된 ESF 프레임 데이터가 연속적으로 일정회수 확인인되었는지를 판단하고 현재 확인된 ESF 프레임 데이터가 연속적으로 일정회수 확인된 ESF 데이터가 아닐경우는 DS1의 ESF 프레임 데이터로 간주하지않고 상기 리세트기능실행단계로 복귀하여 루프를 반복수행하고, 확인된 ESF 프레임 데이터가 연속적으로 일정회수 확인된 ESF 데이터일 경우는 현재 일정회수 확인된 ESF 프레임 데이터를 신뢰하는 확인제어신호를 DS2의 MUX로 입력하여 통상의 멀티플렉싱기능을 실행시키는 ESF 프레임데이터 신뢰확인단계를 포함하는 것을 특징으로 하는 데이터전송시스템의 ESF 프레임 검출장치의 제어방법.
  8. 제5항에 있어서, 상기 검출실행단계중의 프레임 인식조건값의 제1조건은 "101100"이고, 제2조건은 "110010" 이며, 제3조건은 "100101"의 비트값을 갖는 것을 특징으로 하는 데이터전송시스템의 ESF 프레임 검출장치의 제어방법.
KR1020000070887A 2000-11-27 2000-11-27 데이터전송시스템의 이에스에프 프레임 검출장치와 그제어방법 KR20020041128A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000070887A KR20020041128A (ko) 2000-11-27 2000-11-27 데이터전송시스템의 이에스에프 프레임 검출장치와 그제어방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000070887A KR20020041128A (ko) 2000-11-27 2000-11-27 데이터전송시스템의 이에스에프 프레임 검출장치와 그제어방법

Publications (1)

Publication Number Publication Date
KR20020041128A true KR20020041128A (ko) 2002-06-01

Family

ID=19701643

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000070887A KR20020041128A (ko) 2000-11-27 2000-11-27 데이터전송시스템의 이에스에프 프레임 검출장치와 그제어방법

Country Status (1)

Country Link
KR (1) KR20020041128A (ko)

Similar Documents

Publication Publication Date Title
KR100330335B1 (ko) 2방향링크를통한데이터전송을동기화하는방법및시스템
US5659540A (en) Apparatus and method for detection of operation administration and management (OAM) cell loopback and physical loopbacks in an asynchronous transfer mode (ATM) network
EP0443754A2 (en) Method and apparatus for detecting a frame alignment word in a data stream
EP0356012A2 (en) TDM Demultiplexer
US7099271B2 (en) System for providing fabric activity switch control in a communications system
DK159706B (da) Fremgangsmaade til gennemkoblingskontrol i et digitalt telekommunikationsnet samt apparat til udoevelse af fremgangsmaaden
CN108337069B (zh) 一种改进的降低误码率的末端并行分组crc校验系统
EP0563936B1 (en) Frame synchronization circuit for digital communication system
US5406563A (en) Method for error detection in digital communication systems
KR20020041128A (ko) 데이터전송시스템의 이에스에프 프레임 검출장치와 그제어방법
EP0954913B1 (en) Method to control a switching unit and an arrangement working according to the method
US5524000A (en) Terminal unit and a terminal unit connecting method in ATM switching system
WO1999027674A1 (en) Method and apparatus using parity status for signaling
EP0405041B1 (en) Terminal adapter having a multiple HDLC communication channels receiver for processing control network management frames
US6504822B1 (en) Device and method for detecting and/or measuring the misconnection time in telecommunication networks
US6584124B1 (en) Method and system for accessing ports of a fixed-size cell switch
SE505322C2 (sv) Rutinkontroll av paritetsunderhåll
JP3189271B2 (ja) Sdh伝送の故障時伝送路無瞬断切替システム及び方法
JPH02177643A (ja) 超動信号検出装置
EP0403451B1 (en) A method and arrangement for detecting and localizing errors or faults in a multi-plane unit incorporated in a digital time switch
EP1298861B1 (en) System for providing fabric activity switch control in a communications system
JP4025078B2 (ja) 誤接続監視システム
KR100518079B1 (ko) 데이터 채널 에러 체크 장치
EP0660556B1 (en) Method for checking data integrity and correctness of interconnections in a cross-connector of an SDH network
JP2000115108A (ja) 多重分離装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination