KR20020022913A - 플라즈마 디스플레이 패널의 구동 방법 - Google Patents

플라즈마 디스플레이 패널의 구동 방법 Download PDF

Info

Publication number
KR20020022913A
KR20020022913A KR1020000055476A KR20000055476A KR20020022913A KR 20020022913 A KR20020022913 A KR 20020022913A KR 1020000055476 A KR1020000055476 A KR 1020000055476A KR 20000055476 A KR20000055476 A KR 20000055476A KR 20020022913 A KR20020022913 A KR 20020022913A
Authority
KR
South Korea
Prior art keywords
electrode line
electrode lines
display
pulse
address
Prior art date
Application number
KR1020000055476A
Other languages
English (en)
Other versions
KR100346390B1 (ko
Inventor
시게오 미꼬시바
정남성
김희환
강경호
이성찬
이주열
이시이마코토
시가도모카즈
이가라시기요시
Original Assignee
시게오 미꼬시바
김순택
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 시게오 미꼬시바, 김순택, 삼성에스디아이 주식회사 filed Critical 시게오 미꼬시바
Priority to KR1020000055476A priority Critical patent/KR100346390B1/ko
Priority to JP2001155967A priority patent/JP4418127B2/ja
Priority to EP01305045A priority patent/EP1191510B1/en
Priority to DE60108694T priority patent/DE60108694T2/de
Priority to CNB011217030A priority patent/CN1232939C/zh
Priority to US09/922,767 priority patent/US6677921B2/en
Publication of KR20020022913A publication Critical patent/KR20020022913A/ko
Application granted granted Critical
Publication of KR100346390B1 publication Critical patent/KR100346390B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법은 주사 단계, 어드레스 단계, 디스플레이 단계, 제2 구동 단계 및 반복 단계를 포함한다. 주사 단계에서는, 제1 서브필드의 한 XY 전극 라인쌍이 속하는 XY 그룹쌍의 Y 전극 라인들에 제1 극성의 Y 주사 펄스가 인가됨과 동시에 X 전극 라인들에 제1 극성과 반대인 제2 극성의 X 주사 펄스가 인가되어, XY 전극 라인쌍 주위의 방전 공간에 벽전하들이 형성된다. 어드레스 단계에서는, 제1 서브필드의 XY 전극 라인쌍에 상응하는 데이터 신호가 모든 어드레스 전극 라인들에 인가되어, 선택되지 않은 방전셀들에 형성된 벽전하들이 소거된다. 디스플레이 단계에서는, XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들에 디스플레이 펄스들이 교호하게 인가되어, 벽전하들이 형성되어 있는 방전셀들에서 디스플레이 방전이 일어난다. 제2 구동 단계에서는, 제2 서브필드의 한 XY 전극 라인쌍이 속하는 XY 그룹쌍에 대하여 주사, 어드레스 및 디스플레이 단계가 수행되되, 어드레스 단계가 서로 다른 시간에 수행된다. 반복 단계에서는, 주사, 어드레스, 디스플레이 및 제2 구동 단계들이 제1 및 제2 서브필드들의 나머지 XY 전극 라인쌍들이 속하는 XY 그룹쌍에 대하여 반복 수행된다.

Description

플라즈마 디스플레이 패널의 구동 방법{Method for driving plasma display panel}
본 발명은, 플라즈마 디스플레이 패널의 구동 방법에 관한 것으로서, 보다상세하게는, 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구동 방법에 관한 것이다.
도 1은 일반적인 3-전극 면방전 방식의 플라즈마 표시 패널의 구조를 보여준다. 도 2는 도 1의 패널의 한 방전셀을 보여준다. 도 1 및 2를 참조하면, 일반적인 면방전 플라즈마 표시 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm), 유전체층(11, 15), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X1, ..., Xn), 형광층(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)은 뒤쪽 글라스 기판(13)의 앞면에 일정한 패턴으로 형성된다. 하부 유전체층(15)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)의 앞에서 형성된다. 하부 유전체층(15)의 앞면에는 격벽(17)들이 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 방전셀의 방전 영역을 구획하고 각 방전셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은 격벽(17)들 사이에 형성된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 직교되도록 앞쪽 글라스 기판(10)의 뒷면에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 방전셀을 규정한다. 각 X 전극 라인(X1, ..., Xn)과 각 Y 전극 라인(Y1, ..., Yn)은 투명한 도전성 재질의 ITO(Indium Tin Oxide) 전극 라인(도 2의 Xna, Yna)과 금속 재질의 버스 전극 라인(도 2의 Xnb, Ynb)이 결합되어 형성된다. 상부 유전체층(11)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤에 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 일산화마그네슘(MgO)층(12)은 상부 유전체층(11)의 뒷면에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
이와 같은 플라즈마 표시 패널에 기본적으로 적용되는 구동 방식은, 초기화, 어드레스 및 디스플레이 단계가 단위 서브필드에서 순차적으로 수행되게 하는 방식이다. 초기화 단계에서는 이전(以前) 서브필드에서의 잔여 벽전하들이 소거되고 공간 전하들이 고르게 생성되도록 구동한다. 어드레스 단계에서는 선택된 방전셀들에서 벽전하들이 형성되도록 구동한다. 그리고 디스플레이 단계에서는 어드레싱 방전 단계에서 벽전하들이 형성된 방전셀들에서 빛이 발생되도록 구동한다. 즉, 모든 X 전극 라인들(X1, ..., Xn)과 모든 Y 전극 라인들(Y1, ..., Yn)에 상대적으로 높은 전압의 펄스를 교호하게 인가하면, 벽전하들이 형성된 방전셀들에서 면 방전을 일으킨다. 이때, 방전 공간(14)의 가스층에서 플라즈마가 형성되고, 그 자외선 방사에 의하여 형광층(16)이 여기되어 빛이 발생된다.
위에서 설명된 구동 방식에 있어서, 플라즈마 표시 패널에 계조 표시가 수행되게 하기 위하여 단위 표시 주기인 프레임을 서로 다른 표시 시간의 서브필드들(subfields)로 분할하여 계조 표시를 수행하는 시분할 구동 방법이 적용된다. 예를 들어, 8 비트의 영상 데이터로써 256(28) 계조 표시를 수행시키기 위하여 단위 표시 주기인 프레임(순차 구동 방식인 경우) 또는 필드(비월 구동 방식인 경우)마다 8 개의 서브필드들이 설정된다. 여기서, 각 서브필드를 단위 표시 주기상에서 배열하는 방식에 따라 어드레스-디스플레이 분리(Address Display Separation) 구동 방식과 어드레스-디스플레이 중첩(Address While Display) 구동 방식이 있다.
어드레스-디스플레이 분리 구동 방식은, 단위 표시 주기에서 각 서브필드의 시간 영역이 분리되어 있으므로, 각 서브필드에서 어드레스 주기와 디스플레이 주기의 시간 영역도 서로 분리되어 있다. 따라서, 어드레스 주기에서 각 XY 전극 라인쌍이 자신의 어드레싱이 수행된 후에 다른 XY 전극 라인쌍들이 모두 어드레싱될 때까지 기다려야 한다. 결국 각 서브필드에 대하여 어드레스 주기가 차지하는 시간이 길어져 디스플레이 주기가 상대적으로 짧아진다. 이러한 어드레스-디스플레이 분리 구동 방식은, 구동 회로 및 알고리듬이 단순하다는 장점이 있는 반면에, 플라즈마 디스플레이 패널로부터 출사되는 빛의 휘도가 낮다는 단점이 있다.
어드레스-디스플레이 중첩 구동 방식은, 단위 표시 주기에서 각 서브필드의 시간 영역이 중첩되어 있으므로, 각 서브필드에서 어드레스 주기와 디스플레이 주기의 시간 영역도 서로 중첩되어 있다. 따라서, 어드레스 주기에서 각 XY 전극 라인쌍이 자신의 어드레싱이 수행된 후에 곧바로 디스플레이 방전을 수행한다. 결국 각 서브필드에 대하여 어드레스 주기가 차지하는 시간이 짧아져 디스플레이 주기가 상대적으로 길어진다. 이러한 어드레스-디스플레이 중첩 구동 방식은, 구동 회로및 알고리듬이 복잡하다는 단점이 있는 반면에, 플라즈마 디스플레이 패널로부터 출사되는 빛의 휘도가 높다는 장점이 있다.
한편, 본 출원인은, X 전극 라인들(X1, ..., Xn)을 복수의 X 그룹들로 등분하고 Y 전극 라인들(Y1, ..., Yn)도 복수의 Y 그룹들로 등분하되, 서로 인접된 각각의 XY 전극 라인쌍이 속하는 각각의 XY 그룹쌍이 모두 다르게 설정하고, 상기 X, Y 전극 라인들을 X, Y 그룹 단위로 공통 결선하여 구동하는 논리곱(AND Logic) 구동 방법을 개시한 바 있다(대한민국 1998년 특허 출원 번호 1997-19554). 이 구동 방법에 의하면, 논리곱 구동 방법을 어드레스-디스플레이 분리 구동 방식에 적용함으로써, X, Y 구동 회로의 구동 소자들의 수를 줄일 수 있다. 하지만, 어드레스-디스플레이 중첩 구동 방식이 아니므로, 플라즈마 디스플레이 패널로부터 출사되는 빛의 휘도를 보다 높이지 못한다.
본 발명의 목적은, 플라즈마 디스플레이 패널의 구동 방법에 있어서, 논리곱 구동에 의하여 X, Y 구동 회로의 구동 소자들의 수를 줄일 수 있을 뿐만 아니라, 어드레스-디스플레이 중첩 구동에 의하여 플라즈마 디스플레이 패널로부터 출사되는 빛의 휘도를 보다 높일 수 있는 방법을 제공하는 것이다.
도 1은 일반적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다.
도 2는 도 1의 패널의 한 방전셀의 예를 보여주는 단면도이다.
도 3은 본 발명의 구동 방법이 적용되는 플라즈마 디스플레이 패널의 전극 라인들의 결선도이다.
도 4는 본 발명의 구동 방법에서 채용하는 어드레스-디스플레이 중첩(Address While Display) 구동 방식의 단위 디스플레이 주기를 보여주는 타이밍도이다.
도 5는 본 발명의 제1 실시예에 따라 도 3의 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)에 인가되는 구동 신호의 파형도이다.
도 6은 본 발명의 제2 실시예에 따라 도 3의 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)에 인가되는 구동 신호의 파형도이다.
도 7은 도 6의 구동 파형에 의하여 제1 서브필드의 제1 XY 전극 라인쌍(X1,Y1), 제1 서브필드의 제2 XY 전극 라인쌍(X2, Y2), 및 제2 서브필드의 제1 XY 전극 라인쌍(X1, Y1)이 구동되는 과정을 보여주는 타이밍도이다.
도 8은 도 7의 디스플레이 펄스들의 극성이 정극성으로 변환된 상태를 보여주는 타이밍도이다.
도 9는 본 발명의 제3 실시예에 따라 도 3의 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)에 인가되는 구동 신호의 파형도이다.
도 10은 도 9의 구동 파형에 의하여 제1 서브필드의 제1 XY 전극 라인쌍(X1, Y1), 제1 서브필드의 제2 XY 전극 라인쌍(X2, Y2), 및 제2 서브필드의 제1 XY 전극 라인쌍(X1, Y1)이 구동되는 과정을 보여주는 타이밍도이다.
도 11은 도 9의 각 시점에서의 방전셀들의 상태를 보여주는 도면이다.
도 12는 본 발명의 제4 실시예에 따라 제1 서브필드의 제1 XY 전극 라인쌍(X1, Y1), 제1 서브필드의 제2 XY 전극 라인쌍(X2, Y2), 및 제2 서브필드의 제1 XY 전극 라인쌍(X1, Y1)이 구동되는 과정을 보여주는 타이밍도이다.
도 13은 본 발명의 제5 실시예에 따라 제1 서브필드의 제1 XY 전극 라인쌍(X1, Y1), 제1 서브필드의 제2 XY 전극 라인쌍(X2, Y2), 및 제2 서브필드의 제1 XY 전극 라인쌍(X1, Y1)이 구동되는 과정을 보여주는 타이밍도이다.
도 14는 본 발명의 제6 실시예에 따라 제1 서브필드의 제1 XY 전극라인쌍(X1, Y1)과 제2 XY 전극 라인쌍(X2, Y2)이 구동되는 과정을 보여주는 타이밍도이다.
도 15는 본 발명의 제7 실시예에 따라 제1 서브필드의 제1 XY 전극 라인쌍(X1, Y1)과 제2 XY 전극 라인쌍(X2, Y2)이 구동되는 과정을 보여주는 타이밍도이다.
도 16은 본 발명의 제8 실시예에 따라 제1 서브필드의 제1 XY 전극 라인쌍(X1, Y1), 제2 XY 전극 라인쌍(X2, Y2), 및 제3 XY 전극 라인쌍(X3, Y3)이 구동되는 과정을 보여주는 타이밍도이다.
<도면의 주요 부분에 대한 부호의 설명>
1...플라즈마 표시 패널, 10...앞쪽 글라스 기판,
11, 15...유전체층, 12...일산화마그네슘층,
13...뒤쪽 글라스 기판, 14...방전 공간,
16...형광층, 17...격벽,
X1, ..., Xn...X 전극 라인, Y1, ..., Yn...Y 전극 라인,
AR1, AG1, ..., AGm, ABm...어드레스 전극 라인,
Xna, Yna...ITO 전극 라인, Xnb, Ynb...버스 전극 라인,
31...Y 구동부, 32...X 구동부,
33...어드레스 구동부, YG1, ..., YGn/3...Y 그룹,
XG1, ..., XGn/3...X 그룹, SF1, ..., SF8...서브필드,
SYG1, SYG2, SYG3...제1, 2, 3 Y 그룹(YG1, YG2, YG3)의 구동 신호들,
SXG1, SXG2, SXG3...제1, 2, 3 X 그룹(XG1, XG2, XG3)의 구동 신호들,
SYAR1...ABm...데이터 신호, PDY0, ..., PDY16...Y 디스플레이 펄스,
PDX1, ..., PDX13...X 디스플레이 펄스,
PSY1, ..., PSY17...Y 주사 펄스, PSX1, ..., PSX17...X 주사 펄스,
PA1, ..., PA17...데이터 펄스, TS1...주사 주기,
TA1...어드레스 주기, TD1...디스플레이 주기,
PBY1, ..., PBY17...Y 바이어스 펄스, PBX1, ..., PBX17...X 바이어스 펄스,
1H...단위 구동 주기, PRY1, ..., PRY17...Y 리셋 펄스,
PRX1, ..., PRX17...X 리셋 펄스, Y...Y 전극,
X...X 전극, PPY1, ..., PPY16...Y 리셋 펄스,
PPX1, ..., PPX17...X 리셋 펄스.
상기 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 패널의 구동 방법은, 서로 대향 이격된 앞쪽 기판과 뒷쪽 기판을 갖고, 상기 기판들 사이에 X 및 Y전극 라인들이 서로 나란하게 형성되고, 어드레스 전극 라인들이 상기 X 및 Y 전극 라인들에 대하여 직교하게 형성되어, 각 교차점에 상응하는 방전셀이 설정되는 플라즈마 디스플레이 패널을 구동하는 방법이다. 이 방법은, 상기 X 전극 라인들을 복수의 X 그룹들로 등분하고 상기 Y 전극 라인들도 복수의 Y 그룹들로 등분하되, 서로 인접된 각각의 XY 전극 라인쌍이 속하는 각각의 XY 그룹쌍이 모두 다르게 설정하고, 상기 X, Y 전극 라인들을 X, Y 그룹 단위로 공통 결선하여 구동하되, 단위 디스플레이 주기에서 계조 디스플레이를 위한 적어도 제1 및 제2 서브필드들을 중첩적으로 구동하는 방법이다. 여기서, 주사 단계, 어드레스 단계, 디스플레이 단계, 제2 구동 단계 및 반복 단계가 수행된다.
상기 주사 단계에서는, 상기 제1 서브필드의 한 XY 전극 라인쌍이 속하는 XY 그룹쌍의 Y 전극 라인들에 제1 극성의 Y 주사 펄스가 인가됨과 동시에 X 전극 라인들에 상기 제1 극성과 반대인 제2 극성의 X 주사 펄스가 인가되어, 상기 XY 전극 라인쌍 주위의 방전 공간에 벽전하들이 형성된다.
상기 어드레스 단계에서는, 상기 제1 서브필드의 XY 전극 라인쌍에 상응하는 데이터 신호가 모든 어드레스 전극 라인들에 인가되어, 선택되지 않은 방전셀들에 형성된 벽전하들이 소거된다.
상기 디스플레이 단계에서는, 상기 XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들에 디스플레이 펄스들이 교호하게 인가되어, 벽전하들이 형성되어 있는 방전셀들에서 디스플레이 방전이 일어난다.
상기 제2 구동 단계에서는, 상기 제2 서브필드의 한 XY 전극 라인쌍이 속하는 XY 그룹쌍에 대하여 상기 주사, 어드레스 및 디스플레이 단계가 수행되되, 상기 어드레스 단계가 서로 다른 시간에 수행된다.
상기 반복 단계에서는, 상기 주사, 어드레스, 디스플레이 및 제2 구동 단계들이 상기 제1 및 제2 서브필드들의 나머지 XY 전극 라인쌍들이 속하는 XY 그룹쌍에 대하여 반복 수행된다.
본 발명의 상기 플라즈마 디스플레이 패널의 구동 방법에 의하면, 상기 각각의 XY 전극 라인쌍이 자신이 속하는 XY 그룹쌍 별로 구동되므로 논리곱 구동이 수행된다. 또한, 상기 주사, 어드레스, 디스플레이 및 제2 구동 단계들의 반복 수행에 의하여 각 서브필드가 중첩적으로 구동된다. 이에 따라, 논리곱 구동에 의하여 X, Y 구동 회로의 구동 소자들의 수를 줄일 수 있을 뿐만 아니라, 어드레스-디스플레이 중첩 구동에 의하여 플라즈마 디스플레이 패널로부터 출사되는 빛의 휘도를 보다 높일 수 있다.
이하, 본 발명에 따른 실시예들이 상세히 설명된다.
도 3은 본 발명의 구동 방법이 적용되는 플라즈마 디스플레이 패널의 전극 라인들의 결선 상태를 보여준다. 도 3을 참조하면, X 전극 라인들(X1, ..., Xn)은 n/3 (n은 XY 전극 라인쌍들의 개수) 개의 X 그룹들(XG1, ..., XGn/3)로 등분되고, Y 전극 라인들(Y1, ..., Yn)도 n/3 개의 Y 그룹들(YG1, ..., YGn/3)로 등분된다. 또한, 각 그룹의 전극 라인들은 공통 결선되어 구동된다. 여기서, 서로 인접된 각각의 XY 전극 라인쌍(X1Y1, X2Y2, ..., XnYn)이 속하는 각각의 XY 그룹쌍(XG1YG1, XG1YG2,XG1YG3, XG2YG1, XG2YG2, XG2YG3, XG3YG1, XG3YG2, XG3YG3, ...)이 모두 다르게 설정된다.
이와 같이 X, Y 전극 라인들이 결선된 상태에서, 이하 설명될 논리곱 및 어드레스-디스플레이 중첩 구동의 수행에 의하여 X 구동부(31) 및 Y 구동부(32)의 출력 구동 소자들의 개수를 각각 1/3로 줄일 수 있을 뿐만 아니라, 플라즈마 디스플레이 패널(1)로부터 출사되는 빛의 휘도를 보다 높일 수 있다. 도 3에서 참조부호 33은 어드레스 전극 라인들(AR1, AG1, AB1, ..., ARm, AGm, ABm)을 구동하기 위한 어드레스 구동부를 가리킨다.
도 4는 본 발명의 구동 방법에서 채용하는 어드레스-디스플레이 중첩(Address While Display) 구동 방식의 단위 디스플레이 주기를 보여준다. 도 4를 참조하면, 모든 X, Y 그룹들의 전극 라인들에 디스플레이 펄스들이 지속적으로 인가되고, 주사 및 어드레스 펄스들이 각 디스플레이 펄스 사이에서 인가된다. 즉, 단위 서브-필드 내에서 주사 및 어드레스 구동은 개별적인 XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들에 대하여 순차적으로 수행되고, 그 나머지 시간 동안에는 디스플레이 단계가 수행된다. 여기서, 주사 및 어드레스 구동을 위한 XY 전극 라인쌍의 순서는 서브-필드의 구동 순서에 따라 설정된다. 예를 들어, 제1 서브필드(SF1)의 어느 한 XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들이 구동된 후, 제2 서브필드(SF2)의 어느 한 XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들이 구동된다. 이와 같은 설정에 따라 제8 서브필드(SF8)의 어느 한 XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들이 구동되면, 다시 제1 서브필드(SF1)의 또다른 XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들이 구동된다.
도 4를 참조하면, 단위 표시 주기 예를 들어, 프레임은 시분할 계조 표시를 위하여 8 개의 서브-필드들(SF1, ..., SF8)로 구분된다. 각 서브-필드에서는 주사, 어드레스 및 디스플레이 단계들이 수행되고, 각 서브-필드에 할당되는 시간은 계조에 상응하는 디스플레이 시간에 의하여 결정된다. 예를 들어, 8 비트 영상 데이터로써 프레임 단위로 256 계조를 표시하는 경우에 단위 프레임(일반적으로 1/60초)이 256 단위 시간으로 이루어진다면, 최하위 비트(Least Significant Bit)의 영상 데이터에 따라 구동되는 제1 서브-필드(SF1)는 1 (20) 단위 시간, 제2 서브-필드(SF2)는 2 (21) 단위 시간, 제3 서브-필드(SF3)는 4 (22) 단위 시간, 제4 서브-필드(SF4)는 8 (23) 단위 시간, 제5 서브-필드(SF5)는 16 (24) 단위 시간, 제6 서브-필드(SF6)는 32 (25) 단위 시간, 제7 서브-필드(SF7)는 64 (26) 단위 시간, 그리고 최상위 비트(Most Significant Bit)의 영상 데이터에 따라 구동되는 제8 서브-필드(SF8)는 128 (27) 단위 시간을 각각 가진다. 즉, 각 서브-필드들에 할당된 단위 시간들의 합은 255 단위 시간이므로, 255 계조 표시가 가능하며, 여기에 어느 서브-필드에서도 디스플레이가 되지 않는 계조를 포함하면 256 계조 표시가가능하다. 여기서, 단위 서브 필드의 시간은 단위 프레임의 시간과 같지만, 각 단위 서브-필드는 구동되는 XY 전극 라인쌍을 기준으로 서로 중첩되어 단위 프레임을 구성한다.
이와 같은 어드레스-디스플레이 중첩 구동이 도 3의 결선 방식에 적용됨에 따라, X 구동부(31) 및 Y 구동부(32)의 출력 구동 소자들의 개수를 각각 1/3로 줄일 수 있을 뿐만 아니라, 플라즈마 디스플레이 패널(1)로부터 출사되는 빛의 휘도를 보다 높일 수 있다. 이하에서는 본 발명의 어드레스-디스플레이 중첩 구동 및 논리곱 구동의 방법이 보다 구체적으로 설명된다.
도 5는 본 발명의 제1 실시예에 따라 도 3의 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)에 인가되는 구동 신호들을 보여준다. 도 5에서 참조부호 SYG1은 제1 Y 그룹(YG1)의 구동 신호, SXG1은 제1 X 그룹(XG1)의 구동 신호, 그리고 SAR1...ABm은 모든 어드레스 전극 라인들(도 3의 AR1, AG1, AB1, ..., ARm, AGm, ABm)에 인가되는 데이터 신호를 각각 가리킨다.
도 5를 참조하면, 제1 XY 그룹쌍(XG1, YG1)에 Y 디스플레이 펄스들(PDY1, PDY2, ...)과 X 디스플레이 펄스들(PDX1, PDX2, ...)이 교호하게 인가된다. Y 디스플레이 펄스 PDY0및 제1 Y 디스플레이 펄스(PDY1) 사이의 시간에는 어느 한 서브필드(도 4의 SF1내지 SF8중에서 어느 하나)의 제1 XY 전극 라인쌍(X1, Y1)에 대한 주사 주기(TS1) 및 어드레스 주기(TA1)가 설정된다. 참조부호 TD1은 그 서브필드의 제1XY 전극 라인쌍(Y1, X1)에 대한 디스플레이 주기를 가리킨다.
어느 한 서브필드의 어느 한 XY 전극 라인쌍 예를 들어, 제1 XY 전극 라인쌍(X1, Y1)의 주사 주기(TS1)에서는, 그 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)의 Y 전극 라인들(도 3의 Y1, Y4, Y7)에 부극성의 Y 주사 펄스(PSY1)가 인가되고, X 전극 라인들(도 3의 X1, X2, X3)에 정극성의 X 주사 펄스(PSX1)가 인가된다. 이에 따라, 제1 Y 전극 라인(Y1) 주위의 방전 공간에 정극성의 벽전하들이 형성되고, 제1 X 전극 라인(X1) 주위의 방전 공간에 부극성의 벽전하들이 형성된다. 이 주사 펄스들(PSY1, PSX1)의 인가가 종료된 시점에서 제1 XY 전극 라인쌍(X1, Y1) 사이에 벽전하들로 인한 전압이 존재한다. 따라서, 제1 X 그룹(XG1)에 인가되는 부극성의 디스플레이 펄스(PDX1)에 의하여 제1 XY 전극 라인쌍(X1, Y1) 사이에서 방전이 수행되어, 제1 Y 전극 라인(Y1) 주위의 방전 공간에 부극성의 벽전하들이 형성되고, 제1 X 전극 라인(X1) 주위의 방전 공간에 정극성의 벽전하들이 형성된다.
이어지는 어드레스 주기(TA1)에서는, 제1 XY 전극 라인쌍(X1, Y1)에 상응하는 데이터 신호(SAR1...ABm)가 모든 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)에 인가되어, 선택되지 않은 방전셀들에 형성된 벽전하들이 소거된다. 즉, 부극성의 데이터 펄스(PA1)가 선택되지 않은 방전셀들의 어드레스 전극 라인들에 인가됨에 의하여, 선택되지 않은 방전셀들에 형성된 벽전하들이 소거된다.
이어지는 디스플레이 주기(TD1)에서는, 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)의 전극 라인들에 디스플레이 펄스들(PDY1, PDX2, PDY2, PDX3, PDY3, PDX4, ...)이 교호하게 인가되어, 벽전하들이 형성되어 있는 방전셀들에서 디스플레이 방전이 일어난다.
위 주사 및 어드레스 주기(TS1, TA1)의 구동 과정은 또다른 서브필드의 XY 전극 라인쌍이 속하는 XY 그룹쌍에 대하여 지속적으로 수행된다. 예를 들어, 제1 및 제2 디스플레이 펄스들(PDY1, PDY2) 사이의 시간에서 또다른 서브필드의 XY 전극 라인쌍에 대하여 주사 및 어드레스 단계들이 수행되고, 제2 및 제3 디스플레이 펄스들(PDY2, PDY3) 사이의 시간에서 또다른 서브필드의 XY 전극 라인쌍에 대하여 주사 및 어드레스 단계들이 수행된다.
도 6은 본 발명의 제2 실시예에 따라 도 3의 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)에 인가되는 구동 신호를 보여준다. 도 6에서 도 5와 동일한 참조부호는 동일한 기능의 대상을 가리킨다. 도 6을 참조하면, 어드레스 주기(TA1)에서, 선택되지 않은 방전셀들의 벽전하들을 소거하기 위한 어드레스 신호의 데이터 펄스(PA1)가 인가되는 동안에, 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)의 전극 라인들에 어드레스 신호의 데이터 펄스(PA1)와 동일한 극성의 바이어스 펄스들(PBX1, PBY1)이 인가된다. 이에 따라, 선택되지 않은 방전셀들의 벽전하들을 보다 많이 소거할 수 있다.
도 7은 도 6의 구동 파형에 의하여 제1 서브필드(도 4의 SF1)의 제1 XY 전극 라인쌍(도 3의 Y1, X1), 제1 서브필드(SF1)의 제2 XY 전극 라인쌍(도 3의 Y2, X2), 및 제2 서브필드(도 4의 SF2)의 제1 XY 전극 라인쌍(도 3의 Y1, X1)이 구동되는 과정을 보여준다. 도 7에서 도 6과 동일한 참조부호는 동일한 기능의 대상을 가리킨다. 참조부호 SYG2는 제2 Y 그룹(도 3의 YG2)의 구동 신호, SYG3은 제3 Y 그룹(도 3의 YG3)의 구동 신호, SXG2는 제2 X 그룹(도 3의 XG2)의 구동 신호, 그리고 SXG3은 제3 X 그룹(도 3의 XG3)의 구동 신호를 각각 가리킨다.
도 7을 참조하면, 제1 단위 구동 주기(0H ~ 1H)의 시작 시간에서 제1 서브필드(SF1)의 제1 XY 전극 라인쌍(X1, Y1)에 대한 주사 및 어드레스 단계가 수행된다. 다음에, 제1 Y 디스플레이 펄스(PDY1)와 제2 Y 디스플레이 펄스(PDY2) 사이의 시간 동안 제2 서브필드(SF2)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음). 다음에, 제2 Y 디스플레이 펄스(PDY2)와 제3 Y 디스플레이 펄스(PDY3) 사이의 시간에서 제3 서브필드(SF3)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음). 따라서, 제8 Y 디스플레이 펄스(PDY8)의 인가 직전에 제8 서브필드(도 4의 SF8)의 어느 한 XY 전극 라인쌍에 대한주사 및 어드레스 단계가 수행된다(도시되지 않음).
다음에, 제2 단위 구동 주기(1H ~ )의 시작 시간에서 제1 서브필드(SF1)의 제2 XY 전극 라인쌍(X2, Y2)에 대한 주사 및 어드레스 단계가 수행된다. 또한, 제9 Y 디스플레이 펄스(PDY9)와 제10 Y 디스플레이 펄스(PDY10) 사이의 시간에서 제2 서브필드(SF2)의 제1 XY 전극 라인쌍(X1, Y1)에 대한 주사 및 어드레스 단계가 수행된다. 다음에, 제10 Y 디스플레이 펄스(PDY10)와 제11 Y 디스플레이 펄스(PDY11) 사이에서 제3 서브필드(SF3)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음). 이와 마찬가지로, 제11 Y 디스플레이 펄스(PDY11)와 제12 Y 디스플레이 펄스(PDY12) 사이에서 제4 서브필드(SF4)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음).
도 8은 도 7의 디스플레이 펄스들의 극성이 정극성으로 변환된 상태를 보여준다. 도 8에서 도 7과 동일한 참조부호는 동일한 기능의 대상을 가리킨다.
도 8을 참조하면, 제1 단위 구동 주기(0H ~ 1H)의 시작 시간에서 제1 서브필드(도 4의 SF1)의 제1 XY 전극 라인쌍(X1, Y1)에 대한 주사 및 어드레스 단계가 수행된다. 그 과정을 상술하면, 제1 서브필드(SF1)의 어느 한 XY 전극 라인쌍 예를 들어, 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, SYG1)의 Y 전극 라인들(도 3의 Y1, Y4, Y7)에 정극성의 Y 주사 펄스(PSY1)가 인가되고, X 전극 라인들(도 3의X1, X2, X3)에 부극성의 X 주사 펄스(PSX1)가 인가된다. 이에 따라, 제1 Y 전극 라인(Y1) 주위의 방전 공간에 부극성의 벽전하들이 형성되고, 제1 X 전극 라인(X1) 주위의 방전 공간에 정극성의 벽전하들이 형성된다. 이 주사 펄스들(PSY1, PSX1)의 인가가 종료된 시점에서 제1 XY 전극 라인쌍(X1, Y1) 사이에 벽전하들로 인한 전압이 존재한다. 따라서, 제1 X 그룹(XG1)에 인가되는 정극성의 디스플레이 펄스(PDX1)에 의하여 제1 XY 전극 라인쌍(X1, Y1) 사이에서 방전이 수행되어, 제1 Y 전극 라인(Y1) 주위의 방전 공간에 정극성의 벽전하들이 형성되고, 제1 X 전극 라인(X1) 주위의 방전 공간에 부극성의 벽전하들이 형성된다.
다음에, 제1 XY 전극 라인쌍(X1, Y1)에 상응하는 데이터 신호(SAR1...ABm)가 모든 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)에 인가되어, 선택되지 않은 방전셀들에 형성된 벽전하들이 소거된다. 즉, 정극성의 데이터 펄스(PA1)가 선택되지 않은 방전셀들의 어드레스 전극 라인들에 인가됨에 의하여, 선택되지 않은 방전셀들에 형성된 벽전하들이 소거된다. 어드레스 신호의 데이터 펄스(PA1)가 인가되는 동안에, 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)의 전극 라인들에 어드레스 신호의 데이터 펄스(PA1)와 반대 극성의 바이어스 펄스들(PBX1, PBY1)이 인가된다. 이에 따라, 선택되지 않은 방전셀들의 벽전하들을 보다 많이 소거할 수 있다.
다음에 제1 단위 구동 주기(0H ~ 1H)의 종료 시점까지 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)의 전극 라인들에 디스플레이 펄스들(PDY1, PDX2, PDY2, PDX3, PDY3, PDX4, ...)이 교호하게 인가되어, 벽전하들이 형성되어 있는 방전셀들에서 디스플레이 방전이 일어난다. 여기서, 제1 Y 디스플레이 펄스(PDY1)와 제2 Y 디스플레이 펄스(PDY2) 사이에서 제2 서브필드(SF2)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음). 다음에, 제2 Y 디스플레이 펄스(PDY2)와 제3 Y 디스플레이 펄스(PDY3) 사이의 시간에서 제3 서브필드(SF3)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음). 따라서, 제8 Y 디스플레이 펄스(PDY8)의 인가 직전에 제8 서브필드(도 4의 SF8)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음).
다음에, 제2 단위 구동 주기(1H ~ )의 시작 시간에서 제1 서브필드(SF1)의 제2 XY 전극 라인쌍(X2, Y2)에 대한 주사 및 어드레스 단계가 수행된다. 또한, 제9 Y 디스플레이 펄스(PDY9)와 제10 Y 디스플레이 펄스(PDY10) 사이의 시간에서 제2 서브필드(SF2)의 제1 XY 전극 라인쌍(X1, Y1)에 대한 주사 및 어드레스 단계가 수행된다. 다음에, 제10 Y 디스플레이 펄스(PDY10)와 제11 Y 디스플레이 펄스(PDY11) 사이에서 제3 서브필드(SF3)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가수행된다(도시되지 않음). 이와 마찬가지로, 제11 Y 디스플레이 펄스(PDY11)와 제12 Y 디스플레이 펄스(PDY12) 사이에서 제4 서브필드(SF4)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음).
도 9는 본 발명의 제3 실시예에 따라 도 3의 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)에 인가되는 구동 신호들을 보여준다. 도 10은 도 9의 구동 파형에 의하여 제1 서브필드의 제1 XY 전극 라인쌍(X1, Y1), 제1 서브필드의 제2 XY 전극 라인쌍(X2, Y2), 및 제2 서브필드의 제1 XY 전극 라인쌍(X1, Y1)이 구동되는 과정을 보여준다. 도 11은 도 9의 각 시점에서의 방전셀들의 상태를 보여준다. 도 9, 10 및 11에서 도 7 및 8과 동일한 참조부호는 동일한 기능의 대상을 가리킨다. 도 11에서 참조부호 X는 어느 한 방전 셀의 X 전극, Y는 어느 한 방전 셀의 Y 전극, D는 어느 한 방전 셀의 어드레스 전극을 각각 가리킨다.
도 9, 10 및 11을 참조하면, 제1 단위 구동 주기(0H ~ 1H)의 시작 시간에서 제1 서브필드(도 4의 SF1)의 제1 XY 전극 라인쌍(X1, Y1)에 대한 주사 및 어드레스 단계가 수행된다. 그 과정을 상술하면, 제1 XY 전극 라인쌍(X1, Y1)의 주사 주기(TS1)에서는, 그 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)의 Y 전극 라인들(도 3의 Y1, Y4, Y7)에 부극성의 Y 리셋 펄스(PRY1)가 인가되고, X 전극 라인들(도 3의 X1, X2, X3)에 정극성의 X 리셋 펄스(PRX1)가 인가된다. 이에 따라, 제1 XY전극 라인쌍(X1, Y1) 주위의 방전 공간에 존재하는 벽전하들이 소거된다(t1 시점). 이와 같은 소거 동작은 이어지는 주사 및 어드레스 구동(t2, t3 시점)의 정확도를 높이기 위함이다.
다음에, 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)의 Y 전극 라인들(Y1, Y4, Y7)에 정극성의 Y 주사 펄스(PSY1)가 인가되고, X 전극 라인들(X1, X2, X3)에 부극성의 X 주사 펄스(PSX1)가 인가된다. 이에 따라, 제1 Y 전극 라인(Y1) 주위의 방전 공간에 부극성의 벽전하들이 형성되고, 제1 X 전극 라인(X1) 주위의 방전 공간에 정극성의 벽전하들이 형성된다(t2 시점). 이 주사 펄스들(PSY1, PSX1)의 인가가 종료된 시점에서 제1 XY 전극 라인쌍(X1, Y1) 사이에 벽전하들로 인한 전압이 존재한다.
이어지는 어드레스 주기(TA1)에서는, 제1 XY 전극 라인쌍(X1, Y1)에 상응하는 데이터 신호(SAR1...ABm)가 모든 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)에 인가되어, 선택되지 않은 방전셀들에 형성된 벽전하들이 소거된다. 즉, 정극성의 데이터 펄스(PA1)가 선택되지 않은 방전셀들의 어드레스 전극 라인들에 인가됨에 의하여, 선택되지 않은 방전셀들에 형성된 벽전하들이 소거된다. 어드레스 신호의 데이터 펄스(PA1)가 인가되는 동안에, 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)의 전극 라인들에 어드레스 신호의 데이터 펄스(PA1)와 반대 극성의바이어스 펄스들(PBX1, PBY1)이 인가된다. 이에 따라, 선택되지 않은 방전셀들의 벽전하들을 보다 많이 소거할 수 있다(t3 시점).
다음에 제1 단위 구동 주기(0H ~ 1H)의 종료 시점까지(TD1) 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, SYG1)의 전극 라인들에 부극성의 디스플레이 펄스들(PDY1, PDX2, PDY2, PDX3, PDY3, PDX4, ...)이 교호하게 인가되어, 벽전하들이 형성되어 있는 방전셀들에서 디스플레이 방전이 일어난다(t4 시점). 여기서, 제1 Y 디스플레이 펄스(PDY1)와 제2 Y 디스플레이 펄스(PDY2) 사이에서 제2 서브필드(SF2)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음). 다음에, 제2 Y 디스플레이 펄스(PDY2)와 제3 Y 디스플레이 펄스(PDY3) 사이의 시간에서 제3 서브필드(SF3)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음). 따라서, 제8 Y 디스플레이 펄스(PDY8)의 인가 직전에 제8 서브필드(도 4의 SF8)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음).
다음에, 제2 단위 구동 주기(1H ~ )의 시작 시간에서 제1 서브필드(SF1)의 제2 XY 전극 라인쌍(X2, Y2)에 대한 주사 및 어드레스 단계가 수행된다. 또한, 제9 Y 디스플레이 펄스(PDY9)와 제10 Y 디스플레이 펄스(PDY10) 사이의 시간에서 제2 서브필드(SF2)의 제1 XY 전극 라인쌍(X1, Y1)에 대한 주사 및 어드레스 단계가 수행된다. 다음에, 제10 Y 디스플레이 펄스(PDY10)와 제11 Y 디스플레이 펄스(PDY11) 사이에서 제3 서브필드(SF3)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음). 이와 마찬가지로, 제11 Y 디스플레이 펄스(PDY11)와 제12 Y 디스플레이 펄스(PDY12) 사이에서 제4 서브필드(SF4)의 어느 한 XY 전극 라인쌍에 대한 주사 및 어드레스 단계가 수행된다(도시되지 않음).
도 12는 본 발명의 제4 실시예에 따라 제1 서브필드의 제1 XY 전극 라인쌍(X1, Y1), 제1 서브필드의 제2 XY 전극 라인쌍(X2, Y2), 및 제2 서브필드의 제1 XY 전극 라인쌍(X1, Y1)이 구동되는 과정을 보여준다. 도 12에서 도 10과 동일한 참조부호는 동일한 기능의 대상을 가리킨다. 도 12의 구동 파형들은 도 10의 구동 파형들에 주기적인 바이어스 펄스들(PBY1, PBX1, ..., PBY9, PBX9, PBY10, PBX10, ...)이 더 포함되어 있다. 즉, 모든 XY 그룹들(도 3의 YG1, ..., YGn/3, XG1, ..., XGn/3)의 전극 라인들에 각각의 디스플레이 펄스(PDY0, PDX1, ..., PDY12, PDX13, ...)가 인가되기 전에, 어드레스 단계에서 인가되는 바이어스 펄스(PBY1, PBX1, PBY9, PBX9, PBY10, PBX10)와 동일한 극성과 전압의 바이어스 펄스가 인가된다. 이에 따라, 시간적 오차에 따른 구동 오류를 줄일 수 있다.
도 13은 본 발명의 제5 실시예에 따라 제1 서브필드의 제1 XY 전극 라인쌍(X1, Y1), 제1 서브필드의 제2 XY 전극 라인쌍(X2, Y2), 및 제2 서브필드의제1 XY 전극 라인쌍(X1, Y1)이 구동되는 과정을 보여준다. 도 13에서 도 12와 동일한 참조부호는 동일한 기능의 대상을 가리킨다. 도 13의 구동 파형들은 도 12의 구동 파형들에 주기적인 보조 펄스들(PSY1, ..., PSX1, ...)이 더 포함되어 있다. 즉, 모든 XY 그룹들(도 3의 YG1, ..., YGn/3, XG1, ..., XGn/3)의 전극 라인들에 각각의 디스플레이 펄스(PDY0, PDX1, ..., PDY12, PDX13, ...)가 인가되기 전에 바이어스 펄스(PBY1, PBX1, ..., PBY9, PBX9, PBY10, PBX10, ...) 인가되고, 이 바이어스 펄스가 인가되기 전에, 주사 단계에서 인가되는 주사 펄스(PSY1, PSX1, PSY9, PSX9, PSY10, PSX10)와 동일한 극성과 전압의 보조 펄스가 인가된다. 이에 따라, 시간적 오차에 따른 구동 오류를 보다 줄일 수 있다.
도 14는 본 발명의 제6 실시예에 따라 제1 서브필드의 제1 XY 전극 라인쌍(X1, Y1)과 제2 XY 전극 라인쌍(X2, Y2)이 구동되는 과정을 보여준다. 도 14에서 도 10과 동일한 참조부호는 동일한 기능의 대상을 가리킨다. 도 14의 구동 방법은 도 10의 구동 방법에 있어서 주사 및 어드레스 단계들 사이의 휴지기를 더 포함한다.
도 14를 참조하면, 주사 펄스들(PSX1, PSY1)이 제1 XY 그룹쌍(도 3의 XG1, YG1)에 인가된 후, 데이터 펄스(PA9)가 인가되기 전까지 제1 단위 구동 주기(0H ~ 1H)에 상응하는 시간의 제1 휴지기가 존재한다. 이 제1 휴지기에서는, 제1 XY 전극 라인쌍(도 3의 X1, Y1) 사이의 주사 방전으로 인한 공간 전하들을 적절히 소거하기 위하여, 휴지 펄스들(PPY1, PPX1, ..., PPY8)이 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)의 전극 라인들에 인가된다. 이에 따라, 제1 XY 전극 라인쌍(X1, Y1) 주위의 방전 공간에 공간 전하들이 과다하게 형성되지 않으며 안정된 상태를 가진다.
제1 Y 휴지 펄스(PPY1)와 제2 Y 휴지 펄스(PPY2) 사이의 시간에서는 제2 서브필드의 어느 한 XY 전극 라인쌍에서 주사 방전이 일어난다. 따라서, 제7 Y 휴지 펄스(PPY7)와 제8 Y 휴지 펄스(PPY8) 사이의 시간에서는 제8 서브필드의 어느 한 XY 전극 라인쌍에서 주사 방전이 일어난다.
제2 단위 구동 주기(1H ~ 2H)의 시작 시간에는 주사 펄스들(PSX9, PSY9)이 제2 XY 그룹쌍(도 3의 XG1, YG2)에 인가된 후, 데이터 펄스(PA17)가 인가되기 전까지 제2 단위 구동 주기(1H ~ 2H)에 상응하는 시간의 제9 휴지기가 존재한다. 제9 Y 휴지 펄스(PPY9)와 제10 Y 휴지 펄스(PPY10) 사이의 시간에서는 제2 서브필드의 어느 한 XY 전극 라인쌍에서 주사 방전이 일어난다. 따라서, 제15 Y 휴지 펄스(PPY15)와 제16 Y 휴지 펄스(PPY16) 사이의 시간에서는 제8 서브필드의 어느 한 XY 전극 라인쌍에서 주사 방전이 일어난다.
제3 단위 구동 주기(2H ~ 3H)의 시작 시간에서는 제1 서브필드의 제3 XY 전극 라인쌍(X3, Y3)에서 주사 방전이 일어난다(PSX17및 PSY17참조). 그리고, 데이터 펄스(도시되지 않음)가 인가되기 전까지 제3 단위 구동 주기(2H ~ 3H)에 상응하는 시간의 제17 휴지기가 존재한다. 제18 X 휴지 펄스(PPX18)의 직전 및 직후 시간에 제2 서브필드의 제1 XY 전극라인쌍(X1, Y1)이 주사된다(PRX18, PRY18, PSX18및 PSY18참조).
도 15는 본 발명의 제7 실시예에 따라 제1 서브필드의 제1 XY 전극 라인쌍(X1, Y1)과 제2 XY 전극 라인쌍(X2, Y2)이 구동되는 과정을 보여준다. 도 15에서 도14와 동일한 참조부호는 동일한 기능의 대상을 가리킨다.
도 15를 참조하면, 리셋 펄스들(PRX1, PRY1)이 제1 XY 그룹쌍(도 3의 XG1, YG1)에 인가된 후, 주사 펄스들(PSX9, PSY9)이 인가되기 전까지 단위 구동 주기(0H ~ 1H)와 같은 시간의 제1 휴지기가 존재한다. 이 제1 휴지기에서는, 제1 XY 전극 라인쌍(도 3의 X1, Y1) 사이의 리셋 방전으로 인한 공간 전하들을 적절히 소거하기 위하여, 휴지 펄스들(PPY1, PPX1, ..., PPY8)이 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)의 전극 라인들에 인가된다. 이에 따라, 제1 XY 전극 라인쌍(X1, Y1) 주위의 방전 공간에 공간 전하들이 과다하게 형성되지 않으며 안정된 상태를 가진다.
제1 Y 휴지 펄스(PPY1)와 제2 Y 휴지 펄스(PPY2) 사이의 시간에서는 제2 서브필드의 어느 한 XY 전극 라인쌍에서 리셋 방전이 일어난다(도시되지 않음). 따라서, 제7 Y 휴지 펄스(PPY7)와 제8 Y 휴지 펄스(PPY8) 사이의 시간에서는 제8 서브필드의 어느 한 XY 전극 라인쌍에서 리셋 방전이 일어난다(도시되지 않음).
제2 단위 구동 주기(1H ~ 2H)의 시작 시간에는 리셋 펄스들(PRX9, PRY9)이 제2 XY 그룹쌍(도 3의 XG1, YG2)에 인가된 후, 주사 펄스들(PSX17, PSY17)이 인가되기 전까지 제2 단위 구동 주기(1H ~ 2H)에 상응하는 시간의 제9 휴지기가 존재한다. 제9 Y 휴지 펄스(PPY9)와 제10 Y 휴지 펄스(PPY10) 사이의 시간에서는 제2 서브필드의 어느 한 XY 전극 라인쌍에서 리셋 방전이 일어난다(도시되지 않음). 따라서, 제15 Y 휴지 펄스(PPY15)와 제16 Y 휴지 펄스(PPY16) 사이의 시간에서는 제8 서브필드의 어느 한 XY 전극 라인쌍에서 리셋 방전이 일어난다(도시되지 않음).
제3 단위 구동 주기(2H ~ 3H)의 시작 시간에서는 제1 서브필드의 제3 XY 전극 라인쌍(X3, Y3)에서 리셋 방전이 일어난다(PRX17및 PRY17참조). 그리고, 주사 펄스(도시되지 않음)가 인가되기 전까지 단위 구동 주기(2H ~ 3H)와 같은 시간의 제17 휴지기가 존재한다. 이 리셋 방전(PRX17및 PRY17참조)의 후에는 제2 서브필드의 제1 XY 전극라인쌍(X1, Y1)에서 리셋 방전이 수행된다(PRY18및 PRX18참조).
도 16은 본 발명의 제8 실시예에 따라 제1 서브필드의 제1 XY 전극 라인쌍(X1, Y1), 제2 XY 전극 라인쌍(X2, Y2), 및 제3 XY 전극 라인쌍(X3, Y3)이 구동되는 과정을 보여준다. 도 16에서 도15와 동일한 참조부호는 동일한 기능의 대상을 가리킨다.
도 16을 참조하면, 리셋 펄스들(PRX1, PRY1)이 제1 XY 그룹쌍(도 3의 XG1, YG1)에 인가된 후, 주사 펄스들(PSX9, PSY9)이 인가되기 전까지 단위 구동 주기(0H ~ 1H)와 같은 시간의 제1 휴지기가 존재한다. 또한, 데이터 펄스들(PA9)이 디스플레이되지 않을 어드레스 전극 라인들에 인가된 후, 디스플레이 펄스들(PDY17, ...)이 인가되기 전까지 단위 구동 주기(1H ~ 2H)와 같은 시간의 제2 휴지기가 존재한다. 이 제1 및 제2 휴지기들에서는, 제1 XY 전극 라인쌍(도 3의 X1, Y1) 사이의 리셋 또는 어드레스 방전으로 인한 공간 전하들을 적절히 소거하기 위하여, 휴지 펄스들(PPY1, ...)이 제1 XY 전극 라인쌍(X1, Y1)이 속하는 XY 그룹쌍(XG1, YG1)의 전극 라인들에 인가된다. 이에 따라, 제1 XY 전극 라인쌍(X1, Y1) 주위의 방전 공간에 공간 전하들이 과다하게 형성되지 않으며 안정된 상태를 가진다.
제1 Y 휴지 펄스(PPY1)와 제2 Y 휴지 펄스(PPY2) 사이의 시간에서는 제2 서브필드의 어느 한 XY 전극 라인쌍에서 리셋 방전이 일어난다(도시되지 않음). 따라서, 제7 Y 휴지 펄스(PPY7)와 제8 Y 휴지 펄스(PPY8) 사이의 시간에서는 제8 서브필드의 어느 한 XY 전극 라인쌍에서 리셋 방전이 일어난다(도시되지 않음). 이어지는 제2 단위 구동 주기(1H ~ 2H)에 있어서, 제8 Y 휴지 펄스(PPY8)와 제9 Y 휴지 펄스 사이의 시간에서는 제1 서브필드의 제1 XY 전극 라인쌍에 대한 어드레스 방전이 수행된다(PBX9, PBY9, PA9참조). 따라서, 제15 및 제16 Y 휴지 펄스들(PPY15, PPY16) 사이의 시간에서는 제8 서브필드의 어느 한 XY 전극 라인쌍에 어드레스 방전이 수행된다(도시되지 않음).
한편, 제8 Y 휴지 펄스(PPY8)및 제9 Y 휴지 펄스(PPY9) 사이의 시간에 리셋 펄스들(PRX9, PRY9)이 제2 XY 그룹쌍(XG1, YG2)에 인가된 후, 주사 펄스들(PSX17, PSY17)이 인가되기 전까지 단위 구동 주기(1H ~ 2H)와 같은 시간의 제1 휴지기가 존재한다. 또한, 데이터 펄스들(PA17)이 디스플레이되지 않을 어드레스 전극 라인들에 인가된 후, 디스플레이 펄스들이 인가되기 전까지 단위 구동 주기와 같은 시간의 제2 휴지기가 존재한다.
제9 및 제10 Y 휴지 펄스들 사이의 시간에서는 제2 서브필드의 어느 한 XY 전극 라인쌍에서 리셋 방전이 일어난다(도시되지 않음). 따라서, 제15 및 제16 Y 휴지 펄스들(PPY15, PPY16) 사이의 시간에서는 제8 서브필드의 어느 한 XY 전극 라인쌍에서 리셋 방전이 일어난다(도시되지 않음). 이어지는 제3 단위 구동 주기(2H ~ 3H)에 있어서, 제16 및 제17 Y 휴지 펄스들 사이의 시간에서는 제1 서브필드의 제2 XY 전극 라인쌍에 대한 어드레스 방전이 수행된다(PBX17, PBY17, PA17참조). 따라서, 제23 및 제24 Y 휴지 펄스들 사이의 시간에서는 제8 서브필드의 어느 한 XY 전극 라인쌍에 어드레스 방전이 수행된다(도시되지 않음).
이와 마친가지로, 제16 및 제17 Y 휴지 펄스들 사이의 시간에 리셋펄스들(PRX17, PRY17)이 제3 XY 그룹쌍(XG1, YG3)에 인가된 후, 주사 펄스들(PSX25, PSY25)이 인가되기 전까지 단위 구동 주기(2H ~ 3H)와 같은 시간의 제1 휴지기가 존재한다. 또한, 데이터 펄스들(PA25)이 디스플레이되지 않을 어드레스 전극 라인들에 인가된 후, 디스플레이 펄스들이 인가되기 전까지 단위 구동 주기와 같은 시간의 제2 휴지기가 존재한다.
제17 및 제18 Y 휴지 펄스들 사이의 시간에서는 제2 서브필드의 어느 한 XY 전극 라인쌍에서 리셋 방전이 일어난다(도시되지 않음). 따라서, 제23 및 제24 Y 휴지 펄스들 사이의 시간에서는 제8 서브필드의 어느 한 XY 전극 라인쌍에서 리셋 방전이 일어난다(도시되지 않음). 이어지는 제4 단위 구동 주기(3H ~ 4H)에 있어서, 제24 및 제25 Y 휴지 펄스들 사이의 시간에서는 제1 서브필드의 제3 XY 전극 라인쌍(X3, Y3)에 대한 어드레스 방전이 수행된다(PBX25, PBY25, PA25참조). 한편, 제24 및 제25 Y 휴지 펄스들 사이의 시간에서는 제2 서브필드의 제1 XY 전극 라인쌍(X1, Y1)에 대한 리셋 방전이 수행된다(PRX26, PRY27참조).
이상 설명된 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법에 의하면, 각각의 XY 전극 라인쌍이 자신이 속하는 XY 그룹쌍 별로 구동되므로 논리곱 구동이 수행된다. 또한, 주사, 어드레스, 디스플레이 및 제2 구동 단계들의 반복 수행에 의하여 각 서브필드가 중첩적으로 구동된다. 이에 따라, 논리곱 구동에 의하여 X, Y 구동 회로의 구동 소자들의 수를 줄일 수 있을 뿐만 아니라,어드레스-디스플레이 중첩 구동에 의하여 플라즈마 디스플레이 패널로부터 출사되는 빛의 휘도를 보다 높일 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.

Claims (11)

  1. 서로 대향 이격된 앞쪽 기판과 뒷쪽 기판을 갖고, 상기 기판들 사이에 X 및 Y 전극 라인들이 서로 나란하게 형성되고, 어드레스 전극 라인들이 상기 X 및 Y 전극 라인들에 대하여 직교하게 형성되어, 각 교차점에 상응하는 방전셀이 설정되는 플라즈마 디스플레이 패널에 대하여, 상기 X 전극 라인들을 복수의 X 그룹들로 등분하고 상기 Y 전극 라인들도 복수의 Y 그룹들로 등분하되, 서로 인접된 각각의 XY 전극 라인쌍이 속하는 각각의 XY 그룹쌍이 모두 다르게 설정하고, 상기 X, Y 전극 라인들을 X, Y 그룹 단위로 공통 결선하여 구동하되, 단위 디스플레이 주기에서 계조 디스플레이를 위한 적어도 제1 및 제2 서브필드들을 중첩적으로 구동하는 방법에 있어서,
    상기 제1 서브필드의 한 XY 전극 라인쌍이 속하는 XY 그룹쌍의 Y 전극 라인들에 제1 극성의 Y 주사 펄스를 인가함과 동시에 X 전극 라인들에 상기 제1 극성과 반대인 제2 극성의 X 주사 펄스를 인가하여, 상기 XY 전극 라인쌍 주위의 방전 공간에 벽전하들을 형성하는 주사 단계;
    상기 제1 서브필드의 XY 전극 라인쌍에 상응하는 데이터 신호를 모든 어드레스 전극 라인들에 인가하여, 선택되지 않은 방전셀들에 형성된 벽전하들을 소거하는 어드레스 단계;
    상기 XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들에 디스플레이 펄스들을 교호하게 인가하여, 벽전하들이 형성되어 있는 방전셀들에서 디스플레이 방전이 일어나게 하는 디스플레이 단계;
    상기 제2 서브필드의 한 XY 전극 라인쌍이 속하는 XY 그룹쌍에 대하여 상기 주사, 어드레스 및 디스플레이 단계를 수행하되, 상기 어드레스 단계가 서로 다른 시간에 수행되게 하는 제2 구동 단계; 및
    상기 주사, 어드레스, 디스플레이 및 제2 구동 단계들을 상기 제1 및 제2 서브필드들의 나머지 XY 전극 라인쌍들이 속하는 XY 그룹쌍에 대하여 반복 수행하는 반복 단계를 포함한 플라즈마 디스플레이 패널의 구동 방법.
  2. 제1항에 있어서, 상기 어드레스 단계에서,
    상기 선택되지 않은 방전셀들의 벽전하들을 소거하기 위한 어드레스 신호의 펄스가 인가되는 동안에, 상기 XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들에 바이어스 펄스들을 인가함으로써, 상기 선택되지 않은 방전셀들의 벽전하들을 보다 많이 소거하는 플라즈마 디스플레이 패널의 구동 방법.
  3. 제2항에 있어서, 상기 디스플레이 단계에서,
    상기 XY 그룹쌍의 전극 라인들에 상기 각각의 디스플레이 펄스가 인가되기전에, 상기 어드레스 단계에서 인가되는 바이어스 펄스와 동일한 극성과 전압의 바이어스 펄스를 상기 XY 그룹쌍의 전극 라인들에 각각 인가하는 플라즈마 디스플레이 패널의 구동 방법.
  4. 제1항에 있어서, 상기 주사 단계에서,
    상기 XY 그룹쌍의 전극 라인들에 상기 주사 펄스들을 인가하기 전에, 상기 XY 그룹쌍의 Y 전극 라인들에 상기 제2 극성의 리셋 펄스를 인가함과 동시에 X 전극 라인들에 상기 제1 극성의 리셋 펄스를 인가하여, 벽전하들을 소거하는 플라즈마 디스플레이 패널의 구동 방법.
  5. 제4항에 있어서, 상기 주사 단계에서,
    상기 리셋 펄스들이 인가된 후로부터 상기 주사 펄스들이 인가되기 전까지, 일정한 휴지 시간이 존재함으로써 상기 XY 전극 라인쌍 주위의 방전 공간에 공간 전하들이 과다하게 형성되지 않으며 안정되게 하는 플라즈마 디스플레이 패널의 구동 방법.
  6. 제5항에 있어서, 상기 주사 단계에서,
    상기 휴지 시간에 상기 공간 전하들을 적절히 소거하기 위한 휴지 펄스들이 상기 XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들에 인가되는 플라즈마 디스플레이 패널의 구동 방법.
  7. 제1항에 있어서, 상기 디스플레이 단계에서,
    상기 XY 그룹쌍의 전극 라인들에 상기 각각의 디스플레이 펄스가 인가되기 전에, 상기 주사 단계에서 인가되는 주사 펄스와 동일한 극성과 전압의 보조 펄스를 상기 XY 그룹쌍의 전극 라인들에 각각 인가하는 플라즈마 디스플레이 패널의 구동 방법.
  8. 제1항에 있어서,
    상기 주사 단계가 종료된 시점으로부터 상기 어드레스 단계가 시작되는 시점 사이에, 일정한 휴지 시간이 존재함으로써 상기 XY 전극 라인쌍 주위의 방전 공간에 공간 전하들이 과다하게 형성되지 않으며 안정되게 하는 플라즈마 디스플레이 패널의 구동 방법.
  9. 제8항에 있어서,
    상기 휴지 시간에 상기 공간 전하들을 적절히 소거하기 위한 휴지 펄스들이 상기 XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들에 인가되는 플라즈마 디스플레이 패널의 구동 방법.
  10. 제1항에 있어서,
    상기 어드레스 단계가 종료된 시점으로부터 상기 디스플레이 단계가 시작되는 시점 사이에, 일정한 휴지 시간이 존재함으로써 상기 XY 전극 라인쌍 주위의 방전 공간에 공간 전하들이 과다하게 축적되지 않으며 안정되게 하는 플라즈마 디스플레이 패널의 구동 방법.
  11. 제10항에 있어서,
    상기 휴지 시간에 상기 공간 전하들을 적절히 소거하기 위한 휴지 펄스들이 상기 XY 전극 라인쌍이 속하는 XY 그룹쌍의 전극 라인들에 인가되는 플라즈마 디스플레이 패널의 구동 방법.
KR1020000055476A 2000-09-21 2000-09-21 플라즈마 디스플레이 패널의 구동 방법 KR100346390B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020000055476A KR100346390B1 (ko) 2000-09-21 2000-09-21 플라즈마 디스플레이 패널의 구동 방법
JP2001155967A JP4418127B2 (ja) 2000-09-21 2001-05-24 プラズマディスプレイパネルの駆動方法
EP01305045A EP1191510B1 (en) 2000-09-21 2001-06-11 Method for driving plasma display panel
DE60108694T DE60108694T2 (de) 2000-09-21 2001-06-11 Steuerverfahren für eine Plasmaanzeigetafel
CNB011217030A CN1232939C (zh) 2000-09-21 2001-06-18 驱动等离子体显示板的方法
US09/922,767 US6677921B2 (en) 2000-09-21 2001-08-07 Method of driving plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000055476A KR100346390B1 (ko) 2000-09-21 2000-09-21 플라즈마 디스플레이 패널의 구동 방법

Publications (2)

Publication Number Publication Date
KR20020022913A true KR20020022913A (ko) 2002-03-28
KR100346390B1 KR100346390B1 (ko) 2002-08-01

Family

ID=19689735

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000055476A KR100346390B1 (ko) 2000-09-21 2000-09-21 플라즈마 디스플레이 패널의 구동 방법

Country Status (6)

Country Link
US (1) US6677921B2 (ko)
EP (1) EP1191510B1 (ko)
JP (1) JP4418127B2 (ko)
KR (1) KR100346390B1 (ko)
CN (1) CN1232939C (ko)
DE (1) DE60108694T2 (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2383675B (en) * 2001-12-27 2004-07-07 Hitachi Ltd Method for driving plasma display panel
JP2003345292A (ja) * 2002-05-24 2003-12-03 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネルの駆動方法
KR100603282B1 (ko) * 2002-07-12 2006-07-20 삼성에스디아이 주식회사 어드레싱 전력을 최소화한 3-전극 플라즈마 디스플레이장치의 구동 방법
KR100508930B1 (ko) * 2003-10-01 2005-08-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 장치 및 구동 방법
US7015881B2 (en) * 2003-12-23 2006-03-21 Matsushita Electric Industrial Co., Ltd. Plasma display paired addressing
KR100515363B1 (ko) * 2004-05-11 2005-09-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
US7528802B2 (en) 2004-05-11 2009-05-05 Samsung Sdi Co., Ltd. Driving method of plasma display panel
US7269371B2 (en) 2004-06-10 2007-09-11 Lexmark International, Inc. Imaging apparatus having interface device for print mode selection
KR20050122791A (ko) * 2004-06-25 2005-12-29 엘지전자 주식회사 플라즈마 표시 패널의 구동 방법
CN100373431C (zh) * 2004-09-10 2008-03-05 南京Lg同创彩色显示系统有限责任公司 等离子显示器寻址方法及装置
JP2007035627A (ja) * 2005-07-21 2007-02-08 Samsung Sdi Co Ltd プラズマディスプレイ装置およびその駆動方法
CN100461238C (zh) * 2005-09-09 2009-02-11 中华映管股份有限公司 倍频扫描方法及具有倍频扫描方法的显示器
KR100726651B1 (ko) * 2005-10-17 2007-06-08 엘지전자 주식회사 플라즈마 디스플레이 장치 및 구동 방법
CN105609070B (zh) * 2016-01-04 2018-06-05 重庆京东方光电科技有限公司 一种显示装置及其驱动方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100515821B1 (ko) * 1997-05-20 2005-12-05 삼성에스디아이 주식회사 플라즈마 방전 표시 소자 및 그 구동 방법
EP0938073A3 (en) * 1998-02-24 2000-08-02 Lg Electronics Inc. Circuit and method for driving plasma display panel
JP3420938B2 (ja) * 1998-05-27 2003-06-30 富士通株式会社 プラズマディスプレイパネル駆動方法および駆動装置

Also Published As

Publication number Publication date
CN1343965A (zh) 2002-04-10
US6677921B2 (en) 2004-01-13
EP1191510A3 (en) 2003-05-28
EP1191510A2 (en) 2002-03-27
EP1191510B1 (en) 2005-02-02
JP2002099244A (ja) 2002-04-05
JP4418127B2 (ja) 2010-02-17
DE60108694T2 (de) 2006-01-12
DE60108694D1 (de) 2005-03-10
CN1232939C (zh) 2005-12-21
US20020033781A1 (en) 2002-03-21
KR100346390B1 (ko) 2002-08-01

Similar Documents

Publication Publication Date Title
US5541618A (en) Method and a circuit for gradationally driving a flat display device
US7375702B2 (en) Method for driving plasma display panel
KR100737194B1 (ko) 플라즈마 디스플레이 장치
KR100346390B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
US6795044B2 (en) Plasma display panel and driving method thereof
KR100337882B1 (ko) 플라즈마 표시 패널의 구동방법
KR100581899B1 (ko) 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동 방법
KR100297700B1 (ko) 플라즈마 표시 패널의 구동방법
KR20010046097A (ko) 플라즈마 표시 패널의 구동 방법
JPH11265163A (ja) Ac型pdpの駆動方法
KR100251154B1 (ko) 교류 플라즈마 표시장치 및 그 패널 구동방법
KR20020037520A (ko) 논리곱 및 라인 중첩 방법들을 포함하는 플라즈마디스플레이 패널의 구동방법
KR100313112B1 (ko) 플라즈마 표시 패널의 구동 방법
JP2002132216A (ja) プラズマ表示パネルの駆動方法
KR100490529B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100313115B1 (ko) 플라즈마 표시 패널의 구동방법
KR100310689B1 (ko) 플라즈마 표시 패널의 구동방법
KR100366104B1 (ko) 플라즈마 표시 패널의 구동방법
KR20030090373A (ko) 효과적으로 초기화 단계들이 수행되는 플라즈마디스플레이 패널의 구동 방법
KR100509592B1 (ko) 플라즈마 표시 패널의 구동방법
KR20020029485A (ko) 분할 구동형 플라즈마 표시패널의 구동방법
KR20020019670A (ko) 플라즈마 표시 패널의 구동 방법
KR20030045960A (ko) 정확한 색온도 및 색좌표를 얻기 위한 플라즈마디스플레이 패널의 구동 방법
KR20040071456A (ko) 플라즈마 디스플레이 패널의 구동방법과 그 장치
KR20010046094A (ko) 플라즈마 표시 패널의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120625

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20130621

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee