KR20010046094A - 플라즈마 표시 패널의 구동 방법 - Google Patents

플라즈마 표시 패널의 구동 방법 Download PDF

Info

Publication number
KR20010046094A
KR20010046094A KR1019990049709A KR19990049709A KR20010046094A KR 20010046094 A KR20010046094 A KR 20010046094A KR 1019990049709 A KR1019990049709 A KR 1019990049709A KR 19990049709 A KR19990049709 A KR 19990049709A KR 20010046094 A KR20010046094 A KR 20010046094A
Authority
KR
South Korea
Prior art keywords
electrode lines
sub
display
pixels
fields
Prior art date
Application number
KR1019990049709A
Other languages
English (en)
Inventor
이성찬
염정덕
강경호
Original Assignee
김순택
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김순택, 삼성에스디아이 주식회사 filed Critical 김순택
Priority to KR1019990049709A priority Critical patent/KR20010046094A/ko
Publication of KR20010046094A publication Critical patent/KR20010046094A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명에 따른 구동 방법은, 서로 대향 이격된 앞쪽 기판과 뒷쪽 기판을 갖고, 이 기판들 사이에 X 및 Y 전극 라인들이 서로 나란하게 형성되고, 어드레스 전극 라인들이 X 및 Y 전극 라인들에 대하여 직교하게 형성되어, 각 교차점에 상응하는 화소가 설정된 플라즈마 표시 패널에 대하여, 각 Y 전극 라인에 소정의 시차를 두고 주사 펄스가 인가됨과 동시에 상응하는 표시 데이터 신호가 각 어드레스 전극 라인에 인가됨으로써 표시될 화소들에 벽전하들이 형성되고, X 및 Y 전극 라인들에 표시 방전용 펄스들이 교호하게 인가됨으로써 벽전하들이 형성되었던 화소들에서 표시 방전이 일어나게 하며, 이전 서브-필드로부터 남아있는 벽전하들을 제거하면서 공간 전하들을 형성시키기 위한 리셋 펄스가 Y 전극 라인의 주사 순서대로 Y 전극 라인에 인가되는 구동 방법이다. 여기서, 사용자에 의하여 전원이 공급된 시점으로부터 표시 데이터 신호가 최초로 플라즈마 표시 패널에 인가되는 시점까지의 시간 동안에 플라즈마 표시 패널의 모든 화소들에 벽전하들을 형성시켜 표시 방전이 일어난다.

Description

플라즈마 표시 패널의 구동 방법{Method for driving plasma display panel}
본 발명은, 플라즈마 표시 패널의 구동 방법에 관한 것으로서, 보다 상세하게는, 3-전극 면방전 방식의 플라즈마 표시 패널의 구동 방법에 관한 것이다.
도 1은 일반적인 3-전극 면방전 방식의 플라즈마 표시 패널의 구조를 보여준다. 도 2는 도 1의 플라즈마 표시 패널의 전극 라인 패턴을 보여준다. 도 3은 도 1의 패널의 한 화소의 예를 보여준다. 도면들을 참조하면, 일반적인 면방전 플라즈마 표시 패널(1)의 앞면 및 뒷면 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(A1, A2, ..., Am-1, Am), 유전체층(11, 15), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X1, ..., Xn), 형광체(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(A1, A2, ..., Am-1, Am)은 뒷면 글라스 기판(13)의 앞면에 일정한 패턴으로 형성된다. 하부 유전체층(15)은 어드레스 전극 라인들(A1, A2, ..., Am-1, Am)의 앞면에 전면(全面) 도포된다. 하부 유전체층(15)의 앞면에는 격벽(17)들이 어드레스 전극 라인들(A1, A2, ..., Am-1, Am)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 화소의 방전 영역을 구획하고 각 화소 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광체(16)는, 격벽(17)들 사이에 도포된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(A1, A2, ..., Am-1, Am)과 직교되도록 앞면 글라스 기판(10)의 뒷면에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 화소를 규정한다. 각 X 전극 라인(X1, ..., Xn)과 각 Y 전극 라인(Y1, ..., Yn)은 투명한 도전성 재질의 ITO(Indium Tin Oxide) 전극 라인(도 3의 Xna, Yna)과 금속 재질의 버스 전극 라인(도 3의 Xnb, Ynb)이 결합되어 형성된다. 상부 유전체층(11)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒷면에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 일산화마그네슘(MgO)층(12)은 상부 유전체층(11)의 뒷면에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
이와 같은 플라즈마 표시 패널에 기본적으로 적용되는 구동 방식은, 리셋, 어드레스 및 표시 방전 단계가 단위 서브필드에서 순차적으로 수행되게 하는 방식이다. 리셋 단계에서는 이전(以前) 서브필드에서의 잔여 벽전하들이 소거되고 공간 전하들이 고르게 생성되도록 구동한다. 어드레스 단계에서는 선택된 화소들에서 벽전하들이 형성되도록 구동한다. 그리고 표시 방전 단계에서는 어드레스 단계에서 벽전하들이 형성된 화소들에서 빛이 발생되도록 구동한다. 즉, 모든 X 전극 라인들(X1, ..., Xn)과 모든 Y 전극 라인들(Y1, ..., Yn)에 상대적으로 높은 전압의 펄스를 교호하게 인가하면, 벽전하들이 형성된 화소들에서 면 방전을 일으킨다. 이때, 가스층에서 플라즈마가 형성되고, 그 자외선 방사에 의하여 형광체(16)가 여기되어 빛이 발생된다.
도 4는 일반적인 플라즈마 표시 패널의 구동 방법에 의한 단위 표시 주기 예를 들어, 순차 구동 방식에서의 단위 프레임 또는 비월 구동 방식에서의 단위 필드의 구성을 보여준다. 도 4에 도시된 구동 방법을 통상적으로 어드레스-표시 중첩(Multiple Address Overlapping Display) 구동 방법이라 부른다. 이 구동 방법에 의하면, 모든 X 전극 라인들(도 1의 X1, ..., Xn)과 모든 Y 전극 라인들(Y1, ..., Y480)에 표시 방전용 펄스들이 지속적으로 인가되고, 리셋 또는 어드레스용 펄스들이 각 표시 방전용 펄스 사이에서 인가된다. 즉, 단위 서브-필드 내에서 리셋 및 어드레스 단계는 개별적인 Y 전극 라인 또는 그룹에 대하여 순차적으로 수행되고, 그 나머지 시간 동안에는 표시 방전 단계가 수행된다. 이에 따라, 어드레스-표시 분리(Address-Display Separation) 구동 방법에 비하여 표시 휘도가 높아지는 잇점이 있다. 여기서, 어드레스-표시 분리 구동 방법이란, 단위 서브 필드 내에서 리셋 및 어드레스 단계들이 어느 한 주기를 차지하면서 모든 Y 전극 라인들(Y1, ..., Y480)에 대하여 수행된 후에 표시 방전 단계가 수행되는 방법을 말한다.
도 4를 참조하면, 단위 프레임은 시분할 계조 표시를 위하여 8 개의 서브-필드들(SF1, ..., SF8)로 구분된다. 각 서브-필드에서는 리셋, 어드레스 및 표시 방전 단계들이 수행되고, 각 서브-필드에 할당되는 시간은 계조에 상응하는 표시 방전 시간에 의하여 결정된다. 예를 들어, 8 비트 영상 데이터로써 프레임 단위로 256 계조를 표시하는 경우에 단위 프레임(일반적으로 1/60초)이 256 단위 시간으로 이루어진다면, 최하위 비트(Least Significant Bit)의 영상 데이터에 따라 구동되는 제1 서브-필드(SF1)는 1(20) 단위 시간, 제2 서브-필드(SF2)는 2(21) 단위 시간, 제3 서브-필드(SF3)는 4(22) 단위 시간, 제4 서브-필드(SF4)는 8(23) 단위 시간, 제5 서브-필드(SF5)는 16(24) 단위 시간, 제6 서브-필드(SF6)는 32(25) 단위 시간, 제7 서브-필드(SF7)는 64(26) 단위 시간, 그리고 최상위 비트(Most Significant Bit)의 영상 데이터에 따라 구동되는 제8 서브-필드(SF8)는 128(27) 단위 시간을 각각 가진다. 즉, 각 서브-필드들에 할당된 단위 시간들의 합은 257 단위 시간이므로, 255 계조 표시가 가능하며, 여기에 어느 서브-필드에서도 표시 방전이 되지 않는 계조를 포함하면 256 계조 표시가 가능하다.
제1 서브-필드(SF1)에서 제1 Y 전극 라인(Y1) 또는 제1 Y 전극 라인 그룹(예를 들어, Y1, ..., Y4)에 대하여 어드레스 단계가 수행된 후 표시 방전 단계가 수행되면, 제2 서브-필드(SF2)에서 제1 Y 전극 라인(Y1) 또는 제1 Y 전극 라인 그룹(Y1, ..., Y4)에 대하여 어드레스 단계가 수행된다. 이와 같은 과정은 이어지는 서브 필드들(SF3, ..., SF8)에 대해서도 동일하게 적용된다. 예를 들어, 제7 서브-필드(SF7)에서 제2 Y 전극 라인(Y2) 또는 제2 Y 전극 라인 그룹(Y5, ..., Y8)에 대하여 어드레스 단계가 수행된 후 표시 방전 단계가 수행되면, 제8 서브-필드(SF8)에서 제2 Y 전극 라인(Y2) 또는 제2 Y 전극 라인 그룹(Y5, ..., Y8)에 대하여 어드레스 단계가 수행된다. 단위 서브 필드의 시간은 단위 프레임의 시간과 같지만, 각 단위 서브-필드는 구동되는 Y 전극 라인들(Y1, ..., Y480)을 기준으로 서로 중첩되어 단위 프레임을 구성한다. 따라서, 모든 시점에서 모든 서브-필드들(SF1, ..., SF8)이 존재하므로, 각 어드레스 단계의 수행을 위하여 각 표시 방전용 펄스 사이에 서브-필드들의 수에 따른 어드레스용 시간 슬롯들이 설정된다.
상기와 같은 어드레스-표시 중첩 구동 방법의 하나로서, 각 표시 방전용 펄스 사이에 각 서브-필드(SF1, ..., SF8)의 순서에 의하여 어드레스 단계가 수행되는 구동 방법이 상용화되고 있다. 이와 같은 구동 방법에 있어서, 종래에는, 사용자에 의하여 전원이 공급된 시점으로부터 표시 데이터 신호가 최초로 플라즈마 표시 패널에 인가되는 시점까지의 시간 동안에 아무런 동작이 취해지지 않았다. 물론, 설정된 구동 패턴에 따른 리셋 펄스들, 주사 펄스들 및 표시 방전용 펄스들이 인가되지만, 어드레스 전극 라인들(도 1의 A1, A2, ..., Am-1, Am)에 표시 데이터 신호가 인가되지 않으므로 아무런 방전도 수행되지 않는다. 이에 따라, 이전 서브-필드에서 표시되었던 화소들에서 보다 정확한 어드레싱 및 표시 방전이 수행된다는 프라이밍 효과를 초기에 이용하지 못하고 있다. 즉, 모든 화소들에 형성되는 공간 전하들의 양이 상대적으로 적으므로 화질이 상대적으로 떨어진다.
본 발명의 목적은, 플라즈마 표시 패널의 구동 방법에 있어서, 모든 화소들에 형성되는 공간 전하들의 양을 상대적으로 많게 하여 화질을 높일 수 있는 구동 방법을 제공하는 것이다.
도 1은 일반적인 3-전극 면방전 방식의 플라즈마 표시 패널의 구조를 보여주는 내부 사시도이다.
도 2는 도 1의 플라즈마 표시 패널의 전극 라인 패턴도이다.
도 3은 도 1의 패널의 한 화소의 예를 보여주는 단면도이다.
도 4는 일반적인 플라즈마 표시 패널의 구동 방법에 의한 단위 표시 주기의 구성을 보여주는 타이밍도이다.
도 5는 본 발명에 따른 구동 방법에 의한 초기화 표시 주기 내의 구동 신호들을 보여주는 전압 파형도이다.
도 6은 도 5의 주기 T31부터 T42까지에서의 각 서브-필드의 상응하는 Y 및 X 전극 라인에 인가되는 구동 신호들의 상세 파형도이다.
〈도면의 주요 부분에 대한 부호의 설명〉
1...플라즈마 표시 패널, 10...앞면 글라스 기판,
11, 15...유전체층, 12...일산화마그네슘층,
13...뒷면 글라스 기판, 14...방전 공간,
16...형광체, 17...격벽,
X1, ..., Xn...X 전극 라인, Y1, ..., Yn...Y 전극 라인,
A1, ..., Am...어드레스 전극 라인, Xna, Yna...ITO 전극 라인,
Xnb, Ynb...버스 전극 라인. SF1, ...SF8...서브-필드,
SX1..4, SX5..8...X 전극 구동 신호, GND...접지 전압,
SY1, ..., SY8...Y 전극 구동 신호, SA1..m...표시 데이터 신호,
2, 5...표시 방전용 펄스, 3...리셋 펄스,
4...표시 데이터 펄스, 6...주사 펄스.
상기 목적을 이루기 위한 본 발명의 구동 방법은, 서로 대향 이격된 앞쪽 기판과 뒷쪽 기판을 갖고, 상기 기판들 사이에 X 및 Y 전극 라인들이 서로 나란하게 형성되고, 어드레스 전극 라인들이 상기 X 및 Y 전극 라인들에 대하여 직교하게 형성되어, 각 교차점에 상응하는 화소가 설정된 플라즈마 표시 패널에 대하여, 상기 각 Y 전극 라인에 소정의 시차를 두고 주사 펄스가 인가됨과 동시에 상응하는 표시 데이터 신호가 상기 각 어드레스 전극 라인에 인가됨으로써 표시될 화소들에 벽전하들이 형성되고, 상기 X 및 Y 전극 라인들에 표시 방전용 펄스들이 교호하게 인가됨으로써 상기 벽전하들이 형성되었던 화소들에서 표시 방전이 일어나게 하며, 이전 서브-필드로부터 남아있는 벽전하들을 제거하면서 공간 전하들을 형성시키기 위한 리셋 펄스가 상기 Y 전극 라인의 주사 순서대로 상기 Y 전극 라인에 인가되는 구동 방법이다. 여기서, 사용자에 의하여 전원이 공급된 시점으로부터 상기 표시 데이터 신호가 최초로 상기 플라즈마 표시 패널에 인가되는 시점까지의 시간 동안에 상기 플라즈마 표시 패널의 모든 화소들에 상기 벽전하들을 형성시켜 상기 표시 방전이 일어난다.
이에 따라, 전원이 인가된 후의 초기화 단계에서 상기 모든 화소들에 표시 방전이 일어나므로, 모든 화소들에 형성되는 공간 전하들의 양을 상대적으로 많게 하여 화질을 높일 수 있다. 또한, 이 전면 표시 방전으로 인하여 초기화 단계에서의 사용자의 시감이 안정될 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다.
도 5는 본 발명에 따른 구동 방법에 의한 초기화 표시 주기 내의 구동 신호들을 보여준다. 이 초기화 표시 주기의 구동 패턴은 정규 표시 주기의 것과 동일하지만, 모든 어드레스 전극 라인들(도 1의 A1, ..., Am)에 인가되는 표시 데이터 신호들(SA1..m)에서 차이가 있다. 즉, 이 초기화 표시 주기에서의 표시 데이터 신호들(SA1..m)은 모든 화소들의 방전을 위하여 미리 설정되어 있는 패턴을 가진다. 도 5를 참조하면, 8 개의 서브-필드들중에서 가장 나중에 주사되는 순서를 가진 서브-필드들(도 4의 SF4및 SF8)의 주사 시기(tA4, tA8)에서만 표시 데이터 펄스들(4)이 발생된다.
도 5에서 참조부호 SY1, ..., SY8은 각 서브-필드의 상응하는 Y 전극 라인에 인가되는 구동 신호들을 가리킨다. 보다 상세하게는, SY1은 제1 서브-필드(도 4의 SF1)의 어느 한 Y 전극 라인에 인가되는 구동 신호를, SY2는 제2 서브-필드(도 4의 SF2)의 어느 한 Y 전극 라인에 인가되는 구동 신호를, SY3은 제3 서브-필드(도 4의 SF3)의 어느 한 Y 전극 라인에 인가되는 구동 신호를, SY4는 제4 서브-필드(도 4의 SF4)의 어느 한 Y 전극 라인에 인가되는 구동 신호를, SY5는 제5 서브-필드(도 4의 SF5)의 어느 한 Y 전극 라인에 인가되는 구동 신호를, SY6은 제6 서브-필드(도 4의 SF6)의 어느 한 Y 전극 라인에 인가되는 구동 신호를, SY7은 제7 서브-필드(도 4의 SF7)의 어느 한 Y 전극 라인에 인가되는 구동 신호를, 그리고 SY8은 제8 서브-필드(도 4의 SF8)의 어느 한 Y 전극 라인에 인가되는 구동 신호를 각각 가리킨다. 참조부호 SX1..4, SX5..8은 주사되는 Y 전극 라인들에 상응하는 X 전극 라인 그룹들에 인가되는 구동 신호들을, 그리고 GND는 접지 전압을 가리킨다. 도 6은 도 5의 주기 T31부터 T42까지에서의 각 서브-필드의 상응하는 Y 및 X 전극 라인에 인가되는 구동 신호들을 보다 상세히 보여준다.
도 5 및 6을 참조하면, 사용자에 의하여 전원이 공급된 시점으로부터 표시 데이터 신호가 최초로 상기 플라즈마 표시 패널에 인가되는 시점까지의 시간 동안에, 8 개의 서브-필드들중에서 가장 나중에 주사되는 순서를 가진 서브-필드들(SF4및 SF8)의 주사 시기(tA4, tA8)에서만 표시 데이터 펄스들(4)이 항상 발생된다. 이에 따라 제4 및 제8 서브-필드들(SF4및 SF8)에서는 모든 화소들에서 표시 방전이 일어나므로, 모든 화소들에 형성되는 공간 전하들의 양을 상대적으로 많게 하여 화질을 높일 수 있다. 또한, 이 전면 표시 방전으로 인하여 초기화 단계에서의 사용자의 시감이 안정될 수 있다.
물론, 모든 주사 시기(tA1, ..., tA8)에서 표시 데이터 펄스들(4)이 항상 발생되게 하여 벽전하들을 형성시킴으로써 모든 서브-필드들(SF1, ..., SF8)의 모든 화소들에서 표시 방전이 일어나게 할 수도 있다. 하지만, 가장 나중에 주사되는 순서를 가진 서브-필드들(SF4및 SF8)에서만 모든 화소들에서 표시 방전이 일어나게 하여도 프라이밍 효과를 충분히 높일 수 있으므로, 절전에 일조할 수 있다.
도 5 및 6의 구동 패턴은 이어지는 정규 표시 주기에도 동일하게 적용되고, 단지 표시 데이터 신호들(SA1..m)만이 각 주사 시기(tA1, ..., tA8)에서 변화되어야 할 것이다. 따라서, 도 5 및 6을 참조하여 정규 표시 주기의 구동 방법을 아래에 설명함으로써 초기화 표시 주기 및 정규 표시 주기의 구동 방법이 동시에 이해될 수 있을 것이다.
X 전극 라인들(도 1의 X1, ..., Xn)과 모든 Y 전극 라인들(Y1, ..., Y480)에 표시 방전용 펄스들(2, 5)이 지속적으로 인가되고, 리셋 펄스(3) 또는 주사 펄스(6)가 각 표시 방전용 펄스(2, 5) 사이에서 인가된다. 여기서, 복수의 서브-필드들(SF1, ..., SF8)의 상응하는 Y 전극 라인들에 대하여 리셋 또는 어드레스용 펄스들이 인가된다.
리셋 펄스(3)가 인가된 후 주사 펄스(6)가 인가될 때까지에는 소정의 휴지기간을 두어 상응하는 화소 영역에서 공간 전하들이 원활하게 분포되게 한다. 도 5에서 시간 T12, T21, T22및 T31은 제1 내지 제4 서브-필드들의 Y 전극 라인 그룹에 상응하는 휴지기간을, 그리고 T22, T31, T32및 T41은 제5 내지 제8 서브-필드들의 Y 전극 라인 그룹에 상응하는 휴지기간을 가리킨다. 각 휴지 기간에 인가되는 표시 방전용 펄스들(5)은 실제 표시 방전을 일으키지 못하고 상응하는 화소 영역에서 공간 전하들이 원활하게 분포되게 한다. 하지만, 휴지기간 외에 인가되는 표시 방전용 펄스들(2)은 주사 펄스(6) 및 표시 데이터 신호(SA1..m)에 의하여 벽전하들이 형성되었던 화소들에서 표시 방전이 일어나게 한다.
휴지 기간에 인가되는 표시 방전용 펄스들(5)중에서 최종 펄스들과 이에 이어지는 첫 번째 표시 방전용 펄스들(2) 사이(T32또는 T42)에는 4 회의 어드레싱이 수행된다. 예를 들어, T32시간에는 제1 내지 제4 서브-필드들의 상응하는 Y 전극 라인 그룹에 대하여 어드레싱이 수행된다. 또한, T42시간에는 제5 내지 제8 서브-필드들의 상응하는 Y 전극 라인 그룹에 대하여 어드레싱이 수행된다. 도 4의 설명시 언급된 바와 같이, 모든 시점에서 모든 서브-필드들(SF1, ..., SF8)이 존재하므로, 각 어드레스 단계의 수행을 위하여 각 표시 방전용 펄스 사이에 서브-필드들의 수에 따른 어드레스용 시간 슬롯들이 설정된다.
Y 전극 라인들(Y1, ..., Y480)에 동시에 인가되는 표시 방전용 펄스들(2, 5)의 종료 이후에는 X 전극 라인들(X1, ..., Xn)에 동시에 인가되는 표시 방전용 펄스들(2, 5)이 시작된다. 이 X 전극 라인들(X1, ..., Xn)에 동시에 인가되는 표시 방전용 펄스들(2, 5)의 종료 이후에 Y 전극 라인들(Y1, ..., Y480)에 동시에 인가되는 표시 방전용 펄스들(2, 5)이 시작되기 전까지 주사 펄스들(6) 및 이에 상응하는 표시 데이터 신호들이 인가된다.
이상 설명된 바와 같이, 본 발명에 따른 플라즈마 표시 패널의 구동 방법에 의하면, 전원이 인가된 후의 초기화 단계에서 상기 모든 화소들에 표시 방전이 일어나므로, 모든 화소들에 형성되는 공간 전하들의 양을 상대적으로 많게 하여 화질을 높일 수 있다. 또한, 이 전면 표시 방전으로 인하여 초기화 단계에서의 사용자의 시감이 안정될 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.

Claims (3)

  1. 서로 대향 이격된 앞쪽 기판과 뒷쪽 기판을 갖고, 상기 기판들 사이에 X 및 Y 전극 라인들이 서로 나란하게 형성되고, 어드레스 전극 라인들이 상기 X 및 Y 전극 라인들에 대하여 직교하게 형성되어, 각 교차점에 상응하는 화소가 설정된 플라즈마 표시 패널에 대하여, 상기 각 Y 전극 라인에 소정의 시차를 두고 주사 펄스가 인가됨과 동시에 상응하는 표시 데이터 신호가 상기 각 어드레스 전극 라인에 인가됨으로써 표시될 화소들에 벽전하들이 형성되고, 상기 X 및 Y 전극 라인들에 표시 방전용 펄스들이 교호하게 인가됨으로써 상기 벽전하들이 형성되었던 화소들에서 표시 방전이 일어나게 하며, 이전 서브-필드로부터 남아있는 벽전하들을 제거하면서 공간 전하들을 형성시키기 위한 리셋 펄스가 상기 Y 전극 라인의 주사 순서대로 상기 Y 전극 라인에 인가되는 구동 방법에 있어서,
    사용자에 의하여 전원이 공급된 시점으로부터 상기 표시 데이터 신호가 최초로 상기 플라즈마 표시 패널에 인가되는 시점까지의 시간 동안에 상기 플라즈마 표시 패널의 모든 화소들에 상기 벽전하들을 형성시켜 상기 표시 방전이 일어나는 구동 방법.
  2. 제1항에 있어서,
    상기 Y 전극 라인들에 동시에 인가되는 표시 방전용 펄스들의 종료 시점에서 상기 X 전극 라인들에 동시에 인가되는 표시 방전용 펄스들이 시작되고, 상기 X 전극 라인들에 동시에 인가되는 표시 방전용 펄스들의 종료 이후에 상기 Y 전극 라인들에 동시에 인가되는 표시 방전용 펄스들이 시작되기 전까지 상기 주사 펄스들 및 표시 데이터 신호들이 복수의 서브-필드들의 상응하는 Y 전극 라인들에 대하여 순차적으로 인가되는 구동 방법.
  3. 제2항에 있어서,
    상기 복수의 서브-필드들중에서 가장 나중에 주사되는 순서를 가진 서브-필드들에서만 모든 화소들이 표시 방전을 수행하는 구동 방법.
KR1019990049709A 1999-11-10 1999-11-10 플라즈마 표시 패널의 구동 방법 KR20010046094A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990049709A KR20010046094A (ko) 1999-11-10 1999-11-10 플라즈마 표시 패널의 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990049709A KR20010046094A (ko) 1999-11-10 1999-11-10 플라즈마 표시 패널의 구동 방법

Publications (1)

Publication Number Publication Date
KR20010046094A true KR20010046094A (ko) 2001-06-05

Family

ID=19619392

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990049709A KR20010046094A (ko) 1999-11-10 1999-11-10 플라즈마 표시 패널의 구동 방법

Country Status (1)

Country Link
KR (1) KR20010046094A (ko)

Similar Documents

Publication Publication Date Title
KR100337882B1 (ko) 플라즈마 표시 패널의 구동방법
KR100313113B1 (ko) 플라즈마 표시 패널의 구동 방법
US20080316147A1 (en) Methods for resetting and driving plasma display panels in which address electrode lines are electrically floated
US6628250B1 (en) Method for driving plasma display panel
US20020067321A1 (en) Plasma display panel and method of driving the same capable of providing high definition and high aperture ratio
KR100313116B1 (ko) 플라즈마 표시 패널의 구동 방법
KR100313114B1 (ko) 플라즈마 표시 패널의 구동방법
KR100346381B1 (ko) 플라즈마 표시 패널의 구동방법 및 장치
KR100313112B1 (ko) 플라즈마 표시 패널의 구동 방법
KR100313115B1 (ko) 플라즈마 표시 패널의 구동방법
KR100313111B1 (ko) 플라즈마 표시 패널의 구동 방법
KR100310689B1 (ko) 플라즈마 표시 패널의 구동방법
KR20010046094A (ko) 플라즈마 표시 패널의 구동 방법
KR100502341B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100509592B1 (ko) 플라즈마 표시 패널의 구동방법
KR100490529B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100573169B1 (ko) 홀짝 교대로 어드레싱을 수행하는 플라즈마 디스플레이패널의 구동 방법
KR100615306B1 (ko) 유지 방전을 급속히 안정화시키는 플라즈마 디스플레이패널의 구동 방법
KR100603396B1 (ko) 홀짝 교대로 어드레싱을 수행하는 플라즈마 디스플레이패널의 구동 방법
KR100647641B1 (ko) X 구동부를 사용하지 않는 플라즈마 디스플레이 패널의구동 방법
KR20050121855A (ko) 2개의 구동부들만을 사용하는 플라즈마 디스플레이 패널의구동 방법
KR20050121856A (ko) 플라즈마 디스플레이 패널의 구동 방법
JP2001175224A (ja) プラズマ表示パネルの駆動方法
KR20060053312A (ko) 홀짝 교대로 어드레싱을 수행하는 플라즈마 디스플레이패널의 구동 방법
KR20070089361A (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application