KR20020017822A - 오동작 시 데이터를 복구할 수 있는 메모리 집적 회로 카드 - Google Patents
오동작 시 데이터를 복구할 수 있는 메모리 집적 회로 카드 Download PDFInfo
- Publication number
- KR20020017822A KR20020017822A KR1020000051336A KR20000051336A KR20020017822A KR 20020017822 A KR20020017822 A KR 20020017822A KR 1020000051336 A KR1020000051336 A KR 1020000051336A KR 20000051336 A KR20000051336 A KR 20000051336A KR 20020017822 A KR20020017822 A KR 20020017822A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- amount
- storage area
- memory
- money
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06Q—INFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
- G06Q20/00—Payment architectures, schemes or protocols
- G06Q20/04—Payment circuits
- G06Q20/06—Private payment circuits, e.g. involving electronic currency used among participants of a common payment scheme
- G06Q20/065—Private payment circuits, e.g. involving electronic currency used among participants of a common payment scheme using e-cash
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Storage Device Security (AREA)
Abstract
본 발명은 오동작 시 비휘발성 메모리의 특정 부분에 이전의 데이터를 저장하고, 이를 발행자가 다시 읽을 수 있도록 하여, 오동작 시 데이터를 복구할 수 있는 메모리 집적 회로 카드를 제공하기 위한 것으로, 이를 위해 본 발명은 메모리 집적 회로 카드에 있어서, 패리티 비트가 추가된 금액 데이터를 저장하는 금액 저장 영역 및 상기 금액 저장 영역의 데이터를 백업하여 저장하는 예비 금액 저장 영역으로 이루어지는 비휘발성 메모리; 오동작 및 보안상의 문제 발생 시, 이를 검출하여 상기 비휘발성 메모리의 금액 저장 영역에 저장된 데이터를 지우는 보안 회로부; 상기 보안 회로부가 동작할 경우 이를 검출하여 그 값을 저장하는 저장 수단; 상기 비휘발성 메모리의 금액 저장 영역으로부터 읽은 데이터의 패리티 비트를 이용하여 해당 데이터가 정상적인 값인지를 판별하는 패리티 계산 회로부; 상기 제1 저장 수단의 값과 상기 패리티 계산 회로부의 계산 결과값을 부정논리곱하기 위한 부정논리곱 수단; 및 상기 부정논리곱 수단의 결과 신호에 응답하여 상기 비휘발성 메모리로부터 읽은 데이터가 비정상적인 값인 경우 상기 금액 저장 영역에 저장된 데이터를 상기 예비 금액 영역에 복사하고, 데이터가 정상적인 값인 경우에는 사용금액을 사용 시간 또는 양에 따라 상기 금액 저장 영역에 저장된 데이터를 차감하는 금액 복사 제어 회로부를 포함한다.
Description
본 발명은 메모리 집적 회로(Integrated Circuit) 카드에 관한 것으로, 특히메모리 카드의 오동작에 의해 금액 등의 중요한 데이터가 지워지는 경우 이를 복구하기 위한 장치에 관한 것이다.
일반적으로, 메모리 집적 회로(이하, IC라 함) 카드는 금액 등의 데이터를 저장하는 비휘발성 메모리와, 오동작을 검출하는 전압 검출기와, PIN(Personal Identification Number)을 정해진 회수 이상 잘못 입력하였을 때 비휘발성 메모리에 저장된 데이터를 지우는 보안 회로 등으로 구성된다.
이와 같이 구성되는 종래의 메모리 IC 카드에서는 전원 전압의 불규칙적인 변동에 의한 보안 회로의 작동으로 칩이 리셋되거나, 또는 금액을 변경하는 중간에 사용자나 단말기의 오동작에 의해 카드가 단말기에서 빠져 나와 비휘발성 메모리로의 쓰기 동작이 도중에 중단됨으로써 비휘발성 메모리의 데이터 금액에 오류가 일어나는 경우 이를 복구할 수가 없었다. 특히, 정해진 횟수 이상 PIN을 잘못 입력하였을 때 저장된 내용을 자동으로 지우거나, 읽기 및 쓰기를 금지시키는 기능을 가진 메모리 IC 카드의 경우에는 정상적으로 카드를 사용하던 중에 의도적이거나 오동작에 의해 내용이 지워지게 되면, 카드를 발행한 발행자가 이를 다시 읽어볼 수 있는 기능이 없기 때문에 사용한 금액을 알 수가 없어 전액을 환불해 주어야 하는 문제가 있었다.
본 발명은 상기 문제점을 해결하기 위하여 안출된 것으로써, 오동작 시 비휘발성 메모리의 특정 부분에 이전의 데이터를 저장하고, 이를 발행자가 다시 읽을수 있도록 하여, 오동작 시 데이터를 복구할 수 있는 메모리 집적 회로 카드를 제공하는데 그 목적이 있다.
도 1은 본 발명의 일실시예에 따른 메모리 IC 카드의 블록도.
* 도면의 주요 부분에 대한 설명
100 : 비휘발성 메모리
120 : 보안 회로부
140 : 보안 회로 검출 결과 레지스터
160 : 부정논리곱 게이트
180 : 금액 복사 제어 회로부
200 : 패리티 계산 회로부
상기 목적을 달성하기 위한 본 발명은 메모리 집적 회로 카드에 있어서, 패리티 비트가 추가된 금액 데이터를 저장하는 금액 저장 영역 및 상기 금액 저장 영역의 데이터를 백업하여 저장하는 예비 금액 저장 영역으로 이루어지는 비휘발성 메모리; 오동작 및 보안상의 문제 발생 시, 이를 검출하여 상기 비휘발성 메모리의 금액 저장 영역에 저장된 데이터를 지우는 보안 회로부; 상기 보안 회로부가 동작할 경우 이를 검출하여 그 값을 저장하는 저장 수단; 상기 비휘발성 메모리의 금액 저장 영역으로부터 읽은 데이터의 패리티 비트를 이용하여 해당 데이터가 정상적인 값인지를 판별하는 패리티 계산 회로부; 상기 제1 저장 수단의 값과 상기 패리티 계산 회로부의 계산 결과값을 부정논리곱하기 위한 부정논리곱 수단; 및 상기 부정논리곱 수단의 결과 신호에 응답하여 상기 비휘발성 메모리로부터 읽은 데이터가 비정상적인 값인 경우 상기 금액 저장 영역에 저장된 데이터를 상기 예비 금액 영역에 복사하고, 데이터가 정상적인 값인 경우에는 사용금액을 사용 시간 또는 양에 따라 상기 금액 저장 영역에 저장된 데이터를 차감하는 금액 복사 제어 회로부를 포함하여 이루어진다.
이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부된 도면을 참조하여 설명하기로 한다.
도 1은 본 발명의 일실시예에 따른 메모리 IC 카드의 블록도이다.
도 1에 도시된 바와 같이, 본 발명의 메모리 IC 카드는 패리티 비트가 추가된 금액 데이터를 저장하는 금액 저장 영역과 금액 저장 영역의 데이터를 백업하여 저장하는 예비 금액 저장 영역으로 이루어지는 비휘발성 메모리(100)와, 오동작을 검출하는 전압 검출기를 포함하여 PIN을 정해진 회수 이상 잘못 입력하였을 때 비휘발성 메모리(100)에 저장된 데이터를 지우는 보안 회로부(120)와, 보안 회로부(120)가 동작할 경우 이를 검출하여 그 값을 저장하는 보안 회로 검출 결과 레지스터(140)와, 비휘발성 메모리(100)의 금액 저장 영역으로부터 읽은 데이터의 패리티 비트를 이용해 해당 데이터가 정상적인 값인지를 판별하는 패리티 계산 회로부(200), 레지스터(140)의 값과 패리티 계산 회로부(200)의 계산 결과를 부정논리곱하기 위한 부정논리곱 게이트(160)와, 부정논리곱 게이트(160)의 결과 신호에 응답하여 비휘발성 메모리(100)로부터 읽은 데이터가 비정상적인 값인 경우 금액 저장 영역에 저장된 데이터를 예비 금액 영역에 복사하고, 데이터가 정상적인 값인 경우에는 사용금액을 사용 시간 또는 양에 따라 금액 저장 영역에 저장된 데이터를 차감하는 금액 복사 제어 회로부(180)로 이루어진다.
여기서, 비휘발성 메모리(100)에 저장되는 금액 데이터는 데이터에 오동작이 일어났을 경우 단말기가 금액을 읽었을 때 그 오동작을 쉽게 판별할 수 있도록 패리티 비트를 포함하며, 예비 금액 저장 영역에 저장하는 금액 데이터도 마찬가지로 패리티 비트가 추가되어 저장된다.
도 1을 참조하여, 본 발명의 동작을 상세히 설명한다.
상술한 바와 같이, 전압의 불안정이나 사용자의 부주의, 혹은 카드 판독기의 불량 등의 여러 가지 이유에 의해 오동작이 발생하여 카드가 금액 저장 영역에 금액을 써넣다가 비휘발성 메모리(100)의 쓰기 동작이 비정상적으로 중단된 경우 자체 전원을 가지지 않은 카드는 비휘발성 메모리(100)에 원하지 않은 데이터를 남기고 쓰기 동작이 멈춰진다. 이러한 경우 사용자가 다시 카드를 사용하기 위해 단말기에 카드를 삽입하면 단말기는 정상적인 초기화 동작을 마치고 일반적인 인증 과정을 거쳐 정상적인 카드인지를 확인한 후 금액 저장 영역에 저장된 금액 데이터를 읽어낸다. 이후, 읽어낸 데이터를 패리티 비트 계산회로부(200)에서 데이터의 패리티 비트를 이용해 정상적인 값인지 비정상적으로 쓰여진 값인지를 판별하여 정상적인 경우에는 패리티 계산회로부(200)의 출력 신호를 입력받은 부정논리곱 게이트(160)의 출력 신호에 응답하여 금액 복사 제어 회로부(180)에서 사용시간에 따라 금액을 차감하여 써넣는 정상 동작을 지속적으로 수행하고, 패리티 비트에 의해 비정상적인 데이터라고 판정되면 패리티 계산회로부(200)의 출력 신호를 입력받은 부정논리곱 게이트(160)의 출력 신호에 따라서 금액 복사 제어 회로부(180)는 비휘발성 메모리(100)의 금액 저장 영역에 저장되어 있는 금액 데이터를 예비 금액 저장 영역으로 복사한다.
만일, 금액 저장 영역은 정상적인 내용으로 판정되었으나, 예비 금액 저장 영역의 값이 비정상적일 경우에는 반대로 금액 저장 영역의 값을 예비 금액 저장 영역에 복사하고 사용금액을 사용 시간 또는 양에 따라 차감한다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술 사상의 범위 내에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.
상기와 같이 이루어지는 본 발명은, 백업 기능을 이용하여 이전의 데이터를 비휘발성 메모리의 특정 부분에 저장함으로써 금액 데이터의 비정상적인 파괴를 방지하고 보안상의 문제로 카드 사용이 불가능하게 될 경우 발행자가 백업된 데이터를 다시 읽어 최초 발행 금액을 전부 환불해주지 않아도 되는 효과가 있다.
Claims (2)
- 메모리 집적 회로 카드에 있어서,패리티 비트가 추가된 금액 데이터를 저장하는 금액 저장 영역 및 상기 금액 저장 영역의 데이터를 백업하여 저장하는 예비 금액 저장 영역으로 이루어지는 비휘발성 메모리;오동작 및 보안상의 문제 발생 시, 이를 검출하여 상기 비휘발성 메모리의 금액 저장 영역에 저장된 데이터를 지우는 보안 회로부;상기 보안 회로부가 동작할 경우 이를 검출하여 그 값을 저장하는 저장 수단;상기 비휘발성 메모리의 금액 저장 영역으로부터 읽은 데이터의 패리티 비트를 이용하여 해당 데이터가 정상적인 값인지를 판별하는 패리티 계산 회로부;상기 제1 저장 수단의 값과 상기 패리티 계산 회로부의 계산 결과값을 부정논리곱하기 위한 부정논리곱 수단; 및상기 부정논리곱 수단의 결과 신호에 응답하여 상기 비휘발성 메모리로부터 읽은 데이터가 비정상적인 값인 경우 상기 금액 저장 영역에 저장된 데이터를 상기 예비 금액 영역에 복사하고, 데이터가 정상적인 값인 경우에는 사용금액을 사용 시간 또는 양에 따라 상기 금액 저장 영역에 저장된 데이터를 차감하는 금액 복사 제어 회로부를 포함하여 이루어지는 메모리 집적 회로 카드.
- 제 1 항에 있어서, 상기 보안 회로부는,상기 메모리 집적 회로 카드로 인가되는 전원 전압의 레벨에 응답하여 오동작을 검출하기 위한 전압 검출 수단을 포함하는 것을 특징으로 하는 메모리 집적 회로 카드.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000051336A KR20020017822A (ko) | 2000-08-31 | 2000-08-31 | 오동작 시 데이터를 복구할 수 있는 메모리 집적 회로 카드 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000051336A KR20020017822A (ko) | 2000-08-31 | 2000-08-31 | 오동작 시 데이터를 복구할 수 있는 메모리 집적 회로 카드 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20020017822A true KR20020017822A (ko) | 2002-03-07 |
Family
ID=19686573
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000051336A KR20020017822A (ko) | 2000-08-31 | 2000-08-31 | 오동작 시 데이터를 복구할 수 있는 메모리 집적 회로 카드 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20020017822A (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100471147B1 (ko) * | 2002-02-05 | 2005-03-08 | 삼성전자주식회사 | 보안 기능을 갖는 반도체 집적 회로 |
-
2000
- 2000-08-31 KR KR1020000051336A patent/KR20020017822A/ko not_active Application Discontinuation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100471147B1 (ko) * | 2002-02-05 | 2005-03-08 | 삼성전자주식회사 | 보안 기능을 갖는 반도체 집적 회로 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7343496B1 (en) | Secure transaction microcontroller with secure boot loader | |
JP4000654B2 (ja) | 半導体装置及び電子機器 | |
JP2002351685A (ja) | 不揮発性メモリのデータ更新方法及び制御装置 | |
PL173398B1 (pl) | Sposób zapisu danych do pamięci nieulotnej w urządzeniu stanowiącym układ scalony oraz urządzenie stanowiące układ scalony | |
EP0593244B1 (en) | Secure IC card system with reusable prototype card | |
JP2002062956A (ja) | 停電処理方法及び停電処理装置 | |
US20040186947A1 (en) | Access control system for nonvolatile memory | |
JP2002015584A (ja) | 不揮発性メモリのリードプロテクト回路 | |
KR20020017822A (ko) | 오동작 시 데이터를 복구할 수 있는 메모리 집적 회로 카드 | |
JPS59107483A (ja) | Icカ−ドへの書込み処理方法 | |
JPS59107491A (ja) | Icカ−ド | |
JPH07175725A (ja) | 半導体記憶装置 | |
JPH0822422A (ja) | メモリ装置 | |
JPS58209000A (ja) | Icカ−ド | |
US20070274302A1 (en) | Data Storage Device, Memory Managing Method, and Program | |
RU2353973C2 (ru) | Безопасный способ изменения данных, записанных в карточке с памятью | |
JPH11327911A (ja) | 画像形成装置 | |
JPH06231312A (ja) | Icカード再発行方法 | |
JPS6215686A (ja) | 使用者メモリの釈放方法および装置 | |
JPH10161942A (ja) | 情報記憶方法及び情報記憶装置及び情報処理装置 | |
KR970003318B1 (ko) | 데이터 기록제어 수단 | |
FI86922C (fi) | Foerfarande och anordning foer kontrollering av inskrivning i ett minne | |
JP3695931B2 (ja) | マイクロコンピュータ | |
JP2000057286A (ja) | 書換可能不揮発性メモリ複数搭載型icカード | |
JPS63103396A (ja) | Icカ−ド |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |