KR200173209Y1 - 음성 비트 주파수 개선 회로 - Google Patents

음성 비트 주파수 개선 회로 Download PDF

Info

Publication number
KR200173209Y1
KR200173209Y1 KR2019970018347U KR19970018347U KR200173209Y1 KR 200173209 Y1 KR200173209 Y1 KR 200173209Y1 KR 2019970018347 U KR2019970018347 U KR 2019970018347U KR 19970018347 U KR19970018347 U KR 19970018347U KR 200173209 Y1 KR200173209 Y1 KR 200173209Y1
Authority
KR
South Korea
Prior art keywords
unit
equalizer
video signal
video
voltage
Prior art date
Application number
KR2019970018347U
Other languages
English (en)
Other versions
KR19990005066U (ko
Inventor
이혜영
Original Assignee
송재인
엘지정밀주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 송재인, 엘지정밀주식회사 filed Critical 송재인
Priority to KR2019970018347U priority Critical patent/KR200173209Y1/ko
Publication of KR19990005066U publication Critical patent/KR19990005066U/ko
Application granted granted Critical
Publication of KR200173209Y1 publication Critical patent/KR200173209Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/60Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Receiver Circuits (AREA)

Abstract

본 고안은 튜너에서 비디오 신호 출력의 크기를 소정의 값 이상으로 할 때 발생되는 음성 비트 주파수의 발생을 크게 줄임으로써 양호한 화질을 얻기 위한 음성 비트 주파수 개선 회로에 관한 것으로, 입력된 비디오 신호에 대해 노이즈 성분을 제거하는 이퀄라이저 필터부의 입력측에 신호의 크기에 따라 전압을 분배하는 전압 분배 회로를 구비하여 이루어지기 때문에, 본 고안에 의한 음성 비트 주파수 개선 회로는 비디오 신호 출력이 증가하더라도 전압 분배 회로에 의해 입력 전압이 조정되어 음성 비트 주파수가 현저히 낮아지게 되므로 양질의 화질을 얻을 수 있게 된다.

Description

음성 비트 주파수 개선 회로
본 고안은 음성 비트 주파수 개선 회로에 관한 것으로, 특히 튜너의 비디오 출력의 크기를 소정의 값으로 했을 때 발생되는 화면의 화질을 악화시키는 음성 비트를 개선하는 음성 비트 주파수 개선 회로에 관한 것이다.
일반적으로 전자 회로에서 비트 주파수라 함은 비직선 회로에서 2개의 다른 주파수 신호를 혼합함으로써 발생되는 양 주파수 차의 주파수를 나타내는 것으로 출력부에서는 노이즈 형태로 나타나게 되어 바람직하지 않은 것이다.
종래 기술에 의한 음성 비트 주파수 개선 회로의 구성을 예시된 도면을 참조하여 설명하면 다음과 같다.
도 1은 종래 기술에 의한 튜너의 비디오 출력 상태를 나타내는 블록도이다.
도 1에 도시된 바와 같이, 10은 튜너의 비디오 신호가 표면 탄성파 필터(도시 생략)를 통하여 제공되어 검파·증폭되는 복조 집적부, 12는 상기 복조 집적부(10)의 내부에서 검파·증폭되는 비디오 신호를 소정의 크기를 갖도록 출력하는 비디오 출력단, 20은 상기 비디오 출력단(12)을 통하여 발생되는 비디오 신호의 음성 부분을 제거하는 음성 트랩부이다.
그리고, 상기 음성 트랩부(20)의 출력 신호는 이퀄라이저 입력단(14)을 통하여 상기 복조 집적부(10)에 다시 제공된다. 이때, 비디오 신호 출력의 크기는 상기 이퀄라이저 입력단(14)에 설치된 댐핑 저항(R1)에 의해 결정된다.
또한, 30은 상기 이퀄라이저 입력단(14)을 통하여 입력된 비디오 신호를 필터링하는 이퀄라이저 필터부로 이퀄라이저 출력단(16)을 통하여 신호를 입력받는다.
상기 이퀄라이저 필터부(30)를 통과한 비디오 신호는 상기 복조 집적부(10)내부에 설치되어 비디오 주파수 특성을 결정하는 이퀄라이저 증폭단(18)을 거쳐 비디오 출력부(40)로 출력된다.
상기와 같은 구성으로 이루어진 종래의 음성 비트 주파수 개선 회로를 도 2를 참조하여 상세히 설명하면 다음과 같다.
도 2는 종래 기술에 의한 복조 집적부 내부의 이퀄라이저 증폭단을 상세히 나타내는 회로도이다.
도 2에 도시한 바와 같이, 상기 복조 집적부(10)의 비디오 출력단(18)을 통하여 출력되는 비디오 신호는 상기 이퀄라이저 입력단(14)에 제공되는 입력 전압에 의해 증폭도(Av)가 결정된다.
이를 수식으로 상세히 설명하면 다음과 같다.
상기 (2)식에서와 같이, 복조 집적부(10)의 비디오 출력부(40)의 출력은 상기 이퀄라이저 필터 부(30)의 임피던스(Z)에 따라 결정된다. 이때, 상기 비디오 출력부(40)의 비디오 출력의 크기를 소정의 값으로 하고자 하면 상기 식 (2)에서 나타낸 바와 같이 이퀄라이저 입력단(14)의 입력 전압을 크게 해주면 된다.
그러나, 종래의 기술에 의한 음성 비트 주파수 개선 회로는 비디오 출력부의 비디오 출력의 크기를 소정의 값으로 하고자 할 때 상기 이퀄라이저 입력단의 입력 전압을 크게 해주는데, 이것은 상기 이퀄라이저 필터부의 임피던스 값(Z)을 적은 값을 갖도록 한다는 것을 의미한다.
그리고, 상기와 같이 이퀄라이저 필터부의 임피던스를 적게 하면 입력되는 영상 신호에 비해 음성 신호의 세기가 커지게 되어 음성 비트가 발생되고, 이 음성 비트가 출력됨으로 인해 비디오의 화질에 악영향을 끼치게 되는 커다란 문제점이 있었다.
이에, 본 고안은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로, 그 목적으로 하는 바는 비디오 출력이 증가하더라도 음성 비트 현상이 현저히 감소될 수 있는 음성 비트 주파수 개선 회로를 제공함에 있다.
도 1은 종래 기술에 의한 튜너의 비디오 출력 상태를 나타내는 블록도
도 2는 종래 기술에 의한 복조 집적부 내부의 이퀄라이저 증폭단을 상세히 나타내는 회로도
도 3은 본 고안에 의한 튜너의 비디오 출력 상태를 나타내는 블록도
도 4는 본 고안에 의한 복조 집적부 내부의 이퀄라이저 증폭단을 상세히 나타내는 회로도
<도면의주요부분에대한 부호의설명>
10 : 복조 집적부 12 : 비디오 출력단
14 : 이퀄라이저 입력단 16 : 이퀄라이저 출력단
18 : 이퀄라이저 증폭단 20 : 음성 트랩부
30 : 이퀄라이저 필터부 32 : 전압 분배 회로
40 : 비디오 출력부 RA: 댐핑 저항
R1,R2,R3: 저항 C : 커패시터
L : 인덕터
상기 목적을 이루기 위한 본 고안에 의한 튜너의 발진 회로는, 적어도 비디오 신호를 인가받아 검파·증폭하는 복조 집적부와, 이 복조 집적부의 비디오 신호의 음성 부분을 제거하는 음성 트랩부와, 입력된 비디오 신호의 노이즈를 제거하고 필터링하는 이퀄라이저 필터부와, 비디오 신호를 영상 출력하는 비디오 출력부를 포함하여 이루어지는 튜너의 비디오 출력 회로에 있어서, 상기 이퀄라이저 필터부는, 입력 전압을 신호 크기에 따라 조정하기 위하여 전압 분배 회로를 구비하여 이루어진다.
이하, 본 고안에 따른 튜너의 발진 회로의 바람직한 실시예를 예시된 도면을 참조하여 설명한다.
도 3은 본 고안에 의한 튜너의 비디오 출력 상태를 나타내는 블록도이다.
도 3에 도시된 바와 같이, 10은 튜너의 비디오 신호가 표면 탄성파 필터(도시 생략)를 통하여 제공되어 검파·증폭되는 복조 집적부, 12는 상기 복조 집적부(10)의 내부에서 검파·증폭되는 비디오 신호를 소정의 크기를 갖도록 출력하는 비디오 출력단, 20은 상기 비디오 출력단(12)을 통하여 발생되는 비디오 신호의 음성 부분을 제거하는 음성 트랩부이다.
그리고, 상기 음성 트랩부(20)의 출력 신호는 이퀄라이저 입력단(14)을 통하여 상기 복조 집적부(10)에 다시 제공된다.
또한, 30은 상기 이퀄라이저 입력단(14)을 통하여 입력된 비디오 신호를 필터링하는 이퀄라이저 필터부로 이퀄라이저 출력단(16)을 통하여 신호를 입력받는다.
이때, 상기 이퀄라이저 필터부(30)에는 입력되는 전원 전압을 분배하기 위한 전압 분배 회로(32)가 설치된다.
상기 전압 분배 회로(32)는 인가 전압(Vcc)이 저항(R3)을 통하여 상기 이퀄라이저 필터부(30)에 제공되고, 전압 조정을 위하여 병렬 저항(R2)이 연결되어 이루어진다.
또한, 상기 이퀄라이저 필터부(30)를 통과한 비디오 신호는 상기 복조 집적부(10)내부에 설치되어 비디오 주파수 특성을 결정하는 이퀄라이저 증폭단(18)을 거쳐 비디오 출력부(40)로 출력된다.
상기와 같은 구성으로 이루어지는 본 고안에 의한 음성 비트 주파수 개선 회로에 대해 예시된 도면을 참조하면서 구체적으로 설명하고자 한다.
단, 종래의 구성중 복조 집적부(10), 비디오 출력단(12), 음성 트랩부(20), 이퀄라이저 입력단(14), 이퀄라이저 필터부(30), 이퀄라이저 증폭단(18) 및 비디오 출력부(40)의 구성 및 동작은 종래와 동일함으로 중복되는 설명은 생략하고 본 고안의 새로운 구성인 전압 분배 회로(32)를 중심으로 설명하기로 한다.
도 4는 본 고안에 의한 복조 집적부 내부의 이퀄라이저 증폭단을 상세히 나타내는 회로도이다.
도 4에 도시된 바와 같이, 비디오 신호는 이퀄라이저 증폭단(18)을 거쳐 비디오 출력부(40)로 출력되고, 이퀄라이저 필터부(30)의 입력 전압을 Vx라 하면 이 전압 Vx에 의해 결정되는데 이를 수식으로 표현하면 다음과 같다.
Vx ≒Vo
Vx ≒ Vcc × {R2/(R2 + R3)} …(1)
Av = 1 + (RA/Z1) …(2)
여기서, RA = 1[㏀] 이므로
Z1 = {(R2·R3)/(R2+ R3)} …(3) 이다.
이때, Av는 이퀄라이저 증폭단(18)의 증폭도이고, Z1은 상기 이퀄라이저 증폭단(18)의 합성 임피던스를 나타낸다.
상기 수식 (1), (2) 및 (3)에 나타난 바와 같이, 비디오 출력부(40)의 비디오 출력의 크기는 상기 이퀄라이저 필터부(30)의 전압 Vx에 의해 결정된다.
상기 이퀄라이저 필터부(30)의 전압 Vx는 인가 전압 Vcc를 저항 R2, R3에 의해 분배함에 따라 결정된다.
따라서, 비디오 출력을 소정 전압 이상으로 크게 할 경우에도 이퀄라이저 필터부의 임피던스 크기에 의해 결정되는 비디오 주파수 특성은 변하지 않게 되고, 비디오 출력 크기 증가로 인한 음성 신호 세기의 증가는 발생하지 않는다.
이상에서와 같이 본 고안에 따른 음성 비트 주파수 개선 회로는, 음성 비트를 개선하기 위하여 이퀄라이저 필터부에 전압을 인가하고 이 전압을 저항 분배 회로를 통하여 분배하여 제공하기 때문에, 비디오 출력 신호를 소정의 출력보다 크게 할 경우에도 이퀄라이저 필터부의 임피던스에 의해 결정되는 비디오 주파수 특성은 변하지 않게 된다.
따라서, 비디오 출력 증가에 따른 음성 비트 발생이 현저히 감소하여 잡음이 없이 양호한 화질을 얻을 수 있는 탁월한 효과가 있다.

Claims (2)

  1. 적어도 비디오 신호를 인가받아 검파·증폭하는 복조 집적부와, 이 복조 집적부의 비디오 신호의 음성 부분을 제거하는 음성 트랩부와, 입력된 비디오 신호의 노이즈를 제거하고 필터링하는 이퀄라이저 필터부와, 비디오 신호를 영상 출력하는 비디오 출력부를 포함하여 이루어지는 튜너의 비디오 출력 회로에 있어서,
    상기 이퀄라이저 필터부는,
    입력 전압을 신호 크기에 따라 조정하기 위하여 전압 분배 회로를 구비하여 이루어지는 것을 특징으로 하는 음성 비트 주파수 개선 회로.
  2. 제 1항에 있어서, 상기 전압 분배 회로는, 인가 전압에 직렬 연결되는 제 1 저항과,
    상기 제 1 저항에 일측이 연결되고 타측이 접지됨으로써 전압 분배 기능을 하는 제 2 저항으로 이루어지고 상기 이퀄라이저 필터부의 입력측에 접속되는 것을 특징으로 하는 음성 비트 주파수 개선 회로.
KR2019970018347U 1997-07-11 1997-07-11 음성 비트 주파수 개선 회로 KR200173209Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019970018347U KR200173209Y1 (ko) 1997-07-11 1997-07-11 음성 비트 주파수 개선 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019970018347U KR200173209Y1 (ko) 1997-07-11 1997-07-11 음성 비트 주파수 개선 회로

Publications (2)

Publication Number Publication Date
KR19990005066U KR19990005066U (ko) 1999-02-05
KR200173209Y1 true KR200173209Y1 (ko) 2000-03-02

Family

ID=19505636

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019970018347U KR200173209Y1 (ko) 1997-07-11 1997-07-11 음성 비트 주파수 개선 회로

Country Status (1)

Country Link
KR (1) KR200173209Y1 (ko)

Also Published As

Publication number Publication date
KR19990005066U (ko) 1999-02-05

Similar Documents

Publication Publication Date Title
KR950004747B1 (ko) Fm프론트엔드부의 agc회로
KR20020019468A (ko) 오디오 신호를 처리하기 위한 방법
US5305388A (en) Bass compensation circuit for use in sound reproduction device
US4107730A (en) Signal strength responsive sound trap
KR100265671B1 (ko) 대역 통과 필터 장치
RU2123240C1 (ru) Устройство для обработки сигналов
KR200173209Y1 (ko) 음성 비트 주파수 개선 회로
GB2344235A (en) A video tuner circuit wherein the external buffer is replaced by a signal level adjuster and tuner circuit output is directly applied to a signal processor
JP3086060B2 (ja) Agc回路
KR100213073B1 (ko) 재생 오디오 신호의 주파수 특성 보상 장치
KR920005214B1 (ko) 수신기와 톤·콘트롤회로
JPH06311388A (ja) 映像中間周波回路
JP3498491B2 (ja) 高周波装置
US20060040627A1 (en) Fm receiver, noise eliminating apparatus of fm receiver, and noise eliminating method thereof
KR200270298Y1 (ko) 튜너의영상신호왜곡방지회로
JP3005472B2 (ja) 受信機
KR0113721Y1 (ko) 전하결합소자를 이용한 에코장치
JPH09283874A (ja) Sawフィルタの実装構造
JP2517858Y2 (ja) テレビジョン受信機等のvif回路
JP2640552B2 (ja) 音声信号出力装置
JPH1169245A (ja) テレビジョン信号の中間周波回路
JP3108338B2 (ja) Bpf装置
JP3518654B2 (ja) 映像出力回路
JP2755854B2 (ja) Am/fmラジオ用受信信号処理装置
JPH08307183A (ja) 低音増強回路

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20021126

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee