KR20010085715A - 플라즈마 디스플레이 패널의 계조 표시 처리장치 - Google Patents

플라즈마 디스플레이 패널의 계조 표시 처리장치 Download PDF

Info

Publication number
KR20010085715A
KR20010085715A KR1020010010363A KR20010010363A KR20010085715A KR 20010085715 A KR20010085715 A KR 20010085715A KR 1020010010363 A KR1020010010363 A KR 1020010010363A KR 20010010363 A KR20010010363 A KR 20010010363A KR 20010085715 A KR20010085715 A KR 20010085715A
Authority
KR
South Korea
Prior art keywords
subfield
horizontal line
display panel
plasma display
sustain
Prior art date
Application number
KR1020010010363A
Other languages
English (en)
Inventor
이와모토카즈히사
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Publication of KR20010085715A publication Critical patent/KR20010085715A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

본 과제는 동화상의 가짜화상(의사화상)을 저감하기 위해서 서브필드수가 증가한 경우에도 PDP의 어드레스 드라이버의 증가를 억제하여 PDP의 표시 휘도를 확보하는데 있다. 이를 위한 기술적 해결수단으로 서브필드(SF1∼SF8)를 제1의 서브필드군(SF7, SF8)및 제2의 서브필드군(SF1∼SF6)으로 분할함과 동시에, 제1의 서브필드군을 계조수(64)의 각 서브필드(D1∼D4)로 분할하고, PDP의 홀수 수평 라인(2n-1)이 선택되면, 이것과 연동하여 짝수 수평 라인(2n)이 동시에 선택되어, 홀수 수평 라인(2n-1)에 제1,제2의 서브필드군을 할당하고, 또한 짝수 수평 라인(2n)에 대하여 제2의 서브필드군과, 서브필드(Dl, D3)를 할당하고, 서브필드(D2, D4)에 관해서는 홀수 수평 라인(2n+1)이 선택되었을 때에 짝수 수평 라인(2n)에 할당한다.

Description

플라즈마 디스플레이 패널의 계조 표시 처리장치{apparatus for displaying gradation of plasma display panel}
본 발명은 텔레비젼이나 광고 표시판등의 화상표시에 사용하는 플라즈마 디스플레이 패널의 계조표시처리장치에 관한 것이다.
컬러 플라즈마 디스플레이 패널(이하, PDP라 함)에서 계조표시를 하는 경우는 도 4a에 나타내는 바와 같은 필드내 펄스수 변조방법을 사용하고 있다. 이 필드내 펄스수 변조란, 1/60sec (16.6 msec)인 1필드기간(소정 발광기간)내에 발광휘도를 가중한 복수의 서브필드 SFl, SF2, SF3, SF4, SF5, SF6, SF7, SF8을 설치하고, 각 서브필드 SF1∼SF8은 각각 표시데이터의 기록방전을 위한 기록기간(주사기간)과, 표시방전을 위한 유지기간(유지방전기간)을 갖음과 동시에, 발광시간(유지기간)이 각각 계조수 1, 2, 4, 8, 16, 32, 64, 128로서 가중된 것이며, 각 서브필드 SF1∼SF8중, 입력한 영상신호의 레벨에 따른 계조수를 갖는 각 서브필드를 선택하고, 선택한 서브필드의 조합에 의해 256 계조의 표시가 실현된다.
여기서, 정지화상을 표시하는 경우는 이 필드내 펄스수의 변조방법에 의해 충분한 계조표시를 얻을 수 있다. 그러나 동화상을 표시하는 경우는 예컨대 사람의 볼등과 같이 계조가 원활하게 변화되고 있는 부분에 계조나 표시색의 산란이 생긴다. 이러한 계조의 어지러움은 의사윤곽이나 양자화 노이즈와 유사하기 때문에 동화상의 의사윤곽이라 불리고 있다.
이러한 동화상의 의사윤곽을 절감하기 위해서 여러가지의 방법이 제안되고 있다. 그 하나의 예로서, 도 4b에 나타내는 바와 같은 변형 2진 부호화 발광방법이 있다. 도 4a같은 8개의 서브필드 SF1∼SF8을 사용한 8서브필드방식에서는 계조수(64) 또는 계조수(128)를 갖는 서브필드 SF7 또는 SF8과 같은 발광시간량이 많은 (즉, 계조수가 큰) 서브필드일수록 점등(발광)·비점등(비발광)시에 생기는 발광중심의 시간적 변동이 크고 계조의 어지러움이 발생하기 쉽게 된다.
이 때문에 도 4b에 나타내는 바와 같이, 상위 2비트에 상당하는 각 서브필드SF7, SF8의 계조수(64), (128)를 조합시켜 각각 계조수(계조레벨)(48)를 갖는 4개의 서브필드D1∼D4로 분할한다. 한편 도 4b에 있어서 A는 도 4a의 서브필드 SF1∼SF6을 합한 것을 나타내고 있다.
이와 같이 함으로써, 계조수가 큰 서브필드의 점등·비점등 시에 생기는 계조의 산란을 저감할 수 있다.
도 4의 예는 일례이며, 계조레벨의 배분은 여러가지 제안되고 있지만, 근래에는, 12개의 서브필드를 이용한 12서브필드방식으로 PDP의 계조표시를 하는 것이 많아졌다.
PDP에서는, 각 서브필드마다 어떤 화소를 표시시킬 것인가를 선택하는 어드레싱을 할 필요가 있으며, 이 경우 하나의 수평 라인에 대하여 약 3㎲c정도의 시간이 필요하다. 여기서, 예컨대 화소수가 640 ×480의 PDP의 경우, PDP의 각 데이터전극에 접속되는 데이터 라인의 수(즉, 수직 라인수)는 640이 되며, PDP의 각 주사전극 및 유지전극에 접속되는 상기 수평 라인(즉, 주사 라인 및 유지 라인)의 수는 480이 되는데, 이러한 PDP의 화면을 1프레임으로서 표시한 경우 어드레싱에 요하는 시간은, 8서브필드방식에서, 480(수평 라인수)×8×3=11.52 msec가 된다.
이에 대하여, 도 4b에 나타내는 10서브필드방식에서는 480(수평 라인수)×10× 3 = 14.40msec가 되며, PDP에서 정해져 있는 1 프레임의 시간16.6msec(1/60sec)의 85%를, 도 4a의 기록기간에서 나타나는 어드레싱시간이 차지하여 버린다. 이 때문에, 10서브필드방식의 발광시간(즉, 도 4a에서 나타내는 유지기간에 상당)은, 8서브필드방식의 발광시간의 절반정도가 되며, 따라서 10서브필드방식의 휘도는 8서브필드방식의 휘도에 대하여 반감하게 된다. 이러한 사정을 고려하여, PDP의 표시화면을 수평 라인1∼240에 상당하는 표시 블록과 수평 라인241∼480에 상당하는 표시 블록으로 2 분할함과 동시에, 2 분할한 각 표시 블록의 수평 라인을 동시에 선택하도록 하여, 어드레싱에 요하는 시간을 반감(14.40/2=7.20 msec)시키는 것에 의해, 도 4b의 10서브필드방식에 의한 계조표시를 실현하는 것이 고안되고 있지만, 이와 같이 하면, 수평라인을 선택하는 어드레스 드라이버의 수는 배로 증가되어 장치의 코스트 업을 초래한다고 하는 문제가 있었다.
따라서 본 발명은 동화상의 의사윤곽을 저감하기 위해서 서브필드수가 증가한 경우라도 PDP의 코스트 업을 초래하는 일없이 PDP의 표시휘도를 확보하는 것을 목적으로 한다.
이러한 과제를 해결하기 위해서 본 발명은 복수의 주사전극, 유지전극 및 데이터전극을 갖는 PDP를 구비함과 동시에 PDP의 소정의 발광기간을 나타내는 1 필드기간은 각각 기록방전기간 및 유지방전기간을 갖고, 또한 상기 유지방전기간이 계조수로서 각각 가중된 복수의 서브필드(SF1∼SF8)로 분할되며, 또한 영상신호를 입력하면, 이 입력영상신호의 레벨에 따른 계조수의 디지털영상신호로 변환하는 변환부와, 변환부에 의해 변환된 디지털영상신호의 계조수에 따라 선택되는 서브필드에 따라서 PDP의 각 전극을 구동하여 기록방전 및 유지방전을 하는 구동부를 구비하며, 구동부의 기록방전 및 유지방전에 근거하여 PDP의 계조표시를 하는 PDP의 계조표시 처리장치에 있어서, 복수의 서브필드는 계조수의 대소에 따라 제1의 서브필드군(SF7, SF8) 및 제2의 서브필드군(SF1∼SF6)으로 분할됨과 동시에, 계조수가 큰 제1의 서브필드군은 각각 이 제1의 서브필드군의 합계 계조수를 분할한 제3의 서브필드군(D1, D3) 및 제4의 서브필드군(D2, D4)으로 분할되며, 구동부는 PDP의 각 주사전극 및 유지전극을 구동하는 복수의 수평 라인 중 홀수 수평라인이 선택되면, 이 홀수 수평라인에 인접하는 짝수 수평라인의 제3 및 제4의 서브필드군의 한쪽을 동시에 선택하는 선택수단과, 선택된 홀수 수평라인에 대하여 제2 및 제3 및 제4의 서브필드군의 한쪽을 할당함과 동시에 홀수수평 라인과 동시에 선택된 짝수 수평라인에 대하여 제2의 서브필드군과, 홀수 수평라인과 동시에 선택된 제3 및 제4의 서브필드군을 할당하는 할당수단을 설치한 것이다.
또한 할당수단은 선택수단에 의해 선택된 짝수 수평라인에 인접하는 비선택의 홀수 수평라인이 선택되었을 때에 제3 및 제4의 서브필드군의 다른쪽을 짝수 수평라인에 할당하는 것이다.
또한 선택된 홀수 수평라인에서는 제2의 서브필드군과 제3 및 제4의 서브필드군을 할당함과 동시에 이 홀수 수평라인과 동시에 선택된 짝수 수평라인에 대해서는 상기 선택된 홀수 수평라인에 할당된 제3 및 제4의 서브필드군의 한쪽과, 이 짝수 수평라인에 인접하는 비 선택의 홀수 수평라인에 할당된 제3 및 제4의 서브필드군의 다른쪽을 할당하는 할당수단과, 각 홀수수평 라인의 제3 및 제4의 서브필드군의 한쪽 및 다른쪽의 각 계조수를 검출함과 동시에, 이 검출결과에 근거하여 소정의 연산을 하여, 상기 연산결과를 짝수 수평라인의 제2의 서브필드군의 계조수로서 설정하는 연산수단을 설치한 것이다.
도 1은 본 발명에 관한 플라즈마 디스플레이 패널의 계조표시처리장치의 블록도,
도 2는 상기 장치에 적용되는 서브필드의 구성을 나타내는 도면,
도 3은 상기 장치의 계조표시 예를 나타내는 도면이고,
도 4는 종래 장치에 쓰이는 서브필드의 구성을 나타내는 도면이다.
*도면의 주요부분에 대한 부호의 설명*
11 : 레벨조정부 12 : A/D 변환부
13 : 프레임메모리 14 : 출력처리부
15 : 동기분리부 16 : 타이밍 펄스발생부
17 : 메모리제어부 18 : 구동 타이밍발생부
19 : 계조계산부 100 : PDP 유니트
101 : 플라즈마 디스플레이 패널(PDP) 102 : 데이터 드라이버
103 : 주사·유지 드라이버 DT1∼DTM : 데이터전극
DTL : 데이터 라인 SC1∼SCN : 주사전극
SCL : 주사 라인(수평 라인) SU1∼SUN : 유지전극
SUL : 유지 라인 102 : 데이터 드라이버
SF1∼SF8, A, D 1∼D4 : 서브필드
이하, 본 발명에 관해서 도면을 참조하여 설명한다.
도 1은 본 발명을 적용한 PDP 장치의 구성을 나타내는 블록도이다.
본 장치를 구성하는 PDP 유니트(100)는 M열의 데이터전극(DT1∼DTM)과, N행의 각 행에서 서로 쌍을 이루는 주사전극(SC1∼SCN)/유지전극(SU1∼SUN)이 매트릭스상으로 형성된 PDP(101)와, 각 데이터 라인을 통하여 상기 M열의 데이터전극(DT)을 구동하는 데이터 드라이버(102)와, 각 주사 라인 및 유지 라인을 통하여 상기 N행의 주사전극(SC)/유지전극(SU)을 구동하는 주사·유지드라이버(103)로 이루어진다.
또한 PDP 장치에는 PDP 유니트(100)를 구동하는 구동부로서, 레벨조정부(11), A/D 변환부(12), 프레임메모리(13), 출력처리부(14), 동기분리부(15), 타이밍펄스발생부(16), 메모리제어부(17), 구동 타이밍발생부(18)및 계조계산부(19)가 설치되어 있다.
다음에 도 1을 참조하여 PDP 유니트(100)를 구동하는 신호의 흐름에 관해서 설명한다.
입력영상신호를 나타내는 입력신호(a)의 크기는 레벨조정부(11)에 의해 조정되며 8bit의 A/D 변환부(12)로 출력된다. A/D 변환부(12)는 레벨조정부(11)에서 조정된 입력신호a의 레벨을 8bit의 디지털 데이터로 변환하여 프레임메모리(13)측으로 출력한다. 이 영상 데이터는 프레임메모리(13)에 일단 축적됨과 동시에, 출력처리부(14)에 의해 PDP 유니트(100)내의 데이터 드라이버(102)로 출력된다. 이것에 의해, 데이터 드라이버(102)가 구동되어 데이터 드라이버(102)로부터 각 데이터 라인DTL을 통하여 PDP(101)의 데이터전극(DT1∼DTM)으로 데이터가 출력된다.
한편 동기분리부(15)는 입력신호(a)에 근거하여 타이밍 펄스발생부(16)를 구동하여, 타이밍 펄스발생부(16)로부터 타이밍 펄스를 발생시킨다.
이 타이밍펄스에 의해 A/D 변환부(12)가 제어되며, A/D 변환부(12)에 의한 입력 아날로그영상신호의 디지털 데이터로의 변환이 행하여짐과 동시에, 상기 타이밍 펄스에 의해 메모리제어부(17)가 제어되고, 메모리제어부(17)에 의한 프레임메모리(13)로의 상기 디지털 데이터의 축적 및 메모리제어부(17)에 의한 프레임메모리(13)내의 데이터의 출력처리부(14)측으로의 출력이 행하여진다. 또한 타이밍 펄스발생부(16)의 타이밍 펄스출력에 의해 구동 타이밍발생부(18)가 제어되어 구동 타이밍발생부(18)에 의한 PDP 유니트(100)내의 주사·유지 드라이버(103)의 구동이 행하여진다.
PDP 유니트(100)의 주사·유지 드라이버(103)가 구동되면, 주사 라인 SCL 및 유지 라인 SUL을 통하여 PDP(101)의 각 주사전극 SC1∼SCN 및 유지전극 SU1∼SUN으로 주사 펄스 및 유지 펄스가 각각 출력되어, PDP(101)의 데이터전극 DT1∼DTM에 출력된 영상 데이터가 표시된다. 또한, 구동 타이밍발생부(18)의 출력은 메모리제어부(17)로 귀환된다. 즉, 메모리제어부(17)는 타이밍 펄스발생부(16)및 구동 타이밍발생부(18)의 각 출력에 동기하여 동작하고, 프레임메모리(13)로의 디지털영상 데이터의 기록 및 프레임메모리(13)로부터의 영상 데이터의 판독을 제어하며, 이것에 의해 프레임메모리(13)로부터 출력처리부(14)를 거쳐 PCP 유니트(100)내의 데이터 드라이버(102)로 영상 데이터가 보내어지고 각 데이터전극 DT1∼DTM으로 영상 데이터가 출력됨과 동시에, 전술한 바와 같이 구동 타이밍발생부(18)의 타이밍출력에 의해 PDP 유니트(100)내의 주사·유지 드라이버(103)가 구동되어 PDP(101)에 영상 데이터가 표시된다.
이러한 영상신호의 표시를 하는 경우, 보통, 도 4a에 나타난 1프레임 기간내의 계조수(발광시간)가 각각 1, 2, 4, 8, 16, 32, 64, 128로서 가중된 8개의 서브필드(SF1∼SF8)에 의한 계조표시가 행하여진다. 즉, A/D 변환부(l2)에 의해 입력영상신호a의 레벨이 8bit의 디지털 데이터(계조수)로 변환됨과 동시에, 이 계조수에 따른 서브필드가 예컨대 서브필드(SF1∼SF8)로서 선택되면, 계조수가 적은 서브필드SF1으로부터 순차적으로 계조표시를 한다. 이 경우, 먼저 각 데이터 전극DT에 영상데이터를 출력한 후, 주사 라인SCL(수평라인)을 순차 선택하여 기록방전을 하고, 그 기록기간이 종료되면 순차 유지 라인SUL(수평라인)을 선택하여 계조수에상당하는 시간만큼의 유지방전을 한다(유지방전기간).
서브필드 SF1에 의한 계조표시가 종료되면, 다음에 계조수가 적은 서브필드SF2에 의한 계조표시를 마찬가지로 수행한다. 이렇게 해서 1 프레임 기간내에 모든 서브필드 SF1∼SF8에 의한 계조표시가 행하여진다.
도 2는 10개의 서브필드를 갖는 10 서브필드방식에 의한 계조표시의 일례를 나타내는 것이다.
도 2에 나타내는 10 서브필드방식은 변형2진 부호화발광방식이라고 불리는 것으로서, 계조수가 각각 1, 2, 4, 8, 16, 32, 64, 128로서 가중된 전술의 8 서브필드방식의 각 서브필드 SF1, SF2, SF3, SF4, SF5, SF6, SF7, SF8중, 큰 계조수 64, 128를 갖는 각 서브필드 SF7, SF8을 각각 균등한 계조수 48을 갖는 4개의 서브필드 Dl, D2, D3, D4로 분할하여 제1의 서브필드군으로 하고, 나머지 6개의 서브필드 SF1, SF2, SF3, SF4, SF5, SF6을 서브필드 A(제2의 서브필드군)로 한다.
여기서 도 1에 나타내는 PDP(101)의 화소수를 예컨대 640× 480으로 한 경우, PDP(101)의 각 데이터전극 DT1∼DTM에 각각 접속되는 데이터 라인 DTL의 수(즉, 수직 라인수)는 640이 되고, PDP(101)의 주사전극 SC1∼SCN 및 유지 라인 SU1∼SUN에 각각 접속되는 주사 라인 SCL 및 유지 라인 SUL의 수는 각각 480이 된다. 본 실시예로서는 설명의 편의상, 1쌍의 주사 라인 SCL 및 유지 라인 SUL을 하나의 수평 라인으로 하고 있으며, 따라서 이러한 경우, 수평 라인수는 480이 된다. 이러한 PDP(101)을 도 2의 변형 2진 부호화 발광방식으로 계조표시하는 경우, 본 실시예에서는, PDP 유니트(100)를 구동하는 구동부(출력처리부(14) 및 구동 타이밍발생부(18))가 유니트(100)내의 주사·유지드라이버(103)를 제어하는 것에 의해, 홀수의 수평 라인이 선택되면, 이것에 연동하여 인접한 짝수수평 라인이 선택되도록 구성하여, 계조표시를 하도록 한다.
즉, 480개의 각 수평 라인 SCL1∼SCLN을 홀수수평 라인과 짝수수평 라인으로 나눈 경우, 도3에 있어서, 예컨대 홀수 수평라인 2n-1이 선택되면 짝수 수평라인 2n의 Dl, D3가 동시에 선택되고, 홀수 수평라인 2n+1가 선택되면, 짝수 수평라인 2n의 D2, D4및 짝수 수평라인의 2n+2의 Dl, D3가 동시에 선택되도록 구성한다. 이 경우, 홀수 수평라인 2n-1및 2n+1은, 선택시에는 도 2의 서브필드 A (즉, 서브필드SF1∼SF6) 및 서브필드 D1∼D4에 의한 계조표시가 행하여지도록 어드레스 제어된다.
또한 짝수 수평라인 2n에 있어서는, 선택시에는 서브필드A와, 홀수수평라인에서 선택된 서브필드D1,D2,D3,D4에 의해 계조표시가 이루어지도록 어드레스 제어된다.
짝수 수평라인2n의 서브필드 Dl, D3에 관해서는 홀수 수평라인 2n-1가 선택되었을 때에 또한 짝수 수평라인 2n의 서브필드 D2, D4에 관해서는 홀수 수평라인 2 n+1가 선택되었을 때에 각각 계조표시가 행하여지도록 어드레스 제어된다.
즉, 서브필드 Dl, D3에 관해서는, 홀수 수평라인 2 n-1, 2n+1가 선택되면, 홀수 수평라인 2n-1, 2 n+1과 이것에 연동하여 선택된 짝수 수평라인 2n, 2n+2에 있어서 계조표시가 행하여지도록 할당되는 한편, 서브필드 D2, D4에 관해서는, 홀수 수평라인2n-1, 2n+1이 각각 선택되었을 때에 이들 각 홀수 수평라인과 각각 연동하여 선택된 각 짝수 수평라인 2n-2, 2n에 있어서 계조표시가 행하여지도록 할당된다.
이러한 어드레스제어에 의해, 종래의 8서브필드방식의 표시휘도와 같은 정도의 휘도를 얻을 수 있다.
여기서, 수평 라인수를 x, 서브필드수를 y, 1수평 라인의 어드레싱 시간을 3㎲이라고 하면, 서브필드A, 즉 6개의 서브필드 SF1∼SF6에 대해서는 모든 수평라인에 공통으로 할당되는 것으로서, 그 어드레싱에 필요한 시간 t1은,
t1= x×y×3㎲= 480×6×3㎲=8.64msec가 되고,
4개의 서브필드 D1∼D4에 관해서는, 2개의 수평 라인에 공통으로 할당되는 것으로서, 그 어드레싱에 요하는 시간 t2는,
t2=(480/2)×4×3㎲= 2.88msec로 되고, 따라서 본 실시예에 의한 수평 라인의 어드레싱시간(즉, 각 서브필드의 합계기록기간) t는
t= t1+t2= 8.64+2.88=11.52msec가 된다.
이 결과, 도 2의 변형 2진 부호화 발광방식으로 계조표시를 하는 경우, 종래의 8서브필드방식에 의한 어드레싱시간과 동일값이 됨으로써, 본 실시예에 의한 발광시간(유지기간)은, 8 서브필드방식과 동일한 발광시간을 확보할 수 있다. 따라서, PDP 유니트(100)의 주사·유지 드라이버(103)의 수를 증가시키는 일없이 8서브필드방식의 휘도와 동등한 휘도를 확보할 수 있다.
또한 연속한 2개의 수평라인을 동시 선택하여 각 서브필드를 2개의 수평라인에 할당하는 경우, 홀수 수평라인 2n-1,2n+1에 관해서는, 전술한 바와 같이 서브필드A, 서브필드 D1∼D4를 할당하여 계조수 1부터 계조수 256까지의 256 계조표시를 수행하지만, 짝수 수평라인 2n에 서브필드를 할당하는 경우는 다음과 같이 제어한다. 즉 짝수 수평라인 2n의 서브필드 D1∼D4의 계조수는 인접한 홀수 수평라인 2n-1,2n+1의 서브필드 D1∼D4의 계조수의 합이기 때문에, 도 1에 나타내는 계조계산부(19)가 짝수 수평라인 2n의 서브필드 A의 계조수를 아래와 같이 연산하여 결정함으로서, 종래의 8 서브필드방식의 휘도와 동등한 휘도를 확보한다.
즉, 짝수 수평라인 2n의 서브필드 D1∼D4의 계조수를 인접한 홀수 수평라인 2n-1, 2 n+1의 서브필드D1∼D4의 합계 계조수를 D로 하고, 또한 상기 짝수 수평라인 2n에 설정되는 서브필드 A의 계조수를 포함하는 계조수를 G로 한 경우,
A' = G-D가 되는 식을 정하고, 수학식 1에 근거하여 짝수 수평라인 2n에 관한 서브필드 A의 계조수를 정하도록 한다.
여기서, 수학식 1에 있어서, A'<0 일 때(즉, G<D 일때)에는 서브필드 A의 계조수를 0으로 한다. 즉, 이 경우 도 1의 계조계산부(19)는 짝수 수평라인 2n에 관해서는 서브필드 A를 할당하지 않는다. 따라서 짝수 수평라인 2n에서는 서브필드 D1∼D4의 각 계조수에 의한 계조표시가 행하여진다.
또한 수학식 1에 있어서, A'> Amax 일 때(즉, G-D의 값이 서브필드 A의 최대계조수(64)이상일 때)는 계조계산부(19)는 짝수 수평라인 2n에 관해서 서브필드 A의 계조수가 최대 계조수(64)가 되도록 정한다.
이상과 같이 구성함으로써 동화상의 의사윤곽을 감소시킬 목적으로 서브필드의 수를 증가하더라도, 연속하는 2개의 수평 라인을 동시에 어드레싱할 수 있으므로, 종래와 같이 PDP(101)의 표시화면을 2개의 표시 블록으로 분할하여 어드레싱할 필요가 없고, 따라서, 수평 라인을 어드레싱하는 주사·유지 드라이버(103)의 수를 증가시키지 않고서 종래의 8 서브필드방식의 휘도와 같은 정도의 휘도를 확보할 수가 있다.
이상 설명한 것과 같이 본 발명에 의하면, 복수의 서브필드 SF1∼SF8을 계조수의 대소에 따라서 제1의 서브필드군(SF7, SF8) 및 제2의 서브필드군(SF1∼SF6)으로 분할하는 한편, 계조수가 큰 제1의 서브필드군을 각각 상기 제1의 서브필드군의 합계 계조수를 분할한 제3의 서브필드군(Dl, D3) 및 제4의 서브필드군(D2, D4)으로 분할함과 동시에, PDP의 각 주사전극 및 유지전극을 구동하는 복수의 수평 라인중 홀수수평 라인이 선택되면, 이 홀수수평 라인에 인접하는 짝수수평 라인을 동시에 선택하고, 선택한 홀수수평 라인에 대하여 제1 및 제2의 서브필드군을 할당하는 한편, 홀수수평 라인과 동시에 선택된 짝수수평 라인에 대하여 제2의 서브필드군과, 제3및 제4의 서브필드군의 한쪽을 할당하도록 했기 때문에, 동화상의 의사윤곽을 감소시키기 위해서 서브필드수를 증가시키더라도 2개의 수평 라인을 동시에 선택하여 계조표시를 할 수 있으므로, 수평 라인을 선택하는 어드레스 드라이버 수를 억제할 수 있고, 따라서 장치의 코스트 업을 초래하는 일없이 장치의 표시휘도를 확보할 수 있다.
또한 선택된 홀수수평 라인에 대하여 제2의 서브필드군과 제3 및 제4의 서브필드군을 할당함과 동시에, 상기 홀수수평 라인과 동시에 선택된 짝수 수평라인에 대하여, 상기 선택된 홀수수평 라인에 할당된 제3및 제4의 서브필드군의 한쪽과, 상기 짝수 수평라인에 인접하는 비선택의 홀수수평 라인에 할당된 제3및 제4의 서브필드군의 다른쪽을 할당하고, 또한 각 홀수수평 라인의 제3및 제4의 서브필드군의 한쪽 및 다른쪽의 각계조수를 검출하여, 이 검출결과에 근거하여 소정의 연산을 하고, 짝수수평 라인의 제2의 서브필드군의 계조수로서 설정하도록 했기때문에, 마찬가지로 장치의 코스트 업을 초래하는 일없이 장치의 표시휘도를 확보할 수 있다.

Claims (3)

  1. 복수의 주사전극, 유지전극 및 데이터전극을 갖는 플라즈마 디스플레이 패널을 구비함과 동시에, 상기 플라즈마 디스플레이 패널의 소정의 발광기간을 나타내는 1 필드기간은 각각 기록방전기간 및 유지방전기간을 갖고 또한 상기 유지방전기간이 계조수로서 각각 가중된 복수의 서브필드로 분할되며, 또한, 영상신호를 입력하면, 이 입력영상신호의 레벨에 따른 계조수의 디지털영상신호로 변환하는 변환부와, 상기 변환부에 의해 변환된 디지털영상신호의 계조수에 따라서 선택되는 서브필드에 따라서 상기 플라즈마 디스플레이 패널의 각 전극을 구동하여 기록방전 및 유지방전을 하는 구동부를 구비하며, 상기 구동부의 기록방전 및 유지방전에 근거하여 상기 플라즈마 디스플레이 패널의 계조표시를 하는 플라즈마 디스플레이 패널의 계조표시처리장치에 있어서,
    상기 복수의 서브필드는 계조수의 대소에 따라서 제1및 제2의 서브필드군으로 분할됨과 동시에 계조수가 큰 제1의 서브필드군은 각각 이 제1의 서브필드군의 합계 계조수가 분할된 제3 및 제4의 서브필드군으로 분할되며,
    상기 구동부는,
    상기 플라즈마 디스플레이 패널의 각 주사전극 및 유지전극을 구동하는 복수의 수평 라인 중 홀수수평 라인이 선택되면, 이 홀수수평 라인에 인접하는 짝수수평 라인을 동시에 선택하는 선택수단과,
    선택된 홀수수평 라인에 대하여 제1 및 제2의 서브필드군을 할당함 과 동시에, 상기 홀수 수평라인과 동시에 선택된 짝수 수평라인에 대하여 제2의 서브필드군과, 제3 및 제4의 서브필드군의 한쪽을 할당하는 할당수단을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 계조표시처리장치.
  2. 제 1 항에 있어서,
    상기할당수단은, 상기선택수단에 의해 선택된 짝수 수평라인에 인접하는 비선택의 홀수 수평라인이 선택되었을 때에 상기 제3 및 제4의 서브필드군의 다른쪽을 상기 짝수 수평라인에 할당하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 계조표시처리장치.
  3. 복수의 주사전극, 유지전극 및 데이터전극을 갖는 플라즈마 디스플레이 패널을 구비함과 동시에, 상기 플라즈마 디스플레이 패널의 소정의 발광기간을 나타내는 1 필드기간은 각각이 기록방전기간 및 유지방전기간을 갖는 한편 상기 유지방전기간이 계조수로서 각각 가중된 복수의 서브필드로 분할되며, 또한, 영상신호를 입력하면, 이 입력영상신호의 레벨에 따른 계조수의 디지털영상신호로 변환하는 변환부와, 상기 변환부에 의해 변환된 디지털영상신호의 계조수에 따라서 선택되는 서브필드에 따라서 상기 플라즈마 디스플레이 패널의 각 전극을 구동하여 기록방전및 유지방전을 하는 구동부를 구비하며, 상기 구동부의 기록방전 및 유지방전에 근거하여 상기 플라즈마 디스플레이 패널의 계조표시를 하는 플라즈마 디스플레이 패널의 계조표시처리장치에 있어서,
    상기 복수의 서브필드는 계조수의 대소에 따라서 제1 및 제2의 서브필드군으로 분할됨과 동시에, 계조수가 큰 제1의 서브필드군은 각각 이 제1의 서브필드군의 합계계조수가 분할된 제3및 제4의 서브필드군으로 분할되고,
    상기 구동부는,
    상기 플라즈마 디스플레이 패널의 각 주사전극 및 유지전극을 구동하는 복수의 수평 라인 중 홀수수평 라인이 선택되면, 이 홀수수평 라인에 인접하는 짝수수평 라인을 동시에 선택하는 선택수단과,
    선택된 홀수수평 라인에 대하여는 제2의 서브필드군과 제3 및 제4의 서브필드군을 할당함과 동시에, 상기홀수수평 라인과 동시에 선택된 짝수수평 라인에 대하여는, 상기 선택된 홀수수평 라인에 할당된 제3 및 제4의 서브필드군의 한쪽과, 이 짝수수평 라인에 인접하는 비선택의 홀수수평 라인에 할당된 제3및 제4의 서브필드군의 다른쪽을 할당하는 할당수단과,
    상기 각 홀수수평 라인의 제3및 제4의 서브필드군의 한쪽 및 다른쪽의 각계조수를 검출함 과 동시에, 이 검출결과에 근거하여 소정의 연산을 하여, 상기 연산결과를 상기 짝수수평 라인의 제2의 서브필드군의 계조수로서 설정하는 연산수단을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 계조표시처리장치.
KR1020010010363A 2000-02-29 2001-02-28 플라즈마 디스플레이 패널의 계조 표시 처리장치 KR20010085715A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000-53888 2000-02-29
JP2000053888A JP2001255846A (ja) 2000-02-29 2000-02-29 プラズマディスプレイパネルの階調表示処理装置

Publications (1)

Publication Number Publication Date
KR20010085715A true KR20010085715A (ko) 2001-09-07

Family

ID=18575217

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010010363A KR20010085715A (ko) 2000-02-29 2001-02-28 플라즈마 디스플레이 패널의 계조 표시 처리장치

Country Status (2)

Country Link
JP (1) JP2001255846A (ko)
KR (1) KR20010085715A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100603396B1 (ko) * 2004-11-13 2006-07-20 삼성에스디아이 주식회사 홀짝 교대로 어드레싱을 수행하는 플라즈마 디스플레이패널의 구동 방법
KR100943257B1 (ko) * 2002-02-26 2010-02-18 톰슨 라이센싱 이미지 디스플레이의 디지털 방법 및 디지털 디스플레이디바이스

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5700001B2 (ja) 2012-08-29 2015-04-15 トヨタ自動車株式会社 車両用駆動装置の制御装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100943257B1 (ko) * 2002-02-26 2010-02-18 톰슨 라이센싱 이미지 디스플레이의 디지털 방법 및 디지털 디스플레이디바이스
KR100603396B1 (ko) * 2004-11-13 2006-07-20 삼성에스디아이 주식회사 홀짝 교대로 어드레싱을 수행하는 플라즈마 디스플레이패널의 구동 방법

Also Published As

Publication number Publication date
JP2001255846A (ja) 2001-09-21

Similar Documents

Publication Publication Date Title
KR100362694B1 (ko) 플라즈마 표시 패널 구동 방법
KR100467447B1 (ko) 플라즈마 디스플레이 패널의 화상 표시 방법 및 그 장치
EP1764767A2 (en) Gray scale expression method and gray scale display device
US6008793A (en) Drive apparatus for self light emitting display unit
JPH1173157A (ja) ディスプレイパネルの中間調表示方法
JPH1098663A (ja) 自発光表示器の駆動装置
KR100708499B1 (ko) 플리커의 발생량을 효과적으로 억제할 수 있는계조표시방법 및 계조표시장치
KR100263250B1 (ko) 프레임내 시분할형 중간조 표시 방법 및 프레임내 시분할형 표시장치
JP2000259121A (ja) ディスプレイパネルの駆動方法
JPH09218662A (ja) 自発光画像表示パネルの駆動方法
JP2005321442A (ja) ディスプレイ装置のディザ処理回路
KR20000003381A (ko) 플라즈마 디스플레이 패널 구동방법 및 그 장치
JP2002323872A (ja) プラズマディスプレイパネルの駆動方法及びプラズマ表示装置
JP3734244B2 (ja) ディスプレイパネルの駆動方法
EP1267321A2 (en) Display panel driving method
KR100446760B1 (ko) 계조표시 방법 및 표시장치
KR20010085715A (ko) 플라즈마 디스플레이 패널의 계조 표시 처리장치
KR100541057B1 (ko) 표시 패널의 구동 방법
US7109950B2 (en) Display apparatus
JP3656995B2 (ja) 画像表示方法及び画像表示装置
KR20010109471A (ko) 표시장치 및 표시장치의 계조 표시방법
JP2004233980A (ja) 表示装置および表示方法
KR100908718B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
JP2003015589A (ja) 表示装置及び階調表示方法
JP2003066892A (ja) プラズマディスプレイ装置

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid