KR100541057B1 - 표시 패널의 구동 방법 - Google Patents

표시 패널의 구동 방법 Download PDF

Info

Publication number
KR100541057B1
KR100541057B1 KR1020040052733A KR20040052733A KR100541057B1 KR 100541057 B1 KR100541057 B1 KR 100541057B1 KR 1020040052733 A KR1020040052733 A KR 1020040052733A KR 20040052733 A KR20040052733 A KR 20040052733A KR 100541057 B1 KR100541057 B1 KR 100541057B1
Authority
KR
South Korea
Prior art keywords
display
subfield
display line
discharge
light emission
Prior art date
Application number
KR1020040052733A
Other languages
English (en)
Other versions
KR20050006075A (ko
Inventor
스즈키마사히로
시게타테츠야
혼다히로후미
나가쿠보테츠로
Original Assignee
파이오니아 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파이오니아 가부시키가이샤 filed Critical 파이오니아 가부시키가이샤
Publication of KR20050006075A publication Critical patent/KR20050006075A/ko
Application granted granted Critical
Publication of KR100541057B1 publication Critical patent/KR100541057B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • G09G3/2935Addressed by erasing selected cells that are in an ON state
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2029Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having non-binary weights
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2037Display of intermediate tones by time modulation using two or more time intervals using sub-frames with specific control of sub-frames corresponding to the least significant bits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/204Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames being organized in consecutive sub-frame groups
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2044Display of intermediate tones using dithering
    • G09G3/2051Display of intermediate tones using dithering with use of a spatial dither pattern
    • G09G3/2055Display of intermediate tones using dithering with use of a spatial dither pattern the pattern being varied in time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2077Display of intermediate tones by a combination of two or more gradation control methods
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • G09G3/2932Addressed by writing selected cells that are in an OFF state
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

표시 패널은 다수의 표시 라인을 포함한다. 이들 표시 라인은 복수의 인접한 표시 라인군으로 분할된다. 각 표시 라인군의 각각의 표시 라인상에 배치된 화소 셀은 각 필드 표시 기간 동안 표시 라인에 할당된 웨이팅치에 기초한 상이한 발광 기간들에 걸쳐 연속적으로 발광하게 된다. 상기 발광 기간에 걸친 발광 동작은 필드 표시 기간의 전반기 및 후반기로 분할된다. 이에 따라 플리커 및 디더 패턴이 억제된 바람직한 영상 표시가 제공된다.

Description

표시 패널의 구동 방법{DISPLAY PANEL DRIVING METHOD}
도1은 서브필드법에 기초한 발광 구동 시퀀스의 일례를 나타낸다.
도2는 도1에 보인 발광 구동 시퀀스에 기초하여 구동되는 각 방전 셀의 1필드 기간내의 발광 구동 패턴의 일례를 나타낸다.
도3은 본 발명에 의한 구동 방법에 의해 구동되는 플라즈마 디스플레이 장치의 구성을 나타낸다.
도4는 라인 디더 옵셋치의 일례를 나타낸다.
도5는 도3에 나타낸 구동 데이터 변환 회로에 의해 사용되는 데이터 변환 테이블을 나타낸다.
도6a 내지 도6h는 제1 내지 제8 필드에서의 발광 구동 시퀀스의 일례를 나타낸다.
도7은 도6a에 나타낸 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도8은 도6b에 나타낸 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도9는 도6c에 나타낸 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도10은 도6d에 나타낸 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도11은 도6e에 나타낸 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도12는 도6f에 나타낸 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도13은 도6g에 나타낸 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도14는 도6h에 나타낸 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도15는 각 표시 라인에 대한 제1 내지 제5 계조 구동의 각각의 휘도 레벨을 나타낸다.
도16은 [010100]의 화소 데이터가 공급된 경우의 라인 디더 처리 동작을 설명하기 위한 도면이다.
도17은 각 표시 라인에 대한 라인 디더 웨이팅의 천이를 나타낸다.
도18은 각 서브필더에 대해 휘도의 웨이팅을 다르게 한 경우의 발광 구동 시퀀스의 일례를 나타낸다.
도19는 도18에 도시한 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도20은 도18에 도시한 발광 구동 시퀀스를 채용한 경우에 제1 내지 제5 계조 구동의 각각의 각 표시 라인마다의 휘도 레벨을 나타낸다.
도21은 본 발명에 의한 발광 구동 시퀀스의 일례를 나타낸다.
도22는 도21에 도시한 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도23은 본 발명에 의한 발광 구동 시퀀스의 다른 예를 나타낸다.
도24는 도23에 도시한 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
본 발명은 입력 영상 신호를 다계조화 처리하는 다계조화 처리회로를 구비하는 표시패널의 구동 방법에 관한 것이다.
최근, 2차원 화상 표시 패널로서, 복수의 방전 셀이 매트릭스의 형태로 배열된 플라즈마 디스플레이 패널(이하, 'PDP'라 함)이 주목을 받고 있다. PDP상에 입력 영상 신호에 대응하는 화상을 표시하기 위한 구동 방법으로서 서브필드법이 알려져 있다. 서브필드법은, 1필드의 표시 기간을 복수의 서브필드로 분할하고, 입력 영상 신호에 의해 나타내지는 휘도 레벨에 따라 방전 셀의 각각을 각 서브필드마다 선택적으로 방전 발광시킨다. 이에 따라, 1필드기간내에서의 전체 발광 기간에 대응하는 중간 휘도가 가시화된다.
첨부 도면의 도1은, 상기 서브필드법에 기초한 발광 구동 시퀀스의 일례를 나타낸다. 이 발광 구동 시퀀스는 예컨대, 일본국 공개특허공보 제2000-227778호에 기술되어 있다.
도1에 나타낸 발광 구동 시퀀스에서는, 1필드기간을 서브필드 SFl~SF14인 14개의 서브필드로 분할한다. 이들 서브필드 SF1~SF14 중 선두의 서브필드 SFl에서만, PDP의 모든 방전 셀을 점등모드로 초기화한다(Rc). 서브필드 SFl~SF14 각각에서는, 입력 영상 신호에 따라 방전 셀을 소등 모드로 설정하고(Wc), 점등 모드의 방전 셀만을 서브필드에 분배되어 있는 기간에 걸쳐 방전 발광시킨다(Ic).
첨부 도면의 도2는, 상기 발광 구동 시퀀스에 기초하여 구동되는 각 방전 셀의 1필드 기간에 있어서의 발광 구동 패턴의 일례를 나타낸다(예컨대, 일본국 공개특허공보 2000-2277785호 참조).
도2에 나타낸 발광 패턴에 의하면, 선두의 서브필드 SFl에서 점등 모드로 초기화 된 방전 셀은, 검은 동그라미로 나타낸 서브필드 SFl~SF14 중 특정한 한 개의 서브필드에서 소등 모드로 설정된다. 일단 방전 셀이 소등 모드로 설정되면, 그 방전 셀은 1필드 기간이 끝날 때까지 점등 모드로 복귀하지 않는다. 이에 따라, 방전 셀이 소등 모드로 설정되는 동안, 흰 동그라미로 나타낸 바와 같이, 방전 셀은 각 서브필드에 있어서 연속적으로 방전 발광한다. 여기서, 도2에 나타낸 15가지의 발광 패턴의 각각은 1필드기간내의 총 발광 기간이 상이하기 때문에, 15가지의 중간 휘도가 표현된다. 즉, (N+1) 계조(N은 서브필드의 수)에 대한 중간 휘도 표시가 가능하게 된다.
그러나, 상기 구동 방법에서는, 서브필드의 수에 제한이 있기 때문에, 계조 의 수가 부족하다. 이러한 계조수의 부족을 보상하기 위해, 입력 영상 신호에 대해 오차 확산 및 디더 처리와 같은 다계조화 처리가 행해진다.
상기 오차 확산 처리에서는, 입력 영상 신호를 각 화소마다 예컨대 8 비트의 화소 데이터로 변환한다. 상기 화소 데이터의 상위 6비트는 표시 데이터로서 처리되고, 나머지 하위 2비트는 오차 데이터로서 처리된다. 다음, 주변 화소 각각에 기초하여 상기 화소 데이터의 오차 데이터를 웨이팅 및 가산하고 그를 상기 표시 데이터에 반영시킨다. 그 동작의 결과로서, 원래 화소의 하위 2비트의 휘도가 주변 화소에 의해 의사 표현되고, 그에 따라 8비트의 화소데이터의 휘도 계조 표현이 6비트의 표시 데이터에 의해 가능하게 된다. 또한, 상기 오차 확산 처리에 의해 얻어진 6비트의 오차 확산 처리 화소 데이터에 대해 디더 처리를 실시한다. 디더 처리에서는, 서로 인접한 복수의 화소를 1화소 단위로 하고, 상기 1화소 단위의 각 화소에 대응하여 상기 오차 확산 처리 화소 데이터에, 서로 상이한 계수치로 이루어지는 디더 계수를 각각 분배하여 가산한다. 상기 디더 계수의 가산 결과, 1화소 단위로 바라본 경우에는, 디더 가산 화소 데이터의 상위 4비트만에 의해 8비트에 상당하는 휘도를 표현하는 것이 가능하게 된다. 따라서, 상기 디더 가산 화소 데이터의 상위 4비트를 추출하고, 이를 다계조 화소 데이터 PDs로서, 도2에 도시한 바와 같은 15가지의 발광 패턴 각각에 분배한다.
그러나, 디더 처리 등에 의해 화소 데이터에 대해 규칙적으로 디더 계수의 가산을 행하면, 입력 영상 신호와 전혀 관계가 없는 의사 패턴, 즉 소위 디더 패턴이 종종 관찰되어, 화질을 훼손하게 된다.
또한, 도2에 나타낸 발광 구동 패턴을 채용하면, 발광 계속 상태로부터 소등상태로의 전환이 1필드기간내에 있어서 1회 이하 일어나며, 이는 스위칭 주파수가, 1필드 표시 기간에 대한 수직 동기 주파수와 동일하게 되는 것을 의미한다. 따라서, 수직 동기 주파수가 50Hz 밖에 없는 PAL방식 텔레비젼 신호가 입력 영상 신호로서 공급된 경우에는, 플리커가 두드러지게 된다.
본 발명의 목적은, 플리커 및 디더 패턴을 억제한 양호한 화상 표시를 제공할 수 있는 표시 패널의 구동 방법을 제공하는 것이다.
본 발명의 한 양태에 의하면, 입력 영상 신호로부터 비롯된 화소데이터에 따라 표시 패널의 계조 구동을 행하기 위한 개선된 구동 방법이 제공된다. 상기 표시패널은, 표시패널의 표시 라인 각각에 배열된 화소를 포함한다. 상기 표시라인은, 복수의 표시 라인군으로 분할되고, 각 표시 라인군은 복수의 인접한 표시라인으로 구성된다. 상기 구동방법은, 화소 데이터에 따라, 영상신호의 각 필드 표시 기간에 대해, 관련된 표시라인군의 표시라인에 배열된 화소가, 관련된 표시라인군의 표시라인에 분배된 웨이팅치에 기초하여 상이한 발광 기간에 걸쳐 연속적으로 발광하도록 이루어진 발광 구동 단계를 포함한다. 상기 발광 구동 기간의 각각은, 일부가 관련된 필드 표시 기간의 전반기에서 일어나고, 나머지 부분이 관련된 필드 표시 기간의 후반기에서 일어난다.
본 발명에 의한 구동 방법에 기초한 플라즈마 디스플레이 패널(PDP)을 구동 하기 위한 구동장치를 도3을 참조하여 설명한다.
PDP(lOO)는, 표시면으로 기능하는 전면 기판(도시하지 않음), 및 상기 전면 기판과 대향하는 위치에 배치된 배면 기판(도시하지 않음)을 포함한다. 상기 전면 기판과 배면 기판 사이에는 방전가스가 충전되어 있는 방전 공간이 한정된다. 서로 교대로 평행하게 배치되어 있는 띠 모양의 행전극 Ⅹ1~Ⅹn 및 행전극 Y1~Y n이 상기 전면 기판상에 형성되어 있다. 배면 기판상에는, 상기 행 전극 각각에 교차하도록 배치된 띠 모양의 열전극 D1~Dm이 형성되어 있다. 상기 행전극 Ⅹ1~Ⅹn 및 Y1~Yn은, n쌍의 행전극 Ⅹi 및 Yi에 의해 PDP(100)의 제1 표시 라인~제n 표시라인이 한정되도록 배치된다. 각 행전극쌍과 열전극간의 교차점(방전 공간을 포함)에 화소로 기능하는 방전 셀(G)이 형성된다. 즉, PDP(lOO)에는, (nxm)개의 방전 셀 G(1,1)~G(n,m)이 매트릭스 형태로 형성되어 있다.
화소 데이터 변환 회로(1)는, 입력 영상 신호를 각 화소마다, 예컨대 6비트의 화소 데이터(PD)로 변환한 다음, 이를 다계조화 처리 회로(2)에 공급한다. 다계조화 처리회로(2)는, 라인 디더 옵셋치 생성 회로(21), 가산기(22) 및 하위 비트 절사 회로(23)를 포함한다.
라인 디더 옵셋치 생성 회로(21)는, 우선, PDP(lOO)의 8개 표시라인군과 정합하도록 각각 값 '0' 내지 '7'을 갖는 8개의 라인 디더 옵셋치(LD)를 생성한다. PDP(lOO)의 제1~제n 표시 라인은 하기와 같이 8라인으로 분리되고 그룹화된다:
제1, 제9, 제17, ..., 제(n-7) 표시 라인으로 이루어지는 제(8N-7) 표시라인 군,
제2, 제10, 제18, ..., 제(n-6) 표시 라인으로 이루어지는 제(8N-6) 표시라인군,
제3, 제11, 제19, ..., 제(n-5) 표시 라인으로 이루어지는 제(8N-5) 표시라인군,
제4, 제12, 제20, ..., 제(n-4) 표시 라인으로 이루어지는 제(8N-4) 표시라인군,
제5, 제13, 제21, ..., 제(n-3) 표시 라인으로 이루어지는 제(8N-3) 표시라인군,
제6, 제14, 제22, ..., 제(n-2) 표시 라인으로 이루어지는 제(8N-2) 표시라인군,
제7, 제15, 제23, ..., 제(n-1) 표시 라인으로 이루어지는 제(8N-1) 표시라인군,
제8, 제16, 제24, ..., 제n 표시 라인으로 이루어지는 제(8N) 표시라인군.
이 때, N은, (1/ 8)·n 이하의 자연수이다.
상기 라인 디더 옵셋치 생성 회로(21)는, 도4a~도4h에 나타낸 바와 같이, 라인 디더 옵셋치(LD)의 각 표시 라인군에 대한 할당 변경을, 각 필드마다 또한 8필드를 1사이클로 하여 반복적으로 실행한다.
특히, 라인 디더 옵셋치 생성 회로(21)는, 도4(a)에 나타낸 바와 같이, 최초의 1필드에 있어서는, 다음과 같은 라인 디더 옵셋치(LD)를 8개의 표시라인군에 할 당한다:
제(8N-7) 표시 라인군에 대해서는 '0';
제(8N-6) 표시 라인군에 대해서는 '3';
제(8N-5) 표시 라인군에 대해서는 '6';
제(8N-4) 표시 라인군에 대해서는 '1';
제(8N-3) 표시 라인군에 대해서는 '4';
제(8N-2) 표시 라인군에 대해서는 '7';
제(8N-1) 표시 라인군에 대해서는 '2';
제(8N) 표시 라인군에 대해서는 '5'.
제2 필드에서는 도4b에 나타낸 바와 같이, 다음 값을 갖는 라인 디더 옵셋치(LD)가 할당된다:
제(8N-7) 표시 라인군에 대해서는 '4';
제(8N-6) 표시 라인군에 대해서는 '7';
제(8N-5) 표시 라인군에 대해서는 '2';
제(8N-4) 표시 라인군에 대해서는 '5';
제(8N-3) 표시 라인군에 대해서는 '0';
제(8N-2) 표시 라인군에 대해서는 '3';
제(8N-1) 표시 라인군에 대해서는 '6';
제(8N) 표시 라인군에 대해서는 '1'.
제3필드에서는 도4c에 나타낸 바와 같이, 다음 값을 갖는 라인 디더 옵셋치(LD)가 할당된다:
제(8N-7) 표시 라인군에 대해서는 '2';
제(8N-6) 표시 라인군에 대해서는 '5';
제(8N-5) 표시 라인군에 대해서는 '0';
제(8N-4) 표시 라인군에 대해서는 '3';
제(8N-3) 표시 라인군에 대해서는 '6';
제(8N-2) 표시 라인군에 대해서는 '1';
제(8N-1) 표시 라인군에 대해서는 '4';
제(8N) 표시 라인군에 대해서는 '7'.
제4필드에서는 도4d에 나타낸 바와 같이, 다음 값을 갖는 라인 디더 옵셋치(LD)가 할당된다:
제(8N-7) 표시 라인군에 대해서는'6',
제(8N-6) 표시 라인군에 대해서는'1';
제(8N-5) 표시 라인군에 대해서는'4';
제(8N-4) 표시 라인군에 대해서는'7';
제(8N-3) 표시 라인군에 대해서는'2';
제(8N-2) 표시 라인군에 대해서는'5';
제(8N-1) 표시 라인군에 대해서는'0';
제(8N) 표시 라인군에 대해서는'3'.
제5필드에서는 도4e에 나타낸 바와 같이, 다음 값을 갖는 라인 디더 옵셋치(LD)가 할당된다:
제(8N-7) 표시 라인군에 대해서는'1',
제(8N-6) 표시 라인군에 대해서는'4';
제(8N-5) 표시 라인군에 대해서는'7';
제(8N-4) 표시 라인군에 대해서는'2';
제(8N-3) 표시 라인군에 대해서는'5';
제(8N-2) 표시 라인군에 대해서는'0';
제(8N-1) 표시 라인군에 대해서는'3';
제(8N) 표시 라인군에 대해서는'6'.
제6필드에서는 도4f에 나타낸 바와 같이, 다음 값을 갖는 라인 디더 옵셋치(LD)가 할당된다:
제(8N-7) 표시 라인군에 대해서는'5';
제(8N-6) 표시 라인군에 대해서는'0';
제(8N-5) 표시 라인군에 대해서는'3';
제(8N-4) 표시 라인군에 대해서는'6';
제(8N-3) 표시 라인군에 대해서는'1';
제(8N-2) 표시 라인군에 대해서는'4';
제(8N-1) 표시 라인군에 대해서는'7';
제(8N) 표시 라인군에 대해서는'2'.
제7필드에서는 도4g에 나타낸 바와 같이, 다음 값을 갖는 라인 디더 옵셋치(LD)가 할당된다:
제(8N-7) 표시 라인군에 대해서는'3';
제(8N-6) 표시 라인군에 대해서는'6';
제(8N-5) 표시 라인군에 대해서는'1';
제(8N-4) 표시 라인군에 대해서는'4';
제(8N-3) 표시 라인군에 대해서는'7';
제(8N-2) 표시 라인군에 대해서는'2';
제(8N-1) 표시 라인군에 대해서는'5';
제(8N) 표시 라인군에 대해서는'0'.
제8필드에서는 도4h에 나타낸 바와 같이, 다음 값을 갖는 라인 디더 옵셋치(LD)가 할당된다:
제(8N-7) 표시 라인군에 대해서는'7';
제(8N-6) 표시 라인군에 대해서는'2';
제(8N-5) 표시 라인군에 대해서는'5';
제(8N-4) 표시 라인군에 대해서는'0';
제(8N-3) 표시 라인군에 대해서는'3';
제(8N-2) 표시 라인군에 대해서는'6';
제(8N-1) 표시 라인군에 대해서는'1';
제(8N) 표시 라인군에 대해서는'4'.
상기 라인 디더 옵셋치 생성 회로(21)는, 화소 데이터 변환 회로(1)에 의해 공급된 화소 데이터(PD)에 대응하는 방전 셀에 속하는 표시 라인에 할당되어 있는 상기 라인 디더 옵셋치(LD)를 가산기(22)에 제공한다.
가산기(22)는, 화소 데이터 변환 회로(1)에 의해 공급된 화소 데이터(PD)에 상기 라인 디더 옵셋치(LD)를 가산함으로써 준비된 라인 옵셋 가산 화소 데이터(LF)를 하위 비트 절사 회로(23)에 공급한다. 하위 비트 절사 회로(23)는, 라인 옵셋 가산 화소 데이터(LF)의 하위 3비트를 절사한 다음, 나머지 상위 3비트를 다계조 화소 데이터(MD)로서 구동 데이터 변환 회로(3)에 공급한다.
상기 구동 데이터 변환 회로(3)는, 다계조 화소 데이터(MD)를 도3에 도시한 데이터 변환 테이블에 따라 4비트 화소 구동 데이터(GD)로 변환하고 상기 4비트 화소 구동 데이터(GD)를 메모리(4)에 공급한다.
메모리(4)는, 4비트의 화소 구동 데이터(GD)를 순차적으로 취입하여 기억한다. 1화상 프레임(n행xm열)의 화소 구동 데이터 GD1,1~GDn,m의 기입이 종료할 때마다, 메모리(4)는, 화소 구동 데이터 GD1,1~GDn,m을 비트 디지트(제0~제3비트)로 분할하고, 각각 서브필드 SFO~SF3에 대응시켜 상기 데이터의 1표시 라인의 값을 한번에 독출한다. 메모리(4)는, 1표시라인에 대응하는 m개의 화소 구동 데이터 비트를 화소 구동 데이터 비트 DBl~DBm으로서 열전극 구동 회로(5)에 공급한다.
즉, 서브필드 SFO에 있어서, 메모리(4)는, 화소 구동 데이터 GD1,1~GDn,m 각각의 제0 비트만을 1표시 라인분씩 독출하고, 각각의 제0 비트를 화소 구동 데이터 비트 DBl~DBm로서 열전극 구동 회로(5)에 공급한다. 다음의 서브필드 SFl에 있어 서, 메모리(4)는 화소 구동 데이터 GD1,1~GDn,m의 제1비트만을 1표시 라인분씩 독출하고, 이들 제1 비트를 화소 구동 데이터 비트 DB1~DBm으로서 열전극 구동 회로(5)에 공급한다. 다음, 서브필드 SF2에 있어서, 메모리(4)는, 화소 구동 데이터 GD1,1~GDn,m의 제2비트만을 1표시 라인분씩 독출하고, 이들 제2비트를 화소 구동 데이터 비트 DBl~D8m으로서 열전극 구동 회로(5)에 공급한다. 이어서, 서브필드 SF3에 있어서, 메모리(4)는, 화소 구동 데이터 GD1,1~GDn,m의 제3비트만을 1표시 라인분씩 독출하고, 이들 제3 비트를 화소 구동 데이터 비트 DB1~DBm으로서 열전극 구동 회로(5)에 공급한다.
구동 제어 회로(6)는,
제1필드에서는 도6a,
제2필드에서는 도6b,
제3필드에서는 도6c,
제4필드에서는 도6d,
제5필드에서는 도6e,
제6필드에서는 도6f,
제7필드에서는 도6g,
제8필드에서는 도6h,
에 도시한 발광 구동 시퀀스에 따라 PDP(lOO)를 계조구동하기 위한 각종 타이밍 신호를 발생한다.
상기 구동회로(6)는, 상기 열전극 구동회로(5), 행전극 Y구동 회로(7) 및 행전극 Ⅹ구동 회로(8)의 각각에 이들 타이밍 신호를 공급한다. 도6a~도7h에 도시된 일련의 구동은 반복적으로 실행된다.
상기 열전극 구동 회로(5), 행전극 Y구동 회로(7) 및 행전극 Ⅹ구동 회로(8)는, 구동 제어 회로(6)에 의해 공급되는 타이밍 신호에 따라 PDP(lOO)를 하기와 같이 구동하도록 각종 구동 펄스(도시하지 않음)를 생성하고, 이들 구동 펄스를 PDP(lOO)의 열전극 D1~Dm, 행전극Ⅹ1~Ⅹn 및 행전극 Y1 ~Yn에 각각 인가한다.
도6a~ 도6h에 나타낸 발광 구동 시퀀스에 있어서, 입력 영상 신호의 필드들의 각각은 5개의 서브필드 SFO~SF4로 구성된다.
선두의 서브필드 SFO는, 리셋 스텝 R, 및 어드레스 스텝 WO를 순차적으로 실행한다. 리셋 스텝 R에서는, PDP(lOO)의 모든 방전 셀 G(1,1)~G(n,m)을 일제히 리셋 방전시키고, 방전 셀 G(1,1)~G(n,m) 각각을 점등 모드(소정량의 벽전하가 형성된 상태)로 초기화한다. 또, 어드레스 스텝 WO에서는, PDP(lOO)의 제1~제n 표시 라인에 배치되어 있는 방전 셀(G)을 1표시 라인분씩 순차적으로, 도5에 나타낸 바와 같은 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전을 행하도록 하여, 상기 선택된 방전 셀이 소등 모드(벽전하가 소거된 상태)로 들어가도록 한다. 상기 어드레스 스텝 WO에 있어서, 소거 방전이 야기되지 않은 방전 셀은, 상기 어드레스 스텝 WO 직전의 상태, 즉 점등 모드를 유지한다.
서브필드 SFl~SF3의 각각은, 다시 8개의 서브필드 SFl1~SF18, SF21~SF2 8, 및 SF31~SF38로 각각 분할되어 있다. 서브필드 SFl1~SF18, SF2 1~SF28, 및 SF31~SF38에서 어드레스 스텝 W1~W8이 각각 실행된다. 서브필드 SFl(SF2, SF3)은 1차 서브 필드라 하고, 서브필드 SFl1(SF21, SF31) 2차 서브필드라 할 수 있다.
어드레스 스텝 W1에 있어서, PDP(100)의 모든 방전 셀 G(1,1)~G(n,m) 중 제(8N-7) 표시 라인(즉, 제1, 제9, 제17, ..., 제(n-7) 표시라인)에 배치되어 있는 방전 셀만을, 화소 구동 데이터에 따라 선택적으로 소거 방전하도록 한다. 그 결과, 소거 방전이 야기된 방전 셀은 소등 모드로 설정되고, 소거 방전이 야기되지 않은 방전 셀은 어드레스 스텝 W1 직전까지의 상태를 유지한다. 즉, 어드레스 스텝 Wl에 의하면, 제(8N-7)번째의 표시 라인에 배치되어 있는 방전 셀을, 화소 구동 데이터에 따라 소등 모드 또는 점등 모드의 어느 하나로 설정한다.
어드레스 스텝 W2에서는, 제(8N-6) 표시 라인(즉, 제2, 제10, 제18, ..., 및 제(n-6) 표시 라인)에 배치되어 있는 방전 셀만을, 화소 구동 데이터에 따라 선택적으로 소거 방전하도록 한다. 그 결과, 소거 방전이 야기된 방전 셀은 소등 모드로 설정되고, 소거 방전이 야기되지 않은 방전 셀은 어드레스 스텝 W2 직전까지의 상태를 유지한다. 즉, 어드레스 스텝 W2에 의하면, 제(8N-6)번째의 표시 라인에 배치 되어 있는 방전 셀이 화소 구동 데이터에 따라 소등 모드 또는 점등 모드의 어느 일방으로 설정된다.
어드레스 스텝 W3에서는, 제(8N-5) 표시 라인(즉, 제3, 제11, 제19, ..., 및 제(n-5) 표시 라인)에 배치되어 있는 방전 셀만을, 화소 구동 데이터에 따라 선택 적으로 소거 방전하도록 한다. 그 결과, 소거 방전이 야기된 방전 셀은 소등 모드로 설정되고, 소거 방전이 야기되지 않은 방전 셀은 어드레스 스텝 W3 직전까지의 상태를 유지한다. 즉, 어드레스 스텝 W3에 의하면, 제(8N-5)번째의 표시라인에 배치 되어있는 방전 셀이 화소 구동 데이터에 따라 소등 모드 또는 점등모드의 어느 일방으로 설정된다.
어드레스 스텝 W4에서는, 제(8N-4) 표시 라인(즉, 제4, 제12, 제20, ..., 및 제(n-4) 표시 라인)에 배치되어 있는 방전 셀만을, 화소 구동 데이터에 따라 선택적으로 소거 방전을 행하도록 한다. 그 결과, 소거 방전이 야기된 방전 셀은 소등 모드로 설정되고, 소거 방전이 야기되지 않은 방전 셀은 어드레스 스텝 W4 직전까지의 상태를 유지한다. 즉, 어드레스 스텝 W4에 의하면, 제(8N-4)번째의 표시라인에 배치되어있는 방전 셀이 화소 구동 데이터에 따라 소등 모드 또는 점등모드의 어느 일방으로 설정된다.
어드레스 스텝 W5에서는, 제(8N-3) 표시 라인(즉, 제5, 제13, 제21, ..., 및 제(n-3) 표시 라인)에 배치되어 있는 방전 셀만을, 화소 구동 데이터에 따라 선택적으로 소거 방전하도록 한다. 그 결과, 소거 방전이 야기된 방전 셀은 소등 모드로 설정되고, 소거 방전이 야기되지 않은 방전 셀은 어드레스 스텝 W5 직전까지의 상태를 유지한다. 즉, 어드레스 스텝W5에 의하면, 제(8N-3)번째의 표시라인에 배치 되어 있는 방전 셀이 화소 구동 데이터에 따라 소등 모드 또는 점등모드의 어느 일방으로 설정된다.
어드레스 스텝 W6에서는, 제(8N-2) 표시 라인(즉, 제6, 제14, 제22, ..., 및 제(n-2) 표시 라인)에 배치되어 있는 방전 셀만을, 화소 구동 데이터에 따라 선택적으로 소거 방전하도록 한다. 그 결과, 소거 방전이 야기된 방전 셀은 소등 모드로 설정되고, 소거 방전이 야기되지 않은 방전 셀은 어드레스 스텝 W6 직전까지의 상태를 유지한다. 즉, 어드레스 스텝 W6에 의하면, 제(8N-2)번째의 표시라인에 배치되어 있는 방전 셀이 화소 구동 데이터에 따라 소등 모드 또는 점등모드의 어느 일방으로 설정된다.
어드레스 스텝 W7에서는, 제(8N-1) 표시 라인(즉, 제7, 제15, 제23, ..., 및 제(n-1) 표시 라인)에 배치되어 있는 방전 셀만을, 화소 구동 데이터에 따라 선택적으로 소거 방전하도록 한다. 그 결과, 소거 방전이 야기된 방전 셀은 소등 모드로 설정되고, 소거 방전이 야기되지 않은 방전 셀은 어드레스 스텝 W7 직전까지의 상태를 유지한다. 즉, 어드레스 스텝 W7에 의하면, 제(8N-1)번째의 표시라인에 배치 되어 있는 방전 셀이 화소 구동 데이터에 따라 소등 모드 또는 점등모드의 어느 일방으로 설정된다.
어드레스 스텝 W8에서는, 제(8N) 표시 라인(즉, 제8, 제16, 제24, ..., 및 제n번째 표시 라인)에 배치되어 있는 방전 셀만을, 화소 구동 데이터에 따라 선택적으로 소거 방전하도록 한다. 그 결과, 소거 방전이 야기된 방전 셀은 소등 모드로 설정되고, 소거 방전이 야기되지 않은 방전 셀은 어드레스 스텝 W8 직전까지의 상태를 유지한다. 즉, 어드레스 스텝 W8에 의하면, 제(8N)번째의 표시라인에 배치되어 있는 방전 셀이 화소 구동 데이터에 따라 소등 모드 또는 점등모드의 어느 일방으로 설정된다.
도6a에 나타낸 발광 구동 시퀀스에 있어서는, 다음의 어드레스 스텝들이 서브필드에서 실행된다:
서브필드 SFl1, SF21, SF31 각각에 있어서 상기 어드레스 스텝 W6,
서브필드 SFl2, SF22, SF32 각각에 있어서 상기 어드레스 스텝 W3,
서브필드 SFl3, SF23, SF33 각각에 있어서 상기 어드레스 스텝 W8,
서브필드 SFl4, SF24, SF34 각각에 있어서 상기 어드레스 스텝 W5,
서브필드 SFl5, SF25, SF35 각각에 있어서 상기 어드레스 스텝 W2,
서브필드 SFl6, SF26, SF36 각각에 있어서 상기 어드레스 스텝 W7,
서브필드 SFl7, SF27, SF37 각각에 있어서 상기 어드레스 스텝 W4,
서브필드 SFl8, SF28, SF38 각각에 있어서 상기 어드레스 스텝 Wl.
도6b에 나타낸 발광 구동 시퀀스에 있어서는, 다음의 어드레스 스텝들이 서브필드에서 실행된다:
서브필드 SFl1, SF21, SF31 각각에 있어서 상기 어드레스 스텝 W2,
서브필드 SFl2, SF22, SF32 각각에 있어서 상기 어드레스 스텝 W7,
서브필드 SFl3, SF23, SF33 각각에 있어서 상기 어드레스 스텝 W4,
서브필드 SFl4, SF24, SF34 각각에 있어서 상기 어드레스 스텝 W1,
서브필드 SFl5, SF25, SF35 각각에 있어서 상기 어드레스 스텝 W6,
서브필드 SFl6, SF26, SF36 각각에 있어서 상기 어드레스 스텝 W3,
서브필드 SFl7, SF27, SF37 각각에 있어서 상기 어드레스 스텝 W8,
서브필드 SFl8, SF28, SF38 각각에 있어서 상기 어드레스 스텝 W5.
도6c에 나타낸 발광 구동 시퀀스에 있어서는, 다음의 어드레스 스텝들이 서브필드에서 실행된다:
서브필드 SFl1, SF21, SF31 각각에 있어서 상기 어드레스 스텝 W8,
서브필드 SFl2, SF22, SF32 각각에 있어서 상기 어드레스 스텝 W5,
서브필드 SFl3, SF23, SF33 각각에 있어서 상기 어드레스 스텝 W2,
서브필드 SFl4, SF24, SF34 각각에 있어서 상기 어드레스 스텝 W7,
서브필드 SFl5, SF25, SF35 각각에 있어서 상기 어드레스 스텝 W4,
서브필드 SFl6, SF26, SF36 각각에 있어서 상기 어드레스 스텝 W1,
서브필드 SFl7, SF27, SF37 각각에 있어서 상기 어드레스 스텝 W6,
서브필드 SFl8, SF28, SF38 각각에 있어서 상기 어드레스 스텝 W3.
도6d에 나타낸 발광 구동 시퀀스에 있어서는, 다음의 어드레스 스텝들이 서브필드에서 실행된다:
서브필드 SFl1, SF21, SF31 각각에 있어서 상기 어드레스 스텝 W4,
서브필드 SFl2, SF22, SF32 각각에 있어서 상기 어드레스 스텝 W1,
서브필드 SFl3, SF23, SF33 각각에 있어서 상기 어드레스 스텝 W6,
서브필드 SFl4, SF24, SF34 각각에 있어서 상기 어드레스 스텝 W3,
서브필드 SFl5, SF25, SF35 각각에 있어서 상기 어드레스 스텝 W8,
서브필드 SFl6, SF26, SF36 각각에 있어서 상기 어드레스 스텝 W5,
서브필드 SFl7, SF27, SF37 각각에 있어서 상기 어드레스 스텝 W2,
서브필드 SFl8, SF28, SF38 각각에 있어서 상기 어드레스 스텝 W7.
도6e에 나타낸 발광 구동 시퀀스에 있어서는, 다음의 어드레스 스텝들이 서브필드에서 실행된다:
서브필드 SFl1, SF21, SF31 각각에 있어서 상기 어드레스 스텝 W3,
서브필드 SFl2, SF22, SF32 각각에 있어서 상기 어드레스 스텝 W8,
서브필드 SFl3, SF23, SF33 각각에 있어서 상기 어드레스 스텝 W5,
서브필드 SFl4, SF24, SF34 각각에 있어서 상기 어드레스 스텝 W2,
서브필드 SFl5, SF25, SF35 각각에 있어서 상기 어드레스 스텝 W7,
서브필드 SFl6, SF26, SF36 각각에 있어서 상기 어드레스 스텝 W4,
서브필드 SFl7, SF27, SF37 각각에 있어서 상기 어드레스 스텝 W1,
서브필드 SFl8, SF28, SF38 각각에 있어서 상기 어드레스 스텝 W6.
도6f에 나타낸 발광 구동 시퀀스에 있어서는, 다음의 어드레스 스텝들이 서브필드에서 실행된다:
서브필드 SFl1, SF21, SF31 각각에 있어서 상기 어드레스 스텝 W7,
서브필드 SFl2, SF22, SF32 각각에 있어서 상기 어드레스 스텝 W4,
서브필드 SFl3, SF23, SF33 각각에 있어서 상기 어드레스 스텝 W1,
서브필드 SFl4, SF24, SF34 각각에 있어서 상기 어드레스 스텝 W6,
서브필드 SFl5, SF25, SF35 각각에 있어서 상기 어드레스 스텝 W3,
서브필드 SFl6, SF26, SF36 각각에 있어서 상기 어드레스 스텝 W8,
서브필드 SFl7, SF27, SF37 각각에 있어서 상기 어드레스 스텝 W5,
서브필드 SFl8, SF28, SF38 각각에 있어서 상기 어드레스 스텝 W2.
도6g에 나타낸 발광 구동 시퀀스에 있어서는, 다음의 어드레스 스텝들이 서브필드에서 실행된다:
서브필드 SFl1, SF21, SF31 각각에 있어서 상기 어드레스 스텝 W5,
서브필드 SFl2, SF22, SF32 각각에 있어서 상기 어드레스 스텝 W2,
서브필드 SFl3, SF23, SF33 각각에 있어서 상기 어드레스 스텝 W7,
서브필드 SFl4, SF24, SF34 각각에 있어서 상기 어드레스 스텝 W4,
서브필드 SFl5, SF25, SF35 각각에 있어서 상기 어드레스 스텝 W1,
서브필드 SFl6, SF26, SF36 각각에 있어서 상기 어드레스 스텝 W6,
서브필드 SFl7, SF27, SF37 각각에 있어서 상기 어드레스 스텝 W3,
서브필드 SFl8, SF28, SF38 각각에 있어서 상기 어드레스 스텝 W8.
또한, 도h에 나타낸 발광 구동 시퀀스에 있어서는, 다음의 어드레스 스텝들이 서브필드에서 실행된다:
서브필드 SFl1, SF21, SF31 각각에 있어서 상기 어드레스 스텝 W1,
서브필드 SFl2, SF22, SF32 각각에 있어서 상기 어드레스 스텝 W6,
서브필드 SFl3, SF23, SF33 각각에 있어서 상기 어드레스 스텝 W3,
서브필드 SFl4, SF24, SF34 각각에 있어서 상기 어드레스 스텝 W8,
서브필드 SFl5, SF25, SF35 각각에 있어서 상기 어드레스 스텝 W5,
서브필드 SFl6, SF26, SF36 각각에 있어서 상기 어드레스 스텝 W2,
서브필드 SFl7, SF27, SF37 각각에 있어서 상기 어드레스 스텝 W7,
서브필드 SFl8, SF28, SF38 각각에 있어서 상기 어드레스 스텝 W4.
상기 서브필드 SFl1∼SF18, SF21∼SF28, 및 SF31∼SF3 8의 각각에 있어서는, 각 어드레스 스텝 W1∼W8 직전에, 점등 모드로 설정되어 있는 방전 셀만을 기간 '1'에 걸쳐 연속적으로 방전 발광시키는 서스테인 스텝(I)이 실행된다.
최종 서브필드 SF4에 있어서는, 점등 모드로 설정되어 있는 방전 셀만을 기간 '1'에 걸쳐 연속적으로 방전 발광시키는 서스테인 스텝(I)만 실행된다.
구동제어회로(6)는, 도6a∼6h에 도시한 발광 구동 시퀀스에 따라 도7∼도14에 도시한 발광 구동을 행한다.
도7은 도6a의 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도8은 도6b의 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도9는 도6c의 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도10은 도6d의 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도11은 도6e의 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도12는 도6f의 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도13은 도6g의 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
도14는 도6h의 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타낸다.
최저 휘도를 나타내는 '1000' 화소 구동 데이터(GD)가 공급된 경우, 제1 계조 구동에 기초한 발광 표시가 실행된다. 화소 구동 데이터(GD)의 제0 비트가 논리 레벨 1이기 때문에, 서브필드 SF0의 어드레스 스텝 W0에 있어서 방전 셀에 대하여 소거방전(검은 동그라미로 표시)이 일어나고, 방전 셀은 소등 모드로 된다. 도6a∼6h 에 도시한 구동 구성에 의하면, 1필드 표시기간에 있어서, 벙전셀이 소등모드에서 점등모드로 천이할 수 있는 기회는 선두 서브필드 SF0의 리셋 스텝(R)에서만 일어난다. 따라서, 소동모드로 되었던 방전 셀은 1필드 표시기간 동안에 소등모드를 유지한다.
즉, '1000' 화소 구동 데이터(GD)에 따른 제1 계조구동에 있어서, 각 방전 셀은 1필드 표시 기간 동안 소등 상태를 유지하여, 도16에 나타낸 바와 같이 휘도 레벨(밝기 레벨) 0의 구동을 달성한다.
'1000' 화소구동 데이터보다 1레벨 높은 휘도를 나타내는 '0100' 화소구동 데이터(GD)가 공급된 경우, 제2 계조구동에 기초한 발광 표시가 행해진다. 화소 구동 데이터(GD)의 제1 비트가 논리 레벨 1이기 때문에, 서브필드 SFl의 어드레스 스텝 Wl~W8에 있어서 방전 셀에 대해 소거 방전(이중 동그라미로 표시)이 야기된다.이에 따라, 선두의 서브필드 SFO의 리셋 스텝(R)에서 방전 셀이 점등 모드로 초기화되기 때문에, 상기 소거 방전이 야기되기까지의 기간에 존재하는 서스테인 스텝(I)에 있어서 연속적으로 서스테인 방전 발광이 실행된다. 예컨대, 도6a에 나타낸 발광 구동 시퀀스에 있어서, 어드레스 스텝은 다음과 같이 행해진다:
제(8N-7) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W6은 서브필드 SFl1에서 실행;
제(8N-6) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W3은 서브필드SF12에서 실행;
제(8N-5) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W8은 서브필드 SF13에서 실행;
제(8N-4) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W5는 서브필드 SF14에서 실행;
제(8N-3) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W2는 서브필드 SF15에서 실행;
제(8N-2) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W7은 서브필드 SF16에서 실행;
제(8N-1) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W4는 서브필드 SF17에서 실행;
제(8N) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W1은 서브필드 SF18에서 실행.
따라서, 도7의 흰 동그라미 및 이중 동그라미로 나타낸 바와 같이, 방전 셀은 다음 서브필드의 서스테인 스텝(Ⅰ)에 있어서 연속적으로 서스테인 방전을 행한다.
제(8N-7) 표시 라인에서는 SFl1~SF18;
제(8N-6) 표시 라인에서는 SFl1~SF15;
제(8N-5) 표시 라인에서는 SFl1~SF12;
제(8N-4) 표시 라인에서는 SFl1~SF17;
제(8N-3) 표시 라인에서는 SFl1~SF14;
제(8N-2) 표시 라인에서는 SFl1;
제(8N-1) 표시 라인에서는 SFl1~SF16;
제(8N) 표시 라인에서는 SFl1~SF13.
즉, '0100' 화소 구동 데이터(GD)에 따른 제2 계조 구동에 의하면, 도15에 나타낸 바와 같이, 각 표시 라인에 배치되어 있는 방전 셀은, 1필드 표시기간 동안 야기된 서스테인 방전에 의해 생성된 발광 기간에 대응하는 휘도 레벨로 각각 구동된다. 특히,
제(8N-7) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '8';
제(8N-6) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '5';
제(8N-5) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '2';
제(8N-4) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '7';
제(8N-3) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '4';
제(8N-2) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '1';
제(8N-1) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '6';
제(8N) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '3';
으로 각각 구동된다.
'0100' 화소구동 데이터보다 1레벨 높은 휘도를 나타내는 '0010' 화소구동 데이터(GD)가 공급된 경우, 제3 계조구동에 기초한 발광 표시가 실행된다. 화소 구동 데이터(GD)의 제2 비트가 논리 레벨 1이기 때문에, 서브필드 SF2의 어드레스 스텝 Wl~W8의 각 방전 셀에 대해 소거 방전(이중 동그라미로 표시)이 야기된다. 이에 따라, 선두의 서브필드 SFO의 리셋 스텝(R)에서 방전 셀이 점등 모드로 초기화되기 때문에, 상기 소거 방전이 야기되기까지의 기간 동안 존재하는 서스테인 스텝(I)에 있어서 연속적으로 서스테인 방전 발광이 실행된다. 예컨대, 도6a에 나타낸 발광 구동 시퀀스에 있어서, 어드레스 스텝은 다음과 같이 행해진다:
제(8N-7) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W6은 서브필드 SF21에서 실행;
제(8N-6) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W3은 서브필드 SF22에서 실행;
제(8N-5) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W8은 서브필드 SF23에서 실행;
제(8N-4) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W5는 서브필드 SF24에서 실행;
제(8N-3) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W2는 서브필드 SF25에서 실행;
제(8N-2) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W7은 서브필드 SF26에서 실행;
제(8N-1) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W4는 서브필드 SF27에서 실행;
제(8N) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W1은 서브필드 SF28에서 실행.
따라서, 도7의 흰 동그라미 및 이중 동그라미로 나타낸 바와 같이, 방전 셀은 다음 서브필드의 서스테인 스텝(Ⅰ)에 있어서 연속적으로 서스테인 방전을 행한다.
제(8N-7) 표시 라인에서는 SF21~SF28;
제(8N-6) 표시 라인에서는 SF21~SF25;
제(8N-5) 표시 라인에서는 SF21~SF22;
제(8N-4) 표시 라인에서는 SF21~SF27;
제(8N-3) 표시 라인에서는 SF21~SF24;
제(8N-2) 표시 라인에서는 SF21;
제(8N-1) 표시 라인에서는 SF21~SF26;
제(8N) 표시 라인에서는 SF21~SF23.
즉, '0010' 화소 구동 데이터(GD)에 따른 제2 계조 구동에 의하면, 도15에 나타낸 바와 같이, 각 표시 라인에 배치되어 있는 방전 셀은, 1필드 표시기간 동안 야기된 서스테인 방전에 의해 생성된 발광 기간에 대응하는 휘도 레벨로 각각 구동된다. 특히,
제(8N-7) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '16';
제(8N-6) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '13';
제(8N-5) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '10';
제(8N-4) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '15';
제(8N-3) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '12';
제(8N-2) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '9';
제(8N-1) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '14';
제(8N) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '11';
로 각각 구동된다.
'0010' 화소구동 데이터보다 1레벨 높은 휘도를 나타내는 '0001' 화소구동 데이터(GD)가 공급된 경우, 제4 계조구동에 기초한 발광 표시가 실행된다. 화소 구동 데이터(GD)의 제3 비트가 논리 레벨 1이기 때문에, 서브필드 SF3의 어드레스 스텝 Wl~W8의 각 방전 셀에 대해 소거 방전(이중 동그라미로 표시)이 야기된다. 이에 따라, 선두의 서브필드 SF0의 리셋 스텝(R)에서 방전 셀이 점등 모드로 초기화되기 때문에, 상기 소거 방전이 야기되기까지의 기간 동안 존재하는 서스테인 스텝(I)에 있어서 연속적으로 서스테인 방전 발광이 실행된다. 예컨대, 도6a에 나타낸 발광 구동 시퀀스에 있어서, 어드레스 스텝은 다음과 같이 행해진다:
제(8N-7) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W6은 서브필드 SF31에서 실행;
제(8N-6) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W3은 서브필드 SF32에서 실행;
제(8N-5) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W8은 서브필드 SF33에서 실행;
제(8N-4) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W5는 서브필드 SF34에서 실행;
제(8N-3) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W2는 서브필드 SF35에서 실행;
제(8N-2) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W7은 서브필드 SF36에서 실행;
제(8N-1) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W4는 서브필드 SF37에서 실행;
제(8N) 표시 라인군에 소거 방전을 행하는 어드레스 스텝 W1은 서브필드 SF38 에서 실행.
따라서, 도7의 흰 동그라미 및 이중 동그라미로 나타낸 바와 같이, 방전 셀은 다음 서브필드의 서스테인 스텝(Ⅰ)에 있어서 연속적으로 서스테인 방전을 행한다. 특히,
제(8N-7) 표시 라인에서는 서브필드 SFl1~SF28 및 서브필드 SF31~SF38 ;
제(8N-6) 표시 라인에서는 SFl1~SF28 및 서브필드 SF31~SF35;
제(8N-5) 표시 라인에서는 SFl1~SF28 및 서브필드 SF31~SF32;
제(8N-4) 표시 라인에서는 SFl1~SF28 및 서브필드 SF31~SF37;
제(8N-3) 표시 라인에서는 SFl1~SF28 및 서브필드 SF31~SF34;
제(8N-2) 표시 라인에서는 SFl1~SF28 및 서브필드 SF31;
제(8N-1) 표시 라인에서는 SFl1~SF28 및 서브필드 SF31~SF36;
제(8N) 표시 라인에서는 SFl1~SF28 및 서브필드 SF31~SF33.
즉, '0001' 화소 구동 데이터(GD)에 따른 제4 계구동에 의하면, 도15에 나타낸 바와 같이, 방전 셀은 각각, 1필드 표시 기간 동안 야기된 서스테인 방전에 의해 생성된 발광 기간에 대응하는 휘도 레벨로 발광한다. 특히,
제(8N-7) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '24';
제(8N-6) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '21';
제(8N-5) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '18';
제(8N-4) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '23';
제(8N-3) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '20';
제(8N-2) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '17';
제(8N-1) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '22';
제(8N) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '19';
로 각각 발광한다.
가장 높은 휘도를 나타내는 '0000' 화소구동 데이터(GD)가 공급된 경우, 제5 계조 구동에 기초한 발광 표시가 실행된다. 화소 구동 데이터(GD)의 모든 비트가 논리 레벨 0이기 때문에, 1필드 표시기간 동안 소거 방전이 전혀 야기되지 않는다. 이에 따라, 서브필드 SF11∼SF18, SF21∼SF28, SF31∼SF3 8 및 SF4의 서스테인 스텝(I)에 있어서 연속적으로 방전 셀이 방전 발광한다.
즉, '0000' 화소 구동 데이터(GD)에 따른 제5 계조구동에 의해면, 방전 셀은 각각, 도15에 나타낸 바와 같이, 1필드표시 기간 동안 야기된 서스테인 방전에 의해 생성된 발광 기간에 대응한 휘도 레벨로 발광한다. 특히,
제(8N-7) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '25';
제(8N-6) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '25';
제(8N-5) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '25',
제(8N-4) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '25';
제(8N-3) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '25';
제(8N-2) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '25';
제(8N-l) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '25';
제(8N) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '25';
로 각각 발광한다.
따라서, 상기 구동에 있어서는, '1000', '0100', '0010', '0001' 또는 '0000'과 같은 5가지의 화소 구동 데이터(GD)에 따라, 5 레벨에 대응하는 휘도를 표현할 수 있는 제1~제5 계조구동이 실행된다. 여기에서, 인접한 8개 표시 라인 에 다른 휘도의 웨이팅이 인가되고, 제1~제5 계조 구동마다, 각각의 휘도 웨이팅에 의해 결정되는 상이한 휘도 레벨로 인접한 8개의 표시 라인이 구동된다.
예컨대, 도6a에 나타낸 바와 같은 제1 필드의 발광 구동 시퀀스에 따른 구동에 있어서 8개의 인접한 표시라인에는 다음과 같은 휘도 웨이팅('1'∼'8')이 할당된다:
제(8N-7) 표시 라인: '8';
제(8N-6) 표시 라인: '5';
제(8N-5) 표시 라인: '2';
제(8N-4) 표시 라인: '7';
제(8N-3) 표시 라인: '4';
제(8N-2) 표시 라인: '1';
제(8N-1) 표시 라인: '6';
제(8N) 표시 라인: '3'.
도6b에 나타낸 바와 같은 제2 필드의 발광 구동 시퀀스에 따른 구동에 있어서 인접한 8개의 표시 라인에는, 다음과 같은 휘도 웨이팅이 할당된다:
제(8N-7) 표시 라인: '4';
제(8N-6) 표시 라인: '1';
제(8N-5) 표시 라인: '6';
제(8N-4) 표시 라인: '3';
제(8N-3) 표시 라인: '8';
제(8N-2) 표시 라인: '5';
제(8N-1) 표시 라인: '2';
제(8N) 표시 라인: '7'.
도6c에 나타낸 바와 같은 제3 필드의 발광 구동 시퀀스에 따른 구동에 있어서 인접한 8개의 표시 라인에는, 다음과 같은 휘도 웨이팅이 할당된다:
제(8N-7) 표시 라인: '6';
제(8N-6) 표시 라인: '3';
제(8N-5) 표시 라인: '8';
제(8N-4) 표시 라인: '5';
제(8N-3) 표시 라인: '2';
제(8N-2) 표시 라인: '7';
제(8N-1) 표시 라인: '4';
제(8N) 표시 라인: '1'.
도6d에 나타낸 바와 같은 제4 필드의 발광 구동 시퀀스에 따른 구동에 있어서 인접한 8개의 표시 라인에는, 다음과 같은 휘도 웨이팅이 할당된다:
제(8N-7) 표시 라인: '2';
제(8N-6) 표시 라인: '7';
제(8N-5) 표시 라인: '4';
제(8N-4) 표시 라인: '1';
제(8N-3) 표시 라인: '6';
제(8N-2) 표시 라인: '3';
제(8N-1) 표시 라인: '8';
제(8N) 표시 라인: '5'.
도6e에 나타낸 바와 같은 제5 필드의 발광 구동 시퀀스에 따른 구동에 있어서 인접한 8개의 표시 라인에는, 다음과 같은 휘도 웨이팅이 할당된다:
제(8N-7) 표시 라인: '7';
제(8N-6) 표시 라인: '4';
제(8N-5) 표시 라인: '1';
제(8N-4) 표시 라인: '6';
제(8N-3) 표시 라인: '3';
제(8N-2) 표시 라인: '8';
제(8N-1) 표시 라인: '5';
제(8N) 표시 라인:'2'.
도6f에 나타낸 바와 같은 제6 필드의 발광 구동 시퀀스에 따른 구동에 있어서 인접한 8개의 표시 라인에는, 다음과 같은 휘도 웨이팅이 할당된다:
제(8N-7) 표시 라인: '3';
제(8N-6) 표시 라인: '8';
제(8N-5) 표시 라인: '5';
제(8N-4) 표시 라인: '2';
제(8N-3) 표시 라인: '7';
제(8N-2) 표시 라인: '4';
제(8N-1) 표시 라인: '1';
제(8N) 표시 라인: '6'.
도6g에 나타낸 바와 같은 제7 필드의 발광 구동 시퀀스에 따른 구동에 있어서 인접한 8개의 표시 라인에는, 다음과 같은 휘도 웨이팅이 할당된다:
제(8N-7) 표시 라인: '5';
제(8N-6) 표시 라인: '2';
제(8N-5) 표시 라인: '7';
제(8N-4) 표시 라인: '4';
제(8N-3) 표시 라인: '1';
제(8N-2) 표시 라인: '6';
제(8N-1) 표시 라인: '3';
제(8N) 표시 라인: '8'.
도6h에 나타낸 바와 같은 제8 필드의 발광 구동 시퀀스에 따른 구동에 있어서 인접한 8개의 표시 라인에는, 다음과 같은 휘도 웨이팅이 할당된다:
제(8N-7) 표시 라인 :'1';
제(8N-6) 표시 라인: '6';
제(8N-5) 표시 라인: '3';
제(8N-4) 표시 라인: '8';
제(8N-3) 표시 라인: '5';
제(8N-2) 표시 라인: '2';
제(8N-1) 표시 라인: '7';
제(8N) 표시 라인: '4'.
따라서,
도6a의 발광 구동 시퀀스에 따른 구동에 대해서는 도7,
도6b의 발광 구동 시퀀스에 따른 구동에 대해서는 도8,
도6c의 발광 구동 시퀀스에 따른 구동에 대해서는 도9,
도6d의 발광 구동 시퀀스에 따른 구동에 대해서는 도10,
도6e의 발광 구동 시퀀스에 따른 구동에 대해서는 도11,
도6f의 발광 구동 시퀀스에 따른 구동에 대해서는 도12,
도6g의 발광 구동 시퀀스에 따른 구동에 대해서는 도13,
도6h의 발광구동 시퀀스에 따른 구동에 대해서는 도14,
에 도시된 발광 구동 패턴으로 나타낸 바와 같이, 인접하는 8개의 표시 라인 들에 속하는 방전 셀을, 상기 웨이팅에 기초하여 각각 다른 휘도 레벨로 발광하도록 한다.
다음, 입력 영상 신호에 따라 실시되는 실제의 구동 동작에 대해, 도6a에 나타낸 바와 같은 제1필드에서의 구동을 예로 들어 설명한다.
인접하는 8개의 표시 라인들에 속하는 각 열의 방전 셀에 대응하는 6비트의 화소 데이터(PD)가 모두 '010100'인 경우, 라인 디더 옵셋치 생성 회로(21)는, 도16에 나타낸 바와 같이, 표시 라인의 화소 데이터(PD)의 각각에 도4a에 나타낸 라인 디더 옵셋치(LD)를 가산한다. 상기 라인 디더 옵셋치(LD)의 가산 결과, 도16에 나타낸 바와 같이, 각 표시 라인마다 다음의 라인 옵셋 가산 화소 데이터(LF)가 얻어진다:
제(8N-7) 표시 라인: '010100';
제(8N-6) 표시 라인: '010111';
제(8N-5) 표시 라인: '011010';
제(8N-4) 표시 라인: '010101';
제(8N-3) 표시 라인: '011000';
제(8N-2) 표시 라인: '011011';
제(8N-1) 표시 라인: '010110';
제(8N) 표시 라인: '011001'.
하위 비트 절사 회로(23)는, 이들 라인 옵셋 가산 화소 데이터(LF) 각각의 하위 3비트를 절사하여, 나머지 상위 3비트를 다계조 화소 데이터(MD)로서 얻는다. 즉, 인접하는 8개의 표시 라인 각각에 대해, 도17에 나타낸 바와 같이, 다음의 다계조 화소 데이터(MD)가 얻어진다:
제(8N-7) 표시 라인: 데이터(MD)는 '010';
제(8N-6) 표시 라인: 데이터(MD)는 '010';
제(8N-5) 표시 라인: 데이터(MD)는 '011';
제(8N-4) 표시 라인: 데이터(MD)는 '010';
제(8N-3) 표시 라인: 데이터(MD)는 '011';
제(8N-2) 표시 라인: 데이터(MD)는 '011';
제(8N-1) 표시 라인: 데이터(MD)는 '010';
제(8N) 표시 라인: 데이터(MD)는 '011'.
이들 다계조 화소 데이터(MD)는 구동 데이터 변환 회로(3)에 의해 4비트의 화소 구동 데이터(GD)로 변환된다. 특히,
제(8N-7) 표시 라인: 데이터(GD)는 '0010';
제(8N-6) 표시 라인: 데이터(GD)는 '0010';
제(8N-5) 표시 라인: 데이터(GD)는 '0001';
제(8N-4) 표시 라인: 데이터(GD)는 '0010';
제(8N-3) 표시 라인: 데이터(GD)는 '0001';
제(8N-2) 표시 라인: 데이터(GD)는 '0001';
제(8N-1) 표시 라인: 데이터(GD)는 '0010';
제(8N) 표시 라인: 데이터(GD)는 '0001'.
따라서, 도7에 나타낸 바와 같은 발광 구동 패턴에 의해, 이들 인접하는 8개의 표시 라인들에 속하는 방전 셀은 다음과 같은 휘도 레벨로 발동하도록 구동된다:
제(8N-7) 표시 라인에 배치되어 있는 방전 셀: 휘도 레벨 '16';
제(8N-6) 표시 라인에 배치되어 있는 방전 셀: 휘도 레벨 '13';
제(8N-5) 표시 라인에 배치되어 있는 방전 셀: 휘도 레벨 '18';
제(8N-4) 표시 라인에 배치되어 있는 방전 셀: 휘도 레벨 '15';
제(8N-3) 표시 라인에 배치되어 있는 방전 셀: 휘도 레벨 '20';
제(8N-2) 표시 라인에 배치되어 있는 방전 셀: 휘도 레벨 '17';
제(8N-1) 표시 라인에 배치되어 있는 방전 셀: 휘도 레벨 '14';
제(8N) 표시 라인에 배치되어 있는 방전 셀: 휘도 레벨 '19'.
따라서, 8개의 표시 라인들의 휘도 레벨을 평균하여 생성된 휘도 레벨이 관찰된다.
상기한 바와 같이, 도3에 나타낸 플라즈마 디스플레이 장치는, 인접한 8개의 표시 라인의 각각이, 표시 라인들의 화소 데이터(PD)에 각각 다른 라인 디더 옵셋치(LD)를 가산하는 동시에 상기 표시 라인들에 상이한 휘도의 웨이팅이 인가되도록 발광 구동한다. 상기 구동 결과, 인접하는 표시 라인간의 휘도 차가 생성되도록, 소위 라인 디더 처리가 실시된다.
상기 라인 디더 처리에 있어서, PDP(lOO)의 인접한 표시 라인간의 휘도 차의 편의(偏倚)를 거의 균일하도록 해야 한다. 이를 위해, 본 실시예에서는 그 편의를 소정치 이내로 수습되도록 제한하고 있다. 예컨대, '010100' 화소 데이터(PD)가 공급된 경우에는, 도16에 나타낸 바와 같이, 휘도 차의 편의는 '2'이다.
구체적으로,
제(8N-7)과 제(8N-6) 표시 라인간의 휘도 차는 '3';
제(8N-6)과 제(8N-5) 표시 라인간의 휘도 차는 '5';
제(8N-5)와 제(8N-4) 표시 라인간의 휘도 차는 '3';
제(8N-4)와 제(8N-3) 표시 라인간의 휘도 차는 '5';
제(8N-3)과 제(8N-2) 표시 라인간의 휘도 차는 '3';
제(8N-2)과 제(8N-1) 표시 라인간의 휘도 차는 '3';
제(8N-1)과 제(8N) 표시 라인간의 휘도 차는 '5'이다.
본 실시예에서, 다른 화소 데이터(PD)가 공급된 경우에도, 서로 인접하는 표시 라인간의 휘도 차의 편의는 '2' 이내로 되어 있다.
예컨대, 도7에 나타낸 발광 구동 패턴에 의하면, 인접하는 8개의 표시 라인들에 속하는 방전 셀은, 도15에 나타낸 바와 같은 5계조에 대응하는 휘도 레벨로 발광한다. 본 실시예에 의한 라인 디더 처리에서는, 화소 데이터(PD)에 라인 디더 옵셋치(LD)를 가산하는 것에 의해 임의의 표시 라인을 제k 계조구동(k=1,2,3,4,5)으로 구동할 때, 인접한 표시 라인을 제k 계조구동 또는 제(k+1) 계조구동하도록 하고 있다. 따라서, 예컨대, 제(8N-7) 표시 라인에 배치되어 있는 방전 셀을 제3 계조구동에 의해 휘도 레벨 '16'으로 발광 구동할 때에는, 제(8N-6) 표시 라인에 배치되어 있는 방전 셀이 제3 계조 구동에 의해 휘도 레벨 '13'으로 발광 구동되거 나, 또는 제4 계조 구동에 의해 휘도 레벨 '21'로 발광 구동된다. 이에 따라, 제(8N-6) 표시 라인에 배치되어 있는 방전 셀이 제3 계조 구동되는 경우에는, 제(8N-6) 표시 라인과 제(8N-7) 표시 라인간의 휘도 차는 '3'이고, 한편, 제(8N-6) 표시 라인에 배치되어 있는 방전 셀이 제4 계조 구동되는 경우에는, 제(8N-6) 표시 라인과 제(8N-7) 표시 라인간의 휘도 차는 '5'이다. 이들 두 휘도차의 편의는 '2'이다.
이와 같이, 라인 디더 처리를 실시할 때, 인접하는 표시 라인간의 휘도 차의 편의를 소정 범위내로 제한함으로서, 휘도의 편의가 적은 고품질의 디더 표시를 실현할 수 있다.
또한, 본 실시예에 의한 라인 디더 처리에 있어서는, 입력 영상 신호의 제1~제8필드를 1 싸이클로 하고, 도17에 나타낸 바와 같이 각 필드마다, 인접하는 8개의 표시 라인 각각에 대한 라인 디더 처리의 웨이팅을 변경하고 있다.
즉, 각 필드마다 각각의 표시 라인에 대해 다음과 같은 라인 디더 처리의 할당이 변경된다.
'0' 라인 디더 옵셋치(LD)를 화소 데이터(PD)에 가산하는 동시에 '8' 휘도 웨이팅에 대응한 발광 구동을 행하는 제1 라인 디더 처리;
'1' 라인 디더 옵셋치(LD)를 화소 데이터(PD)에 가산하는 동시에 '7' 휘도 웨이팅에 대응한 발광 구동을 행하는 제2 라인 디더 처리;
'2' 라인 디더 옵셋치(LD)를 화소 데이터(PD)에 가산하는 동시에 '6' 휘도 웨이팅에 대응한 발광 구동을 행하는 제3 라인 디더 처리;
'3' 라인 디더 옵셋치(LD)를 화소 데이터(PD)에 가산하는 동시에 '5' 휘도 웨이팅에 대응한 발광 구동을 행하는 제4 라인 디더 처리;
'4' 라인 디더 옵셋치(LD)를 화소 데이터(PD)에 가산하는 동시에 '4' 휘도 웨이팅에 대응한 발광 구동을 행하는 제5 라인 디더 처리;
'5' 라인 디더 옵셋치(LD)를 화소 데이터(PD)에 가산하는 동시에 '3' 휘도 웨이팅에 대응한 발광 구동을 행하는 제6 라인 디더 처리;
'6' 라인 디더 옵셋치(LD)를 화소 데이터(PD)에 가산하는 동시에 '2' 휘도 웨이팅에 대응한 발광 구동을 행하는 제7 라인 디더 처리;
'7' 라인 디더 옵셋치(LD)를 화소 데이터(PD)에 가산하는 동시에 '1' 휘도 웨이팅에 대응한 발광 구동을 행하는 제8 라인 디더 처리.
예컨대, 도17에 나타낸 제1필드에서는,
제(8N-7) 표시 라인: 제1 라인 디더 처리,
제(8N-6) 표시 라인: 제4 라인 디더 처리,
제(8N-5) 표시 라인: 제7 라인 디더 처리,
제(8N-4) 표시 라인: 제2 라인 디더 처리,
제(8N-3) 표시 라인: 제5 라인디더 처리,
제(8N-2) 표시 라인: 제8 라인 디더 처리,
제(8N-1) 표시 라인:제3 라인 디더 처리,
제(8N) 표시 라인:제6 라인 디더 처리,
와 같이 제1~제8 라인 디더 처리가 각 표시 라인에 할당된다.
제2필드에서는,
제(8N-7) 표시 라인: 제5 라인 디더 처리,
제(8N-6) 표시 라인: 제8 라인 디더 처리,
제(8N-5) 표시 라인: 제3 라인 디더 처리,
제(8N-4) 표시 라인: 제6 라인 디더 처리,
제(8N-3) 표시 라인: 제1 라인 디더 처리,
제(8N-2) 표시 라인: 제4 라인 디더 처리,
제(8N-1) 표시 라인: 제7 라인 디더 처리,
제(8N) 표시 라인: 제2 라인 디더 처리,
와 같이 제1~제8라인 디더 처리가 각 표시 라인에 할당된다.
제3필드에서는,
제(8N-7) 표시 라인: 제3 라인 디더 처리,
제(8N-6) 표시 라인: 제6 라인 디더 처리,
제(8N-5) 표시 라인: 제1 라인 디더 처리,
제(8N-4) 표시 라인: 제4 라인 디더 처리,
제(8N-3) 표시 라인: 제7 라인 디더 처리,
제(8N-2) 표시 라인: 제2 라인 디더 처리,
제(8N-1) 표시 라인: 제5 라인 디더 처리,
제(8N) 표시 라인: 제8 라인 디더 처리,
와 같이 제1~제8 라인 디더 처리가 각 표시 라인에 할당된다.
제4필드에서는,
제(8N-7) 표시 라인: 제7 라인 디더 처리,
제(8N-6) 표시 라인: 제2 라인 디더 처리,
제(8N-5) 표시 라인: 제5 라인 디더 처리,
제(8N-4) 표시 라인: 제8 라인 디더 처리,
제(8N-3) 표시 라인: 제3 라인 디더 처리,
제(8N-2) 표시 라인: 제6 라인 디더 처리,
제(8N-1) 표시 라인: 제1 라인 디더 처리,
제(8N) 표시 라인: 제4 라인 디더 처리,
와 같이 제1~제8 라인 디더 처리가 각 표시 라인에 할당된다.
제5필드에서는,
제(8N-7) 표시 라인: 제2 라인 디더 처리,
제(8N-6) 표시 라인: 제5 라인 디더 처리,
제(8N-5) 표시 라인: 제8 라인디더 처리,.
제(8N-4) 표시 라인: 제3 라인 디더 처리,
제(8N-3) 표시 라인: 제6 라인 디더 처리,
제(8N-2) 표시 라인: 제1 라인 디더 처리,
제(8N-1) 표시 라인: 제4 라인 디더 처리,
제(8N) 표시 라인: 제7 라인 디더 처리,
와 같이 제1~제8 라인 디더 처리가 각 표시 라인에 할당된다.
제6필드에서는,
제(8N-7) 표시 라인: 제6 라인 디더 처리,
제(8N-6) 표시 라인: 제1 라인 디더 처리,
제(8N-5) 표시 라인: 제4 라인 디더 처리,
제(8N-4) 표시 라인: 제7 라인 디더 처리,
제(8N-3) 표시 라인: 제2 라인 디더 처리,
제(8N-2) 표시 라인: 제5 라인 디더 처리,
제(8N-1) 표시 라인: 제8 라인디더 처리,
제(8N) 표시 라인: 제3 라인디더 처리,
와 같이 제1~제8 라인디더 처리가 각 표시 라인에 할당된다.
제7필드에서는,
제(8N-7) 표시 라인: 제4 라인디더 처리,
제(8N~6) 표시 라인: 제7 라인디더 처리,
제(8N-5) 표시 라인: 제2 라인 디더 처리,
베(8N-4) 표시 라인: 제5 라인 디더 처리,
제(8N-3) 표시 라인: 제8 라인 디더 처리,
제(8N-2) 표시 라인: 제3 라인디더 처리,
제(8N-1) 표시 라인: 제6 라인 디더 처리,!
제(8N) 표시 라인: 제1 라인 디더 처리,
와 같이 제1~제8 라인 디더 처리가 각 표시 라인에 할당된다.
제8필드에서는,
제(8N~7) 표시 라인: 제8 라인 디더 처리,
제(8N~6) 표시 라인: 제3 라인 디더 처리,
제(8N-5) 표시 라인: 제6 라인 디더 처리,
제(8N-4) 표시 라인: 제1 라인 디더 처리,
제(8N-3) 표시 라인: 제4 라인 디더 처리,
제(8N-2) 표시 라인: 제7 라인 디더 처리,
제(8N-1) 표시 라인: 제2 라인 디더 처리,
제(8N) 표시 라인: 제5 라인 디더 처리,
와 같이 제1~제8 라인 디더 처리가 각 표시 라인에 할당된다.
본 실시예에서는, 각 라인 디더 처리는 각 필드마다 화면의 상하 디스플레이에 교대로 가해진다.
예컨대, 도17에 있어서, '4' 라인 디더 옵셋치(LD)를 화소 데이터에 가산하는 동시에 '4' 휘도 웨이팅에 대응하여 발광구동을 행하는 라인 디더 처리는, 제1 필드에서는 제(8N-3) 표시 라인에 할당되어 있다. 그러나, 제2 필드에서는, 제5 라인 디더 처리는, 화살표로 표시한 바와 같이 화면에서 제(8N-3) 표시 라인 하방에 위치된 제(8N-7) 표시 라인에 대해 행해진다. 제3 필드에서는, 제5 라인 디더 처리는, 화살표로 나타낸 바와 같이 제(8N-7) 표시 라인 상방에 위치된 제(8N-1) 표시 라인에 대해 행해진다. 제4 필드에서는, 제5 라인 디더 처리는, 화살표로 나타낸 바와 같이, 제(8N-1) 표시 라인의 하방에 위치된 제(8N-5) 표시 라인에 대해 행해 진다. 제5 필드에서는, 제5 라인 디더 처리는, 화살표로 나타낸 바와 같이, 제(8N-5) 표시 라인 상방에 위치된 제(8N-6) 표시 라인에 대해 행해진다. 제6 필드에서는, 제5 라인 디더 처리는, 화살표로 나타낸 바와 같이, 제(8N-6) 표시 라인 하방에 위치된 제(8N-2) 표시 라인에 대해 행해진다. 제7 필드에서는, 제5 라인 디더 처리는, 화살표로 나타낸 바와 같이 제(8N-2) 표시 라인 상방에 위치된 제(8N-4) 표시 라인에 대해 행해진다. 제8 필드에서는, 제5 라인 디더 처리는, 화살표로 나타낸 바와 같이 제(8N-4) 표시 라인 하방에 위치된 제(8N) 표시 라인에 대해 행해진다.
따라서, PDP(lOO)의 화면에 표시되어 있는 영상의 감상자가 화면상에서 그 시선을 이동시키는 동안 동일한 휘도로 발광하는 화소를 연속적으로 볼 가능성이 낮아진다. 이에 따라, 의사 윤곽이 쉽게 관찰되지 않는 디더 표시가 얻어진다.
도6a~ 도6h에 나타낸 실시예에 있어서는, 서브필드 SFl~SF4 각각에 있어서 휘도의 웨이팅을 동일하게, 즉, SFl1~SF18, SF21~SF28, SF3 1~SF38, SF4 각각의 각 서스테인 스텝(Ⅰ)에서의 전체 발광 기간을 '1'로 하고 있지만, 서브 필드마다 웨이팅을 다르게 해도 된다.
예컨대, 도6a에 나타낸 발광 구동 시퀀스 대신, 도18에 나타낸 발광 구동 시퀀스를 채용할 수도 있으며, 이 때 서브 필드 SFl~SF4의 웨이팅은 다음과 같다:
서브 필드 SFl:1
서브 필드 SF2:2
서브 필드 SF3:3
서브 필드 SF4:4
상기 발광 구동 시퀀스에 있어서는, 서브 필드 SFl1~SF18 각각의 서스테인 스텝(Ⅰ)에서의 발광 기간은 '1'이고, 서브 필드 SF21~SF28 각각의 서스테인 스텝(Ⅰ)에서의 발광 기간은 '2'이고, 서브 필드 SF31~SF38 각각의 서스테인 스텝(Ⅰ)에서의 발광 기간은 '3'이고, 서브 필드 SF4의 서스테인 스텝(Ⅰ)에서의 발광 기간은 '4'이다. 도19는, 도18에 나타낸 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타내는 도면이다.
이 때, '1000' 화소 구동 데이터(GD)에 대응하는 제1 계조구동에 있어서, 각 방전 셀은 1필드 표시 기간 동안 소등 상태를 유지하고, 휘도 레벨 0의 구동이 행해진다.
'0100' 화소 구동 데이터(GD)에 대응하는 제2 계조구동에 있어서는, 도20에 나타낸 바와 같이, 방전 셀은 다음과 같은 휘도 레벨로 구동된다:
제(8N-7) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '8';
제(8N-6) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '5';
제(8N-5) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '2';
제(8N-4) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '7';
제(8N-3) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '4';
제(8N-2) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '1';
제(8N-1) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '6';
제(8N) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '3'.
'0010' 화소 구동 데이터(GD)에 대응하는 제3 계조 구동에 의하면, 도20에 나타낸 바와 같이, 방전 셀은 다음과 같은 휘도 레벨로 구동된다:
제(8N-7) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '24';
제(8N-6) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '18';
제(8N-5) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '12';
제(8N-4) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '22';
제(8N-3) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '16';
제(8N-2) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '10';
제(8N-1) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '20';
제(8N) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '14'.
'0001' 화소 구동 데이터(GD)에 대응하는 제4 계조구동에 의하면, 도20에 나타난 바와 같이, 방전 셀은 다음과 같은 휘도 레벨로 구동된다:
제(8N-7) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '48';
제(8N-6) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '39';
제(8N-5) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '30';
제(8N-4) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '45';
제(8N-3) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '36';
제(8N-2) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '27';
제(8N-1) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '42';
제(8N) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '33'.
최고 휘도를 나타내는 '0000' 화소 구동 데이터(GD)에 대응하는 제5 계조 구동에 의하면, 도20에 나타낸 바와 같이, PDP의 표시 라인들에 속하는 방전 셀은 모두 휘도 레벨 '52'로 구동된다.
도19 및 도20에 나타낸 바와 같은 구동에서는, 1필드 표시 기간내에 방전 셀이 점등 상태로부터 소등 상태로 천이하도록 하는 기회가 1회 이하이기 때문에, 플리커 주기가 입력 영상 신호의 수직 동기 주파수와 동일하게 된다. 따라서, 수직 동기 주파수가 낮은 PAL방식 텔레비젼 신호 등이 입력 영상 신호로서 공급되는 경우에는, 플리커가 더욱 두드러지게 된다.
따라서, 본 실시예에 있어서는, 상기 문제를 해결하기 위해, 도18에 나타낸 발광 구동 시퀀스 대신 도21에 나타낸 발광구동 시퀀스를 채용한다.
도21에 나타낸 발광 구동 시퀀스에 있어서는, 도18에 나타낸 구동과 유사하게, 서브필드 SFl, SF2, SF3 및 SF4의 각각에 대해 다음과 같은 웨이팅을 사용한다:
서브필드 SFl: 휘도 레벨 1이 할당:
서브필드 SF2: 휘도 레벨 2가 할당:
서브필드 SF3: 휘도 레벨 3이 할당:
서브필드 SF4: 휘도 레벨 4가 할당.
또한, 서브필드 SFl~SF3은, 각각 8개의 서브필드 SFl1~SF18, SF21~SF28 , SF31~SF38로 분할되어 있다.
도21에 있어서, 선두의 서브필드 SFOl에 있어서, 도18에 보인 서브필드 SFO와 같이, 전 방전 셀을 점등 모드로 초기화하는 리셋 스텝(R), 각 방전 셀을 1표시 라인씩 순차적으로, 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전을 행하도록 소등 모드로 천이시키는 어드레스 스텝 WO를 실행한다.
상기 서브필드 SFOl의 실행 후, 서브필드 SFl1~SF18은 다음과 같이 실행된다.
우선, 서브필드 SFl의 선두의 서브필드 SFl1에서는, 점등 모드로 설정되어 있는 방전 셀을 기간 '1'에 걸쳐 반복적으로 서스테인 방전을 행하도록 하고, 제(8N-2) 표시 라인에 배치되어 있는 방전 셀 만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전하도록 하는 어드레스 스텝 W6을 실행한다. 다음 서브필드(즉, 서브필드 SF12)에서는, 점등 모드로 설정되어 있는 방전 기간 '1'에 걸쳐 반복적으로 서스테인 방전하도록 하는 서스테인 스텝(Ⅰ)과, 제(8N1-5) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전하도록 하는 어드레스 스텝 W3을 실행한다. 다음 서브필드(즉, 서브필드 SF13)에서는, 점등 모드로 설정되어 있는 방전 셀을 기간'1'에 걸쳐 반복적으로 서스테인 방전하도록 하는 서스테인 스텝(Ⅰ)과, 제(8N) 표시 라인에 배치되어 있는 방전 셀 만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전하도록, 어드레스 스텝 W8을 실행한다. 서브 필드 SF14에서는, 점등모드로 설정되어 있는 방전 셀을 기간 '1'에 걸쳐 반복적으로 서스테인 방전하도록 하는 서스테인 스텝(Ⅰ)과, 제(8N-3) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전하도록 하는 어드레스 스텝 W5를 실행한다. 서브필드 SF15에서는, 점등 모드로 설정되어 있는 방전기간 '1'에 걸쳐 반복적으로 서스테인 방전하도록 하는 서스테인스텝(Ⅰ)과, 제(8N-6) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전하게 하는 어드레스 스텝 W2를 실행한다. 다음 서브 필드(즉, 서브필드 SF16)에서는, 점등 모드로 설정되어 있는 방전 셀을 기간 '1'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N-1) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W7을 실행한다. 서브필드 SF17에서는, 점등모드로 설정되어 있는 방전 셀을 기간 '1'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N-4) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W4를 실행한다. 서브필드 SF18에서는, 점등 모드로 설정되어 있는 방전 셀을 기간 '1'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(I)과, 제(8N-7) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 Wl을 실행한다.
서브필드 SFl1~SF18의 실행 후, 하기와 같이 서브필드 SF3을 실행한다.
우선, 서브필드 SF3의 선두의 서브필드 SF31에서는, 점등 모드로 설정되어 있는 방전 셀을 기간 '10'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N-2) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W6을 실행한다. 다음 서브필드(즉 서브필드 SF32)에서는, 점등 모드로 설정되어 있는 방전기간 '2'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N-5) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W3을 실행한다. 서브필드 SF33에서는, 점등 모드로 설정되어 있는 방전 셀을 기간 '2'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W8을 실행한다. 서브필드 SF34에서는, 점등 모드로 설정 되어 있는 방전 셀을 기간 '2'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N-3) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W5를 실행한다. 서브필드SF35에서는, 점등 모드로 설정되어 있는 기간 '2'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(I)과, 제(8N-6) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W2를 실 행한다. 서브필드 SF36에서는, 점등 모드로 설정되어 있는 방전 셀을 기간 '2'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N-1) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W7을 실행한다, 서브필드 SF37에서는, 점등모드로 설정되어 있는 방전 셀을 기간 '2'에 걸쳐 반복적으로 서스테인 구동시키는 서스테인 스텝(Ⅰ)과, 제(8N-4) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W4를 실행한다. 서브필드 SF38에서는, 점등 모드로 설정되어 있는 방전 셀을 기간 '2'에 걸쳐 반복적으로 서스테인 방전시키는서스테인 스텝(I)과, 제(8N-7) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 Wl을 실행한다.
서브필드 SF31~SF38의 실행 후, 서브필드 SFO2를 실행한다.
서브필드 SFO2에서는, 전 방전 셀을 점등 모드로 초기화하는 상기 리셋 스텝(R)과, 이들 방전 셀을 1 표시 라인씩 순차적으로, 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시킴으로써 소등 모드로 천이시키는 어드레스 스텝 WO를 실행한다.
상기 서브필드 SFO2의 실행 후, 하기와 같이 서브필드 SF2를 실행한다.
우선, 서브필드 SF2의 선두의 서브필드 SF21에서는, 점등 모드로 설정되어 있 는 방전 셀을 기간 '9'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(I)과, 제(8N-2) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W6을 실행한다. 서브필드 SF22에서는, 점등 모드로 설정되어 있는 방전 기간 '1'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N-5) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W3을 실행한다. 서브필드 SF23에서는, 점등 모드로 설정되어 있는 방전 셀을 기간 '1'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W8을 실행한다. 서브필드 SF24에서는, 점등 모드로 설정되어 있는 방전 셀을 기간 '1'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N-3) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W5를 실행한다. 서브필드 SF25에서는, 점등 모드로 설정되어 있는 방전 셀을 기간 'l'에 걸쳐 반복적으로 서스테인 방전시키는서스테인 스텝(Ⅰ)과, 제(8N-6) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W2를 실행한다. 서브필드 SF26에서는, 점등 모드로 설정되어 있는 방전 셀을 기간'1'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N-1) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 벙전시키는 어드레스 스텝 W7을 실행한다. 서브필드 SF27에서는, 점등모드로 설정되어 있는 방전 셀을 기간 '1'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N-4) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 W4를 실행한다. 서브필드 SF28에서는, 점등 모드로 설정되어 있는 방전 셀을 기간'1'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)과, 제(8N-7) 표시 라인에 배치되어 있는 방전 셀만을 화소 구동 데이터(GD)에 따라 선택적으로 소거 방전시키는 어드레스 스텝 Wl을 실행한다.
서브필드 SF21~SF28의 실행 후, 서브필드 SF4를 실행한다. 서브필드 SF4에서는, 점등 모드로 설정되어 있는 방전 셀을 기간 '4'에 걸쳐 반복적으로 서스테인 방전시키는 서스테인 스텝(Ⅰ)만 실행한다.
이와 같이, 도21에 나타낸 발광 구동 시퀀스에 있어서는, 모든 방전 셀을 점등 모드로 초기화하는 리셋 스텝(R)을, 1필드 표시 기간의 전반부의 선두 및 후반부의 선두에서 2번 실행하도록 하고 있다. 또한, 도18에 나타낸 서브필드 SFl 및 SF3에 상당하는 구동을 상기 전반부에서 실행하고, 서브필드 SF2 및 SF4에 상당하는 구동을 후반부에서 실행한다.
도22는, 화소 구동 데이터(GD) 및 도21에 나타낸 발광 구동 시퀀스에 기초한 발광 구동 패턴을 나타내는 도면이다.
우선, 최저 휘도를 나타내는 '1000 화소 구동 데이터(GD)가 공급된 경우에, 하기와 같이 제1 계조 구동에 기초한 발광표시를 실행한다. 즉, 도22에 나타낸 바와 같이, 서브필드 SFOl 및 02 각각의 어드레스 스텝 WO에 있어서 각 방전 셀에 있어서 소거 방전(검은 동그라미 표시)이 야기된다. 도21에 나타낸 구동에 의하면, 1필드 표시 기간을 통해 방전 셀을 점등 모드로 설정하는 것이 가능한 기회는, 서브필드 SFOl의 리셋 스텝(R)과, 서브필드 SFO2의 리셋 스텝(R)에 있어서의 2회뿐이다. 따라서, '1000' 화소 구동 데이터(GD)에 따른 제1 계조 구동에 의하면, 각 방전 셀이 1필드 기간을 통해 소등 모드를 유지함에 따라 휘도 레벨 0의 발광 표시가 실행된다.
화소 구동 데이터 '1000'보다 1 레벨 높은 휘도를 나타내는 '0100' 화소 구동 데이터(GD)가 공급된 경우, 하기와 같은이 제2 계조구동에 기초한 발광 표시가 실행된다. 즉, 도22에 나타낸 바와 같이, 서브필드 SFl의 어드레스 스텝 Wl~S8 각각에 있어서 각 방전 셀에 대해 소거 방전(이중 동그라미로 표시)이 야기되고, 서브필드 SFO2의 어드레스 스텝 WO에서 각 방전 셀에 있어서 소거 방전(검은 동그라미로 표시)이 야기된다. 선두의 서브필드 SFOl의 리셋 스텝(R)에서 방전 셀이 점등 모드로 초기화되고, 상기 소거 방전이 야기되기까지의 기간 동안 존재하는 각 서스테인 스텝(Ⅰ)에 있어서 연속적으로 서스테인 방전 발광(흰 동그라미로 표시)을 실행한다. 따라서, '0100' 화소 구동 데이터(GD)에 따른 제2 계조구동에 의하면, 각 표시 라인에 배치되어 있는 방전 셀은, 1필드표시 기간을 통해 야기된 서스테인 벙전에 의해 생성된 발광 기간에 대응하는 휘도 레벨, 즉,
제(8N-7) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '8';
제(8N-6) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '5';
제(8N-5) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '2';
제(8N-4) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '7';
제(8N-3) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '4';
제(8N-2) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '1';
제(8N-1) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '6';
제(8N) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '3';
으로 각각 발광 구동된다.
화소 구동 데이터 '0100'보다 1레벨 높은 휘도를 나타내는 '0010' 화소 구동 데이터(GD)가 공급된 경우에는, 하기와 같이 제3 계조구동에 기초한 발광 표시를 실행한다. 즉, 도22에 나타낸 바와 같이, 서브필드 SFl의 어드레스 스텝 Wl~W8 각각에 있어서 각 방전 셀에 대해 소거 방전(이중 동그라미로 표시)이 야기된다. 선두의 서브필드 SFOl의 리셋 스텝(R)에 있어서 점등 모드로 초기화되고, 상기와 같이 소거 방전이 야기될 때까지의 기간에 존재하는 각 서스테인 스텝Ⅰ에 있어서 연속적으로 서스테인 방전 발광(흰 동그라미로 표시)을 실행한다. 서브필드 SFO2의 리셋 스텝(R)에 있어서 다시 모든 방전 셀이 점등 모드로 초기화되며, 이에 따라 서브필드 SF2의 어드레스 스텝 Wl~S8 각각에 있어서 소거 방전(이중 동그라미로 표시)이 야기될 때까지의 기간에 존재하는 각 서스테인 스텝(Ⅰ)에 있어서 연속적으로 서스테인 방전 발광(흰 동그라미로 표시)을 실행한다. 도21에 나타낸 바와 같 이, 서브필드 SFl1~SF18 및 SF22~SF28 각각의 서스테인 스텝(Ⅰ)에서는, 기간 '1'에 걸쳐 서스테인 방전 발광이 행해지고, 서브필드 SF21의 서스테인 스텝(Ⅰ)에서는, 기간 '9'에 걸쳐 서스테인 방전 발광을 행한다. '0010' 화소 구동 데이터(GD)에 따른 제3 계조 구동에 의하면, 방전 셀들은, 1필드표시 기간을 통해 상기 서브 필드 SFl 및 SF2 각각의 서스테인 스텝(Ⅰ)에 있어서 야기된 서스테인 방전에 의해 생성된 전체 발광 기간에 대응하는 휘도 레벨, 즉,
제(8N-7) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '24';
제(8N-6) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '18';
제(8N-5) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '12';
제(8N-4) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '22';
제(8N-3) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '16';
제(8N-2) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '10';
제(8N-1) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '20';
제(8N) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '14';
로 각각 발광 구동된다.
'0010' 화소 구동 데이터보다 1 레벨 높은 휘도를 나타내는 '0001' 화소 구동 데이터(GD)가 공급된 경우에는, 하기와 같이 제4 계조 구동에 기초한 발광 표시를 행한다. 즉, 도22에 나타낸 바와 같이, 우선, 서브필드 SF3의 어드레스 스텝 Wl~S8 각각에 있어서 각 방전 셀에 대해 소거 방전(이중 동그라미로 표시)이 야기 된다. 선두의 서브필드 SFOl의 리셋 스텝(R)에서 점등 모드로 초기화되고, 소거 방전이 야기될 때까지의 기간 동안 존재하는 서스테인 스텝(Ⅰ)에 있어서 연속적으로 서스테인 방전 발광(흰 동그라미로 표시)을 행한다. 다음, 서브필드 SFO2의 리셋 스텝(R)에 있어서, 다시 모든 방전 셀이 점등 모드로 초기화되고, 서브필드 SF2의 의 어드레스 스텝 Wl~W8에 있어서 소거 방전(이중 동그라미로 표시)이 야기될 때 까지의 기간동안 존재하는 서스테인 스텝(Ⅰ)에 있어서 연속적으로 서스테인 방전 발광(흰 동그라미로 표시)을 행한다. 도21에 나타낸 바와 같이, 서브필드 SFl1~SF18 및 SF22~SF28 각각의 서스테인 스텝(Ⅰ)에서는, 기간 '1'에 걸쳐 서스테인 방전 발광이 행해지고, 서브필드 SF21의 서스테인 스텝(Ⅰ)에서는, 기간 '9'에 걸쳐 서스테인 방전 발광을 행하고, 서브필드 SF31의 서스테인 스텝(Ⅰ)에서는, 기간 '10'에 걸쳐 서스테인 방전 발광을 행하고, 서브필드 SF32~SF38 각각의 서스테인 스텝(Ⅰ)에서는, 기간 '2'에 걸쳐 서스테인 방전 발광을 행한다. 따라서, '0001' 화소 구동 데이터(GD)에 따른 제4 계조 구동에 의하면, 방전 셀들은, 1필드표시 기간 동안 서브 필드 SFl, SF3, 및 SF2 각각의 서스테인 스텝(Ⅰ)에서 야기된 서스테인 방전에 의해 생성된 전체 발광 기간에 대응하는 휘도 레벨, 즉,
제(8N-7) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '48';
제(8N-6) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '39';
제(8N-5) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '30';
제(8N-4) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '45';
제(8N-3) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '36';
제(8N-2) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '27';
제(8N-1) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '42';
제(8N) 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '33';
으로 각각 발광 구동된다.
최고 휘도를 나타내는 '0000' 화소 구동 데이터(GD)가 공급된 경우, 하기와 같이 제5 계조 구동에 기초한 발광 표시를 행한다. 즉, 제5 계조 구동에 있어서, 도23에 나타낸 바와 같이 1 필드표시 기간 동안 소거 방전이 전혀 야기되지 않기 때문에, 방전 셀은, SFl1~SF18, SF21~SF28, SF31~SF3 8 및 SF4 각각의 서스테인 스텝(Ⅰ)에 있어서 연속적으로 방전 발광한다. 따라서, 각 표시 라인에 배치되어 있는 방전 셀은 휘도 레벨 '52'로 발광 구동된다.
따라서, 도21 및 도22에 나타낸 내지는 구동은, 도18 및 도19에 나타낸 구동과 유사하게, 도21에서 나타낸 바와 같은 5단계의 휘도 레벨로 8개의 인접한 표시 라인에 배치되어 있는 방전 셀에 대해 발광구동이 행해진다.
또한, 도21 및 도22에 나타낸 구동에서는, 1필드의 표시 기간에 화소 구동 데이터에 의해 결정된 기간에 걸쳐 연속적으로 방전 셀을 발광(서스테인 방전)시킬 때, 그 구동을 전반의 서브필드군(SFl1~SF18 및 SF31~SF38)에 의해 분산 실행되고, 후반의 서브필드군(SF21~SF28 및 SF4)에 의해 분산 실행된다. 따라서, 도23에 나타 낸 바와 같이, 제3 및 제4 계조 구동의 각각에서는 1필드 표시기간내에 방전 셀이 점등 상태로부터 소등 상태로 천이할 수 있는 기회가 2번 있다. 따라서, 방전 셀이 점등 상태로부터 소등 상태로 완전히 바뀌는 주파수가 수직 동기 주파수의 2배로 되기 때문에, 수직 동기 주파수가 낮은 예컨대 PAL방식 텔레비젼 신호 등이 입력 영상 신호로서 공급되더라도 플리커가 억제된 양호한 표시가 제공된다.
도21 및 도22에 나타낸 구동에 있어서는, 전반부의 서브필드군 및 후반부의 서브필드군의 2회로 분산시켜 방전 셀을 발광 구동할 때에도 인접한 8개의 표시 라인 각각의 휘도 레벨이 도20에 나타낸 것과 동일하게 되도록, 각 서브필드의 서스테인 스텝(Ⅰ)에 발광 기간이 할당된다. 구체적으로, 상기 발광 기간은 다음과 같이 설정된다:
서브필드 SFl1~SF18: 기간'1';
서브필드 SF2의 선두 서브필드 SF21: 기간 '9';
서브필드 SF22~SF28: 기간 '1';
서브필드 SF3의 선두 서브필드 SF31: 기간 '10';
서브필드 SF32~SF38: 기간 '2'.
즉, 서브필드 SF2(SF3)에서의 하위 서브필드 SF21~SF28(SF31~SF38 )의 선두 서브필드 SF21(SF31)에서의 발광 기간을, 그 후의 서브필드 SF22~SF28 (SF31~SF38)에서의 발광 기간보다 크게 설정하는 것이다.
여기에서, 서브필드 SF(i)의 선두 서브필드 SF에서의 서스테인 스텝(I)의 발광 기간은 다음 식을 만족한다:
T1st(i)=[{n-1}·C(i-1)+C(i)}/n]- C(i-2)+ T1st(i-2),
단, n은 서브필드 SF의 분할 수;
C(i)는 서브필드 SF(i)의 웨이팅에 대응하는 발광 기간;
C(i-1)은 서브필드 SF(i-1)의 웨이팅에 대응하는 발광 기간;
C(i-2)는 서브필드 SF(i-2)의 웨이팅에 대응하는 발광 기간;
T1st(i)는 서브필드 SF(i)에서의 선두 서브필드의 발광 기간;
T1st(i-2)는 서브필드 SF(i-2)에서의 선두 서브필드의 발광 기간이다.
또한, 서브필드SF(i)의 제2 및 그 후 서브필드의 각각에 있어서 서스테인 스텝(I)의 발광기간은 다음 식으로 결정된다:
T(i) = {C(i)-T1st(i)}/(n-1).
상기 실시예에 있어서는, 각 방전 셀을 화소 데이터에 따라 점등 모드 또는 소등 모드의 어느 일방으로 설정하도록 소위 선택적 소거 어드레싱을 채용했다. 구체적으로, 사전에 모든 방전 셀을 점등 모드로 설정해 놓고, 화소 데이터에 따라 선택된 방전 셀을 소등 모드로 천이시키는 것이다.
그러나, 본 발명은, 소위 선택적 기입 어드레싱을 채용한 경우에도 마찬가지로 적용할 수 있다. 상기 선택적 기입 어드레싱에 있어서는, 사전에 모든 방전 셀을 소등 모드로 설정해 놓고, 화소 데이터에 따라 선택적으로 방전 셀에 대해 기입 방전을 야기하도록 하여 이들 방전 셀들을 점등 모드로 천이시키도록 한다.
도23은, 도22에 나타낸 발광 구동 시퀀스를 선택적 기입 어드레싱으로 실현한 경우의 발광구동 시퀀스를 나타내는 도면이다. 도24는, 도24에 나타낸 발광 구동 시퀀스에 기초하여 실행되는 발광 구동 패턴을 나타낸 도면이다.
선택적 기입 어드레싱을 채용한 경우, 도3에 나타낸 구동 데이터 변환 회로(3)는, 도30에 나타낸 데이터 변환 테이블에 따라 다계조 화소 데이터(MD)를, 제0~제4비트로 이루어지는 5비트의 화소 구동 데이터(GD)로 변환한다. 구동 제어 회로(6)은, 상기 화소 구동 데이터(GD)에 따라, 도23에 나타낸 바와 같은 발광 구동 시퀀스에 기초하여 발광구동 제어를 실시한다.
도23에 나타낸 발광 구동 시퀀스에서는, 서브필드 SFO, SF31~SF38, SF21~SF2 8, SF11~SF18, SF4 및 SF21~SF28이 순차적으로 실행된다.
서브필드 SFO에서는, 모든 방전 셀에서 리셋 방전을 야기하여 각 방전 셀을 소등 모드로 초기화하여 각 방전 셀에 벽전하를 형성시키는 리셋 스텝(R)과, 각 방전 셀을 화소 구동 데이터(GD)의 제0 비트에 따라 선택된 방전 셀에 있어서 기입 방전을 야기시켜 상기 선택된 방전 셀을 점등 모드로 설정하는 어드레스 스텝(WO)을 실행한다.
서브필드 SF0의 실행후에, 서브필드 SF3은 다음과 같이 실행된다.
서브필드 SF31에서, 제(8N-7) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제3 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모 드로 설정되는 어드레스 스텝 W1 및, 점등 모드로 설정된 방전 셀이 기간 '2'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 다음의 서브필드(즉, 서브필드 SF32)에서, 제(8N-4) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제3 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W4 및, 점등 모드로 설정된 방전 셀이 기간 '2'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF33에서, 제(8N-1) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제3 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W7 및, 점등 모드로 설정된 방전 셀이 기간 '2'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF34에서, 제(8N-6) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제3 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W2 및, 점등 모드로 설정된 방전 셀이 기간 '2'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF35에서, 제(8N-3) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제3 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W5 및, 점등 모드로 설정된 방전 셀이 기간 '2'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF36에서, 제(8N) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제3 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W8 및, 점등 모드로 설정된 방전 셀이 기간 '2'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF37에서, 제(8N-5) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제3 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W3 및, 점등 모드로 설정된 방전 셀이 기간 '2'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF38에서, 제(8N-2) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제3 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W3 및, 점등 모드로 설정된 방전 셀이 기간 '10'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다.
서브필드 SF31 ~ SF38의 실행후에, 서브필드 SF1은 다음과 같이 실행된다.
선두 서브필드 SF11에서, 제(8N-7) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제1 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W1 및, 점등 모드로 설정된 방전 셀이 기간 '1'을 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF12에서, 제(8N-4) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제1 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W4 및, 점등 모드로 설정된 방전 셀이 기간 '1'을 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF13에서, 제(8N-1) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제1 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W7 및, 점등 모드로 설정된 방전 셀이 기간 '1'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF14에서, 제(8N-6) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제1 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W2 및, 점등 모드로 설정된 방전 셀이 기간 '1'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF15에서, 제(8N-3) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제1 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W5 및, 점등 모드로 설정된 방전 셀이 기간 '1'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF16에서, 제(8N) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제1 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W8 및, 점등 모드로 설정된 방전 셀이 기간 '1'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스 테인 스텝(I)이 실행된다. 서브필드 SF17에서, 제(8N-5) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제1 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W3 및, 점등 모드로 설정된 방전 셀이 기간 '1'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF18에서, 제(8N-2) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제1 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W3 및, 점등 모드로 설정된 방전 셀이 기간 '1'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다.
서브필드 SF11 ~ SF18의 실행후에, 서브필드 SF4는 다음과 같이 실행된다.
서브필드 SF4에서, 점등 모드의 모든 방전 셀을 초기화하는 리셋 스텝(R), 선택된 방전 셀이 화소 구동 데이터(GD)의 제4 비트에 따라 기입 방전을 행하게 되고 그후에 점등 모드로 설정되는 어드레스 스텝 W0 및, 점등 모드로 설정된 방전 셀이 기간 '4'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다.
서브필드 SF4의 실행 후에, 서브필드 SF2는 하기와 같이 실행된다.
먼저, 서브필드 SF2의 서브필드 SF21에서, 제(8N-7) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제2 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W1, 및 점등 모드로 설정된 방전 셀이 기간 '1'을 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 다음의 서브필드(즉, 서브필드 SF22)에서, 제(8N-4) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제2 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W4, 및 점등 모드로 설정된 방전 셀이 기간 '1'을 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 다음의 서브필드(즉, 서브필드 SF23)에서, 제(8N-1) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제2 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W7, 및 점등 모드로 설정된 방전 셀이 기간 '1'을 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF24에서, 제(8N-6) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제2 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W2, 및 점등 모드로 설정된 방전 셀이 기간 '1'을 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF25에서, 제(8N-3) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제2 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W5, 및 점등 모드로 설정된 방전 셀이 기간 '1'을 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF26에서, 제(8N) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제2 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W8, 및 점등 모드로 설정된 방전 셀이 기간 '1'을 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF27에서, 제(8N-5) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제2 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W3, 및 점등 모드로 설정된 방전 셀이 기간 '1'을 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다. 서브필드 SF28에서, 제(8N-2) 표시 라인에 배치된 방전 셀만이 화소 구동 데이터(GD)의 제2 비트에 따라 기입 방전을 선택적으로 행하게 되고 그 후에 점등 모드로 설정되는 어드레스 스텝 W3, 및 점등 모드로 설정된 방전 셀이 기간 '9'를 통해 서스테인 방전을 반복적으로 행하게 되는 서스테인 스텝(I)이 실행된다.
기입 방전이 서브필드 SF0의 어드레스 스텝 W0 ~ W8에서 야기되는지 여부는 도24에 도시된 화소 구동 데이터(GD)의 제0 비트에 의해 결정된다. 기입 방전이 서브필드 SF1의 어드레스 스텝 W0 ~ W8에서 야기되는지 여부는 화소 구동 데이터(GD)의 제1 비트에 의해 결정된다. 기입 방전이 서브필드 SF2의 어드레스 스텝 W0 ~ W8에서 야기되는지 여부는 화소 구동 데이터(GD)의 제2 비트에 의해 결정된다. 기입 방전이 서브필드 SF3의 어드레스 스텝 W0 ~ W8에서 야기되는지 여부는 화소 구동 데이터(GD)의 제3 비트에 의해 결정된다. 즉, 화소 구동 데이터(GD)의 문제의 비트가 논리 레벨 1인 경우에만, 상기 비트에 대응하는 서브필드의 어드레스 스텝 W에 서 기입 방전이 방전 셀에 야기된다. 도23에 도시된 발광 구동 시퀀스에서, 1필드 표시 기간을 통해 방전 셀을 점등 모드로부터 소등 모드로 이동할 기회는 서브필드 SF0 및 SF4의 리셋 스텝(R)에서만 발생한다.
따라서, 도24에 도시된대로 최저 휘도를 나타내는 '00000' 화소 구동 데이터 (GD)가 공급되는 경우, 예를 들어, 제1 계조 구동에 기초한 발광 표시가 이하에 상술하는 바와 같이 행해진다. 즉, 도24에 도시된대로, 기입 방전(이중 동그라미에 의해 표시됨)은 1필드 표시 기간동안 행해지지 않아, 1필드 표시 기간 동안 소등 모드를 유지하는 각각의 방전 셀의 결과로서 휘도 레벨 0으로의 발광 표시가 행해진다.
'00000' 화소 구동 데이터보다 한 레벨 높은 휘도를 나타내는 '01000' 화소 구동 데이터(GD)가 공급되는 경우, 제2 계조 구동에 기초한 발광 표시는 이하에 상술한 바와 같이 행해진다. 즉, 도24에 도시된 바와 같이, 기입 방전(이중 동그라미에 의해 표시됨)은 서브필드 SF1에서만의 어드레스 스텝 W1 ~ W8의 각각에서 야기되어, 서브필드 SF4의 리셋 스텝(R)이 기입 방전이 야기된 후에 실행될 때까지의 사이동안 존재하는 서스테인 스텝(I)에서 서스테인 방전 발광(흰 동그라미에 의해 표시됨)이 연속하여 행해진다. 따라서, '01000' 화소 구동 데이터(GD)에 대한 제2 계조 구동에 따라, 표시 라인에 배치된 방전 셀은 1필드 표시 기간동안 야기되는 서스테인 방전에 의해 발생된 발광 기간에 대응하는 휘도 레벨로 발광하도록 각각 구동된다. 구체적으로,
제(8N-7) 표시 라인에 배치된 방전 셀은 휘도 레벨 '8';
제(8N-6) 표시 라인에 배치된 방전 셀은 휘도 레벨 '5';
제(8N-5) 표시 라인에 배치된 방전 셀은 휘도 레벨 '2';
제(8N-4) 표시 라인에 배치된 방전 셀은 휘도 레벨 '7';
제(8N-3) 표시 라인에 배치된 방전 셀은 휘도 레벨 '4';
제(8N-2) 표시 라인에 배치된 방전 셀은 휘도 레벨 '1';
제(8N-1) 표시 라인에 배치된 방전 셀은 휘도 레벨 '6';
제(8N) 표시 라인에 배치된 방전 셀은 휘도 레벨 '3'으로 있다.
'01000' 화소 구동 데이터보다 1레벨 높은 휘도를 나타내는 '01100' 화소 구동 데이터(GD)가 공급되면, 제3 계조 구동에 기초한 발광 표시는 하기와 같이 행해진다. 즉, 도24에 도시된 바와 같이, 서브필드 SF1 및 SF2의 어드레스 스텝 W1 ~ W8에서 각각의 방전 셀에 기입 방전(이중 동그라미로 표시)이 야기된다. 따라서, 기입 방전이 서브필드 SF1에서 야기된 후에 서브필드 SF4의 리셋 스텝(R)이 행해질 때까지의 사이동안 존재하는 서스테인 스텝(I)에서 서스테인 방전 발광(흰 동그라미로 표시)이 연속적으로 행해진다. 모든 방전 셀이 서브필드(SF4)의 리셋 스텝(R)의 소등 모드로 초기화된 후에, 기입 방전(이중 동그라미로 표시)이 서브필드 SF2에서 다시 야기되고, 서스테인 방전 발광(흰 동그라미로 표시)은 후속하는 서스테인 스텝(I)에서 연속적으로 실행된다. 따라서, 제3 계조 구동에서, 각각의 방전 셀은 1필드 표시 기간의 전반기에서 행해진 서스테인 방전 발광 및 상기 표시 기간의 후반기에서 행해진 방전 발광의 합산인 발광 방전의 총 수에 대응하는 휘도 레벨로 발광하도록 구동된다. 구체적으로,
제(8N-7) 표시 라인에 배치된 방전 셀은 휘도 레벨 '24';
제(8N-6) 표시 라인에 배치된 방전 셀은 휘도 레벨 '18';
제(8N-5) 표시 라인에 배치된 방전 셀은 휘도 레벨 '12';
제(8N-4) 표시 라인에 배치된 방전 셀은 휘도 레벨 '22';
제(8N-3) 표시 라인에 배치된 방전 셀은 휘도 레벨 '16';
제(8N-2) 표시 라인에 배치된 방전 셀은 휘도 레벨 '10';
제(8N-1) 표시 라인에 배치된 방전 셀은 휘도 레벨 '20';
제(8N) 표시 라인에 배치된 방전 셀은 휘도 레벨 '14';
로 구동된다.
'01100' 화소 구동 데이터보다 1레벨 높은 휘도를 나타내는 '00110' 화소 구동 데이터(GD)가 공급되면, 제4 계조 구동에 기초한 발광 표시는 이하에 설명한 바와 같이 행해진다. 즉, 도24에 도시된대로, 서브필드 SF3 및 SF2 각각의 어드레스 스텝 W1 ~ W8에서 각각의 방전 셀에 기입 방전(이중 동그라미로 표시)이 야기된다. 따라서, 서스테인 방전 발광(흰 동그라미로 표시)은 기입 방전이 서브필드 SF3에서 야기된 후에 서브필드 SF4의 리셋 스텝(R)이 실행될 때까지의 사이동안 존재하는 서스테인 스텝(I)에서 서스테인 방전 발광(흰 동그라미로 표시)이 연속적으로 행해진다. 모든 방전 셀이 서브필드 SF4의 리셋 스텝(R)의 소등 모드로 초기화된 후에, 서브필드 SF2에서 기입 방전(이중 동그라미로 표시)이 다시 한번 야기되고, 서스테인 방전 발광(흰 동그라미로 표시)은 후속한 서스테인 스텝(I)에서 연속적으로 실행된다. 따라서, 제4 계조 구동에서, 각각의 방전 셀은 1필드 표시 기간의 전반기 에서 행해진 서스테인 방전 발광의 수와 상기 기간의 후반기에서 행해진 방전 발광의 수의 총계인 방전 발광의 총 수에 대응하는 휘도 레벨로 발광하도록 구동된다. 즉,
제(8N-7) 표시 라인에 배치된 방전 셀은 휘도 레벨 '48';
제(8N-6) 표시 라인에 배치된 방전 셀은 휘도 레벨 '39';
제(8N-5) 표시 라인에 배치된 방전 셀은 휘도 레벨 '30';
제(8N-4) 표시 라인에 배치된 방전 셀은 휘도 레벨 '45';
제(8N-3) 표시 라인에 배치된 방전 셀은 휘도 레벨 '36';
제(8N-2) 표시 라인에 배치된 방전 셀은 휘도 레벨 '27';
제(8N-1) 표시 라인에 배치된 방전 셀은 휘도 레벨 '42';
제(8N) 표시 라인에 배치된 방전 셀은 휘도 레벨 '33';
으로 구동된다.
최고 휘도를 나타내는 '10001' 화소 구동 데이터(GD)가 공급되면, 제5 계조 구동에 기초한 발광 표시가 이하에 상술한 바와 같이 행해진다. 즉, 도24에 도시된대로, 서브필드 SF0 및 SF4의 각각의 어드레스 스텝 W0에서 각각의 방전 셀에 기입 방전(이중 동그라미로 표시)이 야기된다. 따라서, 도24에 도시된 바와 같이, 모든 방전 셀은 1필드 표시 기간동안 점등 모드로 유지되고 1필드 표시 기간내의 모든 서스테인 스텝에서의 방광의 총 수에 대응하는 휘도 레벨 '52'로 발광하도록 구동된다.
본 출원은 2003년 7월 7일 출원된 일본국 특허 출원 No. 2003-192989에 기초 하고, 상기 출원의 내용은 여기서 참조로 통합된다.
본 발명에 의하면, 플리커 및 디더 패턴을 억제한 양호한 화상 표시를 제공할 수 있는 표시 패널의 구동 방법을 제공할 수 있는 효과를 갖는다.

Claims (10)

  1. 표시패널이 그의 표시 라인의 각각에 배치된 화소를 포함하고, 상기 표시 라인은 복수의 표시라인군으로 분할되고, 각각의 상기 표시라인군은 복수의 인접한 표시라인으로 이루어지는, 영상 신호로부터 비롯된 화소 데이터에 따라 표시 패널을 구동하는 방법으로, 상기 방법은,
    상기 화소 데이터에 따라, 관련된 표시 라인군내의 표시 라인에 배치되어 있는 화소 셀을, 영상신호의 각 필드 표시기간에 대해, 관련된 상기 표시 라인군내의 표시 라인에 할당되는 웨이팅치에 기초하여 상이한 발광 기간에 걸쳐 연속적으로 발광시키는 발광 구동 스텝을 포함하고,
    상기 발광 기간의 각각은, 일부가 상기 필드 표시 기간의 전반기에서 일어나고, 다른 부분이 상기 필드 표시 기간의 후반기에서 일어나도록 한 2개의 부분으로 분할되고, 상기 각 부분은 리셋 스텝으로부터 시작되는, 표시패널의 구동방법.
  2. 제1항에 있어서, 상기 각 필드 표시 기간은 복수의 서브필드를 포함하고, 상기 발광 구동 스텝은,
    제1 내지 제M 어드레스 스텝((M은 1보다 큰 정수)을 포함하고, 상기 전반기에 있어서의 서브필드를 구성하는 일련의 M개의 각 하위 서브필드에 있어서, 상기 선택된 표시 라인에 속하는 화소 셀을 상기 화소 데이터에 대응하는 구동 모드로 설정하면서 M 라인마다 표시 라인을 선택하는, 전반 발광 구동 스텝과; 상기 제1~ 제M 어드레스 스텝 각각의 직전 또는 직후에 상기 구동 모드가 점등 모드로 있는 화소 셀만을 상기 전반기의 서브필드의 웨이팅에 대응하는 횟수만큼 발광시키는 제1 발광 스텝; 및
    제1 내지 제N 어드레스 스텝((N은 1보다 큰 정수)을 포함하고, 상기 후반기에 있어서의 서브필드를 구성하는 일련의 N개의 각 하위 서브필드에 있어서, 상기 선택된 표시 라인에 속하는 화소 셀을 상기 화소 데이터에 대응하는 구동 모드로 설정하면서 N 라인마다 표시 라인을 선택하는, 후반 발광 구동 스텝과; 상기 제1~제N 어드레스 스텝 각각의 직전 또는 직후에 그 구동 모드가 점등 모드로 있는 화소 셀만을 상기 후반기의 서브필드의 웨이팅에 대응하는 횟수만큼 발광시키는 제2 발광 스텝을 포함하는, 표시패널의 구동방법.
  3. 제2항에 있어서, 상기 제1 발광 스텝의 일련의 M개 하위 서브필드 중 선두 서브필드에 할당된 발광 횟수는, 상기 일련의 M개 하위 서브필드 중 나머지 하위 서브필드의 각각에 할당된 발광 횟수보다 많고, 상기 제2 발광 스텝의 일련의 N개 하위 서브필드 중 선두 서브필드에 할당된 발광 횟수는, 상기 일련의 N개 하위 서브필드 중 나머지 하위 서브필드의 각각에 할당된 발광 횟수보다 많은, 표시패널의 구동방법.
  4. 제2항에 있어서, 상기 리셋 스텝은 점등 모드에 있어서의 모든 방전 셀의 구동 모드를 초기화하고, 상기 전반기에 있어서의 제1 내지 제M 어드레스 스텝에 앞 서 실행되고, 또한 상기 후반기에 있어서의 제1 내지 제N 어드레스 스텝에 앞서 실행되는, 표시패널의 구동방법.
  5. 표시패널이 복수의 표시 라인을 포함하고, 상기 복수의 표시 라인의 각각에는 화소로서 기능하는 복수의 화소 셀이 배열되고, 상기 복수의 표시 라인은 복수의 군으로 분할되고, 그 각각의 군은 소정수의 인접한 표시라인들로 구성되고, 입력 영상신호의 각 1 필드 표시 기간은 복수의 1차 서브필드로 분할되는, 입력 영상 신호로부터 비롯된 화소 데이터에 기초한 표시 패널의 계조 구동 방법으로, 상기
    방법은,
    필드 표시 기간의 복수의 1차 서브필드를, 상기 필드 표시 기간의 전반에 속는 제1 서브필드군, 및 상기 필드 표시 기간의 후반에 속하는 제2 서브필드군으로 분할하는 단계;
    상기 제1 서브필드군의 1차 서브필드 중 적어도 하나를, 복수의 2차 서브필드군으로 분할하고, 상기 제2 서브필드군의 1차 서브필드 중 적어도 하나를, 복수의 2차 서브필드군으로 분할하는 단계;
    상기 제1 서브필드군의 선두의 1차 서브필드에서만 모든 화소 셀을 점등 모드로 설정하도록 제1 리셋 스텝을 행하고 상기 제2 서브필드군의 선두의 1차 서브필드에서만 모든 화소 셀을 재차 점등 모드로 설정하는 제2 리셋 스텝을 행하는 단계;
    상기 2차 서브필드의 각각에 있어서, 각 표시라인군의 특정 표시라인에만 배 치된 화소 셀을 선택적으로 화소 데이터에 기초한 소등 모드로 설정하도록 어드레싱 스텝을 행하는 단계; 및
    상기 2차 서브필드의 각각에 있어서, 어드레싱 스텝 직전에 소등 모드에 있는 화소 셀들을 웨이팅에 의해 결정된 횟수만큼 발광시키도록 서스테인 스텝을 행하는 단계;를 포함하는, 표시 패널의 계조 구동 방법.
  6. 제5항에 있어서, 상기 화소 셀이, 발광 구동 레벨이 증가함에 따라, 제1 및 제2 서브필드군의 선두의 2차 서브필드로부터 발광 모드로 되는, 표시 패널의 계조 구동 방법.
  7. 제5항에 있어서, 상기 서스테인 스텝에 있어서의 선두의 2차 서브필드에 의해 행해진 발광 횟수가 각각의 서스테인 스텝에 있어서의 다른 2차 서브필드에 의해 행해지는 발광 횟수보다 많은, 표시 패널의 계조 구동 방법.
  8. 표시패널이 복수의 표시 라인을 포함하고, 상기 복수의 표시 라인의 각각에는 화소로서 기능하는 복수의 화소 셀이 배열되고, 상기 복수의 표시 라인은 복수의 군으로 분할되고, 그 각각의 군은 소정수의 인접한 표시라인들로 구성되고, 입력 영상신호의 각 1 필드 표시 기간은 복수의 1차 서브필드로 분할되는, 입력 영상 신호로부터 비롯된 화소 데이터에 기초한 표시 패널의 계조 구동 방법으로, 상기 방법은,
    필드 표시 기간의 복수의 1차 서브필드를, 상기 필드 표시 기간의 전반에 속는 제1 서브필드군, 및 상기 필드 표시 기간의 후반에 속하는 제2 서브필드군으로 분할하는 단계;
    상기 제1 서브필드군의 1차 서브필드 중 적어도 하나를, 복수의 2차 서브필드군으로 분할하고, 상기 제2 서브필드군의 1차 서브필드 중 적어도 하나를, 복수의 2차 서브필드군으로 분할하는 단계;
    상기 제1 서브필드군의 선두의 1차 서브필드에서만 모든 화소 셀을 소등 모드로 설정하도록 제1 리셋 스텝을 행하고 상기 제2 서브필드군의 선두의 1차 서브필드에서만 모든 화소 셀을 재차 소등 모드로 설정하도록 제2 리셋 스텝을 행하는 단계;
    상기 2차 서브필드의 각각에 있어서, 각 표시라인군의 특정 표시라인에만 배치된 화소 셀을 선택적으로 화소 데이터에 기초한 점등 모드로 설정하도록 어드레싱 스텝을 행하는 단계; 및
    상기 2차 서브필드의 각각에 있어서, 어드레싱 스텝 직후에 점등 모드에 있는 화소 셀들을 웨이팅에 의해 결정된 횟수만큼 발광시키도록 서스테인 스텝을 행하는 단계;를 포함하는, 표시 패널의 계조 구동 방법.
  9. 제8항에 있어서, 상기 화소 셀이, 발광 구동 레벨이 증가함에 따라, 교대로 제1 및 제2 서브필드군의 최후의 2차 서브필드로부터 점등 모드로 되는, 표시 패널의 계조 구동 방법.
  10. 제9항에 있어서, 상기 서스테인 스텝에 있어서의 최후의 2차 서브필드에 의해 행해진 발광 횟수가 각각의 서스테인 스텝에 있어서의 다른 2차 서브필드에 의해 행해지는 발광 횟수보다 많은, 표시 패널의 계조 구동 방법.
KR1020040052733A 2003-07-07 2004-07-07 표시 패널의 구동 방법 KR100541057B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2003-00192989 2003-07-07
JP2003192989A JP4408350B2 (ja) 2003-07-07 2003-07-07 表示パネルの駆動方法

Publications (2)

Publication Number Publication Date
KR20050006075A KR20050006075A (ko) 2005-01-15
KR100541057B1 true KR100541057B1 (ko) 2006-01-10

Family

ID=33447974

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040052733A KR100541057B1 (ko) 2003-07-07 2004-07-07 표시 패널의 구동 방법

Country Status (3)

Country Link
EP (1) EP1496493A3 (ko)
JP (1) JP4408350B2 (ko)
KR (1) KR100541057B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4381043B2 (ja) 2003-06-23 2009-12-09 パナソニック株式会社 表示パネルの駆動装置
JP4731841B2 (ja) * 2004-06-16 2011-07-27 パナソニック株式会社 表示パネルの駆動装置及び駆動方法
JP4828840B2 (ja) 2004-07-08 2011-11-30 パナソニック株式会社 表示パネルの駆動方法
EP1763007A3 (en) * 2005-09-07 2007-10-17 Pioneer Corporation Method for driving display panel
TWI753660B (zh) * 2020-11-19 2022-01-21 友達光電股份有限公司 顯示面板
CN114724494B (zh) * 2020-12-22 2023-08-18 酷矽半导体科技(上海)有限公司 显示屏、显示算法及显示数据处理方法、电流调节方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004529389A (ja) * 2001-05-29 2004-09-24 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 画素を表示するディスプレイ駆動ユニット及び画素を表示する方法及びそのようなディスプレイ駆動ユニットを有する画像表示装置
JP4703892B2 (ja) * 2001-06-15 2011-06-15 パナソニック株式会社 ディスプレイパネルの駆動方法

Also Published As

Publication number Publication date
KR20050006075A (ko) 2005-01-15
JP2005031145A (ja) 2005-02-03
JP4408350B2 (ja) 2010-02-03
EP1496493A3 (en) 2008-04-02
EP1496493A2 (en) 2005-01-12

Similar Documents

Publication Publication Date Title
KR100610543B1 (ko) 표시 패널의 구동 장치
JP3750889B2 (ja) ディスプレイパネルの中間調表示方法
KR100674661B1 (ko) 표시 패널의 구동 방법
JPH09218662A (ja) 自発光画像表示パネルの駆動方法
KR100553335B1 (ko) 디스플레이 패널 구동 방법
US6982732B2 (en) Display panel driving method with selectable driving pattern
KR100541057B1 (ko) 표시 패널의 구동 방법
JPH117264A (ja) プラズマディスプレイパネルの駆動方法
JP3734244B2 (ja) ディスプレイパネルの駆動方法
KR100578460B1 (ko) 표시패널 구동장치
JP4381043B2 (ja) 表示パネルの駆動装置
KR100590300B1 (ko) 표시 패널 구동 방법
JP2005099173A (ja) 表示装置
JP2005070381A (ja) プラズマディスプレイ装置の駆動方法
KR20070028263A (ko) 표시 패널을 구동하는 방법
JP2007102204A (ja) 表示パネルの駆動方法
JP2008304599A (ja) 表示パネルの駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111202

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20121203

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee