KR20010039084A - 동기식 디지털 계위 전송장비의 에러 감시 방법 - Google Patents

동기식 디지털 계위 전송장비의 에러 감시 방법 Download PDF

Info

Publication number
KR20010039084A
KR20010039084A KR1019990047309A KR19990047309A KR20010039084A KR 20010039084 A KR20010039084 A KR 20010039084A KR 1019990047309 A KR1019990047309 A KR 1019990047309A KR 19990047309 A KR19990047309 A KR 19990047309A KR 20010039084 A KR20010039084 A KR 20010039084A
Authority
KR
South Korea
Prior art keywords
information
error
bip
asic
transport module
Prior art date
Application number
KR1019990047309A
Other languages
English (en)
Other versions
KR100388972B1 (ko
Inventor
김승곤
Original Assignee
서평원
엘지정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신 주식회사 filed Critical 서평원
Priority to KR10-1999-0047309A priority Critical patent/KR100388972B1/ko
Publication of KR20010039084A publication Critical patent/KR20010039084A/ko
Application granted granted Critical
Publication of KR100388972B1 publication Critical patent/KR100388972B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
    • H04J3/0623Synchronous multiplexing systems, e.g. synchronous digital hierarchy/synchronous optical network (SDH/SONET), synchronisation with a pointer process
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0028Local loop
    • H04J2203/0039Topology
    • H04J2203/0042Ring

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

본 발명은 SDH 전송장비의 에러를 감시하고 성능을 모니터링하기 위한 것으로, 이러한 본 발명은 EB(Errored Block) 카운터 값과 BIP(Bit Interleaved Parity) 카운터 값을 ASIC에 누적한 다음 파악할 정보가 무엇인지 판별하는 단계와; 상기 파악할 정보가 성능정보이면, 상기 ASIC에서 누적한 EB 카운터 값을 주기적으로 읽어 PM 데이터를 누적하고 저장하여 SD를 파악하는 단계와; 상기 파악할 정보가 SD(Signal Degrade)이면, 상기 ASIC에서 누적한 BIP 카운터 값을 읽어 SD가 존재하면 이전에 SD가 존재했는지를 확인하여 경보 및 보호 절체를 수행하는 단계를 수행함으로써, 메모리를 효율적으로 사용할 수 있고, 하드웨어 내의 ASIC에서 기본적으로 제공되는 데이터를 효율적으로 사용할 수 있게 되는 것이다.

Description

동기식 디지털 계위 전송장비의 에러 감시 방법{Method for error monitoring in synchronous digital hierarchy transmission device}
본 발명은 2.5G 동기식 디지털 계위(Synchronous Digital Hierarchy, SDH) 전송장비의 에러 감시 방법에 관한 것으로, 특히 시그널 디그레이드(Signal Degrade) 여부를 파악할 경우와 성능 정보를 누적할 경우를 구분해서 SD를 파악할 경우에는 BIP(Bit Interleaved Parity, 비트 교직 홀짝수) 에러 값을 사용하고 성능 정보를 누적할 경우에는 EB(Errored Block) 값을 사용함으로써, SD 정보를 검사하여 알람 프로세서 및 보호 스위칭 프로세서에 이를 통보하는 기능과 사용자가 원하는 시간에 맞게 에러 상황을 볼 수 있도록 성능 정보를 누적하는 기능을 수행하기에 적당하도록 한 동기식 디지털 계위 전송장비의 에러 감시 방법에 관한 것이다.
일반적으로 2.5G SDH에서 퍼포먼스 모니터링(Performance Monitoring, PM) 프로세서가 담당하는 기능은 전송 장비간에서 데이터를 전송할 때 에러 발생 정도를 검사하는 것이다.
종래에 사용하던 모니터링 방법에서는 다른 프로세서들 보다 PM이 갖는 우선순위가 낮은 관계로 중요하게 여기지 않은 것이 사실이다.
따라서 EXBER(Excessive Bit Error Rate) 또는 SD를 검사하는 경우와 BBE(Back Ground Block Error), EB(Errored Block), ES(Error Second), SES(Severely Error Second) 등의 성능 관련 항목을 누적하는데, STM-N(Synchronous Transport Module level n, 동기 트랜스포트 모듈 n)급 신호 전체의 프레임 단위로 구성된 EB 카운터값을 각 레지스터로부터 읽어들여 저장한 후에 처리하도록 하였다.
그리고 PM에서 사용되는 에러 프리미티브(Error Primitive)로는 중계기와 장비사이의 에러블록인 중계구간에서의 B1, 장비와 장비간의 에러블록인 다중화구간에서의 B2, 경로구간에서 사용되는 B3으로 구성되어 있는데, 이는 각각 1바이트, 3바이트, 1바이트의 비트 인터리브드 패리티 코드(Bit Interleaved Parity Code)로 되어 있다.
그래서 각 신호들이 정의된 구간을 지날 때 전송장비의 유닛 내부 즉, ASIC(Applicable Specific Integrated Circuit) 회로에서 이 에러블록을 처리하여 누적하게 된다. 이를 정해진 시간 주기별로 PM 프로세서에서 읽어와 SD 여부를 판단하고, 동시에 성능 항목을 누적하여 저장하도록 되어 있다.
도1은 종래의 방법이 적용되는 장치의 블록구성도이고, 도2는 종래 동기식 디지털 계위 전송장비의 에러 감시 방법을 보인 흐름도이다.
여기서 참조번호 10은 SDH 전송장비의 각 유닛의 ASIC이고, 20은 상기 ASIC(10)의 EB를 카운트하는 EB 카운터이며, 30은 EB 카운터(20)에서 EB가 카운트되면 PM 데이터 저장과 SD 판정이 수행되도록 하는 로컬 어레이이다.
그래서 각 유닛의 ASIC(10)회로에서 저장한 EB 에러 카운터(20)의 값을 PM 프로세서가 각 유닛 베이스 어드레스와 오프셋값을 통해서 레지스터에 저장된 값을 읽어오면(ST1), 자동으로 그 데이터는 리셋되어 다시 저장하게 된다(ST2).
이렇게 읽어온 데이터를 저장한 후, 먼저 SD 여부를 검사하기 위해서 EB 카운터 값과 설정된 임계치를 비교한다(ST3). 그래서 EB 카운터(20)의 값이 설정된 임계치를 초과하여 SD가 존재하는 것으로 판정하게 되면, 이전에 SD가 존재했는지 확인한(ST6) 후 경보 및 보호절체를 수행할 수 있도록 알람 및 보호절체(PS) 프로세서에 큐(Queue)를 통해서 전달하게 된다(ST7).
그리고 SD가 존재하지 않는 것으로 판정하게 되면, PM 데이터를 처리하고 누적한 다음(ST4), 현재(Current)의 PM 데이터와 이전(History)의 PM 데이터를 저장하게 된다.
그러나 종래의 방법은 실질적으로 EXBER 및 SD가 의미하는 바와 대치되는 경향이 있게 되는데, 즉 EXBER이나 SD의 판정은 어떤 시점에서 BER(Bit Error Rate)이 정해진 임계치를 초과했느냐에 따라 결정되는데 프레임 단위로 구성된 에러 블록을 가지고 판단하는 것은 그 취지에 위배된다고 할 수 있다. 그리고 초과 비트 에러율(Excessive Bit Error Rate)은 BER이 10-3을 초과하는 경우를 의미하며, SD는 10-5~10-9사이의 범위에서 정의된 임계치를 초과할 경우를 말하는데, 이는 에러의 포아송 분포에 기반을 두고 결정되는데, BIP 위배(Bit Interleaved Parity Violation)를 가지고 BER을 검사하는 바탕이 된다고 할 수 있다.
따라서 실질적으로 프로그램을 작성할 때 EB 카운터 값으로 SD 판정 및 성능 데이터 누적을 수행하면 로컬 어레이를 사용해야 하기 때문에 보다 많은 메모리를 사용해야만 하는 문제점이 있었다.
이에 본 발명은 상기와 같은 종래의 제반 문제점을 해소하기 위해 제안된 것으로, 본 발명의 목적은 시그널 디그레이드 여부를 파악할 경우와 성능 정보를 누적할 경우를 구분해서 SD를 파악할 경우에는 BIP 에러 값을 사용하고 성능 정보를 누적할 경우에는 EB 값을 사용함으로써, SD 정보를 검사하여 알람 프로세서 및 보호 스위칭 프로세서에 이를 통보하는 기능과 사용자가 원하는 시간에 맞게 에러 상황을 볼 수 있도록 성능 정보를 누적하는 기능을 수행할 수 있는 동기식 디지털 계위 전송장비의 에러 감시 방법을 제공하는 데 있다.
상기와 같은 목적을 달성하기 위하여 본 발명에 의한 동기식 디지털 계위 전송장비의 에러 감시 방법은,
EB(Errored Block) 카운터 값과 BIP(Bit Interleaved Parity) 카운터 값을 ASIC에 누적한 다음 파악할 정보가 무엇인지 판별하는 단계와; 상기 파악할 정보가 성능정보이면, 상기 ASIC에서 누적한 EB 카운터 값을 주기적으로 읽어 PM 데이터를 누적하고 저장하여 SD를 파악하는 단계와; 상기 파악할 정보가 SD(Signal Degrade)이면, 상기 ASIC에서 누적한 BIP 카운터 값을 읽어 SD가 존재하면 이전에 SD가 존재했는지를 확인하여 경보 및 보호 절체를 수행하는 단계를 수행함을 그 기술적 구성상의 특징으로 한다.
도1은 종래의 방법이 적용되는 장치의 블록구성도이고,
도2는 종래 동기식 디지털 계위 전송장비의 에러 감시 방법을 보인 흐름도이며,
도3은 본 발명이 적용되는 장치의 블록구성도이고,
도4는 본 발명에 의한 동기식 디지털 계위 전송장비의 에러 감시 방법을 보인 흐름도이다.
* 도면의 주요 부분에 대한 부호의 설명 *
10 : 하드웨어 ASIC 20 : EB 카운터
30 : 로컬 어레이 40 : BIP 에러 카운터
이하, 상기와 같은 본 발명 동기식 디지털 계위 전송장비의 에러 감시 방법의 기술적 사상에 따른 일실시예를 설명하면 다음과 같다.
도3은 본 발명이 적용되는 장치의 블록구성도이다.
이에 도시된 바와 같이, 참조번호 10은 BIP 에러 카운트 값과 EB 카운트 값을 동시에 누적하고 있는 SDH 전송장비의 각 유닛의 ASIC이고, 20은 상기 ASIC(10)의 BIP를 카운트하는 BIP 에러 카운터이며, 40은 상기 ASIC(10)의 EB를 카운트하는 EB 에러 카운터이다.
도4는 본 발명에 의한 동기식 디지털 계위 전송장비의 에러 감시 방법을 보인 흐름도이다.
이에 도시된 바와 같이, EB(Errored Block) 카운터 값과 BIP(Bit Interleaved Parity) 카운터 값을 ASIC(10)에 누적한 다음 파악할 정보가 무엇인지 판별하는 단계(ST11)(ST12)와; 상기 파악할 정보가 성능정보이면, 상기 ASIC(10)에서 누적한 EB 카운터 값을 주기적으로 읽어 PM 데이터를 누적하고 저장하여 SD를 파악하는 단계(ST13 ~ ST15)와; 상기 파악할 정보가 SD(Signal Degrade)이면, 상기 ASIC(10)에서 누적한 BIP 카운터 값을 읽어 SD가 존재하면 이전에 SD가 존재했는지를 확인하여 경보 및 보호 절체를 수행하는 단계(ST16 ~ ST19)를 수행한다.
이와 같이 구성된 본 발명에 의한 동기식 디지털 계위 전송장비의 에러 감시 방법의 동작을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
먼저 2.5G SDH 전송장비 뿐만이 아니라, 다른 통신 장비에서도 Performance Error Monitoring은 그 시스템의 성능에 있어서 중요한 의미를 갖는 것이 사실이다. 물론 알람이나 보호 절체(PS) 프로세서 보다 시스템에 중요하게 영향을 미치는 것은 아니지만, 전체 시스템의 측면에서 보면 중요하다고 할 수 있다.
그래서 본 발명은 에러 프리미티브를 그 취지에 맞추어 효과적으로 사용하자는데 그 의미가 있다.
하드웨어의 ASIC(10)에서는 BIP 에러 카운트 값과 EB 카운트 값을 동시에 누적하고 있는데, 기존에는 EB 카운터 값만을 가지고 처리하는데 비해, 본 발명에서는 이를 서로 구분해서 사용한다.
따라서 EXBER 또는 SD는 레지스터로부터 BIP 에러 카운트 값을 읽어서 정의된 임계치를 초과했는지 여부에 따라서 결정하도록 하고, 사용자가 원하는 시점에서 에러 정보를 볼 수 있도록 하기 위한 성능 정보의 누적은 이전 프레임의 모든 에러 블록을 가지고 처리하게 된다.
즉, 하드웨어 유닛의 ASIC(10) 내부에서 BIP 에러 카운터 값과 EB 카운터 값을 서로 구분해서 레지스터 내에 저장하게 되는데, 이때 BER 검사를 통해 SD 여부를 판정하는 모듈에서 BIP 에러 카운터 값을 정해진 시간주기로 읽어서 정의된 임계치를 초과하였는지 비교한 후 알람 및 보호 절체 프로세서가 경보 발생 및 보호 절체를 수행할 수 있도록 조치한다.
또한 BBE, EB, ES, SES 등의 모든 성능과 관련된 데이터의 누적은 별도의 EB 카운터 값을 읽어서 처리하도록 한다.
이처럼 본 발명은 시그널 디그레이드 여부를 파악할 경우와 성능 정보를 누적할 경우를 구분해서 BIP 에러 카운터 값과 EB 카운터 값을 사용하게 되는 것이다.
이상에서 본 발명의 바람직한 실시예를 설명하였으나, 본 발명은 다양한 변화와 변경 및 균등물을 사용할 수 있다. 본 발명은 상기 실시예를 적절히 변형하여 동일하게 응용할 수 있음이 명확하다. 따라서 상기 기재 내용은 하기 특허청구범위의 한계에 의해 정해지는 본 발명의 범위를 한정하는 것이 아니다.
이상에서 살펴본 바와 같이, 본 발명에 의한 동기식 디지털 계위 전송장비의 에러 감시 방법은 로컬 어레이의 사용이 불필요하기 때문에 메모리를 효율적으로 사용할 수 있고, 하드웨어 내의 ASIC에서 기본적으로 제공되는 데이터를 효율적으로 사용할 수 있는 효과가 있게 된다.

Claims (1)

  1. EB(Errored Block) 카운터 값과 BIP(Bit Interleaved Parity) 카운터 값을 ASIC에 누적한 다음 파악할 정보가 무엇인지 판별하는 단계와;
    상기 파악할 정보가 성능정보이면, 상기 ASIC에서 누적한 EB 카운터 값을 주기적으로 읽어 PM 데이터를 누적하고 저장하여 SD를 파악하는 단계와;
    상기 파악할 정보가 SD(Signal Degrade)이면, 상기 ASIC에서 누적한 BIP 카운터 값을 읽어 SD가 존재하면 이전에 SD가 존재했는지를 확인하여 경보 및 보호 절체를 수행하는 단계를 수행하는 것을 특징으로 하는 동기식 디지털 계위 전송장비의 에러 감시 방법.
KR10-1999-0047309A 1999-10-28 1999-10-28 동기식 디지털 계위 전송장비의 에러 감시 방법 KR100388972B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-1999-0047309A KR100388972B1 (ko) 1999-10-28 1999-10-28 동기식 디지털 계위 전송장비의 에러 감시 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1999-0047309A KR100388972B1 (ko) 1999-10-28 1999-10-28 동기식 디지털 계위 전송장비의 에러 감시 방법

Publications (2)

Publication Number Publication Date
KR20010039084A true KR20010039084A (ko) 2001-05-15
KR100388972B1 KR100388972B1 (ko) 2003-06-25

Family

ID=19617505

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1999-0047309A KR100388972B1 (ko) 1999-10-28 1999-10-28 동기식 디지털 계위 전송장비의 에러 감시 방법

Country Status (1)

Country Link
KR (1) KR100388972B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100397504B1 (ko) * 2001-08-31 2003-09-13 엘지전자 주식회사 전송시스템의 데이터열에 대한 시분할 병렬 에러의 누적계산장치 및 그 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930008681B1 (ko) * 1991-06-05 1993-09-11 한국전기통신공사 동기식 다중장치의 bip 검사회로
JPH0537497A (ja) * 1991-07-26 1993-02-12 Fujitsu Ltd 誤り監視用bip−n符号演算付加・照合回路
KR0134709B1 (ko) * 1994-12-21 1998-05-15 양승택 다단 광대역 스위치에서의 에이직(asic)간 장애위치 검출회로
JPH1051446A (ja) * 1996-07-29 1998-02-20 Nec Corp Sdh伝送網の性能監視方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100397504B1 (ko) * 2001-08-31 2003-09-13 엘지전자 주식회사 전송시스템의 데이터열에 대한 시분할 병렬 에러의 누적계산장치 및 그 방법

Also Published As

Publication number Publication date
KR100388972B1 (ko) 2003-06-25

Similar Documents

Publication Publication Date Title
JP2000196552A (ja) 誤り訂正方式及び伝送装置
US6452906B1 (en) Fault detection and isolation in a synchronous optical network (SONET) and in a synchronous digital hierarchy (SDH) network
JP2002101121A (ja) 特定帯域内における伝送データ種類を自動変更する伝送装置
EP2101467A1 (en) Client signal transport method and apparatus in optical transport network
US7924737B2 (en) Signal degrade detecting method, signal restoration detecting method, devices for those methods, and traffic transmission system
JP6582503B2 (ja) 情報処理装置
CN112511330A (zh) 一种告警方法、装置、网络设备及存储介质
KR100388972B1 (ko) 동기식 디지털 계위 전송장비의 에러 감시 방법
JP3827701B2 (ja) 受信パストレース検出装置
KR20000052456A (ko) 리드솔로몬 복호 장치와 그 제어 방법
JP4246493B2 (ja) 電気通信ネットワークにおけるアラーム信号の抑制
JP6791660B2 (ja) 障害検出装置及び障害検出方法
US9208117B2 (en) Method of accessing stored information in multi-framed data transmissions
EP1294121B1 (en) Method to implement a performance monitoring function on the ground of the retrieved data through FEC (forward error correction) in a telecom network
CN100479379C (zh) 一种提高板倒换稳定性的方法和系统
JP2993356B2 (ja) 通信システムの障害監視システム
US6870829B1 (en) Message signalling in a synchronous transmission apparatus
JP3246473B2 (ja) パス切替制御システム及びパス切替制御方法
CN102307139A (zh) 一种pos芯片配置的自适应的方法及装置
CN101272218A (zh) 一种记录通信终端诊断数据的方法
KR0150148B1 (ko) 성능데이타 처리장치 및 처리방법
JP2003348039A (ja) 冗長構成をとる通信システムおよび通信装置
US6496506B1 (en) Address fault monitoring device and ATM switching device
JP5651576B2 (ja) 中継装置及び障害処理方法
JP2849958B2 (ja) データ処理装置

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130516

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20140520

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee