KR20000075883A - An integrated circuit package including accompanying ic chip and coil and a method of production therefor - Google Patents
An integrated circuit package including accompanying ic chip and coil and a method of production therefor Download PDFInfo
- Publication number
- KR20000075883A KR20000075883A KR1019997007962A KR19997007962A KR20000075883A KR 20000075883 A KR20000075883 A KR 20000075883A KR 1019997007962 A KR1019997007962 A KR 1019997007962A KR 19997007962 A KR19997007962 A KR 19997007962A KR 20000075883 A KR20000075883 A KR 20000075883A
- Authority
- KR
- South Korea
- Prior art keywords
- package
- coil
- chip
- substrate layer
- lead
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 26
- 238000004519 manufacturing process Methods 0.000 title claims description 17
- 239000000758 substrate Substances 0.000 claims abstract description 70
- 230000002093 peripheral effect Effects 0.000 claims abstract description 5
- 239000004020 conductor Substances 0.000 claims description 15
- 229920000742 Cotton Polymers 0.000 claims 1
- 239000010410 layer Substances 0.000 description 44
- ZGHQUYZPMWMLBM-UHFFFAOYSA-N 1,2-dichloro-4-phenylbenzene Chemical compound C1=C(Cl)C(Cl)=CC=C1C1=CC=CC=C1 ZGHQUYZPMWMLBM-UHFFFAOYSA-N 0.000 description 14
- 238000005538 encapsulation Methods 0.000 description 10
- 239000000853 adhesive Substances 0.000 description 4
- 230000001070 adhesive effect Effects 0.000 description 4
- 230000008901 benefit Effects 0.000 description 3
- 230000005670 electromagnetic radiation Effects 0.000 description 3
- 238000007373 indentation Methods 0.000 description 3
- 230000006378 damage Effects 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000012552 review Methods 0.000 description 2
- 238000004804 winding Methods 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000004870 electrical engineering Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000009877 rendering Methods 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
- H01L23/645—Inductive arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/077—Constructional details, e.g. mounting of circuits in the carrier
- G06K19/07749—Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05554—Shape in top view being square
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01057—Lanthanum [La]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/078—Adhesive characteristics other than chemical
- H01L2924/07802—Adhesive characteristics other than chemical not being an ohmic electrical conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Credit Cards Or The Like (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
기판층, 기판층의 표면 상에 위치하는 코일, 및 표면을 에워싸는 오버몰드층을 포함하는 집적 회로(IC) 패키지가 개시된다. 어떠한 도선도 IC 패키지의 바깥쪽으로 뻗어있지 않다. 바람직하게는, 기판층은 PCB를 포함한다. 또한, IC 패키지는 단일면 캡슐화된 IC 패키지를 포함한다. 코일은 바람직하게는, 무선 주파수(RF) 범위에서 동작하는 안테나를 포함한다. 나선형 패턴으로 표면 위에 장착되는 코일은 전형적으로 기판층 표면의 주변 형태를 따른다. IC 패키지는 또한, 기판층의 표면 상에 장착되며 다수의 본딩 패드를 갖는 IC 칩을 포함한다. IC 칩은 나선형 패턴의 내부, 외부, 또는 위에 위치될 수도 있다. 각각 본딩 패드를 코일의 단부에 연결하는 데에 이용되는 하나 또는 그 이상의 언더라잉 비아가 사용될 수도 있다. 바람직하게는, IC 칩은 RF 태그-타입 IC 칩을 포함한다.An integrated circuit (IC) package is disclosed that includes a substrate layer, a coil located on a surface of the substrate layer, and an overmold layer surrounding the surface. No leads extend out of the IC package. Preferably, the substrate layer comprises a PCB. The IC package also includes a single sided encapsulated IC package. The coil preferably comprises an antenna operating in the radio frequency (RF) range. Coils mounted on the surface in a helical pattern typically follow the peripheral shape of the substrate layer surface. The IC package also includes an IC chip mounted on the surface of the substrate layer and having a plurality of bonding pads. The IC chip may be located inside, outside, or over the helical pattern. One or more underlying vias may be used, each used to connect the bonding pads to the ends of the coils. Preferably, the IC chip comprises an RF tag-type IC chip.
Description
본 발명은 당업자에게 “태그(tags)”로서 언급되는 장치를 다루는 일반적인 전기 공학 분야에 관련된 것이다. 일반적인 용어로, 태그는 어떠한 외부 도선도 갖지 않는 패키지 내의 IC 칩에 연결된 코일을 포함한다. 태그는 태그로부터의 전자기 방사 투과 및/또는 발산을 이용하여 외부 장치들과 통신하는 안테나로서 작용하는 그 코일을 이용한다. 과거에, 기존의 IC 어셈블리는 태그를 생성하는 데에 이용되었다. 좀 더 상세히 설명하면, IC 리드 프레임에서 동작이 개시될 것이다. 그런 다음, 스탬핑 또는 에칭 기술을 이용하여, 리드 프레임이 코일같은 형태 내에 형성되었으며, 이로써 의사-코일(즉, 변경된 리드 프레임)을 생성하였다. 이후, 의사-코일은 IC 칩에 연결되었다. IC 칩의 본딩 패드와 의사-코일의 단부사이에는 와이어 본딩이 필요했다. 그러나, 종종 태그의 구성 방법으로 인하여, 와어어 리드가 의사-코일에 걸쳐서 유출될 것이다(run over). 와이어 본딩을 하고 얼마 후, 장치는 그의 내장체들을 완전히 포함할 수 있도록 장치의 상부 및 하부 영역 위에 캡슐을 만들어야 했다.The present invention relates to the general field of electrical engineering dealing with devices referred to by those skilled in the art as “tags”. In general terms, a tag includes a coil connected to an IC chip in a package that has no external leads. The tag uses its coil, which acts as an antenna to communicate with external devices using electromagnetic radiation transmission and / or emission from the tag. In the past, existing IC assemblies were used to generate tags. In more detail, operation will be initiated in the IC lead frame. Then, using stamping or etching techniques, the lead frame was formed in a coil-like shape, thereby creating a pseudo-coil (ie, a modified lead frame). The pseudo-coil was then connected to an IC chip. Wire bonding was required between the bonding pad of the IC chip and the end of the pseudo-coil. However, often due to how the tag is constructed, the wire lead will run over the pseudo-coil. Shortly after wire bonding, the device had to be encapsulated over the upper and lower regions of the device to fully include its internals.
상기 설명한 타입의 태그에 관련된 몇 가지의 단점들이 있다. 첫 번째는, 진짜(true) 코일이 없다는 것인데, 이는 리드 프레임이 스탬핑 공정, 에칭 공정, 또는 의사-코일을 형성하기 위한 기타 다른 공정에 의해 변경되기 때문이다. 이 분야의 당업자는 이들 공정 중 하나를 이용하여 “코일”(즉, 실질적으로는 의사-코일)을 형성하는 것이 리드 프레임의 손상 및 파괴 가능성을 실질적으로 증가시키며, 이로써 제조의 속도를 떨어뜨리고 비용을 증가시킨다는 것을 알 수 있을 것이다. 명확성을 위하여, 코일은 코일이고, 리드 프레임은 리드 프레임이며, 본 원에서 설명의 목적으로, 코일을 닮도록 변경된 리드 프레임은 “의사-코일”로서 언급됨을 주목하자. 두 번째 단점은 의사-코일 위에서의 하나 또는 그 이상의 본딩 와이어의 유출(running)로부터 비롯된다. 결과적으로, 장치가 캡슐화될 때, 본딩 와이어는 종종 의사-코일의 권선을 가로질러 단락되며, 이로써 장치를 쓸모없게 만든다. 세 번째 단점은 장치가 리드 프레임 및 IC 칩에서 시작된다는 사실로부터 비롯된다. 좀 더 상세히 설명하면, 장치의 내장체를 완전히 캡슐화하고 외부 세계로부터 물리적으로 분리시키기 위해서는, 리드 프레임 및 IC 칩 연결의 상부 및 하부 영역을 캡슐화하거나 또는 주형을 만들어야 할 필요가 있다. 이는, 장치의 상부 또는 하부 영역의 단일면 캡슐화로 태그를 완전히 캡슐화하고 물리적으로 분리할 수 있게 하는 데에 비용이 더 들기 때문에, 구조의 제조 비용을 증가시킨다.There are several disadvantages associated with tags of the type described above. The first is that there are no true coils because the lead frame is altered by a stamping process, an etching process, or some other process to form a pseudo-coil. One of ordinary skill in the art, using one of these processes, to form a “coil” (ie, substantially pseudo-coil) substantially increases the likelihood of damage and destruction of the lead frame, thereby slowing down manufacturing and costing You will see that it increases. Note that for clarity, the coil is a coil, the lead frame is a lead frame, and for purposes of explanation herein, a lead frame modified to resemble a coil is referred to as a "pseudo-coil." A second disadvantage arises from the running out of one or more bonding wires on the pseudo-coil. As a result, when the device is encapsulated, the bonding wire is often shorted across the winding of the pseudo-coil, thereby rendering the device useless. The third disadvantage comes from the fact that the device starts with lead frames and IC chips. In more detail, in order to fully encapsulate the interior of the device and physically separate it from the outside world, it is necessary to encapsulate or mold the upper and lower regions of the lead frame and IC chip connections. This increases the manufacturing cost of the structure since it is more expensive to fully encapsulate and physically separate the tag with single-sided encapsulation of the upper or lower area of the device.
따라서, 부가적인 이익을 주며 상기 설명한 각각의 단점들을 극복하는 개선된 IC 패키지 및 그 제조 방법을 제공하는 것에 대한 필요성이 대두되었다.Accordingly, there is a need to provide an improved IC package and method of manufacturing the same that provide additional benefits and overcome the respective disadvantages described above.
본 발명은 집적 회로(Integraed Circuit, 이하 IC라 명명함) 패키지 및 그 제조 방법의 분야에 관한 것으로, 특히 IC 칩과 코일을 동시 실장시킨 IC 패키지 및 그 제조 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to the field of integrated circuit (hereinafter referred to as IC) packages and methods of manufacturing the same, and more particularly, to an IC package and a method of manufacturing the IC chip and coil mounted at the same time.
도 1a은 IC 패키지의 단순화된 분해 사시도이다.1A is a simplified exploded perspective view of an IC package.
도 1b는 언더라잉 비아를 나타내는 도 1a의 1A-1A 라인을 따라 취한 단면도이다.FIG. 1B is a cross-sectional view taken along line 1A-1A of FIG. 1A showing an underlying via. FIG.
도 2는 패키지의 IC 칩에 대한 다른 위치를 나타내는 IC 패키지의 기판층 상부 표면의 단순화된 평면도이다.2 is a simplified plan view of the substrate layer upper surface of the IC package showing another position with respect to the IC chip of the package.
도 3은 패키지의 IC 칩에 대한 또 다른 위치를 나타내는 IC 패키지의 기판층 상부 표면의 단순화된 평면도이다.3 is a simplified plan view of the substrate layer upper surface of the IC package showing another position with respect to the IC chip of the package.
도 4는 단일면 캡슐화된 배열을 갖는 도 1a의 결집된 IC 패키지를 나타내는 사시도이다.4 is a perspective view illustrating the assembled IC package of FIG. 1A with a single sided encapsulated arrangement.
도 5는 이중면 캡슐화된 배열을 갖는 도 1a의 결집된 패키지를 나타내는 사시도이다.FIG. 5 is a perspective view illustrating the assembled package of FIG. 1A with a double sided encapsulated arrangement. FIG.
본 발명의 목적은 개선된 IC 패키지 및 그 제조 방법을 제공하는 것이다.It is an object of the present invention to provide an improved IC package and its manufacturing method.
본 발명의 다른 목적은 개선된 태그 및 그 제조 방법을 제공하는 것이다.Another object of the present invention is to provide an improved tag and a method of manufacturing the same.
본 발명의 또 다른 목적은 리드 프레임으로부터 제조되지 않은 코일을 갖는 개선된 태그 및 그 제조 방법을 제공하는 것이다.Another object of the present invention is to provide an improved tag having a coil not manufactured from a lead frame and a method of manufacturing the same.
본 발명의 또 다른 목적은 하나 또는 그 이상의 언더라잉 비아를 갖는 개선된 태그 및 그 제조 방법을 제공하는 것이다.It is yet another object of the present invention to provide an improved tag having one or more underlying vias and a method of making the same.
본 발명의 또 다른 목적은 기판 위에 장착된 코일 및 IC 칩을 갖는 개선된 태그 및 그 제조 방법에 관한 것이다.Another object of the present invention relates to an improved tag having a coil and an IC chip mounted on a substrate and a method of manufacturing the same.
본 발명의 또 다른 목적은 단일면 캡슐화를 이용하여 완전하게 분리된 개선된 태그 및 그 제조 방법에 관한 것이다.Another object of the present invention is to provide an improved tag and a method of manufacturing the same that are completely separated using single-sided encapsulation.
본 발명의 제 1 실시예에 따라, 기판층, 기판층의 표면 상에 위치되는 코일, 및 표면을 에워싸는 오버몰드층(overmolded layer)을 포함하는 IC 패키지가 개시된다. 어떠한 도선도 IC 패키지의 외부(즉, IC 패키지 외부의 바깥쪽)으로 뻗어있지 않다. 바람직하게는, 기판층은 인쇄 회로 기판(Printed Circuit Board, 이하 PCB라 명명함)을 포함하며, IC 패키지는 단일면 캡슐화된 IC 패키지를 포함한다. 또한, 코일은 바람직하게는, 무선 주파수(RF) 범위에서 동작하는 안테나를 포함한다. 전형적으로, 코일은 대개 기판층 표면의 주변 형태를 따르는 나선형 패턴으로 표면 상에 장착된다. 그러나, 코일은 모든 패턴의 형태로 표면 상에 바로 장착되거나, 표면 내의 만입부(indentation) 내에 장착될 수도 있음을 주목하자. IC 패키지는 또한, 기판층의 표면에 장착되며 다수의 본딩 패드를 갖는 IC 칩을 포함한다. IC 칩은 나선형 패턴의 맨 안쪽 주변에 의해 형성된 경계선 내 표면의 일부분에 위치될 수도 있다. 또한, IC 칩은 나선형 패턴의 위, 또는 나선형 패턴의 가장 바깥쪽 주변에 의해 형성된 경계선 바깥쪽 표면의 일부분에 위치될 수도 있다. 제 1 도선이 다수의 본딩 패드들 중 제 1 본딩 패드와 코일의 제 1 단부의 사이에 제공되며, 제 2 도선이 다수의 본딩 패드들 중 제 2 본딩 패드와 코일의 제 2 단부 사이에 제공된다. IC 패키지는 또한, 기판 상의 칩의 배치가 코일의 일부에 걸쳐 뻗어있는 제 1 도선을 다르게 형성할 때 제 1 도선을 대신하기 위하여 기판 내에 포함되는 제 1 언더라잉 비아(underlying via), 및 기판 상의 IC 칩의 배치가 코일의 일부에 걸쳐 뻗어있는 제 2 도선을 다르게 형성할 때 제 2 도선을 대신하기 위하여 기판 내에 포함되는 제 2 언더라잉 비아를 포함한다. 여기서, “코일의 일부에 걸쳐 뻗어있는”이란 어구는 코일의 단부들 중의 하나가 아닌 코일의 어떠한 부분을 의미한다. 언더라잉 비아를 사용한다는 것은 일반적으로 IC 패드의 본딩 패드들 중 하나로부터 도선을 작동하기 위하여 표면 상의 다른 본딩 패드를 사용하는 것을 의미한다. 바람직하게는, IC 칩은 RF 태그-타입 IC 칩을 포함한다. 또한, IC 패키지는 이중면 캡슐화된 IC 패키지를 포함할 수도 있음을 주목하자. 또한, 하나 이상의 코일 및 하나 이상의 IC 칩이 본 발명에서 실행될 수도 있음을 주목하자.According to a first embodiment of the present invention, an IC package is disclosed that includes a substrate layer, a coil located on a surface of the substrate layer, and an overmolded layer surrounding the surface. No wires extend outside the IC package (ie, outside the IC package). Preferably, the substrate layer comprises a printed circuit board (hereinafter referred to as a PCB), and the IC package comprises a single sided encapsulated IC package. The coil also preferably comprises an antenna operating in the radio frequency (RF) range. Typically, the coil is mounted on the surface in a helical pattern usually along the periphery of the substrate layer surface. However, note that the coil may be mounted directly on the surface in the form of any pattern or mounted in an indentation in the surface. The IC package also includes an IC chip mounted on the surface of the substrate layer and having a plurality of bonding pads. The IC chip may be located at a portion of the boundary line surface formed by the innermost periphery of the spiral pattern. In addition, the IC chip may be located on top of the spiral pattern or on a portion of the boundary outer surface formed by the outermost periphery of the spiral pattern. A first lead is provided between the first bonding pad of the plurality of bonding pads and the first end of the coil, and a second lead is provided between the second bonding pad of the plurality of bonding pads and the second end of the coil. . The IC package also includes a first undering via included in the substrate to replace the first lead when the placement of the chip on the substrate differently forms the first lead extending over a portion of the coil, and on the substrate. A second under via is included in the substrate to replace the second lead when the placement of the IC chip differently forms a second lead extending over a portion of the coil. The phrase "stretching over a portion of a coil" herein means any part of the coil that is not one of the ends of the coil. Using an underlying via generally means using another bonding pad on the surface to operate the lead from one of the bonding pads of the IC pad. Preferably, the IC chip comprises an RF tag-type IC chip. Note that the IC package may also include a double sided encapsulated IC package. Note also that one or more coils and one or more IC chips may be implemented in the present invention.
본 발명의 다른 실시예에 따라, 기판층을 제공하는 단계, 기판층의 표면에 리드 프레임은 없지만 다수의 본딩 패드를 갖는 IC 칩을 장착하는 단계, 및 기판층의 표면에 코일을 장착하는 단계를 포함하는 IC 패키지 제조 방법이 개시된다. 바람직하게는, 기판층은 PCB를 포함한다. 이 방법은 또한 단일면 캡슐화된 IC 패키지의 외부로 뻗어있는 어떠한 도선도 포함하지 않는 단일면 캡슐화된 IC 패키지를 제공하기 위하여, 기판층의 표면을 오버몰딩하는 단계를 포함한다. 또한, 이 방법은 이중면 캡슐화된 IC 패키지의 외부로 뻗어있는 어떠한 도선도 갖지 않는 이중면 캡슐화된 IC 패키지를 제공하기 위하여, 상기 설명한 표면의 반대쪽에 위치되는 기판층의 반대쪽 표면을 오버몰딩하는 부가적인 단계를 포함할 수도 있다. 코일은 바람직하게는 RF 범위에서 동작하는 안테나를 포함함을 주목하자. 코일은 전형적으로 대개 기판층 표면의 주변 형태를 따르는 나선형 패턴으로 표면 상에 장착될 수도 있다. 그러나, 코일은 모든 패턴의 형태로 표면 상에 바로 장착되거나, 표면 내의 만입부(indentation) 내에 장착될 수도 있음을 주목하자. IC 칩은 나선형 패턴의 맨 안쪽 주변에 의해 형성된 경계선 내 표면의 일부분에 위치될 수도 있다. 또한, IC 칩은 나선형 패턴의 위, 또는 나선형 패턴의 가장 바깥쪽 주변에 의해 형성된 경계선 바깥쪽 표면의 일부분에 위치될 수도 있다. 이 방법은 또한, 다수의 본딩 패드들 중 제 1 본딩 패드와 코일의 제 1 단부의 사이에 제 1 도선을 연결하고, 다수의 본딩 패드들 중 제 2 본딩 패드와 코일의 제 2 단부 사이에 제 2 도선을 연결하는 단계를 포함한다. 또한, 이 방법은 기판 상의 칩의 배치가 코일의 일부에 걸쳐 뻗어있는 제 1 도선을 다르게 형성할 때 제 1 도선을 기판 내에 포함되는 제 1 언더라잉 비아로 대신하고, 기판 상의 IC 칩의 배치가 코일의 일부에 걸쳐 뻗어있는 제 2 도선을 다르게 형성할 때 제 2 도선을 기판 내에 포함되는 제 2 언더라잉 비아로 대신하는 단계를 포함한다. “코일의 일부에 걸쳐 뻗어있는”이란 어구는 코일의 단부들 중의 하나가 아닌 코일의 어떠한 부분을 의미함을 다시 한번 주목하자. 언더라잉 비아를 사용한다는 것은 일반적으로 IC 패드의 본딩 패드들 중 하나로부터 도선을 작동하기 위하여 표면 상의 다른 본딩 패드를 사용하는 것을 의미한다. 또한, 하나 이상의 코일 및 하나 이상의 IC 칩이 본 발명에서 실행될 수도 있음을 주목하자. 마지막으로, IC 칩은 바람직하게는 RF 태그-타입 IC 칩을 포함한다는 것을 주목하자.According to another embodiment of the invention, providing a substrate layer, mounting an IC chip having a plurality of bonding pads without a lead frame on the surface of the substrate layer, and mounting a coil on the surface of the substrate layer An IC package manufacturing method is disclosed. Preferably, the substrate layer comprises a PCB. The method also includes overmolding the surface of the substrate layer to provide a single sided encapsulated IC package that does not include any leads extending out of the single sided encapsulated IC package. The method also adds an overmolding surface opposite the substrate layer located opposite the surface described above to provide a double-sided encapsulated IC package with no conductors extending out of the double-sided encapsulated IC package. It may also include significant steps. Note that the coil preferably comprises an antenna operating in the RF range. The coil may typically be mounted on the surface in a spiral pattern that typically follows the peripheral form of the substrate layer surface. However, note that the coil may be mounted directly on the surface in the form of any pattern or mounted in an indentation in the surface. The IC chip may be located at a portion of the boundary line surface formed by the innermost periphery of the spiral pattern. In addition, the IC chip may be located on top of the spiral pattern or on a portion of the boundary outer surface formed by the outermost periphery of the spiral pattern. The method also connects a first lead between the first bonding pad of the plurality of bonding pads and the first end of the coil, and between the second bonding pad of the plurality of bonding pads and the second end of the coil. Connecting the two wires. In addition, the method replaces the first lead with a first underlying via included in the substrate when the placement of the chip on the substrate differently forms the first lead that extends over a portion of the coil, and the placement of the IC chip on the substrate Replacing the second lead with a second underlying via included in the substrate when differently forming a second lead extending over a portion of the coil. Note again that the phrase "stretching over a portion of a coil" means any part of the coil that is not one of the ends of the coil. Using an underlying via generally means using another bonding pad on the surface to operate the lead from one of the bonding pads of the IC pad. Note also that one or more coils and one or more IC chips may be implemented in the present invention. Finally, note that the IC chip preferably comprises an RF tag-type IC chip.
본 발명의 상술한 목적들 및 다른 목적들, 특징들, 및 장점들은 하기로부터, 특히 첨부 도면과 함께 설명되는 본 발명의 바람직한 실시예의 설명으로부터 명확해질 것이다.The above and other objects, features, and advantages of the present invention will become apparent from the following, particularly from the description of the preferred embodiment of the present invention described in conjunction with the accompanying drawings.
도 1a는 일반적으로 참조 부호 10으로서 나타낸 본 발명의 집적 회로(IC) 패키지(이하 “IC 패키지”또는 “패키지”로 간단하게 명명함)를 개시한다. 바람직하게는, 패키지(10)는 기판층(12), 기판층(12)의 표면(12a) 상에 위치되는 코일(14), 및 표면(12a)을 에워싸는 오버몰드층(16)을 포함한다. 패키지(10)는 일반적으로 가장 확실하게 될 수 있는 IC 패키지로서 정의되지만, 바람직한 실시예에서, 패키지(10)는 RF 태그-타입 IC 칩을 포함한다. 당업자라면 RF 태그-타입 IC 칩이 일반적으로 연결 도선의 도움없이 RF 범위에서 외부의 송신기/수신기와 통신하는 IC 칩을 포함한다는 것을 이해할 것이다. 또한, 당업자라면 RF 범위의 바깥에서 동작할 수도 있는 태그-타입 IC 칩이 본 발명에서 실행될 수 있음을 알 수 있을 것이다. 패키지(10)의 바깥쪽에는 어떠한 도선도 뻗어있지 않음을 주목하자(이는 또한 도 4 및 도 5에서도 알 수 있다).Figure 1A discloses an integrated circuit (IC) package of the present invention, generally referred to as 10, hereinafter simply referred to as "IC package" or "package." Preferably, the package 10 includes a substrate layer 12, a coil 14 located on the surface 12a of the substrate layer 12, and an overmolded layer 16 surrounding the surface 12a. . Package 10 is generally defined as the IC package that can be most reliably, but in a preferred embodiment, package 10 includes an RF tag-type IC chip. Those skilled in the art will appreciate that RF tag-type IC chips generally include IC chips that communicate with an external transmitter / receiver in the RF range without the aid of connecting leads. In addition, those skilled in the art will appreciate that tag-type IC chips that may operate outside the RF range can be implemented in the present invention. Note that no conductors extend outside the package 10 (which can also be seen in FIGS. 4 and 5).
도 1a를 다시 설명하면, 요소(2)는 일반적으로 기판층(12)으로 정의되지만, 바람직한 실시예에서, 기판층(12)은 PCB(12)를 포함한다. 패키지(10)의 단일면 캡슐화된 변형에서, 일반적인 기판층 또는 PCB(12)를 실행하든지 간에, 표면(12a)이 아닌 표면으로부터 어떠한 도선 또는 전도성 부분도 튀어나오지 않게 된다. 이러한 이유로, (예를 들어 도 4에 도시된 바와 같은) 패키지(10)의 단일면 캡슐화된 변형은 패키지(10)의 바깥쪽으로 뻗어나온 어떠한 도선 또는 전도성 부분도 갖지 않는다. 만일 기판층(12)이 표면(12a)이 아닌 표면으로부터 튀어나온 하나 또는 그 이상의 도선 또는 전도성 부분을 갖는 다면, 이중면 갭슐화된 패키지(64)(도 5 참조)가 실행될 수 있다. 예를 들어, 도 5로부터의 패키지(64)에는, 반대쪽 표면(12a)에 위치되는 기판층(12)의 표면 상에 하나 또는 그 이상의 도선 또는 전도성 부분이 있으며, 이들은 오버몰드층(66)이 삽입되지 않는 다면 외부 세계와 전기적인 컨택을 형성할 수 있다. 그러나, 본 발명의 바람직한 실시예에서, 도선 또는 전도성 부분은 기판층(12)의 표면(12a) 상에만 남게되며, 이에 따라 IC 패키지(10)(도 1a 및 도 4 참조)의 단일면 캡슐화된 변형은 패키지(10) 내에 포함된 모든 도선 또는 전도성 부분을 유지하기에 충분할 것이다. 그러나, 도 5는 패키지(64) 외부의 모든 것과의 물리적인 컨택을 형성하는 것으로부터 패키지 내부의 모든 도선 또는 전도성 부분을 분리하기 위하여, 필요하다면, 패키지(64)를 생성하는 이중면 캡슐화된 변형이 본 발명에 사용될 수 있음을 지적한다.Referring again to FIG. 1A, element 2 is generally defined as substrate layer 12, but in a preferred embodiment, substrate layer 12 includes a PCB 12. In a single-sided encapsulated variant of package 10, no matter what surface layer or PCB 12 is implemented, no lead or conductive portion protrudes from the surface, but from surface 12a. For this reason, the single-sided encapsulated deformation of the package 10 (such as shown in FIG. 4) does not have any leads or conductive portions extending out of the package 10. If substrate layer 12 has one or more leads or conductive portions protruding from a surface other than surface 12a, a double-sided encapsulated package 64 (see FIG. 5) may be implemented. For example, in package 64 from FIG. 5, there are one or more conductors or conductive portions on the surface of substrate layer 12 located on opposite surface 12a, which overmolded layer 66 may have. If not inserted, it can make electrical contact with the outside world. However, in a preferred embodiment of the present invention, the lead or conductive portion remains only on the surface 12a of the substrate layer 12, thus encapsulating the single side of the IC package 10 (see FIGS. 1A and 4). The deformation will be sufficient to retain all of the leads or conductive portions included in the package 10. However, FIG. 5 shows a double-sided encapsulated variant that, if necessary, creates the package 64 to separate all leads or conductive portions within the package from making physical contact with everything outside the package 64. It is pointed out that this can be used in the present invention.
도 1a를 다시 참조하면, 코일(14)은 바람직하게는 안테나(14)를 포함하고, 만일 패키지(10)가 RF 범위에서 동작한다면{즉, 만일 패키지(10)의 태그-타입 IC 칩(20)이 RF 범위에서 동작한다면}, 코일 또는 안테나(14)도 마찬가지이다. 이 분야의 당업자라면 태그 내의 코일(14)과 같은 코일이 본질적으로 안테나로서 작용한다는 것을 알 수 있을 것이다. 코일(14)은 일반적으로 기판층(12)의 표면(12a)의 주변 형태를 따르는 나선형 패턴으로 표면(12a) 상에 장착된다. 바람직하게는, 기판층(12)의 표면에는 코일(14)이 존재할 수 있도록 표면(12a)내로 만입되는 코일 트레이스(coil trace){코일(14)이 그 내에 있기 때문에 보이지 않음}가 제공될 것이다. 또한, 표면(12a)은 접착제에 의해 IC 칩(20)을 장착하기 위한 다이 부착 패들(18){즉, 표면(12a)내로의 만입부}을 가질 것이다. IC 칩(20)은 다수의 본딩 패들(22, 24)을 갖는 다는 것을 주목하자. 당업자는 본딩 패드(22, 24)가 패키지(10)의 실시가능성을 허용하는 IC 칩(20)의 부분들(도면의 명확성을 위해 미도시)에 연결된다는 것을 알 수 있을 것이다. 바람직하게는, IC 칩(20)은 RF 태그-타입 IC 칩을 포함한다. 명확성을 위하여, 바람직한 실시예에서의 패키지(10)와 같은 RF 태그-타입 IC 패키지는 IC 칩(20)과 같은 RF 태그-타입 IC 칩을 포함한다. 코일(14)은 그 단부에 본딩 패드(26, 28)를 구비한다. 도선(30)은 IC 칩(20)으로부터의 본딩 패드(22)를 본딩 패드(26)를 통하여 코일(14)의 한쪽 단부로 연결한다. 다른 도선(32)은 IC 칩(20)의 본딩 패드(24)를 다른 본딩 패드(34)로 연결하며, 본딩 패드(34)는 언더라잉 전도성 비아(36)를 이용하여 코일(14)의 다른 쪽 단부에 연결된 본딩 패드(28)에 연결된다(도 1b 참조).Referring again to FIG. 1A, the coil 14 preferably includes an antenna 14, if the package 10 operates in the RF range (ie, if the tag-type IC chip 20 of the package 10 is present). ) Operates in the RF range, the same is true of the coil or antenna 14. Those skilled in the art will appreciate that a coil, such as coil 14 in a tag, essentially acts as an antenna. The coil 14 is generally mounted on the surface 12a in a helical pattern that follows the peripheral shape of the surface 12a of the substrate layer 12. Preferably, the surface of the substrate layer 12 will be provided with a coil trace (not visible because the coil 14 is therein) that is indented into the surface 12a so that the coil 14 can be present. . The surface 12a will also have a die attach paddle 18 (ie, indentation into the surface 12a) for mounting the IC chip 20 by adhesive. Note that the IC chip 20 has a plurality of bonding paddles 22 and 24. Those skilled in the art will appreciate that the bonding pads 22, 24 are connected to portions of the IC chip 20 (not shown for clarity of the drawings) that allow for the feasibility of the package 10. Preferably, IC chip 20 comprises an RF tag-type IC chip. For clarity, an RF tag-type IC package such as package 10 in the preferred embodiment includes an RF tag-type IC chip such as IC chip 20. The coil 14 has bonding pads 26, 28 at its ends. The conductive wire 30 connects the bonding pad 22 from the IC chip 20 to one end of the coil 14 through the bonding pad 26. The other lead 32 connects the bonding pads 24 of the IC chip 20 to other bonding pads 34, which are bonded to the other side of the coil 14 using an underlying conductive via 36. It is connected to a bonding pad 28 connected to one end (see FIG. 1B).
도 1b를 참조하여, 언더라잉 비아(36)가 본딩 패드(34, 28)들을 연결함을 볼 수 있다. 당업자는, 도시된 바와 같이, 기판층 또는 PCB(12)에 언더라잉 비아(36)가 제공될 수 있음을 알 수 있을 것이다. 언더라잉 비아(36)의 사용은, 언더라잉 비아(36)를 실행하지 않았다면 IC 칩(20)으로부터의 본딩 패드(24)를 코일(14)의 본딩 패드(28)로 연결했을 도선(미도시)으로 인하여 코일(14)이 단락될 가능성을 막아준다. 언더라잉 비아(36)를 사용하지 않았다면 어쩌면 발생했을 수도 있는 단락은 표면(12a)에 걸쳐 캡슐화된 오버몰드층(16)으로부터 비롯되며, 이로써 하나 또는 그 이상의 코일 권선에 대하여 상기 언급한 도선(미도시)을 잠재적으로 움직이게 한다. 도 1a를 참조하여, 도선이 코일(14)을 가로질러 단락시키는 어떠한 방법도 실질적으로 없기 때문에, 도선(30)이 본딩 패드(22, 26)들의 사이에서 사용됨을 주목하자. 그러나, 본딩 패드(24, 28) 사이에 바로 있는 도선(미도시)은 아마도 패키지(10)가 캡슐화될 때 코일(14)을 가로질러 단락시킬 것이다. 따라서, IC 칩(20)의 본딩 패드(예를 들어, 24)를 본딩 패드(예를 들어, 28) 또는 코일(14) 단부 바로 그곳에 연결하기 위하여 도선이 코일(24)에 걸쳐서 유출되어야 할 때 마다, 언더라잉 비아(36)가 잠재적인 단락 문제를 제거하리라는 것이 본 발명의 범위 안에서 고려된다. 본 발명의 목적은 코일(14)에 관련된 IC 칩(20)의 위치에 상관없이 적용될 것이다. 예를 들어, 도 1a에 도시된 바와 같이, IC 칩(20)이 코일의 나선형 패턴의 맨 안쪽 주변에 의해 형성된 경계선 내의 표면(12a) 부분에 위치될 때, 언더라잉 비아(36)(도 1b 참조)는 코일(14)을 가로지르는 모든 잠재적인 단락을 피하고자 하는 목적을 수반하게 된다.Referring to FIG. 1B, it can be seen that the underlying via 36 connects the bonding pads 34, 28. Those skilled in the art will appreciate that an underlying via 36 may be provided in the substrate layer or PCB 12 as shown. The use of the underlying vias 36 may have connected the bonding pads 24 from the IC chip 20 to the bonding pads 28 of the coil 14 if the underlying vias 36 were not implemented. This prevents the coil 14 from shorting. Short circuits that may have occurred if the underlying vias 36 were not used result from the overmold layer 16 encapsulated across the surface 12a, thereby leading to the above-mentioned conductors for one or more coil windings. Moves potentially). Referring to FIG. 1A, note that the conductor 30 is used between the bonding pads 22, 26 because there is substantially no way for the conductor to short across the coil 14. However, conductors (not shown) directly between the bonding pads 24, 28 will probably short across the coil 14 when the package 10 is encapsulated. Thus, in order to connect the bonding pads (eg, 24) of the IC chip 20 directly to the ends of the bonding pads (eg, 28) or the coils 14, the conductors must flow out over the coils 24. Every time, it is contemplated within the scope of the present invention that the underlying via 36 will eliminate potential shorting problems. The object of the present invention will be applied regardless of the position of the IC chip 20 relative to the coil 14. For example, as shown in FIG. 1A, when the IC chip 20 is located at a portion of the surface 12a in the boundary formed by the innermost periphery of the spiral pattern of the coil, the underlying via 36 (FIG. 1B). Will be accompanied by the purpose of avoiding any potential short circuit across the coil 14.
또한, 도 2에서, IC 칩(20)은 코일의 나선형 패턴의 가장 바깥쪽 주변에 의해 형성된 경계선 바깥쪽 표면(12a) 영역에 위치된다. 다시 설명하면, 언더라잉 비아(미도시)를 사용하게 되면 코일(14)을 가로질러 모든 단락을 방지한다. 도 1a에 도시한 패키지(10)의 실시예와 마찬가지로, 도 2의 패키지(10)는 표면(12a)을 갖는 기판층 또는 PCB(12)를 구비한다. 표면(12a)은 코일(14)을 포함하기 위하여 일반적으로 나선형 형태를 형성하는 에치 패턴(미도시)을 갖는다. IC 칩(20)이 코일의 나선형 패턴의 가장 바깥쪽 주변에 의해 형성된 경계선 바깥쪽에 있을 수 있도록 다이 부착 패들(18)이 표면(12a) 내에 형성된다. IC 칩의 본딩 패드들 중의 하나(46)는 본딩 패드(50) 및 도선(48)에 의하여 코일의 단부중 하나에 연결된다. 여기서, 도선((48)은 코일(14)을 가로질러 단락될 어떠한 가능성도 갖지 않으며, 이에 따라 어떠한 언더라잉 비아도 필요하지 않다. 그러나, IC 칩 본딩 패드(38)와 코일 본딩 패드(44) 사이를 연결하는 도선(미도시)은 코일(14)을 가로질러 단락될 가능성을 가지며, 따라서 언더라잉 비아(미도시)가 사용된다. 특히, IC 칩의 본딩 패드(38)는 도선(40)을 통하여 본딩 패드(42)에 연결되며, 도선(40)은 코일(14)을 통하여 어떠한 단락 가능성도 갖지 않는다. 이렇게 되면, 본딩 패드(42)는 도 1a에 도시한 것과 마찬가지로, 언더라잉 비아를 이용하여 본딩 패드(44)에 연결될 것이며, 이로써 패키지(10)의 본 실시예에서의 모든 잠재적인 단락 문제를 없앤다. 여기에서의 패키지(10)는 도 4 및 도 5에 도시한 것들과 마찬가지로 필요에 따라 단일 또는 이중으로 캡슐화된다.In addition, in FIG. 2, the IC chip 20 is located in the boundary outer surface 12a region formed by the outermost periphery of the spiral pattern of the coil. In other words, the use of an underlying via (not shown) prevents all shorts across the coil 14. Similar to the embodiment of the package 10 shown in FIG. 1A, the package 10 of FIG. 2 includes a substrate layer or PCB 12 having a surface 12a. Surface 12a has an etch pattern (not shown) that generally forms a helical shape to include coil 14. A die attach paddle 18 is formed in surface 12a so that the IC chip 20 may be outside the boundary formed by the outermost periphery of the spiral pattern of the coil. One of the bonding pads 46 of the IC chip is connected to one of the ends of the coil by the bonding pad 50 and the conductive wire 48. Here, the conductive wire 48 has no possibility of shorting across the coil 14. Thus, no underlying vias are required, however, the IC chip bonding pad 38 and the coil bonding pad 44. Leads (not shown) connecting between them have the potential to short across the coil 14. Underlying vias (not shown) are used, in particular, the bonding pads 38 of the IC chip are connected to the lead wires 40. Is connected to the bonding pads 42, and the conducting wire 40 has no possibility of short circuiting through the coil 14. In this case, the bonding pads 42 are provided with the underlying vias, as shown in Fig. 1A. Will be connected to the bonding pad 44, thereby eliminating all potential short-circuit problems in this embodiment of the package 10. The package 10 here is required as well as those shown in Figs. Depending on the encapsulation, single or double.
도 3을 참조하면, 패키지(10)는 코일의 나선형 패턴 위에 위치되는 IC 칩(20)을 갖는다. 또한, 코일(14)을 수용하기 위하여 에치된 패턴을 갖는 표면(12a)을 구비하는 기판층 또는 PCB(12)가 있을 것이다. 다른 경우와 마찬가지로 이 경우에서도, 보여지는 기판은 일반적으로 나선형의 형태이지만, 당업자는 본 발명의 범위 내에서, 표면(12a) 상에 어떠한 다른 형태를 갖는 만입된 패턴 내에 코일(14)을 설계할 수 있음을 알 수 있을 것이다. 예를 들어, 나선형 패턴은 도시된 바와 같이 에쥐를 갖지 않을 수도 있다(즉, 패턴은 둥글게되거나 구부려질 수도 있다). IC 칩(20)은, 이후에 설명되는 바람직한 단부 연결을 제외하고 IC 칩(20)을 코일(14)로부터 분리하기 위하여, IC 칩(20)은 당업자에게 널리 공지된 비전도성의 접착제 물질을 이용하여 표면(12a) 및 코일(14)에 연결될 것이다. 특히, IC 칩의 본딩 패드들중 하나(58)는 본딩 패드(62) 및 도선(60)을 통하여 코일(14)의 한쪽 단부에 연결될 것이다. IC 칩(20)의 다른 본딩 패드(52)는 본딩 패드(56) 및 도선(54)을 통하여 코일(14)의 다른 쪽 단부에 연결될 것이다. 패키지(10)의 본 실시예에서, 도선(60) 또는 도선(64)이 코일(14)을 가로질러 단락되는 가능성은 거의 없으며, 이에 따라 어떠한 언더라잉 비아도 사용되지 않는다. 그러나, 도선(60) 또는 도선(54)에 의하여 코일(14)을 가로지르는 단락 가능성에 대비하여 보장하기 위하여, 도 1b에서 도시한 것과 유사한 한 개 또는 두 개의 언더라잉 비아를 사용할 수 있다. 또한, 여기서의 패키지(10)는 도 4 및 도 5에 도시한 것들과 마찬가지로 필요에 따라 단일 또는 이중 캡슐화된다.Referring to FIG. 3, the package 10 has an IC chip 20 positioned over a spiral pattern of coils. There will also be a substrate layer or PCB 12 having a surface 12a having a pattern etched to receive the coil 14. In this case as in the other cases, the substrate shown is generally in the form of a spiral, but those skilled in the art will be able to design the coil 14 in an indented pattern having any other shape on the surface 12a within the scope of the present invention. It will be appreciated. For example, the helical pattern may not have an edge as shown (ie, the pattern may be rounded or bent). The IC chip 20 uses non-conductive adhesive materials that are well known to those skilled in the art, in order to separate the IC chip 20 from the coil 14 except for the preferred end connections described below. Will be connected to surface 12a and coil 14. In particular, one of the bonding pads 58 of the IC chip will be connected to one end of the coil 14 through the bonding pad 62 and the lead 60. The other bonding pads 52 of the IC chip 20 will be connected to the other end of the coil 14 through the bonding pads 56 and the lead 54. In this embodiment of the package 10, there is little possibility that the leads 60 or 64 are shorted across the coil 14, so no underlying vias are used. However, one or two underlying vias similar to those shown in FIG. 1B may be used to ensure against the possibility of shorting across the coil 14 by leads 60 or 54. In addition, the package 10 herein is single or double encapsulated as needed, similar to those shown in FIGS. 4 and 5.
도 4 및 도 5를 참조하여, 상기 설명한 패키지(10)의 모든 실시예는 (도 4에 도시한 바와 같이) 단일면 캡슐화 또는 (도 5에 도시한 바와 같이) 이중면 캡슐화를 이용하여 실행될 수 있음을 주목하자. 만일 기판층 또는 PCB(12)가 단지 표면(12a) 상의 도선 또는 회로만을 노출시켰다면, 전형적으로 오버몰드층(160에 의한 단일면 캡슐화가 이용될 것이다. 이 경우, {태그로서 사용하기 위하여 패키지(10)를 관통하는 전자기 방사가 아닌} 오버몰드층(16)에 의하여 단일면 캡슐화가 패키지의 내장체를 외부 세계로부터 완전히 분리할 것이기 때문에, 이중면 캡슐화는 비용의 관점에서 필요하지 않거나 바람직하지 않을 것이다. 반면에, 만일 기판층 또는 PCB(12)가 표면(12a) 뿐 아니라 부가적인 표면{예를 들어, 반대 표면(12a)} 상에 노출된 도선 또는 회로를 갖는 다면, 이중면 캡슐화는 패키지(10)를 분리하는 데에 필요할 것이다. 여기서, 완전히 분리된 패키지(64)를 형성하기 위하여 기판층 또는 PCB(12)의 위에서 오버몰드층(16, 66)을 이용할 것이다. 다시 설명하면, 패키지(64)의 내장체는 태그 동작을 위하여 바람직한 전자기 방사에 액세스가능할 것이다.With reference to FIGS. 4 and 5, all embodiments of the package 10 described above can be implemented using single-sided encapsulation (as shown in FIG. 4) or double-sided encapsulation (as shown in FIG. 5). Note that If the substrate layer or PCB 12 only exposed the conductors or circuits on the surface 12a, typically single-sided encapsulation by the overmold layer 160 will be used. Double sided encapsulation may not be necessary or desirable in terms of cost, since the single sided encapsulation will completely separate the interior of the package from the outside world by means of the overmolded layer 16 rather than through electromagnetic radiation. On the other hand, if the substrate layer or PCB 12 has conductors or circuits exposed on the surface 12a as well as on an additional surface (eg, opposite surface 12a), the double-sided encapsulation is a package. It will be necessary to separate 10. Here, overmold layers 16, 66 will be used on top of the substrate layer or PCB 12 to form a fully separated package 64. In other words, Built-in element of the member (64) will be accessible to the desired electromagnetic radiation to the tag operation.
동작action
먼저, 적절한 기판층 또는 PCB 물질(12)을 제공해야 한다. “적당한”것은 사용되는 코일(14) 및 IC 칩(20)의 수 뿐 아니라 그들의 상대적인 위치, 및 기판층 또는 PCB(12)의 하나 또는 그 이상의 면이 노출된 도선 또는 회로를 갖는 지에 따라 달려있다. 검토를 위하여, 기판층 또는 PCB(12)의 표면(12a)만이 노출된 도선 또는 회로를 갖는 단일 코일(14) 및 단일 IC 칩(20)의 경우를 가정하자. 이 경우, 기판층 또는 PCB(12)는 코일(14)을 수용하기 위한 만곡된 패턴, 및 IC 칩(20)을 수용하기 위한 만곡된 다이 부착 패들을 가질 것이다. 또한, 코일(14)에 대한 IC 칩(20)의 위치에 따라, 기판층 또는 PCB(12) 내에는 하나 또는 그 이상이 비아가 있을 수도 있다. 검토를 위하여 다시 한번, 도 1a 및 도 1b에 도시된 경우를 가정하면, 단일 언더라잉 비아(36)가 기판층 또는 PCB(12)에 제공될 것이다.First, a suitable substrate layer or PCB material 12 must be provided. "Suitable" depends not only on the number of coils 14 and IC chips 20 used, but also their relative positions and whether one or more sides of the substrate layer or PCB 12 have exposed conductors or circuits. . For the sake of consideration, assume the case of a single coil 14 and a single IC chip 20 having conductors or circuits exposed only on the substrate layer or surface 12a of the PCB 12. In this case, the substrate layer or PCB 12 will have a curved pattern for accommodating the coil 14 and a curved die attach paddle for accommodating the IC chip 20. In addition, depending on the position of the IC chip 20 relative to the coil 14, there may be one or more vias in the substrate layer or the PCB 12. Once again for review, assuming the case shown in FIGS. 1A and 1B, a single underlying via 36 will be provided in the substrate layer or PCB 12.
코일(14)은 특별한 방법으로 제조된 다음 표면(12a)내의 만곡된 패턴에 부착되거나, 당업자에게 널리 공지된 증착 공정을 이용하여 그의 만곡된 패턴 내에 형성될 수 있다. 코일(14)의 만곡된 패턴은 여러가지의 다른 형태들 중 하나를 택할 수 있으나, 검토를 위하여 도 1a에 도시한 형태를 가정함을 다시 한번 주목하자. 표면(12a)에 IC 칩(20)을 부착하기 위하여, 접착제가 만곡된 다이 부착 패들 영역에 발라질 것이며, 그런 다음 IC 칩(20)은 전형적으로 그 자리(place)로 열 경화될 것이다. 만일 예를 들어, IC 칩(20)이 코일(14)에 걸쳐서 위치된다면(예를 들어, 도 3 참조), 비전도성 접착제가 필요할 수도 있다. 이렇게 되면, 적절한 도선(예를 들어, 도 1a의 30 및 32)이 그 자리내로 와이어 본드된다. 이러한 배열은 언더라잉 비아(36)(도 1b 참조)의 장점을 취한다. 마지막으로, 기판층 또는 PCB(12)는 패키지(10)를 형성하기 위해 오버몰드층(16)을 이용하여 당업자에게 널리 알려진 방법으로 캡슐화될 것이다. 당업자라면 하나 또는 그 이상의 코일(14) 또는 IC 칩(20)이 사용되는지, 단일 또는 이중면 캡슐화가 사용되는지에 상관없이, 그리고 IC 칩(들)(20)에 대한 코일(들)(14)의 상대적인 위치에 상관없이, 이러한 일반적인 접근, 또는 그의 약간 변경된 변형이 패키지(10 또는 64)(도 4 및 도 5 참조)를 제조하는 데에 수행될 수 있음을 알 수 있을 것이다. 이후, 완성된 패키지(10, 64)는 태그 동작의 분야의 당업자에게 널리 공지된 방법으로 동작한다.The coil 14 may be manufactured in a particular manner and then attached to the curved pattern in the surface 12a or formed in its curved pattern using deposition processes well known to those skilled in the art. Note that the curved pattern of the coil 14 may take one of several different forms, but assume again the form shown in FIG. 1A for review. To attach the IC chip 20 to the surface 12a, an adhesive will be applied to the curved die attach paddle area, and the IC chip 20 will then typically be thermally cured in place. For example, if IC chip 20 is positioned across coil 14 (see, eg, FIG. 3), a nonconductive adhesive may be needed. In this case, suitable conductors (eg, 30 and 32 of FIG. 1A) are wire bonded into place. This arrangement takes advantage of the underlying via 36 (see FIG. 1B). Finally, the substrate layer or PCB 12 will be encapsulated in a manner well known to those skilled in the art using the overmold layer 16 to form the package 10. Those skilled in the art will appreciate whether one or more coils 14 or IC chips 20 are used, whether single or double-sided encapsulation is used, and coil (s) 14 for IC chip (s) 20. Regardless of its relative position, it will be appreciated that this general approach, or a slightly modified variant thereof, may be performed to manufacture the package 10 or 64 (see FIGS. 4 and 5). The finished packages 10, 64 then operate in a manner well known to those skilled in the art of tag operation.
본 발명이 특히 바람직한 실시예에 대해 도시되고 설명되기는 하였지만, 이 분야의 당업자에게 있어 형태 및 세부사항에 있어서 상술한 그리고 다른 변형이 본 발명의 원리 및 범위를 벗어나지 않으면서 이루어질 수 있음은 자명하다. 예를 들어, 본 원에서 보인 바와 같이 패키지(10) 마다 단일 코일(14)을 사용하는 것과 반대로, 하나 이상의 코일(14)을 이용하는 유사한 패키지(10)를 생각할 수 있는데, 이 경우에는 하나 또는 그 이상의 IC 칩(20)이 표면(12a) 상의 어디에든지 위치될 수 있으며, 하나 또는 그 이상의 언더라잉 비아(도 1b에서 36과 유사)가 사용될 수 있다.While the invention has been shown and described with respect to particularly preferred embodiments, it will be apparent to those skilled in the art that the foregoing and other modifications in form and detail may be made without departing from the spirit and scope of the invention. For example, as shown herein, as opposed to using a single coil 14 per package 10, a similar package 10 using one or more coils 14 can be considered, in which case one or more of them. The above IC chip 20 may be located anywhere on the surface 12a, and one or more under vias (similar to 36 in FIG. 1B) may be used.
Claims (32)
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US506098A | 1998-01-09 | 1998-01-09 | |
US9/005,060 | 1998-01-09 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20000075883A true KR20000075883A (en) | 2000-12-26 |
Family
ID=21713950
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019997007962A KR20000075883A (en) | 1998-01-09 | 1999-01-08 | An integrated circuit package including accompanying ic chip and coil and a method of production therefor |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP2001515661A (en) |
KR (1) | KR20000075883A (en) |
WO (1) | WO1999035691A1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101038490B1 (en) * | 2004-02-23 | 2011-06-01 | 삼성테크윈 주식회사 | Semiconductor package having RFID antenna |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2796760B1 (en) * | 1999-07-23 | 2002-02-01 | Gemplus Card Int | ELECTRONIC LABEL AND METHOD FOR ITS MANUFACTURE |
CN101188325B (en) | 1999-09-20 | 2013-06-05 | 弗拉克托斯股份有限公司 | Multi-level antenna |
US6424263B1 (en) * | 2000-12-01 | 2002-07-23 | Microchip Technology Incorporated | Radio frequency identification tag on a single layer substrate |
CN1723587A (en) | 2002-11-07 | 2006-01-18 | 碎云股份有限公司 | Integrated circuit package including miniature antenna |
EP1562272B1 (en) * | 2004-01-14 | 2016-09-07 | Dehn + Söhne Gmbh + Co. Kg | Arrangement for checking and recording of the status of an overvoltage protection device, particularly for installation in low-voltage networks or information systems |
EP1771919A1 (en) | 2004-07-23 | 2007-04-11 | Fractus, S.A. | Antenna in package with reduced electromagnetic interaction with on chip elements |
ATE488985T1 (en) | 2004-12-03 | 2010-12-15 | Hallys Corp | INTERMEDIATE BONDING DEVICE |
EP1876877B1 (en) | 2005-04-06 | 2010-08-25 | Hallys Corporation | Electronic component manufacturing apparatus |
KR100746635B1 (en) | 2006-03-21 | 2007-08-06 | 삼성전기주식회사 | Tag of rfid system, and manufacturing method thereof |
US10950540B2 (en) | 2015-11-16 | 2021-03-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Enhancing integrated circuit density with active atomic reservoir |
US9818694B2 (en) * | 2015-11-16 | 2017-11-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Active atomic reservoir for enhancing electromigration reliability in integrated circuits |
US9929087B2 (en) | 2015-11-16 | 2018-03-27 | Taiwan Semiconductor Manufacturing Co., Ltd | Enhancing integrated circuit density with active atomic reservoir |
CN110010509B (en) * | 2018-01-05 | 2023-10-20 | 光宝新加坡有限公司 | Double-lead-frame magnetic coupling packaging structure and manufacturing method thereof |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04325293A (en) * | 1991-04-25 | 1992-11-13 | Mitsubishi Electric Corp | Non-contact ic card |
JP3305843B2 (en) * | 1993-12-20 | 2002-07-24 | 株式会社東芝 | Semiconductor device |
FR2721733B1 (en) * | 1994-06-22 | 1996-08-23 | Gemplus Card Int | Method for manufacturing a contactless card by overmolding and contactless card obtained by such a method. |
CN1054573C (en) * | 1994-09-22 | 2000-07-19 | 罗姆股份有限公司 | Non-contact type IC card and method of manufacturing same |
JPH091970A (en) * | 1995-06-20 | 1997-01-07 | Hitachi Chem Co Ltd | Ic card and manufacture thereof |
FR2743649B1 (en) * | 1996-01-17 | 1998-04-03 | Gemplus Card Int | CONTACTLESS ELECTRONIC MODULE, ELECTRONIC LABEL CARD INCORPORATING THE SAME, AND METHODS OF MAKING SAME |
-
1999
- 1999-01-08 KR KR1019997007962A patent/KR20000075883A/en not_active Application Discontinuation
- 1999-01-08 WO PCT/US1999/000438 patent/WO1999035691A1/en not_active Application Discontinuation
- 1999-01-08 JP JP53642299A patent/JP2001515661A/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101038490B1 (en) * | 2004-02-23 | 2011-06-01 | 삼성테크윈 주식회사 | Semiconductor package having RFID antenna |
Also Published As
Publication number | Publication date |
---|---|
WO1999035691A1 (en) | 1999-07-15 |
JP2001515661A (en) | 2001-09-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7855895B2 (en) | Universal PCB and smart card using the same | |
KR100363296B1 (en) | Chip module and manufacturing process | |
JP3576166B2 (en) | Method of manufacturing a radio frequency transponder having a molded hermetically sealed package | |
EP1911092B1 (en) | Integrated circuit packaging | |
KR20000075883A (en) | An integrated circuit package including accompanying ic chip and coil and a method of production therefor | |
JP2002535784A (en) | Micro module combined with chip card with loop antenna | |
JPH0844840A (en) | Data medium with integrated circuit and its manufacture | |
JP2015511353A (en) | RFID antenna module and method | |
US7220915B1 (en) | Memory card and its manufacturing method | |
KR19990007145A (en) | Wireless Modules and Wireless Cards | |
KR100788858B1 (en) | Structure and assembly method of integrated circuit package | |
KR20030011574A (en) | Non-contact type ic card and flat coil used for the same | |
JP2003256798A (en) | Non-contact data carrier and method of manufacturing the data carrier | |
KR20020055687A (en) | Semiconductor package | |
US6717822B1 (en) | Lead-frame method and circuit module assembly including edge stiffener | |
US7193305B1 (en) | Memory card ESC substrate insert | |
JP4684433B2 (en) | Contact / non-contact IC module and manufacturing method thereof | |
JPH11288449A (en) | Ic module, ic card and method for resin encapsulation | |
JPH1174421A (en) | Composite semiconductor device | |
WO2017018039A1 (en) | Electric circuit, communication device, and method for manufacturing electric circuit | |
JP4684430B2 (en) | Contact / non-contact IC module and manufacturing method thereof | |
JP4783997B2 (en) | Contact / non-contact IC module and manufacturing method thereof | |
KR101251660B1 (en) | Printed circuit board, pcb card using the printed circuit board, method for manufacturing the printed circuit board and the pcb card | |
JP2006350611A (en) | Ic module for ic card and production method therefor | |
JPH1134562A (en) | Non-contact card |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |