KR20000049218A - 핀쿠션 왜곡 제어 회로 - Google Patents

핀쿠션 왜곡 제어 회로 Download PDF

Info

Publication number
KR20000049218A
KR20000049218A KR1019990703317A KR19997003317A KR20000049218A KR 20000049218 A KR20000049218 A KR 20000049218A KR 1019990703317 A KR1019990703317 A KR 1019990703317A KR 19997003317 A KR19997003317 A KR 19997003317A KR 20000049218 A KR20000049218 A KR 20000049218A
Authority
KR
South Korea
Prior art keywords
pincushion
frequency
voltage
operational amplifier
circuit
Prior art date
Application number
KR1019990703317A
Other languages
English (en)
Other versions
KR100473916B1 (ko
Inventor
윌버제임스알버트
Original Assignee
크리트먼 어윈 엠
톰슨 콘슈머 일렉트로닉스, 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 크리트먼 어윈 엠, 톰슨 콘슈머 일렉트로닉스, 인코포레이티드 filed Critical 크리트먼 어윈 엠
Publication of KR20000049218A publication Critical patent/KR20000049218A/ko
Application granted granted Critical
Publication of KR100473916B1 publication Critical patent/KR100473916B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/23Distortion correction, e.g. for pincushion distortion correction, S-correction
    • H04N3/233Distortion correction, e.g. for pincushion distortion correction, S-correction using active elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 출력 전압(VP)을 변조 회로에 인가하는 핀쿠션 왜곡 제어 회로(410)를 제공하는데 있다. 이 핀쿠션 왜곡 제어 회로는 입력 신호(Vi)를 수신하는 입력단을 가진 증폭기(510)를 포함한다. 이 증폭기는 핀쿠션 변조 회로의 입력단(520)에 연결되는 증폭기의 출력단에서 출력 전압을 발생시키기 위하여 입력 신호를 증폭시킨다. 보상 경로(Cf)는 상기 증폭기와 상기 핀쿠션 변조 회로간의 상호 작용에 의해 나타나는 제1 주파수 이상의 주파수에서 불안정 상태를 제거한다.

Description

핀쿠션 왜곡 제어 회로{PINCUSHION CONTROL CIRCUIT}
음극선관(CRT)은 일반적으로 수평 및 수직 편향 코일로 구성된 편향 요크에 의해 전자 빔을 편향시킴으로써 비디오 이미지를 디스플레이한다. 전자 빔은 일반적으로 톱니파형으로서 CRT의 수평 편향 요크 코일에 인가되는 수평 편향 전류를 사용하여 CRT 면위에 수평 주사선을 디스플레이하기 위해 CRT 면, 즉 스크린의 양단에 입사된다. CRT 면은 구면이라기보다는 대략 평면 직사각형이다. 따라서, 서로 다른 수직 주사선 위치에서 CRT 스크린의 전체 폭을 지나서 주사선을 입사시키기 위해서는 상이한 편향각의 범위가 필요하다.
그러므로, 이러한 비구면형 CRT 면을 사용하여 디스플레이하는 경우에는 핀쿠션 왜곡으로 알려진 아티팩트(artifact)가 증가하고 있다. 도 1에는 이러한 핀쿠션 왜곡을 나타내는 CRT 스크린(100)이 도시되어 있다. 전자 빔이 CRT 스크린을 지나서 입사하도록 일정한 피크-피크 값의 수평 편향 전류를 인가할때, 서로 다른 주사선에는 상이한 편향각의 범위가 요구되기 때문에, 스크린(100)의 최상부 및 최하부 가장자리 근방의 주사선(121, 123)은 각각 중앙의 주사선(122)과 같은 수직 중심부에 보다 근접한 주사선들과는 서로 다른 길이를 갖는다. 이것은 스크린(100)위에 디스플레이되는 직사각형이 안쪽으로 찌그러진 수직 가장자리를 갖게되는 왜곡을 초래하므로, 이 직사각형들은 곡선(112)으로 예시된 바와 같이, 스크린(100)의 수직 중심부 근방에서 가장 좁아지게 된다.
이러한 핀쿠션 왜곡이 주사선이 수직 중심부로부터 더 멀리 있을수록 감소되고, 주사선이 수직 중심부에 보다 근접할수록 증가되도록, 이러한 핀쿠션 왜곡은 일반적으로 핀쿠션 변조 회로를 사용하여 수평 편향 요크 코일을 구동시키는 편향 전류를 변조시킴으로서 지정된다. 핀 변조 회로 또는 다이오드 변조 회로라고 칭하는 핀쿠션 변조 회로는 일반적으로 핀쿠션 왜곡 제어 회로에 의하여 인가되는 포물선 모양의 파형을 가진 변조 전압에 따라서 입력 톱니파 전류를 변조시킨다. 핀쿠션 왜곡, 핀쿠션 변조 회로 및 CRT 시스템과 핀쿠션 왜곡 교정의 관련된 양상들은 벤슨(K.Blair Benson)에 의한 문헌[Television Engineering Handbook(New York:McGraw Hill Book Co., 1986), pp.13.175~13.181]에 개시되어 있다.
서로 다른 CRT 들은 수평 편향 요크 코일을 구동시키기 위하여 상이한 크기의 범위를 가진 편향 전류를 필요로 할 수 있다. 상이한 편향 전류의 크기의 범위는 또한 상이한 변조 전압 범위를 필요로 할 것이다. 그러므로, 주어진 핀쿠션 왜곡 제어 회로에 대하여, CRT 에서의 변화는 제어 회로에서 발생되는 다른 피크-피크 값을 가진 포물선 파형의 변조 전압을 필요로 할 수 있다. 예를 들면, 주어진 핀쿠션 왜곡 제어 회로에 대하여, CRT 의 면판 형태를 변화시키는 것은, 더 큰 편향 전류를 필요로 하므로, 이것은 더 큰 피크-피크 값을 가진 포물선 파형의 변조 전압을 필요로 한다. 이러한 핀쿠션 왜곡 교정 시스템이 가진 하나의 문제점은 포물선의 전압 파형이 제어 회로의 최대 출력 변조 전압보다 더 큰 크기의 전압을 필요로 한다는 것이다. 예를 들면, 내부적으로 보상된 연산 증폭기가 제어 회로의 출력단의 구성 소자로서 사용되면, 제어 회로의 출력 전압은 연산 증폭기의 전원 전압(또는 연산 증폭기의 전원 전압 레일로 언급됨)으로 제한될 것이다. 이것은 예를 들면 더 큰 전원 전압을 가진 연산 증폭기를 사용하려면 회로군을 바꿀 필요가 있다는 것을 의미한다.
본 발명은 음극선관(CRT)에 관한 것으로, 특히, 핀쿠션 왜곡(pincushion distortion)을 감소시키기 위한 핀쿠션 왜곡 제어 회로에 관한 것이다.
도 1 은 핀쿠션 왜곡 영향을 나타내는 CRT 스크린.
도 2 는 도 1 에 도시된 스크린을 가진 CRT 의 선택된 주사선에 대한 톱니파 전류 램프.
도 3 은 핀쿠션 왜곡을 감소시키기 위하여 본원 명세서에 개시된 본 발명의 구성에 따라서 변조된 도 2 의 전류 톱니파를 도시한 도면.
도 4 는 본 발명의 구성에 따른 핀쿠션 왜곡 교정 시스템의 블록도.
도 5 는 도 4 의 핀쿠션 왜곡 제어 회로의 개략도.
도 6 은 도 5 의 핀쿠션 왜곡 제어 회로의 이득 대 주파수 특성을 나타내는 그래프.
도 7 은 도 5 의 핀쿠션 왜곡 제어 회로에 의한 포물선의 전압 출력을 나타내는 그래프.
본 발명은 핀쿠션 변조 회로에 출력 전압을 인가하는 핀쿠션 왜곡 제어 회로를 제공하는데 있다. 이 핀쿠션 왜곡 제어 회로는 입력 신호를 수신하는 입력단을 가진 증폭기를 포함한다. 증폭기는 핀쿠션 변조 회로의 입력단에 접속되는 증폭기의 출력단에서 출력 전압을 발생시키기 위하여 입력 신호를 증폭시킨다. 핀쿠션 왜곡 제어 회로는 증폭기와 핀쿠션 변조 회로 사이의 상호작용에 의하여 발생되는 제1 주파수 이상의 주파수에서 회로를 안정화시키는 안정화 수단을 추가로 포함한다.
본원 발명의 구성에 따른 핀쿠션 왜곡 교정 회로는, 핀쿠션 변조기와; 상기 핀쿠션 변조기에 인가되는 입력 신호를 증폭하는 증폭기를 포함하는데, 상기 핀쿠션 변조기와 상기 증폭기는 제1 주파수 이상의 특성 불안정 상태로 상호 작용하며; 상기 제1 주파수 이상의 주파수에서 상기 핀쿠션 변조기와 증폭기의 상호 작용을 안정화시키는 안정화 수단을 포함하는 것을 특징으로 한다.
상기 안정화 수단은 제1 주파수 이상의 주파수에서 상기 핀쿠션 왜곡 교정 회로의 주 피드백 루프 경로보다 우세한 이득을 가진 피드백 보상 경로를 포함한다. 안정화 수단은 크로스오버 주파수 이상의 주파수에서 주 피드백 루프 경로보다 우세한 피드백 보상 경로를 포함하며, 상기 크로스오버 주파수는 제1 주파수보다 작거나 같다. 상기 피드백 보상 경로는 증폭기에 대한 피드백 경로를 포함한다. 상기 크로스오버 주파수는 대략 2 KHz 이며, 제1 주파수는 대략 20 KHz 이다.
전압은 포물선 파형을 가지며, 입력 신호는 포물선 전압 파형을 갖는다. 상기 증폭기는, 입력 신호를 수신하기 위한 입력단과 출력단을 가진 연산 증폭기와; 상기 연산 증폭기의 출력단과 핀쿠션 변조 회로의 입력단사이에 접속된 능동 소자를 포함하고, 상기 연산 증폭기는 능동 소자를 제어한다. 능동 소자는 베이스, 콜렉터 및 에미터 단자를 가진 트랜지스터를 포함하며, 이 트랜지스터는 그 콜렉터 단자에 상기 핀쿠션 변조 회로의 입력단 및, 피드백 저항을 통해서 연산 증폭기의 입력단이 접속되고, 그 베이스 단자에 상기 연산 증폭기의 출력단이 접속된다.
연산 증폭기는 입력 신호를 수신하는 비반전 입력단과 반전 입력단을 가지며, 안정화 수단은 상기 연산 증폭기의 출력단과 상기 연산 증폭기의 반전 입력단사이에 접속된 커패시터를 포함한다. 안정화 수단은 전원과 연산 증폭기의 반전 입력단사이에 접속된 제1 저항과 연산 증폭기의 반전 입력단과 접지사이에 접속된 제2 저항을 추가로 포함한다.
이 회로는 상기 연산 증폭기의 비반전 입력단과 입력 신호 사이에 접속된 입력 저항과; 상기 연산 증폭기의 출력단과 트랜지스터의 베이스 단자 사이에 접속된 제3 저항과; 트랜지스터의 에미터와 접지사이에 접속된 제4 저항을 추가로 포함한다.
본 발명의 구성의 특징에 따라서, 핀쿠션 왜곡 변조 회로에 전압을 인가하기 위한 회로는, 입력 신호를 수신하기 위한 입력단과 출력단을 가진 연산 증폭기와; 상기 연산 증폭기의 출력단에 접속되어 연산 증폭기에 인가되는 전원 전압 레일의 크기보다 큰 피크값을 가진 전압을 제공하는 능동 소자를 포함한다.
능동 소자는 바이폴라 접합 트랜지스터 또는 전계 효과 트랜지스터중 하나를 포함한다. 바이폴라 접합 트랜지스터는 그 콜렉터 단자에 핀쿠션 변조 회로의 입력단과 연산 증폭기의 입력단이 접속되고, 그 베이스 단자에 연산 증폭기의 출력단이 접속되며, 연산 증폭기는 능동 소자를 제어한다. 전계 효과 트랜지스터는 그 드레인 단자에 핀쿠션 변조 회로의 입력단이 접속되고, 그 게이트 단자에 연산 증폭기의 출력단이 접속되며, 연산 증폭기는 능동소자를 제어한다.
이 회로는 연산 증폭기의 출력단으로부터 연산 증폭기의 반전 입력단에 접속된 커패시터를 추가로 포함할 수 있으며, 이 커패시터에 의하여 제1 주파수 이상의 주파수에서 회로의 주 루프 경로보다 우세한 이득을 가진 보상 경로를 제공할 수 있다. 상기 커패시터는 크로스오버 주파수 이상의 주파수에서 주 루프 경로보다 우세한 보상 경로를 포함하며, 크로스오버 주파수는 제1 주파수보다 작거나 같다. 크로스오버 주파수는 대략 2 KHz 이며, 제1 주파수는 대략 20 KHz 이다. 상기 커패시터는 연산 증폭기와 핀쿠션 변조 회로의 "S"-정형 커패시터사이의 상호 작용에 의하여 초래되는 제1 주파수 이상의 주파수에서 회로를 안정화시킨다.
본 발명의 전술한 특징과 다른 특징들 및 이점은 첨부된 도면을 참조하여 이하의 상세한 설명으로부터 보다 명확해 질 것이며, 동일 소자에는 같은 참조 번호가 표시된다.
도 4 에서, CRT 의 수평 편향 요크 코일(430)은 도 1 에 도시된 바와 같이, CRT 스크린(100)의 양단에 전자빔을 입사시키기 위하여 각각의 주사선에 대하여 대략 선형적으로 증가 또는 램핑하는 수평 편향 전류를 수신한다. 예를 들면, 도 2 에는 도 4 의 수평 편향 요크 코일(430)에 인가되는 수평 편향 전류의 톱니파형(200)이 도시되어 있다. 이 파형(200)은 CRT 스크린(100)의 선택된 주사선(121, 122, 123)과 각각 관련된 전류 램프(221, 222, 223)를 갖는다. 예를 들면 필드당 525 개의 주사선이 있는 시스템에서, 주사선당 하나의 램프일때 525 개의 전류 톱니파 피크가 수평 편향 요크 코일(430)에 의하여 수신된다. 각각의 주사선은 Tp 의 주기를 갖는다. 그러므로, 예를 들면, 전류 톱니파(200)의 전류 램프(221)는 T=0 에서 T=Tp 까지의 간격동안 -I1에서 +I1까지 상승하여, 주사선(121)이 스크린(100)위에 디스플레이되도록 한다. 램프(222, 223)도 마찬가지로 주사선(122, 123)의 디스플레이를 각각 제어한다. 그러나, 전술한 바와 같이, 톱니파(200)의 각각의 전류 램프의 관련 피크-피크 크기가 일정하면, 도 1 에서 곡선(112)으로 예시된 핀쿠션 왜곡이 발생할 것이다. 이 왜곡은 왜곡되어지는 주사선에 대하여 전류 램프의 피크-피크 크기를 증가시킴으로서 최소화된다. 그러므로, 전류 톱니파(200)는 핀쿠션 왜곡 교정을 위하여 변조된다.
이하 도 3 을 참조하면, 변조된 전류 톱니파(300)를 제공하기 위해 본 발명의 구성에 따라서 도 2 의 전류 톱니파(200)가 도시되어 있다. 전체 필드를 디스플레이하는 시간은 Tf와 같다. 도시된 바와 같이, 변조된 전류 톱니파(300)는 각각의 주사선에 대하여 하나의 램프일때, 주사선들의 하나의 필드에 대하여 다수의 램프들을 포함한다. 도시되어 있는 바와 같이, 각각의 전류 램프의 피크-피크 값은 포물선의 포락선(310)을 따라서 주사선이 스크린(100)의 수직 중심부에 보다 근접할수록 증가한다.
주사선을 디스플레이하는 주파수(및 시간 TP에 대응)는 새로운 필드의 주사선들을 디스플레이하는 수직 비율(일반적으로, 초당 대략 59.94 필드)과 필드당 주사선의 수와 같은 다양한 요소에 의존한다. 예를 들면, 대략 15,734 Hz 의 "1H" 주사 주파수는 프레임당 2개의 필드이며 초당 대략 59.94 필드인 경우, 필드당 262.5 개의 주사선을 가진 시스템에서 사용된다. 대략 31,468 Hz 의 "2H" 주사 주파수는 (하나의 프레임에 하나의 필드인 경우) 초당 대략 59.94 필드일때 필드당 525 개의 주사선을 가진 시스템에서 사용된다.
다시 도 4를 참조하면, 본 발명의 구성에 따른 핀쿠션 왜곡 교정 시스템(400)의 블록도가 도시되어 있다. 시스템(400)은 핀쿠션 왜곡 제어 회로(410)와, 선형 핀쿠션 변조 회로(420)와, 수평 편향 요크 코일(430) 및 전압 포물선 발생기(405)를 포함한다. 커패시터(CS)는 핀쿠션 왜곡 변조 회로(420)에 대하여 "S" 정형을 제공한다. 커패시터(CS)는 통상적으로 핀쿠션 변조 회로(420)의 일구성부로서 포함되지만, 핀쿠션 교정 시스템(400)의 이해를 쉽게 하기 위하여 분리하여 도시하였다.
전압 포물선 발생기(405)는 주기(Tf)에 걸쳐서 포물선 전압(Vi)을 핀쿠션 왜곡 제어 회로(410)에 인가한다. 포물선 발생기(405)는 또한 한 필드의 주사선들의 시작시에 전압 포물선(Vi)을 발생시키기 위하여 사용되는 수직 동기 신호를 수신한다. 일 실시예에서 전압 포물선(Vi)은 2.8V 의 최대 전압과 1.6V 의 최소 전압을 가지므로, 1.2V 의 피크-피크 전압 범위를 갖는다. 전압 포물선(Vi)은 핀쿠션 왜곡 제어 회로(410)에 의하여 발생되는 포물선 전압에 대하여 반전 형태를 가지므로, 핀쿠션 왜곡 제어 회로(410)에서 발생된 전압 포물선이 최소 전압 값에 있을때 전압 포물선 Vi는 최대 전압 값에 있게 되며, 그 역도 마찬가지로 성립한다.
핀쿠션 변조 회로(420)는 다수의 수평 구동 펄스를 수신하고, 수평 편향 요크 코일(430)에 의하여 각각의 수평 주사선에 대하여 하나의 펄스가 발생된다. 핀쿠션 변조 회로(420)는 또한 핀쿠션 왜곡 제어 회로(410)로부터 출력된 포물선 전압을 수신하고, 이러한 입력들을 사용하여, 수평 편향 요크 코일(430)을 구동시키기 위하여, 도 3 의 변조된 전류 톱니파(300)로 표시되는 형태의 변조된 톱니파 전류를 발생시킨다. 이 포물선 변조 포락선(310)은 핀쿠션 왜곡 제어 회로(410)로부터 출력된 포물선 전압을 사용하여 만들어진다. 도 3 과 4 의 비교를 통하여, 핀쿠션 왜곡 제어 회로(410)로부터 출력된 포물선 전압의 진폭이 최대에 있을때, 포물선 변조 포락선(310)의 진폭은 최소에 있다는 것을 알 수 있다.
이제 도 5를 참조하면, 도 4 의 핀쿠션 왜곡 제어 회로(410)가 개략적으로 도시되어 있다. 핀쿠션 왜곡 제어 회로(410)는 저항(R1, R2, R3, R4, R5)과, 피드백 저항(Rf)과, 내부적으로 보상된 연산 증폭기(510)와, 트랜지스터(Q) 및 피드백 커패시터(Cf)를 포함한다. 연산 증폭기(510)는 그 비반전 입력단에서 저항 R1와 Rf의 접합점에 접속되고, 그 반전 입력단에서 저항 R3및 R2와 커패시터 Cf의 접합점에 접속된다. 저항(R3)의 타단에는 예를 들면 대략 7.6 V 의 dc 전압을 인가하는 제1 전원에 접속된다. 저항(R2)의 타단은 접지되어 있다. 연산 증폭기(510)의 출력단은 저항(R4)을 통해 트랜지스터(Q)의 베이스가 접속된다. 커패시터(Cf)의 타단에는 연산 증폭기(510)의 출력단이 접속된다. 저항(Rf)은 연산 증폭기(510)의 비반전 입력단과 트랜지스터(Q)의 콜렉터 사이에 접속된다. 트랜지스터(Q)의 에미터는 저항(R5)을 통해서 접지단에 접속된다. 연산 증폭기(510)의 비반전 입력단은 저항(R1)을 통해 전압 포물선 발생기(405)로부터의 신호 소스(Vi)에 또한 접속된다. 연산 증폭기(510)의 전원 입력단은 예를 들면, 대략 26V 의 dc 전압을 인가하는 제2 전원과 접지단사이에 접속된다. 동작시에, 전류(IP)는 노드(520)에서 핀쿠션 변조 회로(420)로부터 핀쿠션 왜곡 제어 회로(410)로 흐른다.
일 실시예에서, 회로(410)의 소자들은 하기의 값들을 갖는다: R1=10K; R2=40.2K; R3=28K; R4=1K; R5=1(1W); R1=120K; Cf=0.27㎌. 트랜지스터(Q)는 TIP122 형의 파워 달링턴 npn 트랜지스터인 것이 바람직하다. 연산 증폭기(510)는 LM358 형인 것이 바람직하다. 저항(R1, Rf)은 제어 회로(410)의 폐루프 전압 이득을 결정한다. 저항(R4)은 연산 증폭기(510)와 트랜지스터(Q) 모두의 전류 보호를 위하여 제공된다. 저항(R5)은 트랜지스터 Q 단의 이득을 설정한다. 저항 R2와 R3는 R3에 인가되는 7.6 V 전압과 관련하여, 비반전 입력단의 전압과 비교되는 연산 증폭기(510)의 반전 입력단에 DC 오프셋 전압을 제공함으로써, 출력 전압(VP)의 소망의 DC 동작점을 설정하도록 구성된다.
핀쿠션 왜곡 제어 회로(410)는 하기와 같이 동작한다. 전압 포물선 발생기(405)로부터 수신되는 필드내의 제1 주사선(121)으로부터 마지막 주사선(123)까지의 주기 Tf에 걸친 포물선 전압은 저항(R1)을 통해서 연산 증폭기(510)의 비반전 입력단에 인가된다. 정상 동작시에, 전압 포물선 발생기(405)로부터의 포물선 전압과 반대 극성의 포물선 전압(Vp)은 노드(520)에서 발생된다. 노드(520)에서의 출력 전압(VP)은 전술한 바와 같이, 요크 코일(430)로 출력되는 전류 톱니파를 변조시키기 위하여 핀쿠션 변조 회로(420)가 사용하는 포물선 파형을 갖는다. 노드(520)에서의 전압(VP)의 크기는 저항(R4)을 통해 트랜지스터(Q)의 베이스로 흐르는 전류에 따라서 변화하며, 이것은 연산 증폭기(510)로부터 출력된 전압의 함수로 표시된다. 연산 증폭기(510)는 트랜지스터(Q)를 동작시키기 위하여 에러 신호를 증폭시키며, VP는 저항(R3, R2)과 7.6V 소스에 의하여 인가되는 DC 오프셋 전압에 더하여, 전압 포물선 발생기(405)에 의하여 제공되는 기준 포물선 전압의 포물선 전압 파형을 따른다. 그러므로 트랜지스터(Q) 및 관련 소자들과 접속된 연산 증폭기(510)는 입력 신호(Vi)를 수신하기 위한 입력단을 가진 증폭기이며, 이 증폭기는 입력 신호(Vi)를 증폭시키며, 증폭기의 출력단에서, 예를 들면, "S" 커패시터(CS)에 접속되는 트랜지스터(Q)의 콜렉터 전극에 있는 노드(520)에서 출력 전압(VP)을 발생시키기 위한 증폭기이다.
출력 전압(VP)은 트랜지스터(Q)의 항복전압 특성에 의해서만 한정된다. 일 실시예에서, VP는 연산 증폭기(510)의 전원 전압이 26V 인 경우에도 항복 전압이 발생되기 전에 100V 정도의 전압으로까지 상승할 수 있다.
도 7을 참조하면, 본 발명의 구성에 따라서 핀쿠션 왜곡 제어 회로(410)에 의해 출력된 포물선 전압(710)을 예시한 그래프(700)가 도시되어 있다. 도시된 바와 같이, 포물선 전압(710)은 14V 의 피크-피크 값과 32V 의 최대 전압을 갖는다. 그러므로, 핀쿠션 왜곡 제어 회로(410)는 연산 증폭기(510)의 전원 전압이 26V 일지라도 출력 전압을 포물선 전압(710)에 대해 32V 까지 제공한다.
도 5를 참조하면, 회로(410)의 동작을 설명하기 위하여 몇몇의 신호 경로가 정의되어 있다. 회로(410)의 주 피드백 경로는 연산 증폭기(510) 자체는 제외하고, 연산 증폭기(510)의 출력단으로부터, 저항(R4), 트랜지스터(Q) 및 저항 (Rf)을 통해, 연산 증폭기의 비반전 입력단으로의 피드백 경로이다. 회로(410)의 주 루프 경로는 주 피드백 경로에 연산 증폭기(510)를 부가한 것이다. 주 루프 경로는 입력 포물선 전압(Vi)을 증폭시켜 증폭된 출력 포물선 전압(VP)을 발생시킨다. 회로(410)의 보상 경로는 연산 증폭기(510) 자체는 제외하고, 연산 증폭기(510)의 출력단으로부터 커패시터(Cf)를 통해서 그 반전 입력단으로의 경로이다. 회로의 보상 루프 경로는 보상 경로에 연산 증폭기(510)를 부가한 것이다.
도 6을 참조하면, 본 발명의 구성에 따라서, 핀쿠션 왜곡 제어 회로(410)의 신호 경로들의 주파수 특성(611, 612, 613, 614, 615)에 대한 이득을 예시하는 그래프(600)가 도시되어 있다. 이득 곡선(611)은 회로(410)의 주 피드백 경로의 주파수 대 이득을 나타내고, 이득 곡선(613)은 회로(410)의 주 루프 경로의 주파수 대 이득을 나타낸다. 이득 곡선(612)은 회로(410)의 보상 경로의 이득을 나타내고, 이득 곡선(615)은 회로(410)의 보상 루프 경로의 이득을 나타낸다. 이득 곡선(614)은 연산 증폭기(510)의 이득을 주파수의 함수로 나타낸다.
일반적으로 도시되어 있는 바와 같이 구성된 연산 증폭기(510)와 같은 연산 증폭기는 내부자극을 갖는다. 예를 들면, LM358 형과 같은 연산 증폭기는 약 3Hz 의 자극을 갖는다. 그러므로, 연산 증폭기(510)의 이득 곡선(614)에 도시된 바와 같이, 이 연산 증폭기의 자극은 이득 곡선(614)이 약 800 KHz 에서 0dB 축을 지난다. 그러나, "S" 커패시터(CS)와 관련된 제2 자극은 회로(410)의 주 루프 경로의 동작에 영향을 주고, 대략 20 KHz 의 불안정 주파수에서 불안정 또는 발진을 일으킨다. 연산 증폭기의 자극과 "S" 커패시터 CS의 제2 자극은 접속되어 주 루프 경로의 이득 곡선(613)이 주 피드백 경로의 이득 곡선(611)의 경사의 2배만큼 가파른 경사를 갖도록 한다. 이득 곡선(613)이 쇠퇴하는 비교적 가파른 경사때문에, 이득 곡선(613)은 불안정 주파수 20 KHz 에서 0 dB 축을 지난다. 그러므로, 20KHz 에서, 주 루프 경로의 이득이 1 (0dB)에 도달할때, 발진 형태의 불안정 상태가 주 루프 경로에 유입될 수 있다. 그러나, 주 루프 경로의 이득이 이 주파수에서 우세한 경우에만 이러한 불안정 상태가 유입될 것이다. 그러므로, 하기에 설명되어 있는 바와 같이, 커패시터(Cf)는 핀쿠션 왜곡 제어 회로(420)의 제2 자극의 영향을 저지하여 이러한 불안정 상태를 보상하기 위한 보상 경로를 제공한다. 이러한 보상 경로에서 우세한 이득이 불안정 주파수에서 0 dB 이하로 떨어지지 않도록, 보상 경로의 이득은 적어도 20 KHz의 주파수와 더 높은 주파수에 대하여 주 루프 경로의 이득보다 우세하다.
도시되어 있는 바와 같이, 주 피드백 경로의 이득 곡선(611)은 대략 2 KHz 에서 0 dB 축을 지난다. 보상 경로의 이득(612)은 도시된 바와 같이 400 Hz 에서 자극을 가지며, 2KHz 보다 큰 주파수에서, 보상 경로의 이득 곡선(612)은 주 피드백 경로의 이득 곡선(611)보다 우세하다. 커패시터(Cf)와 함께, AC 신호에 대하여 병렬로 되어 있는 저항 R2와 R3은 이득 곡선(612)(이득 곡선(615)은 물론)에 대하여, 400Hz 의 자극을 설정한다. 이 자극은 400Hz 축에 있는 이득 곡선(612, 615)의 굴곡부로 나타나 있다.
보상 커패시터(Cf)를 통과하는 보상 경로의 이득의 우세함은 이득 곡선 615 와 613 에 관련하여 또한 나타나 있으며, 이 이득 곡선 615 와 613 은 보상 루프 경로의 이득과 주 루프 경로의 이득을 각각 나타낸다. 도시되어 있는 바와 같이, 400Hz 에서의 보상 경로의 자극이전에, 보상 루프 경로의 이득 곡선(615)은 수평이다. 400Hz 이후에, 보상 루프 경로의 이득 곡선(615)은 연산 증폭기 이득 곡선(614)과 주 피드백 경로 이득 곡선(611)의 경사와 같은 경사로 아래로 경사져 있다. 그러므로, 400Hz 이상의 주파수에 대하여, 연산 증폭기 이득 곡선(614)과 보상 루프 경로 이득 곡선(615)은 같다. 도 6 에 도시되어 있는 바와 같이, 주 루프 경로 이득 곡선(613)은 2KHz 에서 보상 루프 경로 이득 곡선(615)과 교차하여, 2KHz 보다 큰 주파수에서 이득 곡선(615)은 이득 곡선(613)보다 우세하다.
2KHz 에서 시작하는 보상 경로의 이러한 우세함은 불안정 상태가 시작하는 20 KHz 주파수이전에 보상 경로의 이득이 우세하기 시작하기 때문에 주 루프 경로의 충분한 안정성을 보장한다. 그러므로, 커패시터(Cf)는 더 높은 주파수에서 우세한 피드백 경로를 제공하며, 이 우세한 피드백 경로에 의하여 커패시터(CS)가 연산 증폭기(510)의 자극과 접속될때 발진을 초래할 수 있는 "S" 커패시터 (CS)의 자극의 영향을 제거한다. 그러므로, 커패시터(Cf)에 의하여 주어지는 보상 경로는 연산 증폭기(510)와 "S" 커패시터(CS)사이의 상호작용에 의하여 초래되는, 예를 들면 20KHz 의 제1 주파수이상의 주파수에서 불안정 상태를 감소시키기 위한 수단이 된다.
또다른 실시예에서는, 전계 효과 트랜지스터(FET)와 같은 npn 전력 트랜지스터 이외의 적당한 능동 소자들이 본 발명의 구성에서 사용될 수 있다.
본 발명의 특성을 설명하기 위한 전술한 본원 발명의 실시예와 관련하여 당업자라면 하기의 특허청구의 범위에 개시된 본 발명의 기술적 사상 및 범위를 벗어나지 않는 범위내에서 여러가지의 변형 및 수정이 가능함을 이해할 수 있을 것이다.

Claims (17)

  1. 핀쿠션 변조기와,
    상기 핀쿠션 변조기에 접속된 콜렉터 전극을 가진 트랜지스터(Q)를 구비하며, 상기 핀쿠션 변조기에 인가되는 입력 신호(Vi)를 증폭하는 증폭기(510, Q)를 포함하는데, 상기 핀쿠션 변조기와 상기 증폭기는 제1 주파수 이상의 특성 불안정 상태로 상호 작용하며;
    상기 제1 주파수 이상의 주파수에서 상기 핀쿠션 변조기와 증폭기의 상호 작용을 안정화시키는 안정화 수단(Cf)을 포함하는 것을 특징으로 하는 핀쿠션 왜곡 교정 회로.
  2. 제1항에 있어서, 상기 핀쿠션 변조기는 선형 변조기인 것을 특징으로 하는 핀쿠션 왜곡 교정 회로.
  3. 제1항에 있어서, 상기 안정화 수단은 상기 제1 주파수 이상의 주파수에서 상기 핀쿠션 왜곡 교정 회로의 주 피드백 루프 경로(Rf)보다 우세한 이득을 가진 증폭기의 피드백 보상 경로(Cf)를 포함하는 것을 특징으로 하는 핀쿠션 왜곡 교정 회로.
  4. 제1항에 있어서, 상기 안정화 수단은 크로스오버 주파수 이상의 주파수에서 주 피드백 루프 경로(Rf)보다 우세한 피드백 보상 경로(Cf)를 포함하며, 상기 크로스오버 주파수는 제1 주파수보다 작거나 같은 것을 특징으로 하는 핀쿠션 왜곡 교정 회로.
  5. 제4항에 있어서, 상기 크로스오버 주파수는 대략 2 KHz 이며, 상기 제1 주파수는 대략 20 KHz 인 것을 특징으로 하는 핀쿠션 왜곡 교정 회로.
  6. 제1항에 있어서, 상기 입력 신호(Vi)는 포물선의 전압 파형을 갖는 것을 특징으로 하는 핀쿠션 왜곡 교정 회로.
  7. 핀쿠션 변조기와,
    반전 입력단과 비반전 입력단을 가지며, 상기 핀쿠션 변조기에 인가되는 입력 신호(Vi)를 증폭하는 증폭기(510)와;
    상기 핀쿠션 변조기로부터 상기 증폭기의 비반전 입력단에 접속된 주 피드백 루프 경로(Rf)와;
    상기 증폭기의 출력단으로부터 상기 증폭기의 반전 입력단에 접속된 피드백 보상 경로(Cf)를 포함하는 것을 특징으로 하는 핀쿠션 왜곡 교정 회로.
  8. 제7항에 있어서, 상기 핀쿠션 변조기와 상기 증폭기(510)의 상호 작용은 제1 주파수 이상의 주파수에서 핀쿠션 왜곡 교정 회로를 불안정하게 하는 것을 특징으로 하는 핀쿠션 왜곡 교정 회로.
  9. 제8항에 있어서, 상기 피드백 보상 경로(Cf)는 핀쿠션 왜곡 교정 회로에서 불안정 상태를 제거하는 것을 특징으로 하는 핀쿠션 왜곡 교정 회로.
  10. 제9항에 있어서, 상기 피드백 보상 경로(Cf)는 크로스오버 주파수이상의 주파수에서 주 피드백 루프 경로(Rf)보다 우세한 이득을 가지며, 상기 크로스오버 주파수는 상기 제1 주파수보다 작거나 같은 것을 특징으로 하는 핀쿠션 왜곡 교정 회로.
  11. 제10항에 있어서,
    상기 증폭기는 내부 자극을 갖는 연산 증폭기(510)를 포함하며;
    상기 핀쿠션 왜곡 교정 회로는 상기 연산 증폭기의 출력단에 접속된 입력 전극을 가진 트랜지스터(Q)를 더 포함하고;
    상기 핀쿠션 변조기는 상기 트랜지스터의 출력 전극에 접속되며 특성 자극을 가진 S-정형 커패시터를 포함하며;
    상기 특성 불안정 상태는 상기 연산 증폭기의 내부 자극과 상기 S-정형 커패시터의 특성 자극사이의 상호 작용에 기인하는 것을 특징으로 하는 핀쿠션 왜곡 교정 회로.
  12. 핀쿠션 변조 회로에 전압을 인가하기 위한 회로에 있어서,
    입력 신호(Vi)를 수신하기 위한 입력단과 출력단을 가진 연산 증폭기(510)와;
    베이스, 콜렉터 및 에미터 단자를 가진 트랜지스터(Q)를 포함하며;
    상기 트랜지스터는 그 콜렉터 단자에 상기 핀쿠션 변조 회로의 입력단 및 상기 연산 증폭기의 입력단이 접속되고, 그 베이스 단자에 상기 연산 증폭기의 출력단이 접속되며, 상기 연산 증폭기는 연산 증폭기에 인가되는 전원 전압 레일의 크기보다 큰 피크값을 가진 전압을 제공하도록 상기 트랜지스터를 제어하는 것을 특징으로 하는 회로.
  13. 제12항에 있어서, 상기 연산 증폭기(510)의 출력단으로부터 상기 연산 증폭기의 반전 입력단에 접속된 커패시터(Cf)를 더 포함하는 것을 특징으로 하는 회로.
  14. 제13항에 있어서, 상기 커패시터(Cf)는 제1 주파수 이상의 주파수에서 상기 회로의 주 피드백 루프 경로(Rf)보다 우세한 이득을 갖는 피드백 보상 경로를 제공하는 것을 특징으로 하는 회로.
  15. 제13항에 있어서, 상기 커패시터(Cf)는 크로스오버 주파수 이상의 주파수에서 주 피드백 루프 경로(Rf)보다 우세한 피드백 보상 경로를 포함하며, 상기 크로스오버 주파수는 상기 제1 주파수보다 작거나 같은 것을 특징으로 하는 회로.
  16. 제15항에 있어서, 상기 크로스오버 주파수는 대략 2KHz 이며, 상기 제1 주파수는 대략 20KHz 인 것을 특징으로 하는 회로.
  17. 제13항에 있어서, 상기 커패시터(Cf)는 상기 연산 증폭기(510)와 상기 핀쿠션 변조 회로의 S-정형 커패시터사이의 상호 작용에 의하여 나타나는 제1 주파수 이상의 주파수에서 상기 핀쿠션 왜곡 교정 회로를 안정화시키는 것을 특징으로 하는 회로.
KR10-1999-7003317A 1996-10-21 1997-10-10 핀쿠션 왜곡 제어 회로 KR100473916B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/729,656 US5883477A (en) 1996-10-21 1996-10-21 Pincushion control circuit
US08/729,656 1996-10-21
US8/729,656 1996-10-21

Publications (2)

Publication Number Publication Date
KR20000049218A true KR20000049218A (ko) 2000-07-25
KR100473916B1 KR100473916B1 (ko) 2005-03-07

Family

ID=24932024

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1999-7003317A KR100473916B1 (ko) 1996-10-21 1997-10-10 핀쿠션 왜곡 제어 회로

Country Status (11)

Country Link
US (1) US5883477A (ko)
EP (1) EP0934650B1 (ko)
JP (1) JP2001502868A (ko)
KR (1) KR100473916B1 (ko)
CN (1) CN1234162A (ko)
AU (1) AU4992297A (ko)
DE (1) DE69715232T2 (ko)
ES (1) ES2183151T3 (ko)
MY (1) MY116157A (ko)
TW (1) TW358301B (ko)
WO (1) WO1998018254A1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6507732B1 (en) * 1999-09-14 2003-01-14 Lucent Technologies Inc. Dynamic path gain compensation for radios in wireless communication systems
ITMI20030773A1 (it) * 2003-04-15 2004-10-16 Solvay Solexis Spa Polimeri perfluorurati amorfi.
ITMI20030774A1 (it) * 2003-04-15 2004-10-16 Solvay Solexis Spa Polimeri perfluorurati.
CN100553288C (zh) * 2005-12-06 2009-10-21 海尔集团公司 一种消除彩色电视机枕形失真的电路
CN101399936B (zh) * 2008-10-13 2010-07-21 深圳创维-Rgb电子有限公司 一种crt彩电线性补偿电路
JP5362469B2 (ja) * 2009-02-26 2013-12-11 ラピスセミコンダクタ株式会社 液晶パネルの駆動回路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2460478A1 (de) * 1974-12-20 1976-06-24 Licentia Gmbh Fernsehempfaenger-schaltung zur ost- west-kissenkorrektur der elektronenstrahlablenkung
US4469992A (en) * 1983-07-20 1984-09-04 Deutsche Thomson-Brandt Gmbh Circuit for correcting east-west pincushion distortions
GB8506107D0 (en) * 1985-03-08 1985-04-11 Rca Corp East-west vertical parabola shaper
US5315266A (en) * 1992-06-19 1994-05-24 National Semiconductor Corporation Amplifier having improved capacitive drive capability
GB9218735D0 (en) * 1992-09-04 1992-10-21 Thomson Consumer Electronics Horizontal deflection waveform correction circuit
US5355058A (en) * 1993-07-29 1994-10-11 Thomson Consumer Electronics, Inc. Horizontal deflection waveform correction circuit
TW319939B (ko) * 1993-12-13 1997-11-11 Thomson Consumer Electronics
US5444338A (en) * 1994-05-11 1995-08-22 Thomson Consumer Electronics, Inc. Left and right raster correction
US5491389A (en) * 1994-05-11 1996-02-13 Thomson Consumer Electronics, Inc. Raster edge correction waveform

Also Published As

Publication number Publication date
TW358301B (en) 1999-05-11
KR100473916B1 (ko) 2005-03-07
US5883477A (en) 1999-03-16
WO1998018254A1 (en) 1998-04-30
AU4992297A (en) 1998-05-15
EP0934650B1 (en) 2002-09-04
EP0934650A1 (en) 1999-08-11
CN1234162A (zh) 1999-11-03
DE69715232T2 (de) 2003-05-15
MY116157A (en) 2003-11-28
DE69715232D1 (de) 2002-10-10
ES2183151T3 (es) 2003-03-16
JP2001502868A (ja) 2001-02-27

Similar Documents

Publication Publication Date Title
US5420484A (en) Deflection apparatus for raster scanned CRT displays
JP2716495B2 (ja) 画像管用の偏向回路
KR100473916B1 (ko) 핀쿠션 왜곡 제어 회로
KR100368506B1 (ko) 편향파형보정신호발생기
JPH06105180A (ja) テレビジョン偏向装置
US4675580A (en) Parabolic voltage generating circuit
JP3894234B2 (ja) ビデオ表示装置
JP3036744B2 (ja) 偏向装置
US6300731B1 (en) Dynamic focus voltage amplitude controller
US5920157A (en) Circuit and method for compensating for fluctuations in high voltage of fly back transformer for semiwide-screen television receiver
JPS61247179A (ja) ビデオ信号処理及び表示装置
KR100433301B1 (ko) 스위칭클램핑
US5528112A (en) Deflection correction signal generator
US6580232B2 (en) Dynamic focus voltage amplitude controller
KR100296433B1 (ko) 편향장치에서선택가능한리트레이스기울기를갖는톱니파신호발생기
US6278246B1 (en) Dynamic focus voltage amplitude controller and high frequency compensation
JP2993361B2 (ja) 水平偏向高圧発生回路
EP0998133A1 (en) Horizontal deflection circuit
KR100233949B1 (ko) 멀티싱크 모니터의 다이나믹 포커스회로
EP0639921A1 (en) Deflection apparatus for raster scanned CRT displays
JPH06253167A (ja) 偏平型陰極線管の画像歪補正装置
JPH04140977A (ja) 上下糸巻歪補正回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee