KR20000046392A - 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치 - Google Patents

2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치 Download PDF

Info

Publication number
KR20000046392A
KR20000046392A KR1019980063072A KR19980063072A KR20000046392A KR 20000046392 A KR20000046392 A KR 20000046392A KR 1019980063072 A KR1019980063072 A KR 1019980063072A KR 19980063072 A KR19980063072 A KR 19980063072A KR 20000046392 A KR20000046392 A KR 20000046392A
Authority
KR
South Korea
Prior art keywords
bus
data
microprocessor
data communication
communication unit
Prior art date
Application number
KR1019980063072A
Other languages
English (en)
Inventor
이헌영
Original Assignee
강병호
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강병호, 대우통신 주식회사 filed Critical 강병호
Priority to KR1019980063072A priority Critical patent/KR20000046392A/ko
Publication of KR20000046392A publication Critical patent/KR20000046392A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0062Network aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0062Network aspects
    • H04Q2011/0079Operation or maintenance aspects

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Optical Communication System (AREA)

Abstract

본 발명은 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치에 관한 것으로서, 2.5 기가 비트 광전송장치에 사용되어 서로 다른 경로를 통해 수신되는 운용-유지용 데이터(DCC Data)를 소정 마이크로 프로세서의 제어 하에 중계하는 장치인 데이터 통신 유니트를 제어하기 위한 것이다.
이러한 본 발명은 데이터 통신 유니트의 초기 구동 시, 마이크로 프로세서가 구동 프로그램을 저장하고 있는 롬을 엑세스할 수 있도록 롬 활성화 신호를 발생하는 구동부, 마이크로 프로세서의 어드레스 신호를 받아 디코딩하여, 데이터 통신 유니트의 해당 구성요소에 대한 선택신호(CS)를 발생하는 어드레스 디코더부, 마이크로 프로세서와 데이터 통신 유니트의 각 구성요소 사이에서 주고받는 데이터의 버스 크기를 조절하는 데이터 처리부, 데이터 통신 유니트의 각 구성요소들에게 기 할당되어 있는 버스 사용 우선순위에 따라 데이터 버스에 대한 사용권을 중재하는 버스 중재부, 버스 중재부의 중재에 따라 데이터 버스를 사용하는 해당 구성요소가 버스 사용을 종료하면 이를 마이크로 프로세서에게 알려주는 버스 사용 종료 보고부, 및 마이크로 프로세서가 버스 중재부의 중재에 따라 데이터 버스의 사용권한을 타 구성요소에 넘긴 후, 일정 시간동안 버스 사용 종료에 대한 보고가 없는 경우에는 버스 오류상태를 선언하는 버스 에러 감지부로 이루어진다.

Description

2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치(A control unit for Data Communication Unit in 2.5 Giga Bits Optical Transmission Equipments)
본 발명은 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치에 관한 것으로서, 특히 2.5 기가 비트 광전송장치에 사용되어 서로 다른 경로를 통해 수신되는 운용-유지용 데이터(DCC Data: Data Communication Channel Data)를 중계하는 장치인 데이터 통신 유니트를 제어하기 위한 것이다.
도 1은 2.5 기가 비트 광전송장치의 개요도로서, 16개의 동기식 수송모듈 신호(STM-1: Synchronous Transport Module-1)를 광선로(105)를 통해 주고받는 2.5 기가 비트 광전송장치(100)의 개요를 도시한 것이다.
도 1에 도시한 바와 같이, 16개의 동기식 수송모듈 신호(STM-1)가 다중화된 신호(2488.32Mbps)를 송수신하는 2.5 기가 비트 광전송장치(100)에는 보통 4개의 저속부(120,130,140,150)와 하나의 고속부(110)가 구비되며, 하나의 저속부 당 4개의 동기식 수송모듈 신호(STM-1)를 처리하도록 한다.
즉, 타 2.5 기가 비트 광전송장치로부터 광선로(105)를 통해 수신된 신호는 4개의 동기식 수송모듈 신호 별로 분리되어 각 종속부에 전달된 후 다시 각 가입자측으로 전송되거나 타임 슬롯 스위칭되어 목적지로 계속 전송된다. 또한, 송신시에는 4개의 종속부(120,130,140,150)로부터 출력되는 총 16개의 동기식 수송모듈 신호는 고속부(110)에서 다중화되어 광선로(105)를 통해 전송된다.
한편, 하나의 동기식 수송모듈 신호(STM-1)는 155.52Mbps의 전송율을 가지는 신호로서, 프레임 식별, 운용-유지용 데이터 전송, 경로절체 등 여러 가지 목적으로 사용하는 구간 오버헤드들을 포함하고 있다.
이러한 구간 오버헤드 데이터들 중에는 하나의 2.5 기가 비트 광전송장치와 타 2.5 기가 비트 광전송장치(대국) 사이에서 주고받는 운용-유지용 데이터 및 소정의 망 운용 시스템(도시되지 않음) 등과 주고받는 운용-유지용 데이터를 위한 데이터 통신 채널 영역이 할당되어 있으며, D1 내지 D12로서 표시된다.
일반적으로, 이와 같은 운용-유지용 데이터를 중계하는 장치를 데이터 통신 유니트라고 부르며, 데이터 통신 유니트(121,131,141,151)는 2.5 기가 비트 광전송장치(100)의 종속부(120,130,140,150)에 각각 장착되어 사용되는데, 효과적인 운용-유지용 데이터 전송을 위해서는 데이터 통신 유니트를 효율적으로 제어하는 장치가 필요하다.
본 발명은 상기와 같은 필요성에 부응하기 위하여 안출된 것으로서, 2.5 기가 비트 광전송장치에 사용되어, 마이크로 프로세서의 제어 하에 서로 다른 경로를 통해 수신되는 운용-유지용 데이터(DCC Data: Data Communication Channel Data)를 중계하는 데이터 통신 유니트를 제어하기 위한 장치, 즉 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위하여, 본 발명에 따른 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치는 상기 데이터 통신 유니트의 초기 구동 시, 상기 마이크로 프로세서가 상기 데이터 통신 유니트의 구동 프로그램을 저장하고 있는 롬을 엑세스할 수 있도록 롬 활성화 신호를 발생하는 구동부; 상기 마이크로 프로세서의 어드레스 버스로부터 어드레스 신호를 받아 디코딩하여, 상기 데이터 통신 유니트의 구성요소 중 해당 구성요소에 대한 선택신호(CS: Chip Select)를 발생하는 어드레스 디코더부; 상기 마이크로 프로세서와 상기 데이터 통신 유니트의 각 구성요소 사이에서 주고받는 데이터의 버스 크기를 조절하는 데이터 처리부; 상기 데이터 통신 유니트의 각 구성요소들에게 기 할당되어 있는 버스 사용 우선순위에 따라, 상기 마이크로 프로세서의 데이터 버스에 대한 사용권을 중재(Arbitration)하는 버스 중재부; 상기 버스 중재부의 중재에 따라 상기 데이터 버스를 사용하는 해당 구성요소가 버스 사용을 종료하면, 이를 상기 마이크로 프로세서에게 알려주는 버스 사용 종료 보고부; 및 상기 마이크로 프로세서가 상기 버스 중재부의 중재에 따라 상기 데이터 버스의 사용권한을 타 구성요소에 넘긴 후, 일정 시간동안 상기 버스 사용 종료에 대한 보고가 없는 경우에는 버스 오류상태를 선언하는 버스 오류 감지부를 포함하여 구성되는 것을 특징으로 한다.
도 1은 2.5 기가 비트 광전송장치의 개요도,
도 2는 본 발명이 사용되는 데이터 채널 유니트의 블록도,
도 3은 본 발명에 따른 데이터 통신 유니트 제어장치의 블록도이다.
* 도면의 주요부분에 대한 부호의 설명
100: 2.5 기가 비트 광전송장치 105: 광선로
110: 고속부 120,130,140,150: 저속부
121,131,141,151: 데이터 통신 유니트
210: 마이크로 프로세서 220: 롬
230: 램 240: 랜 접속부
250: 데이터 링크 처리부 260: 데이터 통신 유니트 제어장치
261: 구동부 262: 어드레스 디코더
263: 데이터 처리부 264: 버스 중재부
265: 버스 사용 종료 보고부 266: 버스 오류 감지부
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명하기로 한다.
도 2는 데이터 통신 유니트의 블록도로서, 마이크로 프로세서(210), 롬(220:ROM), 램(230:RAM), 랜 접속부(240), 데이터 링크 처리부(250), 및 본 발명에 따른 제어장치(260)로 이루어진다.
여기서 데이터 통신 유니트(121)는 랜 접속부(240)와 데이터 링크 처리부(250)를 통하여 외부와 데이터를 주고받는데, 랜 접속부(240)는 2.5 기가 비트 광전송장치의 운용을 관리하는 망 운용 시스템(도시되지 않음)과 랜(LAN)을 통해 접속하며, 데이터 링크 처리부(250)는 LAPD(Link Access Procedure on the D-channel) 프로토콜을 이용해서 자신이 속해있는 종속부와 접속하여 운용-유지용 데이터를 주고받는다.
이 때, 하나의 종속부는 4개의 동기식 수송모듈 신호(STM-1)를 처리하므로, 하나의 데이터 통신 유니트(121)에는 4개의 데이터 링크 처리부(250)를 필요로 한다. 또한, 랜 접속부(240)와 데이터 링크 처리부(250)는 효율적인 데이터 송수신을 위하여 다이렉트 메모리 엑세스(DMA: Direct Memory Access) 기능을 갖추고 있으므로, 4개의 데이터 링크 처리부와 하나의 랜 접속부(240) 사이에서 충돌 없이 다이렉트 메모리 엑세스 기능을 사용하려면 이들간의 중재가 필요하게 된다.
데이터 통신 유니트(121)의 동작을 구체적으로 설명하자면, 마이크로 프로세서(210)는 롬(220:ROM)에 내장되어 있는 데이터 통신 유니트(121) 구동용 프로그램(230:RAM)을 이용하여 동작을 시작하게 된다.
데이터 링크 처리부(250)는 운용-유지용 데이터를 송수신하기 위하여, 마이크로 프로세서(210)에게 버스 요구신호(Bus Request)를 보냄으로서 버스 사용 허가신호(Bus Grant)를 받아낸 후, 버스 사용 허가신호를 받았다는 확인 신호(Bus Grant Acknowledge)를 보낸다. 그리고, 램(230:RAM)의 해당 영역에 저장되어 있는 운용-유지용 데이터를 자신이 속한 종속부에서 처리되는 4개의 동기식 수송모듈 신호(STM-1)에 삽입될 데이터 통신 채널용 데이터(D1 내지 D12)로서 보내주거나, 그 역기능을 수행한다.
또한, 랜 접속부(240)는 소정의 망 운용 시스템과 랜(LAN)을 통해 운용-유지용 데이터를 송수신 하기 위하여, 마이크로 프로세서(210)에게 버스 요구신호(Bus Request)를 보냄으로서 버스 사용 허가신호(Bus Grant)를 받아낸 후, 버스 사용 허가신호를 받았다는 확인 신호(Bus Grant Acknowledg)를 보낸다. 그리고, 램(230:RAM)의 해당 영역에 저장되어 있는 운용-유지용 데이터들을 랜을 통해 망 운용 시스템과 주고 받는다.
이와 같이 데이터 통신 유니트(121)를 통해 외부와 송수신되는 데이터들은 램(230)을 통해 중계된다.
도 3은 본 발명에 따른 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치(260)의 블록도로서, 구동부(261), 어드레스 디코더부(262), 데이터 처리부(263), 버스 중재부(264), 버스사용종료 보고부(265), 및 버스 오류 감지부(266)로 이루어진다.
먼저, 구동부(261)는 데이터 통신 유니트(121)의 초기 구동 시에 마이크로 프로세서(210)가 데이터 통신 유니트(121)의 구동 프로그램을 저장하고 있는 롬(220:ROM)을 엑세스할 수 있도록 하기 위하여, 롬 활성화 신호(ROMSEL)를 발생시켜서 롬(220:ROM)으로 보내는 기능을 수행한다. 일단 마이크로 프로세서(210)가 롬(220:ROM)을 엑세스한 후에는 롬(220:ROM)에 있는 구동 프로그램은 램(230:RAM)에 옮겨지고, 램(230:RAM)에 있는 구동 프로그램에 의하여 동작하게 된다.
어드레스 디코더부(262)는 마이크로 프로세서(210)의 어드레스 버스로부터 어드레스 신호를 받아 디코딩(decoding)하여, 데이터 통신 유니트(121)의 구성요소 중 해당 구성요소에 대한 선택신호(CS: Chip Select)를 발생한다. 이 때, 어드레스 디코딩은 램(230:RAM)의 어드레스 맵(Address Map)에 정의된 신호를 참조하여 이루어지게 되며, 선택신호(CS)를 받은 구성요소만이 인에이블(enable) 된다.
데이터 처리부(263)는 마이크로 프로세서(210)와 데이터 통신 유니트(121)의 각 구성요소 사이에서 주고받는 데이터의 버스 크기를 조절해 주는 역할을 수행한다. 즉, 마이크로 프로세서(210)는 초기 부팅 시에 롬(220:ROM)을 엑세스할 때는 8 비트 단위로 엑세스하지만, 이 후에는 프로그램된 내용에 의하여 서로 다른 크기의 데이터를 엑세스하게 되므로, 마이크로 프로세서(210)와 접속하는 데이터 버스의 크기를 조절한다.
이에 따라 32 비트 포트에서는 각 8비트 단위인 UUD(Upper Upper Data), UMD(Upper Middle Data), LMD(Lower Middle Data), LLD(Lower Lower Data)로 나누어 선택할 수 있도록 하며, 데이터 링크 처리부(250)가 버스 마스터(Bus Master)로서 동작할 때는 16 비트로 데이터 엑세스 할 수 있도록 하고, 랜 접속부(240)가 버스 마스터로 동작할 때는 32 비트로 데이터 엑세스 할 수 있도록 한다.
버스 중재부(264)는 데이터 통신 유니트(121)의 각 구성요소들에게 기 할당되어 있는 버스 사용 우선순위에 따라, 마이크로 프로세서(210)의 데이터 버스에 대한 사용권을 중재(Arbitration)하는 역할을 수행한다.
데이터 통신 유니트(121)의 데이터 링크 처리부(250)와 랜 접속부(240)는 데이터 송수신 기능 수행시에 다이렉트 메모리 엑세스(DMA) 기능을 수행한다. 이 때, 다이렉트 메모리 엑세스(DMA)를 수행하기 위하여 버스가 필요한 랜 접속부(240)나 데이터 링크 처리부(250)는 마이크로 프로세서(210)에게 버스 사용 요구신호(Bus Request)를 보내며, 마이크로 프로세서(210)는 우선순위가 가장 낮기 때문에 버스 사용 허가신호(Bus Grant) 신호를 준다. 그러면, 버스를 요구한 측에서는 버스 사용 허가신호에 대한 응답신호(Bus Grant Acknowledge)를 내보낸 후 버스를 사용한다.
이 때, 마이크로 프로세서(210)는 버스 사용 권한에 대한 우선순위가 가장 낮기 때문에 4개의 데이터 링크 처리부(250)와 하나의 랜 접속부(240)가 버스를 요구하면, 마이크로 프로세서(210)는 현재의 사이클을 마치고 버스의 소유권을 버스를 요구한 측에게로 넘긴다.
한편, 버스를 요구하는 4개의 데이터 링크 처리부(250)와 하나의 랜 접속부(240)는 고유의 우선순위를 가지고 있으므로, 동시에 버스를 요구한다고 하더라도 우선순위에 의하여 버스 중재가 가능하며, 이러한 버스 중재기능을 수행하는 구성요소가 버스 중재부(264)이다.
버스사용종료 보고부(265)는 버스 중재부(264)의 중재에 따라 데이터 버스를 사용하는 해당 구성요소가 버스 사용을 종료하면, 이를 마이크로 프로세서(210)에게 알려주는 기능을 수행한다.
이를 위하여 "DSACK" 신호를 발생시키는데, "DSACK" 신호는 마이크로 프로세서(210)에게 유효한 읽기 또는 쓰기 사이클이 성공적으로 수행되었다는 것을 알리는 신호이다. 즉, 마이크로 프로세서(210)는 "DSACK" 신호를 보고 어드레스 스트로브 신호(AS: Address Strobe)를 "로우" 상태에서 "하이" 상태로 천이 시킨다.
버스 오류 감지부(266)는 마이크로 프로세서(210)가 버스 중재부(264)의 중재에 따라 데이터 버스의 사용권한을 타 구성요소에 넘긴 후, 일정 시간동안 버스 사용 종료에 대한 보고가 없는 경우, 버스 오류상태를 선언하는 역할을 수행한다.
즉, 마이크로 프로세서(210)가 어드레스 스트로브 신호(AS)를 내놓은 뒤 일정 시간 동안 반응이 없을 경우(일정시간 어드레스 스트로브 신호가 "로우" 상태로 있는 경우)에는 버스 오류를 선언한다. 이 때, 마이크로 프로세서(210)는 리셋(reset) 된다.
본 발명은 2.5 기가 비트 광전송장치의 운용-유지용 데이터를 처리하는 장치인 데이터 통신 유니트 제어에 일반적으로 사용될 수 있다.

Claims (1)

  1. 2.5 기가 비트 광전송장치에 사용되어, 마이크로 프로세서의 제어 하에 서로 다른 경로를 통해 수신되는 운용-유지용 데이터(DCC Data: Data Communication Channel Data)를 중계하는 데이터 통신 유니트를 제어하기 위한 장치에 있어서,
    상기 데이터 통신 유니트의 초기 구동 시, 상기 마이크로 프로세서가 데이터 통신 유니트의 구동 프로그램을 저장하고 있는 롬(ROM)을 엑세스할 수 있도록 롬 활성화 신호를 발생하는 구동부;
    상기 마이크로 프로세서의 어드레스 버스로부터 어드레스 신호를 받아 디코딩하여, 상기 데이터 통신 유니트의 구성요소 중 해당 구성요소에 대한 선택신호(CS: Chip Select)를 발생하는 어드레스 디코더부;
    상기 마이크로 프로세서와 데이터 통신 유니트의 각 구성요소 사이에서 주고받는 데이터의 버스 크기를 조절하는 데이터 처리부;
    상기 데이터 통신 유니트의 각 구성요소들에게 기 할당되어 있는 버스 사용 우선순위에 따라, 상기 마이크로 프로세서의 데이터 버스에 대한 사용권을 중재(Arbitration)하는 버스 중재부;
    상기 버스 중재부의 중재에 따라 데이터 버스를 사용하는 해당 구성요소가 버스 사용을 종료하면, 이를 상기 마이크로 프로세서에게 알려주는 버스사용종료 보고부; 및
    상기 마이크로 프로세서가 상기 버스 중재부의 중재에 따라 상기 데이터 버스의 사용권한을 타 구성요소에 넘긴 후, 일정 시간동안 상기 버스 사용 종료에 대한 보고가 없는 경우에는 버스 오류상태를 선언하는 버스 오류 감지부를 포함하여 구성되는 것을 특징으로 하는 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치.
KR1019980063072A 1998-12-31 1998-12-31 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치 KR20000046392A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980063072A KR20000046392A (ko) 1998-12-31 1998-12-31 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980063072A KR20000046392A (ko) 1998-12-31 1998-12-31 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치

Publications (1)

Publication Number Publication Date
KR20000046392A true KR20000046392A (ko) 2000-07-25

Family

ID=19569684

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980063072A KR20000046392A (ko) 1998-12-31 1998-12-31 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치

Country Status (1)

Country Link
KR (1) KR20000046392A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR200484679Y1 (ko) * 2017-05-31 2017-10-17 주식회사 아이엠에스그룹 동력장치가 구비된 수상보드의 2단 분리결합 구조

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR200484679Y1 (ko) * 2017-05-31 2017-10-17 주식회사 아이엠에스그룹 동력장치가 구비된 수상보드의 2단 분리결합 구조

Similar Documents

Publication Publication Date Title
CA2259257C (en) Parallel packetized intermodule arbitrated high speed control and data bus
EP0141302B1 (en) Data processing system
EP0290189A2 (en) Method and apparatus for interfacing to a local area network
JPS63199540A (ja) デ−タ伝送方法及び装置
US4536838A (en) Multi-processor system with communication controller using poll flags for non-contentious slot reservation
GB2365596A (en) Transfer acknowledgement in a bus system
JPH098727A (ja) 移動通信システムのセレクターと多数個のボコーダーインターフェース装置およびその使用方法
JPH02246444A (ja) データ伝送方法およびシステム
KR19990060566A (ko) 인터넷을 이용한 프로세스 간의 정보교환 장치
US6675245B1 (en) Apparatus and method for providing round-robin arbitration
KR20000046392A (ko) 2.5 기가 비트 광전송장치에서의 데이터 통신 유니트 제어장치
WO2001050216A2 (en) Communication bus for a multi-processor system
JP2002527007A (ja) データ伝送のためのネットワーク
CA2281589C (en) Method for exchanging signals between modules connected via a bus and a device for carrying out said method
US6766384B2 (en) Method for avoiding data collision in half-duplex mode using direct memory access logic
KR100455106B1 (ko) 무선 가입자 망 기지국의 중앙 제어 장치
KR200167746Y1 (ko) 전전자교환기의 ipc 데이타 접속 장치
KR950000970B1 (ko) 공통선 신호방식 메세지전달부의 레벨 3기능 구현을 위한 b-버스 입출력보드
KR100326124B1 (ko) 통신 시스템에서 프로세서간의 데이타 정합 장치
KR950007438B1 (ko) 전자교환기용 패킷 버스 장치의 중앙 중재기
KR970006939B1 (ko) 홈위치 등록기의 내부 시스템간의 고속통신을 위한 광통신 인터페이스 장치
JP2846013B2 (ja) バスシステム
KR0179587B1 (ko) 망동기 3중화를 위한 프로세서간 통신장치
KR100210813B1 (ko) 전전자 교환기의 패킷 핸들러 리셋 장치
KR920005008B1 (ko) 신호단말 제어장치의 송신중재회로

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination