KR20000033278A - 디에스피 지역 버스를 갖는 컴퓨터 - Google Patents

디에스피 지역 버스를 갖는 컴퓨터 Download PDF

Info

Publication number
KR20000033278A
KR20000033278A KR1019980050079A KR19980050079A KR20000033278A KR 20000033278 A KR20000033278 A KR 20000033278A KR 1019980050079 A KR1019980050079 A KR 1019980050079A KR 19980050079 A KR19980050079 A KR 19980050079A KR 20000033278 A KR20000033278 A KR 20000033278A
Authority
KR
South Korea
Prior art keywords
data
local bus
bus
dsp
dsps
Prior art date
Application number
KR1019980050079A
Other languages
English (en)
Inventor
유진수
Original Assignee
김영환
현대반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대반도체 주식회사 filed Critical 김영환
Priority to KR1019980050079A priority Critical patent/KR20000033278A/ko
Publication of KR20000033278A publication Critical patent/KR20000033278A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/105Program control for peripheral devices where the programme performs an input/output emulation function
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)

Abstract

본 발명은 디에스피 지역 버스를 갖는 컴퓨터에 관한 것으로, 종래의 기술에 있어서 버스 인터페이스와 확장버스 인터페이스가 동시에 주변 버스를 억세스하지 못하도록 중재 로직이 추가됨에 따라 상기 버스 인터페이스 및 확장버스 인터페이스의 구조가 복잡해지고 비용이 상승하고, 이에 중앙 처리 장치 및 디에스피 특성상 공유하는 입출력장치가 많지 않고, 또한 고속의 입출력장치를 요구함에 따라 설계비용이 상승하는 문제점이 있었다. 또한, 시스템 제어를 위해 중앙 처리 장치가 디에스피 서브시스템을 제어할 경우가 많이 발생할 경우 이를 효과적으로 억세스할 수 없고, 이를 개선하기 위하여 버스 인터페이스 및 확장 버스 인터페이스가 복잡해지는 문제점이 있었다. 따라서, 본 발명은 상기와 같은 종래의 문제점을 해결하기 위하여 창안한 것으로, 주컴퓨터 시스템의 디에스피 프로그램을 디에스피 서브 시스템에 다운 로드함으로써, 상기 디에스피 프로그램이 수시로 바뀌는 시스템에 적용이 가능하며, 또한, 듀얼 포트램을 활용하여 상기 주컴퓨터 시스템과 디에스피 서브 시스템 사이의 통신 및 데이터 전송을 쉽게 고속으로 수행함으로써, 대량의 데이터를 연속적으로 고속 처리하는 응용제품의 제조 원가를 절감하는 효과가 있다.

Description

디에스피 지역 버스를 갖는 컴퓨터
본 발명은 디에스피 지역 버스를 갖는 컴퓨터에 관한 것으로, 특히 컴퓨터에 있어서 디지탈 신호 처리를 고속으로 수행하는 디지탈 신호 처리기(Digital Signal Processor, 이하 "디에스피"라 함)의 서브시스템과 여러 가지 시스템 제어 및 사용자 인터페이스(Interface)를 수행하는 주컴퓨터(Host computer)를 지택(JTAG : Joint Test Action Group) 및 듀얼 포트램(Dual Port RAM)을 이용하여 효과적으로 연결하여 다양하게 응용하도록 한 디에스피 지역 버스(Local Bus)를 갖는 컴퓨터에 관한 것이다.
도 1은 일반적인 주컴퓨터의 구조를 보인 블록도로서, 이에 도시된 바와 같이 각부를 제어함과 아울러 중앙 연산하는 중앙 처리 장치(10)와; 상기 중앙 처리 장치(10)의 연산 결과 데이터를 시스템 로컬 버스(13)를 통해 입력받아 저장하는 메모리(11)와; 상기 시스템 로컬 버스(13)를 통해 기타 기능을 수행하는 기타회로(MISC: Miscellaneous)(12)와; 상기 시스템 로컬 버스(13)와 주변 버스(15)를 인터페이싱하는 버스 인터페이스(14)와; 외부와 상기 주변버스(15)를 통해 데이터를 입출력하는 복수의 입출력장치(16a∼16d)로 구성되며, 이와 같이 구성된 종래 기술을 설명한다.
복수의 입출력장치(16a∼16d)를 통해 입력되는 데이터는 주변버스(15)를 통해 버스 인터페이스(14)로 인가되고, 상기 버스 인터페이스(14)는 이를 시스템 로컬 버스(13)를 통해 중앙 처리 장치(10)로 입력하게 된다.
따라서, 상기 중앙 처리 장치(10)는 입력 데이터를 연산하여 메모리(11)에 저장하거나, 상기 복수의 입출력장치(16a∼16d)를 통해 외부로 출력하게 된다.
또한, 도 2는 일반적인 디에스피 서브 시스템의 구조를 보인 블록도로서, 이에 도시된 바와 같이 고속의 디지털 신호 처리를 수행하는 복수의 디에스피(21a∼21d)와; 상기 복수의 디에스피(21a∼21d)가 동시에 디에스피 로컬 버스(23)를 억세스함에 따라 발생되는 충돌을 방지하여 상호 통신 및 데이터 전송을 원활하게 하기 위해 버스 중재기(20)와; 상기 복수의 디에스피(21a∼21d)의 연산 결과 데이터를 상기 버스 중재기(20)의 제어를 받아 디에스피 로컬 버스(23)를 통해 데이터를 입출력하는 입출력장치(24)와; 상기 디에스피(21a∼21d)의 연산결과 데이터를 상기 버스 중재기(20)의 제어를 받아 상기 디에스피 로컬 버스(23)를 통해 입력받아 저장하는 범용 메모리(25)로 구성된다.
도 3은 종래 디에스피 지역 버스를 갖는 컴퓨터의 일실시예를 도시한 블록도로서, 이에 도시된 바와 같이 상기 디에스피 지역버스를 갖는 컴퓨터의 구성은 도 1에 도시된 주컴퓨터의 구성에서 고속의 디지탈 신호 처리를 수행하는 제1,제2 디에스피(21a)(21b)와; 상기 복수의 디에스피(21a)(21b)가 시스템 로컬 버스(13)를 공유하도록 제어하는 버스 중재기(20)를 더 구비하여 구성되며, 이와 같이 구성된 종래 기술에 따른 동작과정을 상세히 설명한다.
중앙 처리 장치(10)는 시스템 로컬 버스(13)상의 메모리(11), 기타회로(12) 및 버스 인터페이스 회로(14)를 통하여 주변 버스(15)상의 복수의 입출력장치(16a∼16d)를 억세스하게 된다.
이때, 버스 중재기(20)는 동시에 제1,제2 디에스피(21a)(21b)가 시스템 로컬 버스(13)에 억세스함에 따라 발생되는 충동을 방지하여 상호 통신 및 데이터 전송을 원활하게 중재하게 된다.
즉, 상기 중앙 처리 장치(10)와 제1,제2 디에스피(21a)(21b)는 시스템 로컬 버스(13)를 억세스할 때, 상기 버스 중재기(20)로부터 억세스할 수 있는 권리를 획득해야 한다.
따라서, 상기 제1,제2 디에스피(21a)(21b)의 경우에도 버스 인터페이스(14)를 통해 복수의 입출력장치(16a∼16d)에 억세스하기가 용이하지만, 상기 중앙 처리 장치(10)는 상기 버스 중재기(20)의 제어를 받아 시스템 로컬 버스(13)를 억세스하게 됨에 따라 상기 중앙 처리 장치(10)의 성능이 떨어져 전체 시스템의 성능이 저하된다.
따라서, 구현이 간단한 대신 고속의 디지탈 신호 처리에는 적용이 곤란하게 된다.
도 4는 종래 디에스피 지역 버스를 갖는 컴퓨터의 다른 일실시예를 보인 블록도로서, 상기 디에스피 지역 버스를 갖는 컴퓨터의 구성은 도 1에 도시한 일반적인 컴퓨터의 구성에서 주변 버스(15)와 디에스피 로컬 버스(23)간의 데이터를 인터페이스함과 아울러 상기 디에스피 로컬 버스(23)의 공유를 제어하는 확장버스 인터페이스(30)와; 고속의 디지털 신호 처리를 수행하는 복수의 디에스피(21a∼21d)와; 상기 복수의 디에스피(21a∼21d)의 연산 결과 데이터를 상기 디에스피 로컬 버스(23)를 통해 입력받아 저장하는 범용 메모리(25)로 더 구비하여 구성되며, 상기 확장버스 인터페이스(30)는 도 5와 같이 버스 인터페이스에 버스 중재기를 더 포함하여 구성되며, 이와 같이 구성된 종래 기술에 따른 동작과정을 상세히 설명한다.
우선, 시스템 로컬 버스(13)와 디에스피 로컬 버스(23)를 분리하여 중앙 처리 장치(10)는 상기 시스템 로컬 버스(13) 상의 메모리(11), 기타회로(12)를 마음대로 억세스할 수 있으며, 버스 인터페이스(14)를 통해 주변 버스(14) 상의 복수의 입출력장치(16a∼16d)를 억세스하게 된다.
또한, 복수의 디에스피(21a∼21d)는 버스 중재 로직을 내장한 확장버스 인터페이스(30)의 중재 로직을 이용하여 상기 디에스피 로컬 버스(23)를 억세스할 수 있는 권리를 획득하여 범용 메모리(25) 또는 확장버스 인터페이스(30)를 통해 주변 버스(15)상의 복수의 입출력장치(16a∼16d)를 억세스하게 된다.
따라서, 상기 중앙 처리 장치(10)는 상기 복수의 디에스피(21a∼21d)와 상기 복수의 입출력장치(16a∼16d)를 공유하지만 자체적인 계산 및 전체적인 시스템 제어를 상기 복수의 디에스피(21a∼21d)와 관계없이 진행할 수 있고, 상기 복수의 디에스피(21a∼21d)는 디지털 신호 처리를 상기 중앙 처리 장치(10)의 방해없이 진행하게 된다.
상기와 같이 종래의 기술에 있어서 버스 인터페이스와 확장버스 인터페이스가 동시에 주변 버스를 억세스하지 못하도록 중재 로직이 추가됨에 따라 상기 버스 인터페이스 및 확장버스 인터페이스의 구조가 복잡해지고 비용이 상승하고, 이에 중앙 처리 장치 및 디에스피 특성상 공유하는 입출력장치가 많지 않고, 또한 고속의 입출력장치를 요구함에 따라 설계비용이 상승하는 문제점이 있었다.
또한, 시스템 제어를 위해 중앙 처리 장치가 디에스피 서브시스템을 제어할 경우가 많이 발생할 경우 이를 효과적으로 억세스할 수 없고, 이를 개선하기 위하여 버스 인터페이스 및 확장 버스 인터페이스가 복잡해지는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 종래의 문제점을 해결하기 위하여 창안한 것으로, 지택 및 듀얼 포트램을 이용하여 디지털 신호 처리를 고속으로 수행하는 디에스피 서브시스템과 여러 가지 시스템 제어 및 사용자 인터페이스를 수행하는 주컴퓨터를 효과적으로 연결하여 다양하게 응용하도록 한 디에스피 지역 버스를 갖는 컴퓨터를 제공함에 그 목적이 있다.
도 1은 일반적인 주컴퓨터의 구조를 보인 블록도.
도 2는 일반적인 디에스피 서브 시스템의 구조를 보인 블록도.
도 3은 종래 디에스피 지역 버스를 갖는 컴퓨터의 일실시예를 보인 블록도.
도 4는 종래 디에스피 지역 버스를 갖는 컴퓨터의 다른 일실시예를 보인 블록도.
도 5는 도 4에서 확장버스 인터페이스의 구조를 보인 블록도.
도 6은 본 발명 디에스피 지역 버스를 갖는 컴퓨터의 구조를 보인 블록도.
도 7은 도 6에서 지택의 구조를 보인 블록도.
***도면의 주요 부분에 대한 부호의 설명***
1 : 주컴퓨터 시스템 2 : 디에스피 서브 시스템
50 : 지택 시스템 제어기 60 : 듀얼 포트램
61a : 로칼 메모리
상기와 같은 목적 수행하는 중앙 연산 장치를 구비한 주컴퓨터 시스템과; 디지털 신호 처리를 고속을 달성하기 위한 본 발명의 구성은 여러 가지 시스템 제어 및 사용자 인터페이스를으로 수행하는 복수의 디에스피를 구비한 디에스피 서브 시스템으로 구성한 디에스피 지역 버스를 갖는 컴퓨터에 있어서 상기 주컴퓨터 시스템의 디에스피 프로그램을 상기 디에스피 서브 시스템으로 다운로드하는 지택 시스템 제어기와; 상기 디에스피 서브 시스템에서 연산된 데이터를 상기 주컴퓨터 시스템으로 전달하거나 상기 주컴퓨터 시스템으로 입력되는 데이터를 상기 디에스피 서브 시스템으로 전달하는 듀얼 포트램을 더 포함하여 된 것을 특징으로 한다.
상기 지택 시스템 제어기의 구성은 시스템 로컬 버스를 통해 주컴퓨터 시스템의 디에스피 프로그램을 입력받음과 아울러 디에스피 서브 시스템으로의 다운로드를 제어하는 지택 제어기와; 상기 지택 제어기의 제어신호에 의해 상기 디에스피 프로그램을 지택포트를 통해 상기 디에스피 서브 시스템으로 다운로드하는 디멀티플렉서로 구성하여 된 것을 특징으로 한다.
이하, 본 발명에 따른 일실시예에 대한 동작과 작용효과를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도 6은 본 발명 디에스피 지역 버스를 갖는 컴퓨터의 구조를 보인 블록도로서, 이에 도시한 바와 같이 각 부를 제어함과 아울러 중앙 연산하는 중앙 처리 장치(10)와; 상기 중앙 처리 장치(10)의 연산 결과 데이터를 시스템 로컬 버스(13)를 통해 입력받아 저장하는 메모리(11)와; 상기 시스템 로컬 버스(13)를 통해 기타의 기능을 수행하는 기타회로(13)와; 상기 시스템 로컬 버스(13)와 주변 버스(15)를 인터페이싱하는 버스 인터페이스(14)와; 외부와 상기 주변버스(15)를 통해 데이터를 입출력하는 복수의 입출력장치(16a∼16d)와; 고속의 디지털 신호 처리를 수행하는 복수의 디에스피(21a∼21d)와; 상기 복수의 디에스피(21a∼21d)가 동시에 디에스피 로컬 버스(23)를 억세스함에 따라 발생되는 충돌을 방지하여 상호 통신 및 데이터 전송을 원활하게 하기 위해 버스 중재기(20)와; 상기 복수의 디에스피(21a∼21d)에 디에스피 로컬 버스(23)를 통해 데이터를 입출력하는 입출력장치(24)와; 상기 디에스피(21a∼21d)의 연산결과 데이터를 상기 버스 중재기(20)의 제어를 받아 상기 디에스피 로컬 버스(23)를 통해 입력받아 저장하는 범용 메모리(25)와; 상기 복수의 디에스피(21a∼21d)의 연산 결과 데이터를 상기 버스 중재기(20)의 제어를 받지 않고 언제든지 데이터를 저장하는 로컬 메모리(61a)와; 상기 중앙 처리 장치(10)의 디에스피 프로그램을 상기 복수의 디에스피(21a∼21d)로 다운로드하는 지택 시스템 제어기(50)와; 상기 복수의 디에스피(21a∼21d)에서 연산된 데이터를 상기 중앙 처리 장치(10)로 전달하거나 상기 복수의 입출력장치(16a∼16d)를 통해 입력되는 입력데이터를 상기 복수의 디에스피(21a∼21d)로 전달하는 듀얼 포트램(60)으로 구성한다.
상기 지택 시스템 제어기(50)는 도 7에 도시한 바와 같이 시스템 로컬 버스(13)를 통해 주컴퓨터 시스템(1)의 디에스피 프로그램을 입력받음과 아울러 디에스피 서브 시스템(2)으로의 다운로드를 제어하는 지택 제어기(51)와; 상기 지택 제어기(51)의 제어신호에 의해 상기 디에스피 프로그램을 지택포트를 통해 상기 디에스피 서브 시스템(2)으로 다운로드하는 디멀티플렉서(52)로 구성하며, 이와 같이 구성한 본 발명에 따른 동작과정을 상세히 설명한다.
우선, 시스템에 전원이 공급되면, 중앙 처리 장치(10)는 디에스피 서브시스템(2)이 수행될 수 있도록 디에스피 프로그램을 지택 시스템 제어기(50)의 지택포트를 통하여 복수의 디에스피(21a∼21d)에 각기 다운로드한다.
즉, 따로 비팅 롬이나 하드웨어 또는 소프트웨어 기술을 사용하지 않고, 상기 지택 시스템 제어기(51)는 상기 복수의 디에스피(21a∼21d)의 지택핀을 통해 상기 디에스피 응용프로그램을 다운로드한다.
따라서, 상기 복수의 디에스피(21a∼21d)는 다운 로드된 프로그램을 수행하며, 이 연산된 데이터는 복수의 디에스피(21a∼21d) 내부 또는 버스 중재기(20)의 상태에 관계없이 언제든지 억세스할 수 있는 자신만의 메모리인 로컬 메모리(61a)에 저장한다.
또한, 상기 복수의 디에스피(21a∼21d)에서 공통으로 작업하거나 서로 공유해야 되는 데이터는 디에스피 로컬 버스(23)를 통해 범용 메모리(25)에 저장하고, 완료된 결과 데이터는 듀얼 포트램(60)을 통해 상기 주컴퓨터 시스템(1)의 중앙 처리 장치(10)에 전달한다.
따라서, 상기 중앙 처리 장치(10)는 입력 데이터를 연산하여 시스템 로컬 버스(13)를 통해 메모리(11)에 저장하거나, 버스 인터페이스(14)를 통해 복수의 입출력장치(16a∼16d)로 전달하여 외부로 출력한다.
반면에, 상기 복수의 입출력장치(16a∼16d)로 외부의 데이터를 입력받아 이를 상기 버스 인터페이스(14)를 통해 입력받은 상기 중앙 처리 장치(10)는 이를 듀얼 포트램(60)으로 전달한다.
여기서, 상기 듀얼 포트램(60)은 상기 입력 데이터를 디에스피 로컬 버스(23)를 통해 상기 디에스피 서브 시스템(2)내 복수의 디에스피(21a∼21d)로 전달한다.
즉, 상기 듀얼 포트램(60)은 상기 중앙 처리 장치(10)의 제어를 받아 상기 디에스피 서브 시스템(2)과 주컴퓨터 시스템(1)간의 상호 통신 및 데이터 전송을 담당한다.
그러므로, 본 발명은 종래와 같은 상기 주컴퓨터 시스템(1)과 디에스피 서브 시스템(2)을 동등한 우선권(priority)을 갖는 구조가 아니라 상기 주컴퓨터 시스템(1)과 디에스피 서브 시스템(2)이 각기 특성에 맞도록 역할 분담을 하도록 회로를 구성함으로써, 상기 중앙 처리 장치(10)가 전체 시스템의 제어를 담당하는 마스터로서의 기능을 수행하고, 상기 복수의 디에스피(21a∼21d)은 고속의 디지털 신호 처리만을 담당한다.
상기에서 상세히 설명한 바와 같이, 본 발명은 주컴퓨터 시스템의 디에스피 프로그램을 디에스피 서브 시스템에 다운 로드함으로써, 상기 디에스피 프로그램이 수시로 바뀌는 시스템에 적용이 가능하며, 또한, 듀얼 포트램을 활용하여 상기 주컴퓨터 시스템과 디에스피 서브 시스템 사이의 통신 및 데이터 전송을 쉽게 고속으로 수행함으로써, 대량의 데이터를 연속적으로 고속 처리하는 응용제품의 제조 원가를 절감하는 효과가 있다.

Claims (3)

  1. 여러 가지 시스템 제어 및 사용자 인터페이스를 수행하는 중앙 연산 장치를 구비한 주컴퓨터 시스템과; 디지털 신호 처리를 고속으로 수행하는 복수의 디에스피를 구비한 디에스피 서브 시스템으로 구성한 디에스피 지역 버스를 갖는 컴퓨터에 있어서 상기 주컴퓨터 시스템의 디에스피 프로그램을 상기 디에스피 서브 시스템으로 다운로드하는 지택 시스템 제어기와; 상기 디에스피 서브 시스템에서 연산된 데이터를 상기 주컴퓨터 시스템으로 전달하거나 상기 주컴퓨터 시스템으로 입력되는 데이터를 상기 디에스피 서브 시스템으로 전달하는 듀얼 포트램을 더 포함하여 된 것을 특징으로 하는 디에스피 지역 버스를 갖는 컴퓨터.
  2. 제1항에 있어서, 상기 지택 시스템 제어기는 시스템 로컬 버스를 통해 주컴퓨터 시스템의 디에스피 프로그램을 입력받음과 아울러 디에스피 서브 시스템으로의 다운로드를 제어하는 지택 제어기와; 상기 지택 제어기의 제어신호에 의해 상기 디에스피 프로그램을 지택포트를 통해 상기 디에스피 서브 시스템으로 다운로드하는 디멀티플렉서로 구성하여 된 것을 특징으로 하는 디에스피 지역 버스를 갖는 컴퓨터.
  3. 제1항에 있어서, 상기 디에스피 서브 시스템은 복수의 디에스피에서 연산된 데이터를 저장하는 로컬 메모리를 더 포함하여 된 것을 특징으로 하는 디에스피 지역 버스를 갖는 컴퓨터.
KR1019980050079A 1998-11-21 1998-11-21 디에스피 지역 버스를 갖는 컴퓨터 KR20000033278A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980050079A KR20000033278A (ko) 1998-11-21 1998-11-21 디에스피 지역 버스를 갖는 컴퓨터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980050079A KR20000033278A (ko) 1998-11-21 1998-11-21 디에스피 지역 버스를 갖는 컴퓨터

Publications (1)

Publication Number Publication Date
KR20000033278A true KR20000033278A (ko) 2000-06-15

Family

ID=19559221

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980050079A KR20000033278A (ko) 1998-11-21 1998-11-21 디에스피 지역 버스를 갖는 컴퓨터

Country Status (1)

Country Link
KR (1) KR20000033278A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010053200A (ko) * 1999-04-27 2001-06-25 마츠시타 덴끼 산교 가부시키가이샤 프로그램 다운로딩 장치 및 프로그램 다운로딩 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010053200A (ko) * 1999-04-27 2001-06-25 마츠시타 덴끼 산교 가부시키가이샤 프로그램 다운로딩 장치 및 프로그램 다운로딩 방법

Similar Documents

Publication Publication Date Title
US5101498A (en) Pin selectable multi-mode processor
JP3987783B2 (ja) アレイ型プロセッサ
KR100257046B1 (ko) 인터페이스 기능 전환을 위한 지능형 입/출력 제어기
KR100450680B1 (ko) 버스 대역폭을 증가시키기 위한 메모리 컨트롤러, 이를이용한 데이터 전송방법 및 이를 구비하는 컴퓨터 시스템
JP3987784B2 (ja) アレイ型プロセッサ
KR20000033278A (ko) 디에스피 지역 버스를 갖는 컴퓨터
RU2202123C2 (ru) Параллельная вычислительная система с программируемой архитектурой
US6032174A (en) Load sharing system and a method for processing of data and a communication system with load sharing
US20230359368A1 (en) System-on-chip incorporating a direct memory access circuit and corresponding method
EP1675015B1 (en) Reconfigurable multiprocessor system particularly for digital processing of radar images
Knudsen MUSEC, a powerful network of signal microprocessors
KR100206471B1 (ko) 동기식 전송시스템의 데이터통신채널 처리장치
CN117112466B (zh) 一种数据处理方法、装置、设备、存储介质及分布式集群
KR0160592B1 (ko) 고속 병렬 컴퓨터시스템을 위한 캐드 네트워크
KR100244885B1 (ko) 다중인터럽트통신회로
KR100307520B1 (ko) 마이크로콘트롤러
KR20000025696A (ko) 프락시 소켓을 이용하여 여러 프로세서들이 하나의 포트를공유하는 장치 및 방법
KR940007831B1 (ko) Rpu와 cip간의 읽기 명령 수행방법.
CN117421268A (zh) 一种互联系统、设备及网络
KR930022207A (ko) 마스터/슬레이브 메모리 공유장치와 공유 제어방법
JPS5829550B2 (ja) プロセツサ間高速デ−タ転送方式
KR100258567B1 (ko) 비동기식 전송 모드 셀을 송·수신하는 장치
KR100197907B1 (ko) 입-출력 인터페이싱 시스템
US20040153625A1 (en) Array-type processor
EP1202154A1 (en) Backplane

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination