KR100258567B1 - 비동기식 전송 모드 셀을 송·수신하는 장치 - Google Patents

비동기식 전송 모드 셀을 송·수신하는 장치 Download PDF

Info

Publication number
KR100258567B1
KR100258567B1 KR1019970081623A KR19970081623A KR100258567B1 KR 100258567 B1 KR100258567 B1 KR 100258567B1 KR 1019970081623 A KR1019970081623 A KR 1019970081623A KR 19970081623 A KR19970081623 A KR 19970081623A KR 100258567 B1 KR100258567 B1 KR 100258567B1
Authority
KR
South Korea
Prior art keywords
memory
assembly
unit
pci
interface unit
Prior art date
Application number
KR1019970081623A
Other languages
English (en)
Other versions
KR19990061364A (ko
Inventor
김용길
Original Assignee
김덕중
사단법인고등기술연구원연구조합
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김덕중, 사단법인고등기술연구원연구조합 filed Critical 김덕중
Priority to KR1019970081623A priority Critical patent/KR100258567B1/ko
Publication of KR19990061364A publication Critical patent/KR19990061364A/ko
Application granted granted Critical
Publication of KR100258567B1 publication Critical patent/KR100258567B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9057Arrangements for supporting packet reassembly or resequencing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/104Asynchronous transfer mode [ATM] switching fabrics
    • H04L49/105ATM switching elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5625Operations, administration and maintenance [OAM]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 비동기식 전송 모드 계층별 에이직(ASIC(Application-Specific Integrated Circuit), 응용 주문형 집적 회로)을 구동시켜 비동기식 전송 모드 셀을 송·수신하도록하는 비동기식 전송 모드 셀을 송·수신하는 장치에 관한 것으로, 종래의 기술에 있어서 PCI 접속 회로는 마스터 기능과 슬레이브 기능을 동시에 지원해야 하고 DMA를 내장해야 하므로 회로가 복잡해지고 구현에 따른 비용이 많이 소요되는 결점이 있었다. 본 발명에서는 에이직(12)의 PCI 정합부(14)를 단순화해서 그 기능을 호스트의 다중 스레드 소프트웨어와 분담하여 실현함으로써 제조 비용이 감소되며 송·수신된 데이터의 결과를 소프트웨어로 알리기 인터럽트를 사용하지 않는다. 따라서 인터럽트를 사용하지 않기 때문에 그만큼 처리 시간이 단축되므로 성능이 향상되는 효과가 있다.

Description

비동기식 전송 모드 셀을 송·수신하는 장치
본 발명은 비동기식 전송 모드 셀(asynchronous transfer mode cell)을 송·수신하는 장치에 관한 것으로서, 특히 비동기식 전송 모드 계층별 에이직(ASIC(Application-Specific Integrated Circuit), 응용 주문형 집적 회로)을 구동시켜 비동기식 전송 모드 셀을 송·수신하도록하는 비동기식 전송 모드 셀을 송·수신하는 장치에 관한 것이다.
이와 관련하여, 비동기식 전송 모드 계층별 에이직과 유사한 기능을 갖는 대부분의 에이직은 PCI 버스(Peripheral Component Interconnect bus)를 통하여 상위 계층과 통신하기 때문에 그 대부분의 에이직에는 그 PCI 버스와 정합하기 위한 회로가 내장되어 있다.
종래의 기술에 따른 비동기식 전송 모드 계층별 에이직 내에 구현된 PCI 버스와의 접속을 위한 회로는 마스터(master) 기능과 슬레이브(slave) 기능을 동시에 수행할 수 있도록 구성되어있으며, DMA(Direct Memory Access)를 이용하여 상위 계층의 메모리로 데이터를 전송한다.
즉, 비동기식 전송 모드로 송·수신되는 데이터는 DMA를 사용하여 PCI 버스가 연결된 PC(Personal Computer, 호스트(host))로 송·수신된다. 여기서 DMA의 역할은 비동기식 전송 모드로 송·수신되는 데이터와 PC 내의 메모리 사이에서 고속의 데이터 전송을 지원한다.
또한, 비동기식 전송 모드로 송·수신되는 데이터는 DMA를 사용하여 PC 내의 메모리로 전송되므로 PC 내에서의 소프트웨어적인 부담은 적으나 데이터 전송 후, 인터럽트(interrupt)를 사용하여 송·수신된 데이터의 결과를 소프트웨어로 알리기 때문에 그 인터럽트에 따른 시간 소비가 크다.
즉, PC 내의 소프트웨어는 인터럽트 서비스 루틴을 이용하여 그 인터럽트를 처리하고 데이터 송·수신이 종료됨을 인지하며 응용 소프트웨어(application software)의 동작을 결정한다.
그러나, 이와 같은 종래의 기술에 있어서 PCI 접속 회로는 마스터 기능과 슬레이브 기능을 동시에 지원해야 하고 DMA를 내장해야 하므로 회로가 복잡해지고 구현에 따른 비용이 많이 소요되는 결점이 있었다. 또한, PC 상에서의 인터럽트 처리는 많은 시간을 필요로하기 때문에 이에 따른 성능 저하가 발생한다.
본 발명은 상술한 결점을 개선하기 위하여 안출한 것으로서, 비동기식 전송 모드 계층별 에이직 내의 PCI 정합부에 마스터 기능이 없이 슬레이브 기능만을 구현하고 소프트웨어적인 다중 스레드(multi-thread)를 이용해서 그 PCI 정합부의 고속 데이터 전송 기능을 실현하도록하는 비동기식 전송 모드 셀을 송·수신하는 장치를 제공하는 데 그 목적이 있다.
이와 같은 목적을 달성하기 위한 본 발명은 분할 상태값에 따라 동작하는 분할 스레드 기능 및 조립 상태값에 따라 동작하는 조립 스레드 기능이 있는 응용 소프트웨어를 구동시키는 호스트와, 상기 호스트에 접속된 PCI 버스와, 분할에 따른 분할 상태값을 저장하는 분할 상태 레지스터 및 조립에 따른 조립 상태값을 저장하는 조립 상태 레지스터를 포함하여 이루어져 상기 PCI 버스와 정합하는 PCI 정합부와, 분할 및 조립의 동작에 필요한 정보를 저장하고 있는 메모리와, 상기 메모리의 데이터 출입을 정합하는 메모리 정합부와, 상기 메모리 정합부를 통해 상기 메모리로부터의 분할 동작에 필요한 정보를 받아 상기 분할 스레드의 제어에 따라 상기 PCI 정합부로부터 인가되는 데이터를 비동기식 전송 모드 셀 신호로 분할하여 출력하는 분할부와, 상기 메모리 정합부를 통해 상기 메모리로부터의 조립 동작에 필요한 정보를 받아 상기 조립 스레드의 제어에 따라 비동기식 전송 모드 셀 신호를 인가받아 헤더(header)를 제거해서 나머지 유효 부하(payload)를 상기 PCI 정합부 및 상기 PCI 버스를 통해 상기 호스트에 인가하는 조립부와, 상기 분할부의 출력측과 상기 조립부의 입력측을 비동기식 전송 모드 망(asynchronous transfer mode network)에 정합시키는 물리 정합부를 포함하여 이루어지는 것을 특징으로 한다.
도 1은 본 발명에 따른 비동기식 전송 모드 셀을 송·수신하는 장치의 일 실시 예를 나타낸 블록도.
〈도면의 주요부분에 대한 부호의 설명〉
10 : PCI 버스 12 : 에이직
14 : PCI 정합부 16 : 메모리
18 : 메모리 정합부 20 : 분할부
22 : 조립부 24 : 물리 정합부
이하, 상술한 목적을 달성하기 위한 본 발명의 실시 예를 상세히 설명하면 다음과 같다.
도 1은 본 발명에 따른 비동기식 전송 모드 셀을 송·수신하는 장치의 일 실시 예를 나타낸 블록도로, 호스트는 다중 스레드 기능 즉 분할 스레드 기능 및 조립 스레드 기능이 있는 응용 소프트웨어를 구동시킬 수 있는 기능이 있으며, 통상적으로 메모리를 가지고 있다.
또한, 에이직(12) 내의 PCI 정합부(14)는 마스터 기능 없이 슬레이브 기능만 구현하고 있으며 DMA도 없고, 다만 분할 상태 레지스터 및 조립 상태 레지스터를 각각 구현하여 분할 상태값 및 조립 상태값을 각각 저장하도록해서 호스트가 동작시키는 응용 소프트웨어의 다중 스레드 즉, 분할 스레드 및 조립 스레드가 각각 감지하도록한다.
다음, 메모리(16)는 분할부(20)의 분할 동작 및 조립부(22)의 조립 동작에 필요한 정보를 저장하고 있고, 메모리 정합부(18)는 메모리(16)의 데이터 출입을 정합한다.
즉, 분할부(20)는 메모리 정합부(18)를 통해 메모리(16)로부터의 분할 동작에 필요한 정보를 받아 호스트의 분할 스레드의 제어에 따라 PCI 정합부(14)로부터 인가되는 데이터를 비동기식 전송 모드 셀 신호로 분할하여 물리 정합부(24)를 통해 비동기식 전송 모드 망에 출력한다. 조립부(22)는 메모리 정합부(18)를 통해 메모리(16)로부터의 조립 동작에 필요한 정보를 받아 호스트의 조립 스레드의 제어에 따라 물리 정합부(24)를 통해 비동기식 전송 모드 망으로부터 비동기식 전송 모드 셀 신호를 인가받아 헤더를 제거하고 나머지 유효 부하를 PCI 정합부(14) 및 PCI 버스(10)를 통해 호스트 내의 메모리에 인가한다.
이때, 상술한 분할부(20)의 동작을 더욱 상세히 보면 다음과 같다.
우선, 소프트웨어를 이용하여 전송할 데이터 및 분할부(20)를 설정하면 그 분할부(20)는 PCI 정합부(14)의 분할 상태 레지스터의 분할 상태값을 변경하므로 이 변경된 분할 상태값을 호스트의 분할 스레드가 인지함으로써 그 분할 스레드의 동작에 의해 호스트의 메모리에 저장된 데이터가 PCI 정합부(14)를 통해 분할부(20)로 전송되어 결국, 분할부(20)는 전송되는 데이터를 비동기식 전송 모드 셀 단위로 처리하여 물리 정합부(24)를 통해 비동기식 전송 모드 망에 출력하는 것이다.
또한, 상술한 조립부(22)가 호스트 내의 메모리로 데이터를 전송하고자 할 경우, PCI 정합부(14)는 조립 상태 레지스터의 조립 상태값을 변경하여 호스트의 조립 스레드가 그 변경된 조립 상태값을 인지함으로써 그 조립 스레드의 동작에 의해 그 데이터가 호스트의 메모리로의 전송을 위한 서비스가 이루어진다.
이상에서 설명한 바와 같이 본 발명은 에이직(12)의 PCI 정합부(14)를 단순화해서 그 기능을 호스트의 다중 스레드 소프트웨어와 분담하여 실현함으로써 제조 비용이 감소되며 송·수신된 데이터의 결과를 소프트웨어로 알리기 인터럽트를 사용하지 않기 때문에 그만큼 처리 시간이 단축되므로 성능이 향상되는 효과가 있다.

Claims (2)

  1. 분할 상태값에 따라 동작하는 분할 스레드 기능 및 조립 상태값에 따라 동작하는 조립 스레드 기능이 있는 응용 소프트웨어를 구동시키는 호스트;
    상기 호스트에 접속된 PCI 버스;
    분할에 따른 분할 상태값을 저장하는 분할 상태 레지스터 및 조립에 따른 조립 상태값을 저장하는 조립 상태 레지스터를 포함하여 이루어져 상기 PCI 버스와 정합하는 PCI 정합부;
    분할 및 조립의 동작에 필요한 정보를 저장하고 있는 메모리;
    상기 메모리의 데이터 출입을 정합하는 메모리 정합부;
    상기 메모리 정합부를 통해 상기 메모리로부터의 분할 동작에 필요한 정보를 받아 상기 분할 스레드의 제어에 따라 상기 PCI 정합부로부터 인가되는 데이터를 비동기식 전송 모드 셀 신호로 분할하여 출력하는 분할부;
    상기 메모리 정합부를 통해 상기 메모리로부터의 조립 동작에 필요한 정보를 받아 상기 조립 스레드의 제어에 따라 비동기식 전송 모드 셀 신호를 인가받아 헤더를 제거해서 나머지 유효 부하를 상기 PCI 정합부 및 상기 PCI 버스를 통해 상기 호스트에 인가하는 조립부;
    상기 분할부의 출력측과 상기 조립부의 입력측을 비동기식 전송 모드 망에 정합시키는 물리 정합부를 포함하는 비동기식 전송 모드 셀을 송·수신하는 장치.
  2. 제 1 항에 있어서,
    상기 PCI 정합부, 상기 메모리 정합부, 상기 분할부 및 상기 조립부는, 에이직화되어 있는 것을 특징으로 하는 비동기식 전송 모드 셀을 송·수신하는 장치.
KR1019970081623A 1997-12-31 1997-12-31 비동기식 전송 모드 셀을 송·수신하는 장치 KR100258567B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970081623A KR100258567B1 (ko) 1997-12-31 1997-12-31 비동기식 전송 모드 셀을 송·수신하는 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970081623A KR100258567B1 (ko) 1997-12-31 1997-12-31 비동기식 전송 모드 셀을 송·수신하는 장치

Publications (2)

Publication Number Publication Date
KR19990061364A KR19990061364A (ko) 1999-07-26
KR100258567B1 true KR100258567B1 (ko) 2000-06-15

Family

ID=19530615

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970081623A KR100258567B1 (ko) 1997-12-31 1997-12-31 비동기식 전송 모드 셀을 송·수신하는 장치

Country Status (1)

Country Link
KR (1) KR100258567B1 (ko)

Also Published As

Publication number Publication date
KR19990061364A (ko) 1999-07-26

Similar Documents

Publication Publication Date Title
US7570646B2 (en) Apparatus and method for an interface unit for data transfer between a host processing unit and a multi-target digital signal processing unit in an asynchronous transfer mode
US5961626A (en) Method and processing interface for transferring data between host systems and a packetized processing system
CA1173928A (en) Channel interface circuit
JP4090510B2 (ja) アプリケーションデータのダイレクトマッピングのためのコンピュータインターフェース
US6789183B1 (en) Apparatus and method for activation of a digital signal processor in an idle mode for interprocessor transfer of signal groups in a digital signal processing unit
KR20040011665A (ko) 버스 대역폭을 증가시키기 위한 메모리 컨트롤러, 이를이용한 데이터 전송방법 및 이를 구비하는 컴퓨터 시스템
KR100258567B1 (ko) 비동기식 전송 모드 셀을 송·수신하는 장치
US5740452A (en) System for passing Industry Standard Architecture (ISA) legacy interrupts across Peripheral Component Interconnect (PCI) connectors and methods therefor
US6178462B1 (en) Protocol for using a PCI interface for connecting networks
US6714193B1 (en) Arrangement for processing video data
JPH1063617A (ja) シリアル通信装置
EP1193605B1 (en) Apparatus and method for the transfer of signal groups between digital signal processors in a digital signal processing unit
EP1028365A2 (en) Post write buffer for a dual clock system
KR100318403B1 (ko) 이동통신 시스템에서의 에이 티 엠 및 트렁크 정합장치
KR930014113A (ko) 병렬처리 시스템에서의 외부 스토리지 액세스방법
JP2677387B2 (ja) データ変換システム
KR100231487B1 (ko) 공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호(sid) 발생장치
KR0180668B1 (ko) Td-버스의 전송라인을 감소시키는 디바이스 측의 데이타 수신장치
CN117421268A (zh) 一种互联系统、设备及网络
KR100285549B1 (ko) 동기프로세서의 메모리 접속회로
SU922713A1 (ru) Мультиплексный канал
KR0129612B1 (ko) 집중형 광대역망 종단(b-nt) 시스템의 하드웨어를 제어하기위한 장치
KR100260301B1 (ko) 교환기에 있어서 프로세서와 입력보드간의 데이타정합회로
JPH04138555A (ja) 並列型ディジタル信号処理装置
KR20000047242A (ko) 메인 프로세서와 다수의 서브프로세서간의 데이터통신장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030307

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee