KR19990055723A - 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법 - Google Patents

전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법 Download PDF

Info

Publication number
KR19990055723A
KR19990055723A KR1019970075678A KR19970075678A KR19990055723A KR 19990055723 A KR19990055723 A KR 19990055723A KR 1019970075678 A KR1019970075678 A KR 1019970075678A KR 19970075678 A KR19970075678 A KR 19970075678A KR 19990055723 A KR19990055723 A KR 19990055723A
Authority
KR
South Korea
Prior art keywords
transmission
message
control board
processor
communication control
Prior art date
Application number
KR1019970075678A
Other languages
English (en)
Other versions
KR100293363B1 (ko
Inventor
장인진
Original Assignee
김영환
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업 주식회사 filed Critical 김영환
Priority to KR1019970075678A priority Critical patent/KR100293363B1/ko
Publication of KR19990055723A publication Critical patent/KR19990055723A/ko
Application granted granted Critical
Publication of KR100293363B1 publication Critical patent/KR100293363B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/64Distributing or queueing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/106Microcomputer; Microprocessor

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer And Data Communications (AREA)
  • Information Transfer Systems (AREA)
  • Multi Processors (AREA)

Abstract

본 발명은 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법을 제공한다.
본 발명의 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법에서 상기 통신제어보드는 한 프로세서로부터 다른 프로세서로 메시지를 송신하기 위해 프로세서 윈도우목록, 대기메시지,64개의 송신버퍼식별자 블록을 포함하고 있는 메모리수단 및 상기 메모리수단으로부터 전송되는 메시지를 들어오는대로 바로 전송하는 선입선출버퍼(FIFO)를 내장하고 있으며, 상기 선입선출버퍼(FIFO)로부터의 바이트단위의 데이터를 비트단위로 바꿔서 다른프로세서로 원거리 직렬전송하는 직렬통신제어기(SCC)를 구비하며, 상기 메모리의 소프트웨어 프로그램의 메모리 스페이스를 줄이도록 상기 직렬통신제어기가 상기 64개의 송신버퍼식별자를 관리하는 것을 특징으로 한다.
상기의 구성에 의해 본 발명은 메시지의 송신시 필요한 시간이 대폭 감소하고, 직렬송신제어기의 하드웨어에 의해 송신버퍼식별자의 관리가 행해지므로 소프트웨어 프로그램의 개입이 줄어들므로서 고속 송신에 대응할 수 있고 직접메모리액세스 대기열에 사용하던 메모리 스페이스를 다른 용도로 활용할 수 있으므로 메모리 절약효과를 얻을 수 있다.

Description

전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법
본 발명은 코드분할 다중접속 개인휴대통신 등의 전전자교환기의 프로세서간 통신제어보드 송신대기열 관리방법에 관한 것으로, 보다 구체적으로는 프로세서간의 통신에 있어서, 임의의 어느 한 프로세서로부터 다른 프로세서로의 메시지의 송신시 슬라이딩 윈도우 프로토콜(Sliding Window Protocol)에 의하여 윈도우에 링크되어 있는 메시지를 직접메모리 액세스 대기열(Direct Memory Access Queue :DMA Queue)에 저장하여두고 순차적으로 한 메시지씩 송신하던 종래의 방식을 개선하여 상기 메모리 액세스 대기열을 삭제함으로써 이를 거치지않고 직렬 통신 제어기(Serial Communication Controller)로 직접 메시지를 전송함으로써 오버헤드를 줄이고 송신 성능을 제고할 수 있는 전전자교환기의 프로세서간 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법에 관한 것이다.
본 발명은 전전자교환기(Full-Electronic Exchange)의 상위제어계블럭(Main Processor Hardware :MPH block)내의 프로세서간 통신제어보드(Processor Communication Controller board Assembly: PCCA)의 송신대기열(Inter Processor Communication Transmission Queue)을 개선한 것으로, 음성용 전전자교환기, 코드분할다중접속(CDMA)용 전전자교환기 및 개인휴통신(Personal Communication System :PCS)용 전전자환기의 프로세서간 통신제어보드의 송신대기열 관리에 이용될 수 있다.
도 1을 보면 종래기술의 통신제어보드의 메시지송신과정의 블록도가 도시되는데, 도시한 바와 같이 이 통신제어보드는 메모리(10), 직접메모리액세스(Direct Memory Access(DMA);20), 선입선출버퍼(First-in First-out Buffer(FIFO);30) 및 질렬통신제어기(SCC; 40)으로 이루어진다.
상기 메모리(10)는 구체적으로 DRAM 또는 SRAM으로 이루어지며, 그 메모리 공간에는 메시지를 송신할 프로세서의 윈도우목록, 송신을 대기하고 있는 대기 메시지, 직접메모리액세스 의 액세스를 대기하고 있는 직접메모리액세스 대기열 블록 등이 포함된다.
직접메모리액세스(DMA;20)는 송신버퍼식별자를 포함하고 있으며, 이 DMA는 메모리의 특정블럭의 대에터를 도시치 않는 CPU 의 지원없이 하드웨어전송하는 소자이다.
그리고 FIFO(30)은 10바이트내지 256바이트의 다양한 가변렝스를 가지를 메시지들을 들어오는 순서대로 바로 전송하는 소자이다.
직렬통신제어기(SCC;40)는 상기 FIFO(30)으로부터 입력되는 바이트단위의 데이터를 비트단위로 바꿔서 원거리 직렬전송하는 소자이다.
메시지의 송신순서는 직접메모리액세스(20)가 메모리(10)의 메모리액세스 대기열블럭에 있는 메시지들을 직접메모리액세스(20)에 있는 하나의 송신버퍼식별자에 의해 세팅하여 직렬통신제어기(40)을 거쳐 송신된다.
도 2는 종래 기술의 통신제어보드내 메모리에서의 메시지 송신구성을 도시하는데, 도시한바와 같이 각 프로세서메모리의 윈도우 목록(100)에 링크되어 있는 송신메시지 즉 대기메시지들(200) 을 메시지 송신 프로세서 모듈이 직접메모리 액세스 대기열에 대기시키면 도 1의 직렬통신 제어기(40)가 하나의 송신 버퍼 식별자(400)를 사용하여 한 번에 하나의 메시지를 송신하도록 되어 있다.
즉 상위제어계블럭에서 다른 상위/하위 제어계블럭으로 송신하고자하는 메시지가 발생하면,프로세서간 통신제어보드로 메시지의 송신을 요구하게된다. 메시지의 송신을 요구받은 프로세서간 통신제어보드는 목적지 프로세서별로 관리되는 슬라이딩 윈도우 프로토콜을 통하여 요구받은 메시지의 송신순서를 결정하게된다. 송신순서가 결정된 메지지들은 전송로를 따라 송신되기 위하여 직접메모리액세스 대기열(Direct Memory Access Queue: DMA Queue)에서 자신의 송신순서를 대기한다. 그러면 직접 메모리액세스는 직접메모리액세스 대기열의 메시지를 한 번에 하나씩 송신하며, 직접메모리액세스 대기열에 더 이상 송신할 메시지가 없을 경우 송신작업을 종료하게된다.
상기 종래의 메시지 전송방법에 의하면 하나의 메시지를 송신하기 위하여 슬라이딩 윈도우 프로토콜에 의하여 송신순서가 이미 결정된 메시지를 다시 한 번 직접메모리액세스 대기열에 대기시키는 작업이 필요하며, 직접메모리액세스 제어기는 한 번에 하나의 메시지를 송신하고 다음 메시지를 송신하기 위하여 레지스터를 다시 세팅하여 다음메시지를 송신해야 하는 오버헤드가 발생하는 문제점이 있었다.
본 발명은 상기의 배경하에서 안출된 것으로, 송신버퍼식별자를 1개만 정의하여 사용하던 것을 64개로 정의하여 사용하며, 그 형태를 처음의 송신버퍼식별자에서 64번째의 송신버퍼식별자가 고리형태로 구성된 링버퍼(ring buffer)형태로 구성하여 종래 기술에서의 직접메모리액세스 대기열을 대체하는 기능을 할 수 있으며, 송신버퍼 식별자는 직렬통신제어기에 의해 관리되므로 하나의 메시지를 송신할 때마다 직접메모리액세스제어기의 레지스터를 세팅하던 오버헤드를 완전히 제거할 수 있는 전전자교환기의 프로세서간 통신방법을 제공하는 것을 목적으로 한다.
도 1 은 종래 기술의 통신제어보드의 메시지의 송신과정을 도시한 블럭도,
도 2 는 종래 기술의 통신제어보드내 메모리에서의 메시지 송신의구성을 도시한 도면,
도 3 은 본 발명의 통신제어보드의 메시지송신과정을 도시한 블록도,
도 4는 본 발명의 통신제어보드내 메모리에서의 메시지의 송신의 구성을 도시한 도면,
도 5는 본 발명이 적용되는 메시지 송신관리의 흐름도.
<도면의 주요 부분에 대한 부호의 설명>
10 : 메모리 20: 직접메모리액세스
30 : 선입선출버퍼 40 : 직렬통신제어기
100 : 윈도우목록 200 : 대기메시지들
300 : 직접메모리액세스 대기열 400 : 송신버퍼식별자
상기의 목적을 달성하기 위한 본 발명의 전전자교환기의 프로세서간 통신제어보드 송신대기열관리방법은, 전전자교환기 상위제어계블럭내의 프로세서간 통신제어보드의 송신대기열 관리방법에 있어서, 상기 통신제어보드는 한 프로세서로부터 다른 프로세서로 메시지를 송신하기 위해 프로세서 윈도우목록, 대기메시지,64개의 송신버퍼식별자 블록을 포함하고 있는 메모리수단 및 상기 메모리수단으로부터 전송되는 메시지를 들어오는대로 바로 전송하는 선입선출버퍼(FIFO)를 내장하고 있으며, 상기 선입선출버퍼(FIFO)로부터의 바이트단위의 데이터를 비트단위로 바꿔서 다른프로세서로 원거리 직렬전송하는 직렬통신제어기(SCC)를 구비하며, 상기 메모리의 소프트웨어 프로그램의 메모리 스페이스를 줄이도록 상기 직렬통신제어기가 상기 64개의 송신버퍼식별자를 관리하는 것을 특징으로 하는 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법을 제공한다.
이때 상기 송신버퍼식별자는 링버퍼형태로된 것을 특징으로 한다.
이하 첨부도면을 참조로하여 본 발명의 일실시예에 대해 구체적으로 설명한다.
도면에 있어서 동일 유사의 구성요소에 대해서는 동일 유사의 도면부호를 부여한다.
도 3은 본 발명의 통신제어보드에서의 메시지송신과정의 블록도를 도시하는데, 상기 송신제어보드는 프로세서 윈도우 목록, 대기메시지 및 송신버퍼식별자 블록을 포함하고 있는 DRAM 또는 SRAM으로 구성된 메모리(10),메시지의 입력즉시 바로 전송하는 선입선출버퍼(FIFO;30)을 내장하고 있는 직렬통신제어기(SCC;40) 으로 구성된다. 본 발명에서는 도 1의 종래 기술에서의 직접메모리액세스(DMA;20)가 삭제되고, 따라서 메모리(10)에서 직접메모리액세스 대기열 블록이 삭제된다.
또한 종래 기술에서는 각 하드웨어 블록들이 별개의 칩이 사용되었으나, 본 발명에서는 하나의 칩 내부에 각 기능 블록들이 내장된 칩을 사용한다.
한편 상기 FIFO(30)는 16바이트의 내장형의 FIFO이다. 그리고 상기 송신버퍼 식별자는 메모리에서 64개가 변수선언으로 정의 된다. 이 64개의 송신버퍼 식별자는 직렬통신 제어기(40)가 관리한다.
메시지 송신흐름은 송신버퍼식별자가 직접액세스메모리 대기열의 기능을 대신하므로 대기메시지들을 송신 소프트웨어모듈에서 목적지 프로세서별 윈도우에 링크되어 있는 메시지들을 송신 순서에 따라 송신버퍼 식별자에 세팅하고 세팅이 완료된 송신버퍼 식별자의 레디비트(Ready bit)를 "1"로 세팅하여 직렬통신 제어기(40)에 의해 송신되고 다음번 송신버퍼식별자의 메시지들이 차례로 송신되는 순서로된다.
도4는 본 발명의 통신 제어보드내 메모리에서의 메시지송신순서의 구성을 도시하는데, 도 1에 도시한바와 같은 직접메모리액세스 대기열(300)을 삭제하고 대신 송신버퍼식별자(400)를 64개로 확장하여 직접메모리 액세스 대기열의 기능을 대체하며,그 구성은 처음과 끝의 버퍼가 이어지는 형태의 링버퍼 구성을 가진다. 도 3의 직렬송신제어기(40)는 원칩 콘트롤러로된 하드웨어로 송신버퍼식별자를(400) 관리하므로 고속 송신에 적합하다. 또한 송신버퍼 식별자는 로컬 프로세서로 사용되는 MC68360의 듀얼포트램에 존재하게되므로 직접메모리 액세스 대기열이 사용하던 메모리 스페이스(실례로 28,000바이트)가 불필요하게된다.
도면에서 보는 바와 같이 송신버퍼식별자(400)는 각각의 대기 메시지들에 대응하여 전송순서에 따라 차례로 전송하도록 되어있다. 따라서 송신성능이 개선된다.
도 5은 본 발명이 적용되는 송신 관리의 흐름도로서, 하나의 메시지가 생성되는 지점으로부터 직렬통신제어기에 의하여 송신이 완료되어 송신버퍼식별자가 회수하는 절차를 보여주고 있다.
한 프로세서의 상위제어계블럭에서 다른 프로세서의 타 제어블럭으로 송신할 메시지가 발생하면 상기 상위제어계블럭은 프로세서간 통신제어보드의 듀얼포트램(Dual Port RAM : DPRAM)에 송신하고자하는 메시지를 기록하여 프로세서간 통신제오보드에게 메시지의 송신을 요구하게된다(S1).
메시지의 송신을 요구받은 프로세서간 통신제어보드는 송신할 메시지의 목적지 프로세서를 참조하여 목적지 프로세서별로 관리되는 슬라이딩 윈도우 프로토콜을 통하여 송신할 메시지의 송신순서를 결정하게된다.(S2)
송신순서가 결정된 메시지들은 목적지 프로세서별 윈도우에 링크되어 자신의 송신순서가 오기를 대기한다.(S3)
상기 슬라이딩 윈도우 프로토콜은 OSI Layering 에 의한 데이터통신 7계층 모델 즉 물리적 계층, 데이텅링크계층, 통신망계층, 트랜스포트계층, 세션계층, 제출계층 및 응용계층 중의 2번째인 계층2 (데이터 링크계층)에 해당하는 프로코콜로서 흐름제어를 관장하는 일반적인 방법이다.
메시지 송신 소프트웨어 모듈에서는 목적지 프로세서별 윈도우에 링크되어 있는 메시지들을 송신 순서에 따라 순차적으로 송신버퍼식별자에 세팅한다.(S4) 세팅이 완료된 송신버퍼식별자의 레디비트(Ready bit)를 "1"로 세팅하여 직렬통신제어기로하여금 해당메시지를 송신하도록 한다. 직렬통신제어기는 항상 다음번에 송신할 송신버퍼식별자의 레디비트를 감시하고 있다가 레디비트가 "1"로 세팅되면 송신버퍼식별자의 내용을 참조하여 그것에 대응하는 메시지를 송신한다. 하나의 메시지가 송신완료되면 송신버퍼식별자의 레디비트를 "0"으로 클리어하여 사용완료된 송신버퍼식별자를 회수한다. (S5)
직렬통신제어기는 다음번 송신버퍼식별자의 레디비트를 감시한다.본 발명에서는 메시지송신 소프트웨어 모듈이 송신할 메시지를 직접메모리액세스 대기열을 거치지 않고 곧바로 송신버퍼식별자에 세팅하는 것이다. 송신 소프트웨어 모듈이 송신할 메시지를 송신버퍼식별자에 세팅하면 그 이후의 동작은 직렬통신제어기에 의하여 관리되며, 소프트웨어의 개입이 불필요하므로 송신성능을 개선하였고 또한 프로세서간 고속송신에 적용할 수 있다.
상기 기술한 바와같은 본 발명의 프로세서간 통신 방법에 의하면 메시지의 송신 시 직접메모리액세스 대기열에 등록하던 작업이 삭제되었기 때문에 송신시 필요한 시간이 대폭 감소하고, 송신 식별자의 관리가 직렬송신제어기의 하드웨어에 의하여 이루어지므로 소프트웨어 프로그램의 개입이 줄어들므로서 고속 송신에 대응할 수 있고 직접메모리액세스 대기열에 사용하던 메모리 스페이스를 다른 용도로 활용할 수 있으므로 메모리 절약효과를 얻을 수 있다.
지금까지 본 발명을 일 실시예를 참조로하여 기술하였지만 본 발명은 이에 한정되지 않으며 이하의 부속청구범위의 사상 및 영역을 일탈치 않는 범위내에서 당업자에 의해 여러 가지로 수정 및 변경실시될 수 있다.

Claims (2)

  1. 전전자교환기 상위제어계블럭내의 프로세서간 통신제어보드의 송신대기열 관리방법에 있어서, 상기 통신제어보드는 한 프로세서로부터 다른 프로세서로 메시지를 송신하기 위해 프로세서 윈도우목록, 대기메시지,64개의 송신버퍼식별자 블록을 포함하고 있는 메모리수단 및 상기 메모리수단으로부터 전송되는 메시지를 들어오는대로 바로 전송하는 선입선출버퍼(FIFO)를 내장하고 있으며, 상기 선입선출버퍼(FIFO)로부터의 바이트단위의 데이터를 비트단위로 바꿔서 다른프로세서로 원거리 직렬전송하는 직렬통신제어기(SCC)를 구비하며, 상기 메모리의 소프트웨어 프로그램의 메모리 스페이스를 줄이도록 상기 직렬통신제어기가 상기 64개의 송신버퍼식별자를 관리하는 것을 특징으로 하는 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법.
  2. 제 1항에 있어서, 상기 송신버퍼식별자는 링버퍼형태로된 것을 특징으로 하는 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법.
KR1019970075678A 1997-12-27 1997-12-27 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법 KR100293363B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970075678A KR100293363B1 (ko) 1997-12-27 1997-12-27 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970075678A KR100293363B1 (ko) 1997-12-27 1997-12-27 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법

Publications (2)

Publication Number Publication Date
KR19990055723A true KR19990055723A (ko) 1999-07-15
KR100293363B1 KR100293363B1 (ko) 2001-07-12

Family

ID=37527257

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970075678A KR100293363B1 (ko) 1997-12-27 1997-12-27 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법

Country Status (1)

Country Link
KR (1) KR100293363B1 (ko)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930007472B1 (ko) * 1990-12-31 1993-08-11 한국전기통신공사 전전자 교환기의 입출력 제어장치
JP3192009B2 (ja) * 1992-11-02 2001-07-23 日本電信電話株式会社 転送制御方式
KR950010483B1 (ko) * 1992-12-29 1995-09-18 한국전기통신공사 전전자교환기의 신호단말망에 접속된 신호버스정합보드에서의 메시지 송신방법
KR950022597A (ko) * 1993-12-01 1995-07-28 김광호 피포메모리를 이용한 프로세서간 통신장치
KR0145539B1 (ko) * 1995-04-18 1998-08-17 김주용 전전자 교환기의 프로세서간 통신보드 콘트롤 칩 간소화 방법

Also Published As

Publication number Publication date
KR100293363B1 (ko) 2001-07-12

Similar Documents

Publication Publication Date Title
US6847645B1 (en) Method and apparatus for controlling packet header buffer wrap around in a forwarding engine of an intermediate network node
KR100506253B1 (ko) 데이터 통신 시스템에서 전송 지연을 최소화하기 위한장치 및 방법
US20080126564A1 (en) Multiple context single logic virtual host channel adapter supporting multiple transport protocols
US20080123672A1 (en) Multiple context single logic virtual host channel adapter
US20080059686A1 (en) Multiple context single logic virtual host channel adapter supporting multiple transport protocols
KR870003630A (ko) 패킷 스위칭 시스템 및 이를 이용한 네트워크 동작방법
JP2507230B2 (ja) インタ―フェ―ス装置および方法並びに通信アダプタ
US7827324B2 (en) Method of handling flow control in daisy-chain protocols
JPH11239163A (ja) Lan間フロー制御方法及びスイッチ
KR100293363B1 (ko) 전전자교환기의 프로세서간 통신제어보드의 송신대기열 관리방법
JP5313155B2 (ja) 時分割多重化モードにおけるデータ伝送方法及びシステム
JPH06276205A (ja) ネットワークシステム
JP4014061B2 (ja) ネットワーク装置
CN112637027B (zh) 基于uart的帧边界界定装置及发送方法和接收方法
CN214480674U (zh) 桥接器及组合式网络
KR100363886B1 (ko) 멀티레이어 패킷 스위치 시스템에 있어서 네트웍 프로세싱모듈의 인터페이스 방법 및 이를 위한 멀티레이어 패킷스위치 시스템
JP2003289315A (ja) パケット転送装置およびパケット転送方法
WO2023185237A1 (zh) 报文传输的方法及装置
JP2953362B2 (ja) Lanのスイッチング装置
JPH0621925A (ja) 多重化伝送路通信制御方式
JPS6285533A (ja) 分散形パケツト交換機システム
KR950003680B1 (ko) 전전자 교환기의 공통선 신호방식을 위한 메세지 큐 관리방법
JP2564499B2 (ja) 送信データのフロー制御方法
KR20010083748A (ko) 통신 시스템의 교환기의 입출력 정합장치
JPH056942B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070329

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee