KR19990055312A - 모니터의 트리거신호 공급회로 - Google Patents

모니터의 트리거신호 공급회로 Download PDF

Info

Publication number
KR19990055312A
KR19990055312A KR1019970075244A KR19970075244A KR19990055312A KR 19990055312 A KR19990055312 A KR 19990055312A KR 1019970075244 A KR1019970075244 A KR 1019970075244A KR 19970075244 A KR19970075244 A KR 19970075244A KR 19990055312 A KR19990055312 A KR 19990055312A
Authority
KR
South Korea
Prior art keywords
square wave
supply circuit
wave signal
voltage
transistor
Prior art date
Application number
KR1019970075244A
Other languages
English (en)
Inventor
우상언
Original Assignee
전주범
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자 주식회사 filed Critical 전주범
Priority to KR1019970075244A priority Critical patent/KR19990055312A/ko
Publication of KR19990055312A publication Critical patent/KR19990055312A/ko

Links

Landscapes

  • Television Receiver Circuits (AREA)

Abstract

본 발명은 모니터 화면에 발생되는 지터(jitter) 현상을 방지하기 위하여 전원회로의 PWM 제어신호가 수평편향회로의 PWM 제어신호와 동기되도록 한 모니터의 전원회로에 관한 것으로서, 이러한 본 발명은, 수평주파수가 일정 주파수 이상으로 높아지면 액티브 로우의 제어신호를 출력하고, 의 주파수를 가지는 구형파신호를 출력하는 마이콤; 상기 마이콤으로부터 하이 레벨의 제어신호가 출력되면 상기 구형파신호를 뮤트시키고, 로우 레벨의 제어신호가 출력되면 상기 구형파신호가 전류 미러회로로 인가되도록 하는 스위칭부; 상기 수평주파수와 동일한 주파수를 가지는 플라이백펄스를 출력하는 플라이백 트랜스포머; 및 상기 구형파신호가 뮤트될 때에는 플라이백펄스를 전원회로로 인가하고, 상기 구형파신호가 인가될 때에는 구형파신호가 로우 레벨인 구간에서만 상기 플라이백펄스를 전원회로로 인가하는 상기 전류 미러회로로 구성된 것을 특징으로 한다.
따라서 본 발명은, 전원회로의 스위칭 동작이 트리거신호에 동기되어 이루어지기 때문에 화면의 지터(jitter) 현상이 제거되고, 수평주파수가 높아지더라도 파워 트랜지스터의 스위칭 손실을 억제할 수 있기 때문에 낭비되는 소비전력을 절감할 수 있는 효과가 있다.

Description

모니터의 트리거신호 공급회로 ( Circuit for supplying trigger signal for a monitor's SMPS )
본 발명은 모니터의 전원회로에 관한 것으로서, 특히 모니터 화면에 발생되는 지터(jitter) 현상을 방지하기 위하여 전원회로의 PWM 제어신호가 수평 편향회로의 PWM 제어신호와 동기되도록 모니터의 전원회로로 트리거신호를 공급하는 회로에 관한 것이다.
일반적으로, 모니터는 컴퓨터의 비디오 카드로부터 수신된 영상 신호와 동기 신호를 입력받아 CRT 화면에 정보를 디스플레이하는 장치로서, 영상 신호를 처리하기 위한 비디오 계통과, 수직 및 수평 편향을 위한 편향 계통 및 전원 계통 등으로 구성된다. 여기서, 상기한 모니터의 전원 계통은 모니터 내의 각 부분에서 필요로 하는 전압을 적절히 공급해주는 역할을 수행하는 바, 이에 관련된 기술로 최근 선형 전원(Linear Power Supply)보다 소형, 경량이면서 효율이 높은 SMPS(Switched Mode Power Supply)라는 스위칭 전원이 급속히 발전하고 있는 추세에 있다.
도 1은 일반적인 종래의 스위칭 전원회로(SMPS)를 도시하고 있는 바, 이는 직류 전원 공급부(110)와, 변압기(120)와, 파워 트랜지스터(130)와, PWM 제어기(140)와, 전압 궤환부(150)와, 절전모드 수행부(160)로 구성되어 있다.
도 1을 참조하여 일반적인 스위칭 전원(SMPS)의 회로 동작을 살펴보면, 먼저 100V 혹은 220V의 상용 교류 전원이 퓨우즈를 통하여 인가되면, 라인 필터(L1,L2)와 캐패시터(C1,C2,C3)는 L·C 공진 작용에 의하여 교류 전원을 통해 유입되는 노이즈를 제거하는 동시에, 브리지 다이오드(D1) 및 PWM 제어기(140)가 동작하면서 발생되는 고주파 노이즈가 AC 입력 라인을 타고 외부로 나가는 것을 차단한다.
한편, 상기 라인 필터(L1,L2)와 캐패시터(C1,C2,C3)를 통과한 교류 전압은 브리지 다이오드(D1)에서 정류되어 돌입 전류 방지용 저항(Rs)을 통해 평활용 콘덴서(C4)에서 평활되어 직류 전압(Vi)으로 변환된 후, 변압기(120)의 1차측 권선에 인가된다. 이와 동시에 상기 브리지 다이오드(D1)에서 정류된 정류 전압은 PWM 제어기(140)의 Vcc단에 스타트저항(Rg)을 통해 인가되어 PWM 제어기(140)를 동작시키게 되고, 상기 PWM 제어기(140)로부터 출력된 제어 신호에 의해 파워 트랜지스터(130)가 온/오프( ON/OFF )된다.
즉, 상기 직류 전압(Vi)이 인가되면, 캐패시터(C5)에 직류 전압이 충전됨에 따라 PWM 제어기(140)의 공급 전원(Vcc)이 기동 전압에 도달하게 되어, 상기 PWM 제어기(140)가 작동되어 PWM 제어신호를 발생하고, 이 PWM 제어신호에 의해 파워 트랜지스터(130)가 온/오프된다. 상기 파워 트랜지스터(130)가 상기 PWM 제어기(140)내의 발진기 주기에 따라 일정 시간동안 '온' 상태를 유지하다 '오프' 상태로 천이하면, 변압기(120)의 1차측 권선에서 2차측 권선으로 유기되는 유도 기전력이 발생하게 된다.
이때, 상기 변압기(120)는 상기 PWM 제어신호에 의해 2차측 권선에서 요구되는 교류 전압을 출력하게 된다. 이와 같은 동작을 반복하여 상기 변압기(120)의 2차측 권선에서 출력된 교류 전압은 다이오드와 캐패시터를 통하여 직류 전압(Vo,Vom)으로 변환된다. 상기 변압기(120)가 정상적으로 동작하면, 변압기의 삼차권선에서 출력되는 전압이 PWM 제어기(140)의 Vcc단으로 인가되어 PWM 제어기(140)가 정상상태의 작동을 할 수 있도록 한다.
그러나, 변압기(120)에서 출력된 직류 전압(Vo,Vom)이 기준전압 이상으로 상승하게 되면 과전압에 의한 회로 소자의 파손이 발생하게 되어 전원회로의 수명을 단축시킬 수 있기 때문에, 일반적으로 스위칭 전원회로에는 변압기(120)의 이차측에서 출력되는 직류전압을 일정전압으로 유지시키기 위해 전압 궤환부(150)를 구비하고 있다.
이를 보다 상세하게 설명하면, 변압기(120)에서 출력되는 높은 전위의 직류 전압(VA)은 변압기(120)의 입력전압이나 파워 트랜지스터(130)의 턴 온기간에 따라 가변되는데, 상기 직류 전압이 일정 전압보다 높아지면 에러앰프(151)의 출력단전압이 낮아져서 포토 커플러의 발광부(PC1)를 통해 많은 전류가 흐르게 된다. 이때, 이 발광부(PC1)는 그만큼 많은 빛을 발광하고, 포토 커플러의 수광부(PC2)는 많은 빛을 수광하는데 수광부(PC2)는 이 광신호를 전기적인 신호로 변환하여 정상시보다 높은 전위의 피드백 전압(Vfb)이 PWM 제어기(140)로 인가된다.
이와 같이 피드백 전압이 높아지면 PWM 제어기(140)는 온 타임이 짧은 PWM 제어신호를 출력하고, 파워 트랜지스터(130)의 온 타임이 짧아짐에 따라 변압기(120)의 1차측에서 2차측으로 유기되는 유도 기전력이 낮아지면서, 변압기(120)의 출력 직류전압이 정상 전압을 유지할 수 있도록 한다.
한편, 일반적인 모니터에는 절전기능이 구비되어 있는 바, 사용자가 일정시간동안 키입력을 하지 않으면 PC는 모니터로 수평동기신호나 수직동기신호를 출력하지 않게 되고, 이때 마이콤(미도시)은 액티브 상태의 절전모드 수행신호를 절전모드 수행부(160)로 출력한다. 이 절전모드 수행부(160)는 변압기(120)의 2차측 출력전압을 차단하여 모니터의 각 회로부로 전원이 인가되지 못하도록 함으로써, 모니터의 절전기능이 수행된다.
물론, 상기와 같이 절전모드가 수행되더라도 마이콤으로는 5V 구동전원이 지속적으로 인가되는 바, 사용자가 키입력을 하면 PC가 이를 감지하여 수평동기신호와 수직동기신호를 모니터로 출력하고, 마이콤은 액티브 상태의 절전모드 수행신호를 해제하여 모니터의 각 부로 정상 상태의 전원이 공급되도록 한다.
또한, PWM 제어기(140)의 Rt/Ct단자로는 트리거신호가 인가되는데, 이는 일반적으로 FBT에서 출력되는 동기신호(sync.signal)가 트랜스(T1)의 일차측으로부터 이차측으로 유기되고 직류성분이 캐패시터(C6)에 의해 차단되면서 생성되는데, 이 순수 교류성분의 트리거신호가 다이오드(D1)를 통해 PWM 제어기(140)의 Rt/Ct단자로 인가되면 PWM 제어기(140)는 이 트리거신호와 동기된 주파수의 PWM 제어신호를 출력한다.
즉, 이 트리거신호는 수평동기신호의 주파수와 동일한 주파수가 되는데, 다중모드 모니터에서 모니터가 고해상도 모드로 구현될수록 수평 주파수가 높아지게 된다. 즉, 수평 주파수는 31 ∼ 84 KHz로 가변되는 동안에, 수평 주파수가 60 KHz이상으로 높아지면 파워 트랜지스터의 스위칭 손실이 증가하고 이로 인하여 낭비되는 소비전력이 증가하는 문제점이 있다.
따라서, 본 발명은 상기와 같은 종래 기술의 문제점을 해결하기 위하여 안출된 것으로서, 모니터가 고해상도 모드로 동작하여 수평 동기신호의 주파수가 높아지면 제어 IC로 제공되는 트리거신호의 주파수가 수평 주파수의 로 감소하도록 하는 모니터의 트리거신호 공급회로를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명의 회로는, 수평주파수가 일정 주파수 이상으로 높아지면 액티브 로우의 제어신호를 출력하고, 의 주파수를 가지는 구형파신호를 출력하는 마이콤; 상기 마이콤으로부터 하이 레벨의 제어신호가 출력되면 상기 구형파신호를 뮤트시키고, 로우 레벨의 제어신호가 출력되면 상기 구형파신호가 전류 미러회로로 인가되도록 하는 스위칭부; 상기 수평주파수와 동일한 주파수를 가지는 플라이백펄스를 출력하는 플라이백 트랜스포머; 및 상기 구형파신호가 뮤트될 때에는 플라이백펄스를 전원회로로 인가하고, 상기 구형파신호가 인가될 때에는 구형파신호가 로우 레벨인 구간에서만 상기 플라이백펄스를 전원회로로 인가하는 상기 전류 미러회로로 구성된 것을 특징으로 한다.
또한, 본 발명의 다른 회로는, 의 주파수를 가지는 구형파신호를 출력하는 마이콤; 수평주파수에 따라 전압이 가변되는 스캔 B+전압이 일정전압 이하일 때에는 상기 마이콤에서 출력되는 구형파신호를 뮤트시키고, 스캔 B+전압이 일정전압 이상일 때에는 상기 구형파신호가 전류 미러회로로 인가되도록 하는 스위칭부; 상기 수평주파수와 동일한 주파수를 가지는 플라이백펄스를 출력하는 플라이백 트랜스포머; 및 상기 구형파신호가 뮤트될 때에는 플라이백펄스를 전원회로로 인가하고, 상기 구형파신호가 인가될 때에는 구형파신호가 로우 레벨인 구간에서만 상기 플라이백펄스를 전원회로로 인가하는 상기 전류 미러회로로 구성된 것을 특징으로 한다.
도 1은 일반적인 모니터의 전원회로를 도시한 회로도,
도 2는 본 발명에 따른 모니터의 트리거신호 공급회로를 도시한 제1실시 예도,
도 3은 본 발명에 따른 모니터의 트리거신호 공급회로를 도시한 제2실시 예도이다.
* 도면의 주요 부분에 따른 부호의 명칭
21,31: 마이콤 22,32: 스위칭부
23,33: 플라이백 트랜스포머 24,34: 전류 미러회로
Q21,Q31,Q32: 스위칭 트랜지스터 Q22,Q23: 트랜지스터
Q33,Q34: npn형 트랜지스터 ZD21,ZD31,ZD32: 제너다이오드
R21∼R23,R31∼R36: 저항
이하, 첨부된 도면을 참조하여 본 발명의 실시 예에 대하여 상세하게 설명하면 다음과 같다.
도 2는 본 발명에 따른 모니터의 트리거신호 공급회로의 제1실시 예를 도시하고 있고, 도 3은 본 발명에 따른 모니터의 트리거신호 공급회로의 제2실시 예를 도시하고 있다.
도 2를 참조하면, 모니터의 트리거신호 공급회로는 수평주파수가 일정 주파수 이상으로 높아지면 액티브 로우의 제어신호(CS0)를 출력하고 의 주파수를 가지는 구형파신호( )를 출력하는 마이콤(21)과, 이 마이콤(21)으로부터 하이 레벨의 제어신호가 출력되면 구형파신호를 뮤트시키고 로우 레벨의 제어신호가 출력되면 구형파신호가 전류 미러회로(24)로 인가되도록 하는 스위칭부(22)와, 수평주파수와 동일한 주파수를 가지는 플라이백펄스(FBP)를 출력하는 플라이백 트랜스포머(23)와, 구형파신호가 뮤트될 때에는 플라이백펄스(FBP)를 전원회로로 인가하고 구형파신호가 인가될 때에는 구형파신호가 로우 레벨인 구간에서만 플라이백펄스를 전원회로로 인가하는 전류 미러회로(24)로 구성된다.
여기서, 스위칭부(22)는 제어신호(CS0)에 의해 턴 온/턴 오프되는 스위칭 트랜지스터(Q21)로 구성되고, 전류 미러회로(24)는 스위칭부(22)와 베이스단이 접속되고 구동전원(Vcc)과 저항(R21)을 통해 콜랙터단이 접속되며 에미터단은 접지된 npn형의 제1트랜지스터(Q22)와, 상기 제1트랜지스터(Q22)의 콜랙터단과 콜랙터단이 상호 접속되고 베이스단을 통해 플라이백펄스가 인가되며 에미터단을 통해 동기신호(sync.signal)를 전원회로로 공급하는 npn형의 제2트랜지스터(Q23)로 구성된다.
물론, 제2트랜지스터(Q23)의 에미터단으로부터 전원회로로 인가되는 동기신호(sync.signal)는 트리거신호로 변환되어 전원회로의 제어 IC로 공급되는 바, 이 제어 IC에서 출력되는 PWM 제어신호가 트리거신호와 동기된다.
상기와 같이 구성된 제1실시 예의 동작을 살펴보면 다음과 같다.
일반적으로, 다중모드 모니터에서 마이콤(21)은 수평 주파수에 따른 비디오 모드별로 레벨이 가변되는 제어신호를 출력하는데, 이는 표 1과 같다.
31∼47KHz 47∼60KHz 60∼84KHz
CS0 High High Low
CS1 High Low Low
CS2 Low Low Low
즉, 제어신호(CS0)는 수평 주파수가 60 KHz이상으로 고주파수일 때 액티브 로우 레벨로 출력되는데, 제어신호(CS0)가 하이 레벨일 때에는 스위칭 트랜지스터(Q21)가 턴 온되면서 마이콤(21)에서 출력되는 구형파신호를 뮤트시킨다. 따라서 제1트랜지스터(Q22)는 턴 오프되고, 제2트랜지스터(Q23)의 에미터 출력전압은 플라이백 트랜스포머(23)에서 출력되는 플라이백펄스(FBP)에 따라 달라진다.
플라이백 트랜스포머(23)는 일차측 권선의 일단으로 제공되는 고압발생용 B+전압을 수평구동신호에 따라 스위칭하면서 2차측 권선으로 고압, 포커스전압 및 스크린전압을 발생하여 CRT의 애노드단과 그리드단으로 제공하는 동시에 수평구동신호와 동일한 주파수의 플라이백펄스(FBP)를 출력하는데, 이 플라이백펄스가 제2트랜지스터(Q23)의 베이스단으로 인가된다. 이때, 제너다이오드(ZD21)와 저항(R22)은 제2트랜지스터(Q23)의 베이스단자로 오프셋(offset)전압을 제공하여 제2트랜지스터(Q23)가 활성영역 내에서 동작할 수 있도록 한다.
이러한 제2트랜지스터(Q23)는 베이스단으로 인가되는 플라이백펄스와 동일한 파형의 동기신호(sync.signal)를 에미터단으로 출력하고, 이 동기신호가 전원회로로 인가되는 과정에서 트리거신호로 생성된 후 제어 IC의 Rt/Ct단자로 인가된다.
한편, 모니터가 고해상도 모드로 동작하여 마이콤(21)에서 출력되는 제어신호(CS0)가 액티브 로우 레벨로 천이하면, 스위칭 트랜지스터(Q21)는 턴 오프되고 마이콤(21)에서 출력되는 ( )의 구형파신호( )는 캐패시터(C21)와 저항(R23)을 거쳐 제1트랜지스터(Q22)의 베이스단으로 입력된다. 이때, 제1트랜지스터(Q22)는 구형파신호가 하이 레벨인 구간에서 턴 온되고 구형파신호가 로우 레벨인 구간에서는 턴 오프된다.
제1트랜지스터(Q22)가 턴 온되면 제1트랜지스터(Q22)의 콜랙터단과 제2트랜지스터(Q23)의 콜랙터단이 접지되기 때문에 제2트랜지스터(Q23)의 에미터단으로는 신호가 출력되지 않는데, 이때 플라이백 트랜스포머(23)로부터 플라이백펄스(FBP)가 입력되더라도 에미터단으로는 출력되지 않는다. 그러나, 제1트랜지스터(Q22)가 턴 오프되면 제1트랜지스터(Q22)의 콜랙터단이 하이 레벨로 천이되고, 제2트랜지스터(Q23)는 베이스단으로 입력되는 플라이백펄스를 에미터단으로 출력한다.
즉, 모니터가 저해상도 모드로 구동할 때에는 플라이백 트랜스포머에서 출력되는 플라이백펄스가 원래 주파수로 전원회로로 인가되고, 모니터가 고해상도 모드로 구동할 때에는 플라이백 트랜스포머에서 출력되는 플라이백펄스의 주파수가 로 감소한 후 전원회로로 인가된다.
도 3에는 본 발명의 제2실시 예가 도시되어 있는 바, 이를 참조하여 본 발명의 제2실시 예에 따른 모니터의 트리거신호 공급회로를 살펴보면 다음과 같다.
도 3을 참조하면, 이는 의 주파수를 가지는 구형파신호( )를 출력하는 마이콤(31)과, 수평주파수에 따라 전압이 가변되는 스캔 B+전압이 일정전압 이하일 때에는 마이콤(31)에서 출력되는 구형파신호를 뮤트시키고 스캔 B+전압이 일정전압 이상일 때에는 마이콤에서 출력되는 구형파신호가 전류 미러회로(34)로 인가되도록 하는 스위칭부(32)와, 수평주파수와 동일한 주파수를 가지는 플라이백펄스(FBP)를 출력하는 플라이백 트랜스포머(33)와, 마이콤에서 출력되는 구형파신호가 뮤트될 때에는 플라이백펄스(FBP)를 전원회로로 인가하고, 구형파신호가 인가될 때에는 구형파신호가 로우 레벨인 구간에서만 플라이백펄스를 전원회로로 인가하는 전류 미러회로(34)로 구성된다.
여기서, 스위칭부(32)는 스캔 B+전압을 분압하는 제1분압저항(R31) 및 제2분압저항(R32)과, 이 제2분압저항(R32)에 인가되는 전압이 제너전압 이상으로 높아지면 도통되는 제너다이오드(ZD31)와, 이 제너다이오드(ZD31)가 도통되면 턴 온되도록 바이어스된 제1스위칭 트랜지스터(Q31)와, 이 제1스위칭 트랜지스터(Q31)가 턴 온되면 턴 오프되도록 바이어스되어 마이콤(31)에서 출력되는 의 구형파신호가 전류 미러회로(34)의 제1npn형 트랜지스터(Q33)의 베이스단으로 인가되도록 하는 제2스위칭 트랜지스터(Q32)로 구성된다.
또한, 전류 미러회로(34)는 스위칭부(Q32)의 와 베이스단이 접속되고 구동전원(Vcc)과 저항(R34)을 통해 콜랙터단이 접속되며 에미터단은 접지된 제1npn형 트랜지스터(Q33)와, 상기 제1npn형 트랜지스터(Q33)의 콜랙터단과 콜랙터단이 상호 접속되고 베이스단을 통해 플라이백펄스(FBP)가 인가되며 에미터단을 통해 동기신호를 전원회로로 공급하는 제2npn형 트랜지스터(Q34)로 구성된다.
물론, 제2npn형 트랜지스터(Q34)의 에미터단으로부터 전원회로로 인가되는 동기신호(sync.signal)는 트리거신호로 변환되어 전원회로의 제어 IC로 공급되는 바, 이 제어 IC에서 출력되는 PWM 제어신호가 트리거신호와 동기된다.
상기와 같이 구성된 본 발명에 따른 제2실시 예의 동작은 다음과 같다.
일반적으로 화면크기가 대형이고 고해상도 모드의 비디오 모드를 지원하는 모니터는 수평주파수에 따라 가변되는 B+전압이 고압에 영향을 주지 못하도록 하기 위하여 고압회로와 편향회로를 분리하여 사용하는데, 고압을 발생하기 위한 고압발생용 B+전압은 일정하게 고정되어 플라이백 트랜스포머(33)로 제공되고, 수평편향을 위한 스캔 B+전압은 수평주파수가 31KHz ∼ 84KHz로 변하는 동안에 약 45V ∼ 145V로 가변된다.
모니터의 수평주파수가 설정주파수(예를 들면, 64KHz) 이하로 동작할 때에는 스캔 B+전압이 설정전압(수평주파수가 64KHz일 때, 약 110V)보다 낮기 때문에 제2분압저항(R32)에 인가되는 전압이 제너전압보다 작게 되어 제너다이오드(ZD31)는 도통하지 않고, 따라서, 제1스위칭 트랜지스터(Q31)는 턴 오프되고, 제2스위칭 트랜지스터(Q32)의 베이스단으로 저항(R33)을 통해 구동전원(Vcc)이 인가되어 제2스위칭 트랜지스터(Q32)는 턴 온된다.
이 제2스위칭 트랜지스터(Q32)가 턴 온되면 마이콤(21)에서 출력되는 구형파신호가 뮤트된다. 따라서 제1npn형 트랜지스터(Q33)는 턴 오프되고, 제2npn형 트랜지스터(Q34)의 에미터 출력전압은 플라이백 트랜스포머(33)에서 출력되는 플라이백펄스(FBP)에 따라 달라진다.
플라이백 트랜스포머(33)는 일차측 권선의 일단으로 제공되는 고압발생용 B+전압을 수평구동신호에 따라 스위칭하면서 2차측 권선으로 고압, 포커스전압 및 스크린전압을 발생하여 CRT의 애노드단과 그리드단으로 제공하는 동시에 수평구동신호와 동일한 주파수의 플라이백펄스(FBP)를 출력하는데, 이 플라이백펄스가 제2npn형 트랜지스터(Q34)의 베이스단으로 인가된다. 이때, 제너다이오드(ZD32)와 저항(R35)은 제2npn형 트랜지스터(Q34)의 베이스단자로 오프셋(offset)전압을 제공하여 제2npn형 트랜지스터(Q34)가 활성영역 내에서 동작할 수 있도록 한다.
이러한 제2npn형 트랜지스터(Q34)는 베이스단으로 인가되는 플라이백펄스와 동일한 파형의 동기신호(sync.signal)를 에미터단으로 출력하고, 이 동기신호가 전원회로로 인가되는 과정에서 트리거신호로 생성된 후 제어 IC의 Rt/Ct단자로 인가된다.
한편, 모니터가 고해상도 모드로 동작하여 수평주파수가 설정주파수인 64KHz이상으로 동작하면 스캔 B+전압이 설정전압인 110V보다 높아지는데, 제1분압저항(R31)과 제2분압저항(R32)에 의해 분압되어 제2분압저항(R32)에 인가되는 전압이 제너전압보다 높아지면서 제너다이오드(ZD21)가 도통된다. 즉, 제1스위칭 트랜지스터(Q31)가 턴 온되고 제2스위칭 트랜지스터(Q32)의 베이스단이 접지되면서 제2스위칭 트랜지스터(Q32)가 턴 오프된다.
이때, 마이콤(21)에서 출력되는 ( )의 구형파신호( )는 캐패시터(C31)와 저항(R35)을 거쳐 제1npn형 트랜지스터(Q33)의 베이스단으로 입력된다. 이때, 제1npn형 트랜지스터(Q33)는 구형파신호가 하이 레벨인 구간에서 턴 온되고 구형파신호가 로우 레벨인 구간에서는 턴 오프된다.
제1npn형 트랜지스터(Q33)가 턴 온되면 제1npn형 트랜지스터(Q33)의 콜랙터단과 제2npn형 트랜지스터(Q34)의 콜랙터단이 접지되기 때문에 제2npn형 트랜지스터(Q34)의 에미터단으로는 신호가 출력되지 않는데, 이때 플라이백 트랜스포머(33)로부터 플라이백펄스(FBP)가 입력되더라도 에미터단으로는 출력되지 않는다. 그러나, 제1npn형 트랜지스터(Q33)가 턴 오프되면 제1npn형 트랜지스터(Q33)의 콜랙터단이 하이 레벨로 천이되고, 제2npn형 트랜지스터(Q34)는 베이스단으로 입력되는 플라이백펄스를 에미터단으로 출력한다.
즉, 모니터가 저해상도 모드로 구동할 때에는 플라이백 트랜스포머(33)에서 출력되는 플라이백펄스(FBP)가 원래 주파수로 전원회로로 인가되고, 모니터가 고해상도 모드로 구동할 때에는 플라이백 트랜스포머에서 출력되는 플라이백펄스의 주파수가 로 감소한 후 전원회로로 인가된다.
이러한 회로를 모든 수평주파수에 적용하여 항상 의 트리거신호가 모니터의 전원회로로 인가되도록 하면, 수평주파수가 31KHz인 저해상도 모드에서는 전원회로의 제어 IC에서 출력되는 PWM 제어신호의 주파수, 즉 전원회로의 스위칭 주파수가 15.5KHz로 되는데, 이는 가청 주파수이기 때문에 스위칭하는 소리가 발생하게 된다. 따라서, 본 발명에서와 같이 수평주파수가 낮을 때에는 수평주파수의 트리거신호가 모니터의 전원회로로 인가되도록 하고, 수평주파수가 높을 때에는 의 트리거신호가 모니터의 전원회로로 인가되도록 한다.
이상에서 살펴본 바와 같이 본 발명의 회로는, 수평주파수가 설정주파수보다 낮을 때에는 수평주파수와 동일한 주파수의 트리거신호를 전원회로로 인가하고, 수평주파수가 설정주파수보다 높을 때에는 의 트리거신호를 전원회로로 인가함으로써, 전원회로의 스위칭 동작이 이 트리거신호에 동기되어 이루어지기 때문에 화면의 지터(jitter) 현상이 제거되고, 수평주파수가 높아지더라도 파워 트랜지스터의 스위칭 손실을 억제할 수 있기 때문에 낭비되는 소비전력을 절감할 수 있는 효과가 있다.

Claims (5)

  1. 수평주파수가 일정 주파수 이상으로 높아지면 액티브 로우의 제어신호를 출력하고, 의 주파수를 가지는 구형파신호를 출력하는 마이콤;
    상기 마이콤으로부터 하이 레벨의 제어신호가 출력되면 상기 구형파신호를 뮤트시키고, 로우 레벨의 제어신호가 출력되면 상기 구형파신호가 전류 미러회로로 인가되도록 하는 스위칭부;
    상기 수평주파수와 동일한 주파수를 가지는 플라이백펄스를 출력하는 플라이백 트랜스포머; 및
    상기 구형파신호가 뮤트될 때에는 플라이백펄스를 전원회로로 인가하고, 상기 구형파신호가 인가될 때에는 구형파신호가 로우 레벨인 구간에서만 상기 플라이백펄스를 전원회로로 인가하는 상기 전류 미러회로로 구성된 것을 특징으로 하는 모니터의 트리거신호 공급회로.
  2. 제1항에 있어서, 상기 전류 미러회로는 스위칭부와 베이스단이 접속되고 구동전원과 저항을 통해 콜랙터단이 접속되며 에미터단은 접지된 npn형 제1트랜지스터와, 상기 제1트랜지스터의 콜랙터단과 콜랙터단이 상호 접속되고 베이스단을 통해 플라이백펄스가 인가되며 에미터단을 통해 트리거신호를 전원회로로 공급하는 npn형 제2트랜지스터로 구성된 것을 특징으로 하는 모니터의 트리거신호 공급회로.
  3. 의 주파수를 가지는 구형파신호를 출력하는 마이콤;
    수평주파수에 따라 전압이 가변되는 스캔 B+전압이 일정전압 이하일 때에는 상기 마이콤에서 출력되는 구형파신호를 뮤트시키고, 스캔 B+전압이 일정전압 이상일 때에는 상기 구형파신호가 전류 미러회로로 인가되도록 하는 스위칭부;
    상기 수평주파수와 동일한 주파수를 가지는 플라이백펄스를 출력하는 플라이백 트랜스포머; 및
    상기 구형파신호가 뮤트될 때에는 플라이백펄스를 전원회로로 인가하고, 상기 구형파신호가 인가될 때에는 구형파신호가 로우 레벨인 구간에서만 상기 플라이백펄스를 전원회로로 인가하는 상기 전류 미러회로로 구성된 것을 특징으로 하는 모니터의 트리거신호 공급회로.
  4. 제3항에 있어서, 상기 스위칭부는 스캔 B+전압을 분압하는 제1분압저항 및 제2분압저항과, 상기 제2분압저항에 인가되는 전압이 제너전압 이상으로 높아지면 도통되는 제너다이오드와, 상기 제너다이오드가 도통되면 턴 온되도록 바이어스된 제1스위칭 트랜지스터와, 상기 제1스위칭 트랜지스터가 턴 온되면 턴 오프되도록 바이어스되어 마이콤에서 출력되는 구형파신호가 전류 미러회로로 인가되도록 하는 제2스위칭 트랜지스터로 구성된 것을 특징으로 하는 모니터의 트리거신호 공급회로.
  5. 제3항에 있어서, 상기 전류 미러회로는 스위칭부와 베이스단이 접속되고 구동전원과 저항을 통해 콜랙터단이 접속되며 에미터단은 접지된 제1npn형 트랜지스터와, 상기 제1npn형 트랜지스터의 콜랙터단과 콜랙터단이 상호 접속되고 베이스단을 통해 플라이백펄스가 인가되며 에미터단을 통해 트리거신호를 전원회로로 공급하는 제2npn형 트랜지스터로 구성된 것을 특징으로 하는 모니터의 트리거신호 공급회로.
KR1019970075244A 1997-12-27 1997-12-27 모니터의 트리거신호 공급회로 KR19990055312A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970075244A KR19990055312A (ko) 1997-12-27 1997-12-27 모니터의 트리거신호 공급회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970075244A KR19990055312A (ko) 1997-12-27 1997-12-27 모니터의 트리거신호 공급회로

Publications (1)

Publication Number Publication Date
KR19990055312A true KR19990055312A (ko) 1999-07-15

Family

ID=66172432

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970075244A KR19990055312A (ko) 1997-12-27 1997-12-27 모니터의 트리거신호 공급회로

Country Status (1)

Country Link
KR (1) KR19990055312A (ko)

Similar Documents

Publication Publication Date Title
KR100465577B1 (ko) 보조 전원 장치용 고속 리셋 회로
US4734771A (en) Start-up control circuitry for a television apparatus
KR20000053263A (ko) 스위치 전원 장치용 오류 제어 회로
JP2944667B2 (ja) テレビジョン装置及びその電源
KR100512747B1 (ko) 디스플레이장치의 전원공급시스템 및 그 제어방법
KR19990055312A (ko) 모니터의 트리거신호 공급회로
KR950000287B1 (ko) 편향 주사 및 전원 스위칭 장치
KR100276494B1 (ko) 편향 회로 장치
KR19990052738A (ko) 모니터의 절전회로
JPH099174A (ja) スイッチング型の電源装置
KR19990052739A (ko) 모니터의 전원회로
KR100208990B1 (ko) 절전형 모니터의 순간 제어 장치
KR200173058Y1 (ko) 모니터의 절전회로
KR950001803Y1 (ko) 모니터의 화면 리플잡음 제거회로
KR100248290B1 (ko) 공진형 전원회로
JPH0511868A (ja) 電源回路
JPH09200647A (ja) 画像表示装置
JPH039711B2 (ko)
KR0184973B1 (ko) 모니터의 전원 공급 장치
KR19990055317A (ko) 모니터의 절전회로
EP0706257A2 (en) Switch mode power supply circuit
KR20010010485A (ko) 디스플레이장치의 절전회로
KR19990002383U (ko) 모니터의 절전회로
JP2000013633A (ja) 高圧回路
KR19990052741A (ko) 모니터의 스위칭 전원회로에 있어서 초기전원 안정화회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee