KR950001803Y1 - 모니터의 화면 리플잡음 제거회로 - Google Patents

모니터의 화면 리플잡음 제거회로 Download PDF

Info

Publication number
KR950001803Y1
KR950001803Y1 KR92015537U KR920015537U KR950001803Y1 KR 950001803 Y1 KR950001803 Y1 KR 950001803Y1 KR 92015537 U KR92015537 U KR 92015537U KR 920015537 U KR920015537 U KR 920015537U KR 950001803 Y1 KR950001803 Y1 KR 950001803Y1
Authority
KR
South Korea
Prior art keywords
voltage
pulse
output
input
outputting
Prior art date
Application number
KR92015537U
Other languages
English (en)
Other versions
KR940006659U (ko
Inventor
김우진
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR92015537U priority Critical patent/KR950001803Y1/ko
Publication of KR940006659U publication Critical patent/KR940006659U/ko
Application granted granted Critical
Publication of KR950001803Y1 publication Critical patent/KR950001803Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/24Blanking circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)
  • Television Receiver Circuits (AREA)

Abstract

내용 없음.

Description

모니터의 화면 리플잡음 제거회로
제1도는 종래 모니터의 전원회로도.
제2도는 제1도의 각부 입출력 파형도.
제3도는 제2도에 따른 화면 리플잡음 표시도.
제4도는 본 고안 모니터의 화면 리플잡음 제거회로도.
제5도는 제4도의 각부 입출력 파형도.
제6도는 제5도에 따른 화면 리플잡음 표시도.
* 도면의 주요부분에 대한 부호의 설명
5 : 주파수 분주부 6 : 앤드게이트
7 : 증폭부
본 고안은 모니터의 화면 리플잡음 제거회로에 관한 것으로, 특히 고화질을 요구하는 모니터에 있어서 수평 주사기간동안 오프타임에 발생되는 과도현상에 의한 화면리플잡음을 수평귀선기간에 발생하도록 하여 모니터에 디스플레이 되는 리플잡음을 제거하는 모니터의 화면리플잡음 제거회로에 관한 것이다.
제1도는 종래 모니터의 전원 회로로서 입력되는 임의의 전압으로 강압시켜 전원을 공급하는 전원트랜스부(10)와, 상기 전원트랜스부(10)의 포트(p2)에서 출력되는 전압을 정류하여 출력하는 정류부(20)와, 상기 정류부(20)에서 출력되는 전압과 기준전압을 비교하고 그에 따라 제어신호를 출력하는 제어부(30)와, 상기 제어부(30)에서 출력되는 전압에 의해 온/오프제어되는 스위칭소자(Q1)와, 플라이백 펄스를 2차측코일(L4)로 여기시켜 그 여기된 전압을 기준전압제어부(30)에서 출력되는 펄스와 동기되어 스위칭하도록 동기펄스를 출력하는 펄스트랜스부(40)로 구성된다.
이와같이 구성된 종래 모니터의 전원회로 동작을 상세히 설명하면 스타팅저항(R1)에 의해 전압(Vcc)이 제일 먼저 스위칭소자(Q1)의 베이스에 인가되어 스위칭소자(Q1)를 턴-온시킨다.
이후 콘덴서(C2)를 통한 전압이 전원트랜스부(10)의 포트(P1)에 입력되고 이에따라 전원트랜스부(10)는 구동하여 포트(P1)에 입력되는 전압을 스위칭소자(Q1)의 온/오프동작에 의해 코일(L1)을 통해 전류를 흘리게 되고 아울러 저항(R2), 콘덴서(C1)를 통한 전압이 전원트랜스부(10)의 코일(L2)를 통해 포트(P2)로 출력되어 정류부(20)에 입력된다.
이에따라 정류부(20)는 이 입력되는 전압을 정류하여 기준전압 제어부(30)에 입력하게 되고 그에 따라 기준전압제어부(30)는 이 전압을 제어하여 스위칭하기 위한 펄스를 출력하여 스위칭소자(Q1)를 온/오프 제어한다.
아울러 전원트랜스(10)의 포트(P3)에서 출력되는 전류는 저항(R4)를 통해 1차접지로 흐르게 된다.
이때 제2도의 (b)와 같은 파형의 수평플라이백펄스(H, F)가 펄스트랜스부(40)의 1차측코일(L3)에 인가되고 이 1차측코일(L3)에 흐르는 전류가 2차측코일(L4)로 여기되어 제3도에 도시한 (a)와 같은 파형의 펄스가 되어 다이오드(D1), 저항(R3)를 통해 제어부(30)에서 설정되어 출력되는 펄스와 동기되어 스위칭소자(Q1)를 제어하게 된다.
이에따라 스위칭소자(Q1)의 턴-온 시점은 항상 수평플라이백펄스(H, F)의 시작점과 같게 되고 아울러 턴-오프시점은 기준전압에 의해 설정되어 출력되는 펄스에 의해 스위칭된다.
그러나 이러한 수평플라이백펄스에 의한 스위칭동작으로 제1도의 A점의 파형은 제3도의 (c)와 같이 수평주사기간동안 (T2)의 오프시점에서 발생되는 과도현상으로 리플잡음이 발생하게 되고 제3도의 (d)에 도시된 바와같이 화면에 리플잡음이 디스플레이되는 문제점이 있었다.
따라서 본 고안의 목적은 수평주사기간에 발생되는 리플잡음을 수평귀선기간에 발생토록하여 화면에 디스플레이되는 리플잡음을 제거하도록 모니터의 화면 리플잡음 제거회로를 제공함에 있다.
이러한 본 고안의 목적은 수평플라이백 펄스의 주파수를 플립플롭으로 분주하는 주파수분주부와, 상기 주파수 분주부에서 출력되는 펄스를 수평플라이백 펄스와 조합하고 그 결과를 출력하는 앤드게이트와, 상기 앤드게이트에서 출력된 전압을 증폭하여 펄스트랜스를 구동하기 위한 전압을 공급하는 증폭부를 구성함으로써 달성되는 것으로 이하 본 고안을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
제4도는 본 고안 모니터의 화면 리플잡음 제거회로로서 이에 도시한 바와같이 입력되는 전압을 임의의 전압으로 강하시켜 전원을 공급하는 전원트랜스부(1)와, 상기 전원트랜스부(1)의 포트(P2)에서 출력되는 전압을 정류하여 출력하는 정류부(2)와, 상기 정류부(2)에서 출력되는 기준전압과 비교하고 그에 따른 제어신호를 출력하는 제어부(3)와, 상기 제어부(3)에서 출력되는 전압에 의해 온/오프 제어되는 스위칭소자(Q1)와, 입력되는 플라이백펄스(H, F)의 주파수를 플립플롭으로 분주시켜 출력하는 주파수분주부(5)와, 상기 주파수 분주부(5)에서 출력되는 펄스와 플라이백펄스(H, F)를 논리조합하고 그 결과를 출력하는 앤드게이트(6)와, 상기 앤드게이트(6)에서 출력되는 전압을 증폭하여 출력하는 증폭부(7)와, 상기 증폭부(7)에서 출력되는 전압으로 구동하여 임피이던스를 정합시켜 펄스파를 출력하는 펄스트랜스부(4)로 구성한다.
이와같이 구성한 본 고안의 동작 및 효과를 제5도, 제6도를 참조하여 상세히 설명하면 스타팅저항(R1)에 의해 전압(Vcc)이 제일먼저 스위칭소자(Q1)의 베이스에 인가되어 스위칭소자(Q1)를 턴-온시킨다.
이후 콘덴서(C2)를 통한 전압이 전원트랜스부(1)의 포트(P1)에 입력되고 이에따라 전원트랜스부(1)는 구동하여 포트(P1)에 입력되는 전압을 스위칭소자(Q1)의 온/오프동작에 따라 코일(L1)을 통해 스위칭소자(Q1)의 에미터로 흐르게 되며 아울러 저항(R2), 콘덴서(C1)를 통한 전압이 전원트랜스부(1)의 코일(L2)를 통해 포트(P2)로 출력되어 정류부(2)에 입력된다.
이에따라 정류부(2)는 이 입력되는 전압을 정류하여 제어부(3)에 입력하게 되고 제어부(3)는 이 전압을 기준전압과 비교하여 그차만큼 펄스를 출력하여 스위칭소자(Q1)를 온/오프제어하게 되는데, 이때 제5도의 (b)와 같은 파형의 수평플라이백펄스(H, F)가 저항(R6)를 통해 주파수 분주부(5)에 입력된다.
이에따라 주파수분주부(5)는 이 입력되는 수평플라이백펄스(H, F)의 주파수를 T플립플롭으로 1/2로 분주시켜 제5도의 (c)와 같은 파형의 펄스를 만든후 출력하여 앤드게이트(6)의 한단자에 입력하게 되고 아울러 앤드게이트(6)의 타단자에는 수평플라백펄스(H, F)가 입력됨에 따라 앤드게이트(6)는 두 단자에 입력되는 신호가 모두 "하이"일때만 그 결과로 "하이" 전위를 출력하게 되고 그 이외의 모든 경우에는 "로우" 전위를 출력함에 따라 앤드게이트(6)의 조합결과 출력은 제5의 (d)와 같은 파형의 펄스가 되어 출력되어지고 이 출력펄스를 증폭부(7)에 입력하게 된다.
이에따라 펄스트랜스부(4)는 1차측코일(L3)에 입력되는 전압에 의해 구동하여 전압을 2차측코일(L4)로 여기시키고 그 여기된 전압은 제5도의 (a)와 같은 파형의 동기신호로 출력되어 상기한 제어부(3)에서 출력되는 펄스와 동기되어져 스위칭소자(Q1)을 온/오프 제어하게 되는 것이다.
상기 동기신호는 수평주파수의 1/2인 주파수가 되고 아울러 A점의 파형은 제5도의 (e)와 같은 파형이 되어 주평주사기간(T2)이 아닌 수평귀선기간(T1)에서 스위칭소자(Q1)의 온/오프 동작점이 되는 것이다.
이상에서 상세히 설명한 바와같이 본 고안은 스위칭동작에 의해 발생되는 화면 리플잡음을 수평주사기간이 아닌 수평귀선기간에 발생토록 함으로써 제6도에 도시한 바와같이 화면에는 리플잡음이 디스플레이 되지 않으므로 화질이 개선되는 효과가 있다.

Claims (1)

  1. 수평플라이백펄스(H, F)의 주파수를 분주시켜 출력하는 주파수 분주부(5)와, 상기 주파수 분주부(5)에서 출력되는 주파수와 수평플라이백펄스(H, F)의 주파수를 조합하여 그 결과를 출력하는 앤드게이트(6)와, 상기 앤드게이트(6)에서 출력되는 펄스를 증폭하여 출력하는 증폭부(7)와, 상기 증폭부(7)에서 출력되는 전압으로 구동하여 임피이던스를 정합시켜 펄스를 출력하는 펄스트랜스부(4)를 포함하여 된것을 특징으로 한 모니터의 화면 리플잡음 제거회로.
KR92015537U 1992-08-18 1992-08-18 모니터의 화면 리플잡음 제거회로 KR950001803Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92015537U KR950001803Y1 (ko) 1992-08-18 1992-08-18 모니터의 화면 리플잡음 제거회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92015537U KR950001803Y1 (ko) 1992-08-18 1992-08-18 모니터의 화면 리플잡음 제거회로

Publications (2)

Publication Number Publication Date
KR940006659U KR940006659U (ko) 1994-03-25
KR950001803Y1 true KR950001803Y1 (ko) 1995-03-15

Family

ID=19338632

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92015537U KR950001803Y1 (ko) 1992-08-18 1992-08-18 모니터의 화면 리플잡음 제거회로

Country Status (1)

Country Link
KR (1) KR950001803Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102102559B1 (ko) * 2019-08-01 2020-04-21 주식회사 가은테크 욕실용 공기정화기

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102102559B1 (ko) * 2019-08-01 2020-04-21 주식회사 가은테크 욕실용 공기정화기

Also Published As

Publication number Publication date
KR940006659U (ko) 1994-03-25

Similar Documents

Publication Publication Date Title
KR900008233B1 (ko) 수평 편향 귀선 시간 절환 회로
JPS6260875B2 (ko)
KR950001803Y1 (ko) 모니터의 화면 리플잡음 제거회로
KR930004006B1 (ko) 비데오 표시장치용 다주사속도 편향회로
US4829414A (en) Circuit for generating a constant high voltage for CRT deflection in response to multi-frequency horizontal sync input signal
US4890043A (en) Arrangement for generating a sawtooth current
KR950000287B1 (ko) 편향 주사 및 전원 스위칭 장치
KR100276494B1 (ko) 편향 회로 장치
JPS62272763A (ja) 電源装置
KR0123418B1 (ko) 모니터의 뮤트신호 발생회로
KR100203404B1 (ko) 편향구동회로
KR970004252A (ko) 스위칭형 전원 장치
US4415842A (en) Television receiver start-up circuit
JP2638250B2 (ja) 表示装置
KR100260884B1 (ko) 모니터의 전원주파수 동기화회로
JPH0737407Y2 (ja) 高圧回路
KR870000552B1 (ko) 고압 안정화회로
KR19980043782U (ko) 텔레비전 수상기에서 수평출력구동회로
KR970005656Y1 (ko) 모니터의 대기 모드제어 회로
JPS5840869B2 (ja) デンゲンソウチ
KR0140104Y1 (ko) 티브이의 섬광잡음 제거회로
SU1290561A1 (ru) Выходной каскад кадровой развертки
KR930004521Y1 (ko) 스큐우(skew)점핑 펄스의 콘트롤 회로
KR20000011112U (ko) 모니터에 있어서 dc/dc 컨버터의 소프트 스타트회로
KR20000011117U (ko) 모니터의 b+전압 뮤트회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20050302

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee