KR19990038629A - 주전산기ⅲ의 프린터 인터페이스 검증장치 - Google Patents

주전산기ⅲ의 프린터 인터페이스 검증장치 Download PDF

Info

Publication number
KR19990038629A
KR19990038629A KR1019970058449A KR19970058449A KR19990038629A KR 19990038629 A KR19990038629 A KR 19990038629A KR 1019970058449 A KR1019970058449 A KR 1019970058449A KR 19970058449 A KR19970058449 A KR 19970058449A KR 19990038629 A KR19990038629 A KR 19990038629A
Authority
KR
South Korea
Prior art keywords
printer
signal
state
processor
parallel interface
Prior art date
Application number
KR1019970058449A
Other languages
English (en)
Inventor
홍영진
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019970058449A priority Critical patent/KR19990038629A/ko
Publication of KR19990038629A publication Critical patent/KR19990038629A/ko

Links

Landscapes

  • Accessory Devices And Overall Control Thereof (AREA)

Abstract

본 발명은 주전산기Ⅲ의 프린터 인터페이스 검증장치에 관한것으로서, SCM의 병렬 인터페이스 어댑터와 프린터 사이에 설치되는 프린터 인터페이스 검증부의 동작에 따라 프린터의 상태를 확인함으로써, SCM보드에 프린터가 접속되지 않는 시스템 환경에서 SCM보드의 프린터 관련 로직이 정상적으로 동작하는지를 판단할수 있도록 한 것이다. 이와 같은 본 발명은 읽기/쓰기 신호, 칩선택 신호를 발생하며 인터럽트 요구 신호를 외부로부터 전송받는 프로세서와; 읽기/쓰기 신호, 칩선택 신호를 프로세서로부터 전송받고, 인터럽트 요구 신호를 상기 프로세서에 전송하며, 인가 신호를 발생하는 병렬 인터페이스 어댑터와; 병렬 인터페이스 어댑터로부터 인가된 신호를 프린터측에 전송하고, 프린터측으로부터 전달받은 응답/비지 신호를 상기 병렬 인터페이스 어댑터로 전송하여 프린터의 사용가능 상태를 검지하는 프린터 상태 검지수단을 포함하는 것을 특징으로 한다.

Description

주전산기Ⅲ의 프린터 인터페이스 검증장치
본 발명은 주전산기Ⅲ의 프린터 인터페이스에 관한것으로서, 보다 상세하게는 주전산기Ⅲ의 시스템 제어보드와 출력 수단인 프린터사이에 프린터 상태 검지부가 설치되고, 이 프린터 상태 검지부에 의하여 시스템 제어보드의 프린터 인터페이스가 정상적으로 동작하는지를 검사하고 판단할수 있는 주전산기Ⅲ의 프린터 인터페이스의 검증장치에 관한 것이다.
일반적인 주전산기Ⅲ 시스템은 도 1에 도시된 바와 같이, 시스템 버스(System Bus)를 공유하며, 다수개의 프로세서로 구성되는 마이크로 프로세서(MPU) 보드(10 ~ 10n); 상기 시스템 버스를 공유하며, 각 데이터를 저장 및 판독하도록 다수개의 메모리를 탑재한 메모리 보드(12); 상기 시스템 버스에 연결된 각 시스템을 제어하기 위한 시스템 제어 보드(System Control Module : 이하 "SCM"이라 약칭함)(16); 각 MPU 보드(10 ~ 10n)로부터 입/출력 요구를 받아 이를 처리하고, SCM(16)과 입/출력 주변 장치들 사이에서 브이엠이 버스(VME Bus) 또는 스카시(SCSI : Small Computer System Interface) 버스를 통해 전송되는 데이터를 버퍼링하는 입/출력 처리(IOP) 보드(14)로 구성된다.
이와 같이 구성된 주전산기Ⅲ 시스템에서, 특정 데이터를 출력하고자 하는 경우에 마이크로 프로세서(10a ~ 10n)는 사용자가 요구한 데이터에 대한 어드레스를 시스템 버스에 구동시키고, 이후 메모리 보드(12)로부터 해당 어드레스에 저장되어 있는 데이터를 프린터와 같은 출력 수단을 통해 사용자에게 제공한다.
다시 말해, 컴퓨터 입/출력 버스의 정보 흐름을 관리하고 입/출력 제어를 가지는 마이크로 프로세서(10a ~ 10n)는 프로그램 메모리로부터 제어 명령어를 받아 프린터 인터페이스를 통하여 프린터를 제어한다. 그러므로, 프린터가 직접 SCM(16)에 접속되어 있는 상태에서는, 메모리 보드(12)에 저장되어 있는 데이터중, 원하는 데이터를 프린터로 출력하는 경우에 마이크로 프로세서(10a ~ 10n)에 명령이 전달되고, 이후 마이크로 프로세서(10a ~ 10n)는 데이터를 메모리 보드(12)로부터 패치한다. 그리고 입/출력 제어보드(14)를 제어하는 마이크로 프로세서(10a ~ 10n)에 의하여 원하는 데이터가 프린터를 통해 제공된다.
그러나, 종래 기술에 의한 주전산기Ⅲ에서 출력장치인 프린터를 통해 데이터를 출력하는 경우에 프린터가 SCM에 부착되어 있지 않는 상태에서 프로세서는 데이터를 전송하고, 이후 프린터 에러등의 오류 메시지를 전송하는등 데이터 처리에 시간이 지연되고 또한, 프린터가 동작전에 올바르게 설정되어 있는지를 확인할수 없어 이에 따른 시간이 소비되고 시스템 성능이 저하되는 문제점이 있었다.
즉, SCM에 프린터가 접속되지 않는 시스템 환경에서는 프린터의 상태가 데이터를 받아 들일수 있는 상태인지 또는 프린터가 오프라인 상태에 있는지를 알수가 없고, 이에 따라 프린터 동작시에 프린터가 데이터를 수신할수 없는 상태에서도 오로지 사용자는 기다리기만 하고, 프린터가 정지되는 일도 발생되어 시간이 지영되는 문제점이 있었다.
따라서, 본 발명의 목적은 주전산기Ⅲ의 SCM에 프린터를 직접 접속시키지 않은 상태에서도, SCM보드의 프린터 관련 로직이 정상적으로 동작하는지를 확인하기 위하여 프린터 상태 검지부가 SCM의 병렬 인터페이스 어댑터와 프린터사이에 설치되고, 프린터 상태 검지부의 동작에 따라 SCM보드의 프린터 관련 로직을 검증할수 있도록 하는 주전산기Ⅲ의 프린터 인터페이스의 검증장치를 제공함에 있다.
도 1은 일반적인 주전산기Ⅲ 시스템의 구성도.
도 2는 본 발명에 따른 프린터 상태 검지부를 포함하는 주전산지Ⅲ 시스템의 개략적인 블록도.
도 3은 도 2의 프린터 상태 검지부의 상세 블록도.
도 4는 도 3의 프린터 인터페이스부가 동작할 때 검증 과정을 보인 상태 천 이도.
도 5는 도 4의 상태 천이도에 따른 동작 타이밍도.
<도면의 주요부분에 대한 부호의 설명>
20 : 프로세서 22 : 병렬 인터페이스 어댑터
24 : 프린터 상태 검지부 26 : 토글 스위치
28 : 프린터 인터페이스부 30 : 프린터
상기와 같은 목적을 달성하기 위한 본 발명에 따른 프린터 인터페이스의 검증장치는, 읽기/쓰기 신호, 칩선택 신호를 발생하며 인터럽트 요구 신호를 외부로부터 전송받는 프로세서와; 상기 읽기/쓰기 신호, 칩선택 신호를 프로세서로부터 전송받고, 인터럽트 요구 신호를 상기 프로세서에 전송하며, 인가 신호를 발생하는 병렬 인터페이스 어댑터(Parallel Interface Adaptor : 이하 "PIA"라 약칭함)와; 상기 PIA로부터 인가된 신호를 프린터측에 전송하고, 프린터측으로부터 전달받은 응답/비지 신호를 상기 PIA로 전송하여 프린터의 사용가능 상태를 검지하는 프린터 상태 검지수단을 포함하는 것을 특징으로 한다.
여기서, 상기 프린터 상태 검지수단은 리셋 신호, 클럭 신호 및 토글 스위치의 스위칭값과 병렬 인터페이스 어댑터에서 인가되는 인가신호에 따라 아이들 상태부터 비지/응답 신호를 발생하는 상태로 순차적으로 천이되어 프린터의 동작 상태를 검증하는 것을 특징으로 한다.
이하, 본 발명의 바람직한 실시예를 첨부된 도면을 참고하여 상세히 설명하면 다음과 같다.
도 2는 본 발명에 따른 주전산기에서 프린터의 가동여부 확인장치를 포함하는 주전산기Ⅲ 시스템의 개략적인 블록도이다. 이에 도시된 바와 같이 프로세서(20)로부터 발생되는 어드레스, 읽기/쓰기 신호, 칩선택 신호를 전송받고 인터럽트 요구신호를 프로세서로 전송하는 PIA(22)와, PIA(22)부터 프린터 인터페이스의 검증 동작을 위하여 발생되는 인가신호를 받아 프린터(30)로 전송하며, 프린터(30)로부터 발생되는 비지/응답(Busy/Ack)신호를 PIA(22)로 전송하도록 PIA(22)와 프린터(30)사이에 제공되는 프린터 상태 검지부(24)로 구성된다. 그리고 프로세서(20)로부터 전송받는 데이터는 PIA(22)를 통해 프린터(30)로 전송되어 출력된다.
프린터 상태 검지부(24)는 도 3에 도시된 바와 같이, SCM의 프린터 인터페이스 검증을 수행하는 프린터 인터페이스부(28)와, "1" 또는 "0"값의 스위칭에 의하여 프린터 인터페이스의 정상동작 유무를 검증하는 토글 스위치(26)로 구성된다.이와 같은 프린터 인터페이스부(28)의 전체적인 동작은 프린터 인터페이스의 정상적인 검증동작을 위하여 PIA(22)로부터 발생되는 인가신호를 프린터(30)로 전송하고, 프린터(30)로부터 전송되는 프린터의 상태 신호 즉, 비지/응답신호를 PIA(22)로 전송하도록 되어 있다.
도 4는 도 3의 프린터 상태 검지부(24)가 동작할 때 검증 과정을 보인 상태 천이도로서, PIA(22)로부터 인가되는 인가신호와 토글 스위치(26)의 값에 따라 프린터 상태 검지부(24)의 상태가 천이되는 것을 보여주고, 이와 같은 상태 천이도에 따른 프린터 상태 검지부(24)의 동작 타이밍을 도 5에 도시하고 있다.
여기에서, 도 5에 도시된 동작 타이밍도에 사용된 주요 신호에 대해 설명하면 다음과 같다.
먼저, (A)는 시스템에서 회로의 타이밍을 맞추는데 사용되는 클록 신호로서, 클록 발생기에서 되풀이하여 신호가 발생되며, (B)의 리셋신호는 클럭 신호와 함께 프린터 상태 검지부에 인가된다.
(C)는 프린터 인터페이스부의 상태가 천이되는 과정을 나타내고 있는 상태값을 보이고 있다.
(D)는 인가신호(STRB#)로서, PIA로부터 전송되며, "0"과 "1"의 값을 가지면서 각각의 상태값에 따라, 프린터 상태 검지부의 프린터 관련 동작상태가 천이된다.
(E)는 프린터측에서 프로세서로 전송도는 비지(busy)신호로서, 프린터가 수신불능인 상태를 나타내고, (F)는 프린터가 프로세서의 송신에 대하여 수신상태의 여부를 회답하는 응답신호다.
이와 같이 구성된 본 발명의 작용을 도 2내지 도 5을 참조하여 상세히 설명하면 다음과 같다.
먼저, 프린터 상태 검지부(24)는 SCM보드의 프린터와 관련되는 로직이 정상적으로 동작하는지의 여부를 검증하고 판단하게 되는데, 이는 토글 스위치(26)의 선택에 따라 동작된다. 즉, 토글 스위치(26)가 "0"값을 나타내면 프린터 인터페이스의 검증을 위한 동작이 수행되지 않고, "1"값으로 선택되면 정상적인 프린터 인터페이스를 수행하기 위한 동작이 수행된다.
이와 같은 프린터 상태 검지부(24)는 PIA(22)에서 출력되는 인가신호(STRB#)를 프린터(30)로 전송하며, 프린터(30)에서 전송되는 응답신호와 비지신호를 PIA(22)로 전송한다.
그러므로, 프린터 상태 검지부(24)는 토글 스위치(26)가 "1" 값을 유지하고, 또한 SCM의 프린터 인터페이스 역할을 수행하는 프린터 인터페이스부(28)에 인가되는 인가 신호의 하이(High)레벨 및 로우(Low)레벨 값에 따라 프린터 인터페이스의 관련 로직의 동작 상태를 판단하게 된다.
이러한 프린터 인터페이스부(24)의 상태가 천이되는 과정을 도 4에 도시하고 있다.
여기서, 프린터 인터페이스부(24)의 상태는 S1에서 S6까지의 상태로 구분되어 설명되며, 초기의 아이들(IDLE) 상태는 토글 스위치(26)가 "0"값을 가지고 있을때를 가리킨다.
먼저, 프린터 인터페이스부(28)는 토글 스위치(26)값이 "0"이거나 또는 토글 스위치(26)값이 "1"이고 인가신호가 하이레벨을 유지하면, 아이들 상태를 계속 유지한다. 즉, 이때는 프린터 상태 검지부(24)는 동작되지 않은 상태이다.
이후, 토글 스위치(26)가 "1"값으로 선택되고 PIA(22)로부터 인가신호가 로우레벨로 변환되면, 프린터 인터페이스부(28)는 아이들 상태에서 "S1"상태로 천이된다. 그리고 "S1"상태에서 다음 "S2"상태로는 자동으로 상태가 천이되며, 이 "S1", "S2"상태는 프린터가 데이터를 수신할수 있는 수신가능한 상태를 가리킨다. 계속하여, PIA(22)로부터 인가신호가 하이 레벨로 변환되면, "S2" 상태는 "S3"상태로 천이되고, 이후 "S3"상태부터 아이들 상태전까지 프린터(30)가 현재 사용중으로서 수신 불능상태를 가리키는 비지 신호를 가정하여, "1" 값이 프린터 상태 검지부(24)를 통하여 PIA(22)로 전송된다. 이때, "S3"상태부터 "S6"상태까지는 자동으로 상태가 천이된다.
그리고 "S6"상태는 프린터(30)에서 전송되는 응답신호를 가정하여 "0"값이 전송된다. 즉, 응답신호는 비지신호에 대한 응답을 프로세서로 전송하고 다시 프린터가 사용가능하게 되는 시점인 비지신호가 하이레벨에서 로우레벨로 변환되는 시점전에 응답신호를 가정하여 "0"값을 PIA(22)로 전송한다.
이와 같은 프린터 상태 검지부(24)의 상태가 천이되는 과정을 도 5에 도시된 동작 타이밍도를 참고하여 좀더 상세히 설명하면 다음과 같다.
먼저, 시스템에서 사용되는 회로의 타이밍을 맞추는데 사용되는 클럭 신호가 주기적으로 발생되며, 클럭 신호중 다운펄스로 되는 시점에서 리셋 신호가 하이 레벨 상태로 변환된다. 이때, 인가신호는 하이 레벨을 유지하고 또한, 토글 스위치(26)가 온(ON)상태인 "1"값으로 선택되면, 프린터 인터페이스부(28)가 동작되고 프린터 인터페이스 검증 동작을 준비한다.
프린터 인터페이스부(28)의 아이들 상태는 인가신호가 로우레벨로 변환되면서 다음 상태로 천이된다. 이 첫 단계(S1)동안에는 프린터 인터페이스부(24)에서 프린터로 인가신호를 전송하여도, 프린터로부터 아무런 신호가 전송되지 않는다. 즉, 프린터는 디세이블(Disable) 상태이다.
계속하여, 인가 신호가 로우레벨을 유지하면 다음 상태(S2)로 천이되고, 이때에도 프린터에서 전송되는 비지 신호 및 응답신호는 디세이블 상태이다. 이 두 번째(S2) 상태는 인가 신호가 로우 레벨을 계속적으로 유지하면, 상태 천이없이 계속 이 상태(S2)를 지속하다가 인가신호가 하이 레벨로 변환되는 시점 직후에 다음 상태(S3)로 천이된다.
그런다음, 세 번째 상태(S3)부터 여섯 번째 상태(S6)까지는 자동적으로 상태 천이되는데 이때, 프린터에서 전송되는 신호를 가정하여 비지 신호는 "1"값을 전송한다. 이 비지 신호는 프린터 상태 검지부(24)가 다시 아이들 상태로 돌아가기 전까지 계속적으로 유지한다. 그리고 프린터에서 전송되는 응답신호는 마지막 상태에서 액티브되어 로우 레벨값을 전송한다.
즉, 비지신호가 하이 액티브 신호라면 "S3" 상태부터 "S6"상태까지는 프린터는 수신 불능 상태 즉, 데이터를 일정 시간 동안에 수신하고 있는 상태이고, 나머지 상태는 데이터의 수신 가능상태를 나타낸다.
또한, 응답신호가 로우레벨에서 하이 레벨로 변환되는 시점은 다시 프린터가 사용가능하게 되는것으로서, 계속하여 송신할 데이터가 있으면 다음 데이터를 송신할 준비를 시작하는 시점이다.
즉, 이러한 일련의 과정은 프린터 인터페이스장치가 프린터가 SCM에 제대로 설정되었는지 또는 프린터가 정상적으로 동작되는지의 여부를 확인하기 위하여 인가신호를 전송함으로써 상태 천이가 일어나고, 프린터에서 인가되는 신호에 따라 이를 확인할 수 있다.
이상에서 상세히 설명한 바와 같이, 본 발명은 SCM의 병렬 인터페이스 어댑터와 프린터사이에 설치되는 프린터 상태 검지부 동작에 따라 SCM 보드의 프린터 관련 로직이 정상적으로 동작하는지를 확인할수 있어, SCM 보드에 프린터가 접속되지 않는 주전산기Ⅲ 시스템 환경에서 SCM보드의 프린터 관련 로직을 검증할수 있고, 또한 SCM보드의 개발 기간을 단축할수 있는 효과가 있다.

Claims (2)

  1. 읽기/쓰기 신호, 칩선택 신호를 발생하며 인터럽트 요구 신호를 외부로부터 전송받는 프로세서와; 상기 읽기/쓰기 신호, 칩선택 신호를 프로세서로부터 전송받고, 인터럽트 요구 신호를 상기 프로세서에 전송하며, 인가 신호를 발생하는 병렬 인터페이스 어댑터와; 상기 병렬 인터페이스 어댑터로부터 인가된 신호를 프린터측에 전송하고, 프린터측으로부터 전달받은 응답/비지 신호를 상기 병렬 인터페이스 어댑터로 전송하여 프린터의 사용가능 상태를 검지하는 프린터 상태 검지수단을 포함하는 것을 특징으로 하는 주전산기Ⅲ의 프린터 인터페이스 검증장치.
  2. 제 1항에 있어서, 상기 프린터 상태 검지수단은 리셋 신호, 클럭 신호 및 토글 스위치의 스위칭값과 병렬 인터페이스 어댑터에서 인가되는 인가신호에 따라 아이들 상태부터 비지/응답 신호를 발생하는 상태로 순차적으로 천이되어 프린터의 동작 상태를 검증하는 것을 특징으로 하는 주전산기Ⅲ의 프린터 인터페이스 검증장치.
KR1019970058449A 1997-11-06 1997-11-06 주전산기ⅲ의 프린터 인터페이스 검증장치 KR19990038629A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970058449A KR19990038629A (ko) 1997-11-06 1997-11-06 주전산기ⅲ의 프린터 인터페이스 검증장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970058449A KR19990038629A (ko) 1997-11-06 1997-11-06 주전산기ⅲ의 프린터 인터페이스 검증장치

Publications (1)

Publication Number Publication Date
KR19990038629A true KR19990038629A (ko) 1999-06-05

Family

ID=66087403

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970058449A KR19990038629A (ko) 1997-11-06 1997-11-06 주전산기ⅲ의 프린터 인터페이스 검증장치

Country Status (1)

Country Link
KR (1) KR19990038629A (ko)

Similar Documents

Publication Publication Date Title
US5163138A (en) Protocol for read write transfers via switching logic by transmitting and retransmitting an address
US7107343B2 (en) Method and apparatus for improved RAID 1 write performance in low cost systems
JP3134819B2 (ja) データ処理装置
US6381675B1 (en) Switching mechanism and disk array apparatus having the switching mechanism
US7124235B2 (en) USB apparatus with switchable host/hub functions and control method thereof
JPH1021176A (ja) 双方向通信認識方法、双方向通信認識装置および記憶媒体
US20100106869A1 (en) USB Storage Device and Interface Circuit Thereof
KR19990038629A (ko) 주전산기ⅲ의 프린터 인터페이스 검증장치
US6530048B1 (en) I2C test single chip
KR960016272B1 (ko) 이중화프로세서의 에러 감지/처리 장치 및 그 방법
US6629262B1 (en) Multiplexed storage controlling device
JPH10198524A (ja) ハードディスク制御装置
US11175340B1 (en) System and method for managing testing and availability of critical components on system-on-chip
JP2706027B2 (ja) プログラマブルコントローラ
KR101406455B1 (ko) 컴퓨터의 데이터 전송 장치 및 데이터 전송 채널 변경 방법
JP2710777B2 (ja) 中間制御装置のテスト回路
CN110362349B (zh) 虚拟输入管理装置及其管理方法
WO1996029654A1 (fr) Systeme de commande de l&#39;interface
KR100228337B1 (ko) 비동기방식의 테스트 장치 및 방법
JPH0869348A (ja) コンピュータシステムの省電力制御装置
JPS63150750A (ja) 疑似信号入力方式
KR101273875B1 (ko) 데이터전송 제어방법 및 그 장치
JPS63198110A (ja) 電子機器の動作速度制御方式
JPH113295A (ja) データ送受信装置
JP2003281087A (ja) メモリターゲット装置及びデータ転送システム

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid