KR19990028866A - 다른 포맷으로 인코드된 비디오 신호를 디코딩하기위한 장치 - Google Patents

다른 포맷으로 인코드된 비디오 신호를 디코딩하기위한 장치 Download PDF

Info

Publication number
KR19990028866A
KR19990028866A KR1019980700167A KR19980700167A KR19990028866A KR 19990028866 A KR19990028866 A KR 19990028866A KR 1019980700167 A KR1019980700167 A KR 1019980700167A KR 19980700167 A KR19980700167 A KR 19980700167A KR 19990028866 A KR19990028866 A KR 19990028866A
Authority
KR
South Korea
Prior art keywords
output
adaptive
decoder
data
signal
Prior art date
Application number
KR1019980700167A
Other languages
English (en)
Other versions
KR100444378B1 (ko
Inventor
존 시드니 스튜워트
Original Assignee
크리트먼 어윈 엠
톰슨 콘슈머 일렉트로닉스, 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=23993115&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=KR19990028866(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 크리트먼 어윈 엠, 톰슨 콘슈머 일렉트로닉스, 인코포레이티드 filed Critical 크리트먼 어윈 엠
Publication of KR19990028866A publication Critical patent/KR19990028866A/ko
Application granted granted Critical
Publication of KR100444378B1 publication Critical patent/KR100444378B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0065Serial concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/24Systems for the transmission of television signals using pulse code modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0046Code rate detection or code type detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0054Maximum-likelihood or sequential decoding, e.g. Viterbi, Fano, ZJ algorithms
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0067Rate matching
    • H04L1/0068Rate matching by puncturing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0008Modulated-carrier systems arrangements for allowing a transmitter or receiver to use more than one type of modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/238Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
    • H04N21/2383Channel coding or modulation of digital bit-stream, e.g. QPSK modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving encoded video stream packets from an IP network
    • H04N21/4382Demodulation or channel decoding, e.g. QPSK demodulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Artificial Intelligence (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Error Detection And Correction (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Circuits Of Receivers In General (AREA)
  • Radio Relay Systems (AREA)

Abstract

적응 수신기 장치는, 위성, 지상 또는 케이블 송신을 위하여 인코드된 비디오 신호로부터 디코드된 출력 데이터를 제공하기 위한, 적응 디코더(12)를 포함한다. 상기 장치는 다수의 코드 속도로부터 선택된 코드 속도의 함수로서 제 1의 디코드된 출력을 제공하기 위한 적응 디코더(50, 60)를 포함한다. 상기 장치는 또한 다수의 디인터리빙 기능으로부터 선택된 디인터리빙 기능에 따라 상기 제 1의 디코드된 출력을 디인터리빙하기 위한 적응 디인터리버(80, 85, 90)를 포함한다. 또한, 상기 장치는, 디코드된 출력 데이터를 제공하기 위하여, 상기 디인터리브된 출력 데이터를 처리하기 위한 출력 신호 프로세서(125)를 포함한다. 복조기는 상기 디인터리브된 출력 내에서 에러를 검출하고 정정하기 위한 적응 에러 검출기(110)를 포함할 수도 있다. 덧붙여, 신호 품질 검출기는 디코드된 출력 데이터 내의 에러의 추정 값을 제공할 수 있다. 상기 장치는, 상기 에러 추정 값에 따라, 엔코드된 비디오 신호 포맷과 호환될 수 있도록 자동적으로 구성된다.

Description

다른 포맷으로 인코드된 비디오 신호를 디코딩하기 위한 장치
지상 또는 위성 방송을 위한 디지털 텔레비전 시스템은, 다른 방법에 의하거나 다른 신호 포맷의 송신을 위하여 텔레비전 신호를 변조 및 인코드한다. 채택된 특정 방법 및 포맷은 국제적으로 인식된 규격에 의해 규정될 수 있다. 유럽 위성 통신 시스템을 위해 준비된 이러한 규격 중 하나는, 유럽 방송 연합에 의한 "위성에 의한 디지털 다중-프로그램 텔레비전을 위한 기준선(baseline) 변조/채널 코딩 시스템의 규격"(1993.11.19)이다. 이러한 시스템은 직접 비디오 방송(DVB : Direct Video Broadcast) 시스템으로 공지된 것이고, 위성 및 케이블 텔레비전 신호 분배를 담당한다. 미국에서 이미 사용중이고, 독점적인 상업 규격에 의해 한정된 다른 송신 시스템은 디지털 위성 시스템(DSS : Digital Satellite System)이다. 그러나, 송신된 신호 포맷이 공지된 표준 또는 독점적인 상업 규격에 의해 규정되는 지에 상관없이, 비디오 신호 수신기는 송신된 신호 포맷을 수신할 수 있어야 한다. 위성, 지상 및 케이블 송신과 같은 다른 형태의 송신 개념의 송신된 다른 신호 포맷을 수신하기 위한 시스템은, J.S. Stewart 등에 의한 미국 특허 제 5,497,401호("위성, 지상 및 케이블 송신된 FEC 압축-디지털 텔레비전 데이터의 다중 채널 수신기에서의 사용에 적합한 펑춰드 및 실용적인 격자 코드 상승 디코더(Punctured and Pragmatic Trellis Code Convolutional Decoder)의 비터비(Viterbi) 디코더를 위한 브랜치 머트릭(Branch Metric) 컴퓨터")에 개시되었다.
비디오 신호 수신기는 수신될 신호 포맷에 특별히 관련된 복조 및 디코딩 기능을 사용한다. 복조 기능은, 송신 시스템에 의해 사용된 변조 형태, 신호 형태 및 데이터 속도와, 단일 또는 차동(differential) 출력이 요구되는 지의 여부에 의존한다. 디코딩 기능은, 송신 시스템 인코더에 의해 사용된 인코딩 형태, 스크램블링(scrambling) 형태, 인터리빙(interleaving) 형태 및 코드 속도에 의존한다.
본 발명은 디지털 신호 처리 분야에 관한 것이고, 특히 인코드된 비디오 신호를 예컨대 위성 또는 지상 송신을 위한 다른 표준으로의 복조 및 디코딩에 관한 것이다.
도 1은, DSS 및 DVB 포맷으로 인코드된 신호를 적응적으로 복조 및 디코딩하기 위한, 본 발명의 원리에 따른 장치의 블록도.
도 2는, DSS 위성 신호 포맷을 복조 및 디코드하기 위하여 구성된, 도 1의 성분을 도시하는 블록도.
도 3은 DVB 위성 신호 포맷을 복조 및 디코드하기 위하여 구성된 도 1의 성분을 도시하는 블록도.
도 4는 DVB 케이블 신호 포맷을 복조 및 디코드하기 위하여 구성된 도 1의 기능 성분을 도시하는 블록도.
도 5는 도 1의 복조 장치의 보다 상세한 블록도.
도 6은 도 5의 복조 장치의 AGC 에러 계산 기능을 도시하는 블록도.
본 발명에 따라, 신호 처리 네트워크는 예컨대 디지털 텔레비전 신호 처리 시스템의 개념 내에서의 다중 디코딩 기능을 유리하게 수용할 수 있음이 인식되었다. 본 발명의 원리에 따라, 개시된 디지털 신호 처리 네트워크는, 예컨대 코드 속도, 디인터리빙 및 에러 처리에 관련된, 다른 형태의 디코딩 기능을 수용하는 적응 디코딩 네트워크를 제공한다.
위성, 지상 또는 케이블 송신을 위해 적합한 다수의 다른 포맷 중 하나로 인코드된 비디오 신호를 수신하고 적응적으로 처리하기 위한 시스템에 있어서, 본 발명의 원리에 따른 장치는 디코드된 출력 데이터를 제공한다. 도시된 실시예에 있어서, 상기 장치는 다수의 코드 속도로부터 선택된 코드 속도의 함수로서 제 1의 디코드된 출력을 제공하기 위한 적응 디코더를 포함한다. 상기 장치는 또한 다수의 디인터리빙 기능으로부터 선택된 디인터리빙 기능에 따라 제 1의 디코드된 출력을 디인터리빙하기 위한 적응 디인터리버를 포함한다. 또한, 상기 장치는, 디코드된 출력 데이터를 제공하기 위하여, 디인터리브된 출력 데이터를 처리하기 위한 출력 신호 프로세서를 포함한다.
본 발명의 특성에 따라, 적응 에러 디코더는, 적응 디코더 출력 내의 에러를 검출하고 정정한다.
본 발명의 다른 특성에 따라, 적응 디인터리버는 인코드된 비디오 신호를 디인터리브시키고, 적응 에러 디코더는 디인터리브된 출력 내의 에러를 검출하고 정정한다.
본 발명의 또 다른 특성에 따라, 신호 품질 검출기는 디코드된 출력 데이터 내서 에러의 추정 값을 제공한다. 상기 장치는 에러 추정 값에 따라 엔코드된 비디오 신호 포맷과 호환될 수 있도록 자동적으로 구성된다.
위성 및 케이블 텔레비전 신호와 같은 다른 신호 포맷의 신호를 복조 및 디코딩하기 위한, 본 발명에 따른 시스템은 도 1에 도시되었다. 특히 이러한 시스템은, DSS 위성, DVB 위성 또는 DVB 케이블 신호 포맷의 신호를 복조 및 디코드하기 위하여 구성될 수 있다. 이러한 구성 가능성은 세 개의 신호 포맷의 복조 및 디코딩 처리에 공통인 기능의 사용을 최대화시킴으로써 달성된다. 또한, 복조 및 디코딩 기능의 적절한 선택, 실현 및 인터페이스를 통해 이루어진다.
도 1에 있어서, 비디오 데이터로 변조된 캐리어는 안테나(15)에 의해 수신되고, 네트워크(20)에 의해 처리되고 디지털화된다. 최종 디지털 출력 신호는 복조기(10)에 의해 복조되고, 디코더(12)에 의해 디코드된다. 디코더(12)로부터의 출력은 디스플레이 장치에 의한 디스플레이에 적합한 압축 해제된 출력 비디오 데이터를 제공하기 위하여 추가로 처리된다. 복조기(10)와 디코더(12)는, 인터페이스(100)를 통해 마이크로 컨트롤러(105)에 의해 선택된 다른 형태의 복조 및 디코딩 기능을 수용하는 적응 복조 및 디코딩 네트워크이다. 복조기(10) 및 디코더(12)는 마이크로 컨트롤러 인터페이스(100)로부터의 제어 신호에 의해 구성된다. 인터페이스(100)에 의해 제공되는 제어 신호의 상태는 인터페이스(100)에 대한 마이크로 컨트롤러(105)에 의해 제공된 신호에 의해 결정된다. 도 2에 있어서, 도 1의 복조기(10)와 디코더(12)는 DSS 위성 신호 포맷을 수신하기 위해 구성된다. 도 3 및 4에 있어서, 도 1의 복조기(10)와 디코더(12)는 DVB 위성 및 DVB 케이블 신호 포맷을 각각 수신하기 위하여 구성된다. 구성 가능한 복조기(10)와 구성 가능한 디코더(12)는 예컨대 집적 회로와 같은 단일 신호 처리 장치 내에 양호하게 수용될 수 있다.
구성 가능한 복조기(10)는 DSS 및 DVB 신호 포맷의 각각을 복조하기 위해 요구되는 기능을 제공한다. 복조기(10)의 기본 기능은, 캐리어 주파수의 회복 및 트랙킹, 송신된 데이터 클럭 주파수의 회복, 및 비디오 데이터 자체의 회복이다. 또한, 복조기는, 유니트(20) 내에서의 아날로그 디지털 변환에 선행하여, 아날로그 입력 데이터를 적절하게 일정 비율로 만들기 위한 AGC 네트워크(도 5)를 포함한다. 이러한 복조기 기능은 유니트(25, 30, 35, 40 및 45)에 의해 실현된다. 타이밍 회복, 캐리어 회복, 슬라이서(slicer) 및 차동 디코더 동작은, 예컨대 Lee와 Messerschmidt에 의한 참고 문헌 "디지털 통신"(미국 보스턴의 Kluwer Academic Press에 의해 1988 출판)에서 개별적으로 공지되었고, 일반적으로 설명되어 있다.
세 개 신호 포맷 모드에서 복조기(10)에 의해 나타내어진 다른 기능 특성은 표 1에 도시되었다.
DSS 및 DVB 모드에서 복조기(10)의 기능
DSS DVB 위성 DVB 케이블
클럭 속도 속도 1 속도 2 속도 3
피드포워드 등화 없음 없음 있음
결정 피드백 등화 없음 없음 있음
초과 대역폭 계수 20 % 35 % 15 %
변조 형태 QPSK QPSK QAM
선택 가능한 신호 배열 없음 없음 있음; 64점 또는 256점
차동 출력 디코딩 없음 없음 있음
복조기(10)는, 표 1에 나열된 세 개 입력 신호를 위한 데이터 클럭 속도, 피드포워드 등화(feed forward equalization), 결정 피드백 등화, 초과 대역폭 계수(EBF), 변조 형태, 심벌 배열 및 디코딩에서의 차이를 수용한다. 클럭 속도에서의 차이는, 세 개의 입력 신호 포맷의 가장 높은 데이터 클럭 주파수와 가장 낮은 데이터 클럭 주파수에서 시스템이 동작할 수 있도록 보장함으로써, 수용된다. 다른 차이는 관련된 복조 기능을 이하에서 설명된 바와 같이 구성함으로써 수용된다.
도 5는 도 1의 복조기(10)를 보다 상세하게 도시한다. 도 5에 있어서, 안테나(15)로부터의 입력 신호는 입력 네트워크(20)에 의해 수신되고, 디지털 형태로 변환되어, 처리된다. 네트워크(20)는, 추가의 처리를 위해 적합한 더 낮은 주파수 대역으로 입력 비디오 신호를 다운변환하기 위한 무선 주파수(RF) 튜너, 중간 주파수(IF) 믹서 및 증폭 스테이지(200)를 포함한다. 네트워크(20)는 또한 이득 제어 증폭기(205)와 위상 분할 네트워크(207)를 포함한다. 위상 분할 네트워크는 수신된 비디오 신호를 직교 I 및 Q 성분으로 분할한다. 증폭기(205)는, 네트워크(20) 내의 아날로그-디지털 변환기(210)에 의한 디지털화를 위하여 I 및 Q 성분을 적절하게 일정한 비율로 만든다. 증폭기(205)를 위한 자동 이득 제어(AGC) 신호는 이후에 설명되는 AGC 에러 검출기 네트워크(270)에 의해 제공된다. 유니트(210)로부터의 디지털 신호는 복조기(10)의 멀티플렉서(215)에 제공된다.
위성 모드(DSS 또는 DVB)에 있어서, 제어 신호에 의해 결정되는 바와 같이, 멀티플렉서(215)는 네트워크(20)로부터의 디지털화된 비디오 신호를 로테이터(rotator)(225)로 향하게 하고, 유니트(220) 내의 피드포워드 이퀄라이저(FFE)를 우회시킨다. 케이블 모드에 있어서, 제어 신호에 의해 결정되는 바와 같이, 멀티플렉서(215)는 디지털화된 신호를 유니트(220)의 피드 포워드 이퀄라이저를 경유하여 로테이터(225)(예, 복합 멀티플렉서)로 향하게 한다. 피드 포워드 이퀄라이저는 적응 유한 임펄스 응답(FIR)형 디지털 필터이고, 주파수/위상 불규칙성과 같은 송신 채널의 동요를 보상한다.
멀티플렉서(215)로부터의 출력 데이터는 베이스밴드 비디오 정보를 회복하기 위한 유니트(225, 220, 230, 30, 35, 40, 265, 260 및 255)로 구성된 캐리어 회복 루프에 의해 처리된다. 유니트(215)로부터의 데이터는, 캐리어 회복 루프 로테이터(225)의 입력에서, 복소 I 및 Q 직교 성분 형태인 심벌 시퀀스이다. 이러한 심벌 시퀀스는, 각 심벌이 할당된 디지털 값으로 표시되는 2진 데이터 시퀀스이다. 심벌 세트는, 공지된 바와 같이, 복소 평면에서 신호 배열로 불리는 점의 집합으로 표시될 수 있다. DSS 및 DVB 위성 신호 포맷은 네 점의 직교 위상 편이 방식(QPSK : Quadrature Phase Shift Keying) 심벌 배열을 사용하고, DVB 케이블 신호 포맷은 64 또는 256 점의 직교 진폭 변조(QAM) 심벌 배열을 사용한다. 캐리어 회복 루프는, 송신 채널에 의해 생성된 캐리어 주파수 내의 위상 및 주파수 지터(jitter)에 의해 야기된, 심벌 점의 옵셋과 심벌 점의 회전을 보상한다. 이러한 것은 회복된 데이터로부터 에러 신호를 유도함으로써 달성되고, 회복 데이터는, 복소 배율기(로테이터(225))를 사용하여 위상 및 주파수 지터를 보상하기 위해 루프 입력 데이터에 에러 신호를 인가한 후 얻어진다. 캐리어 회복 루프 요소의 기능은, 공지된 신호 처리 기술을 사용하여, I 및 Q 복소 신호 성분을 위하여 각각 수행된다.
로테이터(225)의 복소 배율기 기능은, 보상된 데이터를 출력으로 생성하기 위하여, 유니트(215)의 출력 데이터와 전압 제어 발진기(VCO)(255)로부터의 보상 성분을 곱하는 것이다. 로테이터(225)로부터의 보상된 데이터는 멀티플렉서(230)를 경유하여 슬라이서(30 및 35)에 전달된다. 위성 모드에 있어서, 제어 신호는 멀티플렉서(230)가 유니트(220)의 결정 피드백 이퀄라이저(DFE)를 우회하도록 한다. 대조적으로, 케이블 모드에 있어서, 제어 신호는 멀티플렉서(230)가 로테이터(225)로부터의 보상된 데이터를 유니트(220) 내의 DFE로 향하게 한다. DFE는 로테이터(225)로부터의 이러한 보상된 데이터를, 멀티플렉서(40)로부터 선택된 슬라이서 출력의 지연되고 일정 비율로 만들어진 형태와 합산한다. 이러한 합산 동작은 결정 피드백 등화 처리로 공지된 것이고, 로테이터(225)의 보상된 데이터 출력에서 인터-심벌 간섭을 감소시킨다. 이러한 간섭이 중요하지 않은 이들 응용에 있어서, DFE는 생략될 수 있다. 유니트(220)로부터의 피드백 등화된 데이터는 멀티플렉서(230)로 되돌아가고, 슬라이서(30, 35)와 디코더(12)의 비터비 디코더 유니트(50)로 전달된다.
멀티플렉서(230 및 215)는 이퀄라이저(220)의 부분이 될 수 있고, 고정된 위성, 지상 또는 케이블 복조 구성이 요구된다면, 제거될 수 있다. 또한, 유니트(220)의 FFE 및 DFE 이퀄라이저가 복조기(10)의 외부로서 도시되었지만, 단일 집적 회로 네트워크에서 복조기(10)에 포함될 수도 있다. 이러한 경우, 제어 신호를 사용하여 적절한 필터 계수를 프로그래밍함으로써, 적응 FFE 및 DFE 이퀄라이저는 특정 모드를 위하여 구성될 수 있다.
표 1에 도시된 바와 같이, 위성 입력 신호 포맷은 변조된 QPSK이고, 케이블 입력 신호 포맷은 QAM 형태이다. 시스템 내에서 사용된 특정 슬라이서는, 입력 신호 포맷이 위성 QPSK인지 또는 케이블 QAM 형태인지에 따라, 멀티플렉서(40)를 경유하여 구성 제어 신호에 의해 선택된다. 또한, 케이블 모드에 있어서, 표 1에 도시된 바와 같이, QAM 슬라이서(35)는 관련된 특정 QAM 심벌 배열을 위하여 구성되기도 한다. 그래서, 슬라이서(35)는 구성 제어 신호에 응답하여 64 점 또는 256 점 배열의 슬라이서 기능을 나타낸다.
위성 모드에서 등화되지 않고, 케이블 모드에서 피드백 등화되는, 멀티플렉서(230)로부터의 정정된 출력은 슬라이서(30 및 35)로 전달된다. 직교 위상 편이 방식(QPSK) 변조된 신호로부터 데이터를 회복하기 위하여, 슬라이서(30)는 멀티플렉서(230)로부터의 정정된 출력을 처리한다. 유사하게, 슬라이서(35)는 QAM 신호로부터 데이터를 회복한다. 슬라이서(30 및 35)는, 원래의 복조기(10)의 입력 데이터의 심벌 시퀀스를 회복하기 위하여, 멀티플렉서(230)로부터의 정정된 출력에 일련의 결정 임계값을 인가한다. 그후, 위성 모드에 있어서, 수신기에 의해 사용된 데이터는, 디코더(12)(도 1)의 비터비 검출 유니트(50 및 60)에 의해 멀티플렉서(230)의 정정된 출력으로부터 회복된다. 대조적으로, 케이블 모드에 있어서, 수신기에 의해 사용되는 회복된 데이터는 선택된 슬라이서(30 또는 35)에 의해 제공되고, 멀티플렉서(40)에 의해 출력된다. 멀티플렉서(40)의 출력은 유니트(45)에 의해 차동적으로 디코드되고, 디코더(12)(도 1)의 멀티플렉서(65)에 전달된다. 케이블 모드에 있어서, 멀티플렉서(65)(도 1)는, 추가 처리를 위한 유니트(45)로부터의 차동 디코드된 출력을 선택함으로써 제어 신호에 응답하고, 도 1의 비터비 디코더 유니트(50 및 60)를 우회한다. 차동 인코딩/디코딩은 유도된 캐리어와 회복된 심벌 배열 내의 잠재적인 위상 모호성과 관련된 문제를 극복하기 위해 (케이블 모드에서)사용되는 공지된 기술이다. 멀티플렉서(40)로부터의 회복된 데이터 출력은, 위성 및 케이블 모드에서, 캐리어 회복 루프, 타이밍 회복 네트워크, 신호 품질 검출기 및 복조기(10)의 AGC 기능에 의해 사용된다.
도 5에 계속하여, 슬라이서(30 및 35)의 입력과, 멀티플렉서(40)로부터의 회복된 데이터 출력은, 로테이터(225)에 의해 사용되는 I 및 Q 피드백 보상 신호 성분을 제공하기 위하여, 캐리어 회복 루프 위상 에러 검출기(265), 저역 필터(260) 및 VCO(255)에 의해 처리된다. 위상 검출기(265)는, 슬라이서(30 및 35)의 입력과, 멀티플렉서(40)의 슬라이서 출력 사이의 위상 및 주파수 차이를 나타내는 에러 신호를 결정한다. 이러한 에러 신호는 유니트(260)에 의해 저역 필터링되고, VCO(225)(공지된 바와 같음)에 의해 사용되어 I 및 Q 직교 보상 성분을 생성하고, 이들 성분은, 에러 보상 신호를 멀티플렉서(230)에 제공하기 위하여, 로테이터(225)에 의해 인가된다. 이 수단에 의해, 멀티플렉서(230)에 인가되는 신호는, 심벌 점 옵셋과 송신 중 야기된 심벌 점 회전에 관련된 위상 및 주파수 에러에 대해 보상된다.
슬라이서(30 및 35)의 입력과, 멀티플렉서(40)로부터의 회복된 데이터 출력 신호는, 이득 제어 신호를 형성하기 위하여, AGC 에러 검출기(270)에 의해 사용되기도 한다. 이러한 제어 신호는 프로세서(20) 내의 증폭기(205)의 이득을 제어하고, 프로세서(20)의 아날로그-디지털 변환기의 I 및 Q 입력 신호가, 적절한 아날로그-디지털 변환을 위해 요구되는 바와 같이, 적절하게 일정 비율로 만들어지는 것을 보장한다. 검출기(270)는 슬라이서(30 및 35)의 신호 입력의 직교 성분(Im, Qm)의 제곱의 합과, 멀티플렉서(40)의 출력의 직교 성분(Is, Qs)의 제곱의 합 사이의 차이에 기초하여 에러를 계산한다.
도 6은 검출기(270) 내의 AGC 에러 계산 기능의 실현을 도시한다. 멀티플렉서(230)로부터의 슬라이서(30 및 35)의 직교 입력 성분(Im, Qm)은 배율기(300 및 305)에 의해 제곱되고, 가산기(315)에 의해 합산된다. 또한, 멀티플렉서(40)로부터의 회복 데이터 출력의 직교 성분(Is, Qs)은 메모리(310) 내의 룩업 테이블 내의 저장된 값을 억세스하기 위하여 사용된다. 이러한 저장 값은 Is 및 Qs의 제곱 값의 합을 나타낸다. 이후, 메모리(310)로부터의 저장된 값은, 최종 AGC 에러를 생성하기 위하여, 감산기(320)에 의해 가산기(315)의 출력으로부터 감산된다. 도 6의 실현에서 검출기(270)에 의해 사용되는 계산된 AGC 에러는 다음과 같이 주어진다.
AGC 에러 = (Im2+ Qm2) - (Iss2+ Qss2).
항 (Im2+ Qm2)은 유니트(315)로부터 얻어지고, 항 (Iss2+ Qss2)은 입력 포인터로서 Is와 Qs를 사용하여 (Is2+ Qs2)의 근사값으로서 룩업 테이블(310)로부터 얻어진다. 이러한 AGC 에러 값은, 원점(0,0)에 대한 Im, Qm 점과 Is, Qs 점 사이의 벡터 거리에서의 차이값의 함수가 되는 장점을 갖는다. 또한 Im, Qm 및 Is, Qs 직교 성분에 의해 표시되는 벡터 사이의 각도 차이에 독립적인 장점을 갖는다. AGC 에러 신호가 이들 특성을 나타내므로, 저역 필터링될 수 있고, AGC 증폭기(205)의 이득을 제어하기 위하여 사용될 수 있다.
이러한 AGC 에러 계산은, 계산의 복잡도를 줄이기 위하여, 실제 에러에 우선하여 사용된다. 실제 AGC 에러는 다음과 같이 주어진다.
다른 방법으로서, 실제 에러 함수 또는 실제 에러 함수의 다른 변형된 형태가 도 6의 AGC 에러 신호 실현 대신에 사용될 수 있다.
계산된 AGC 에러 신호는, 증폭기(205)의 이득을 제어하기 위한 출력 신호를 생성하기 위하여, 도 5의 검출기(270) 내에서 저역 필터링된다. AGC 에러 신호는 또한 신호 품질 검출기 유니트(275)에 제공된다.
신호 품질 검출기(275)는, 유니트(270)에 의해 제공된 AGC 에러 신호를 사용하여, 복조기(10)의 입력 신호의 신호 대 잡음 비(SNR)를 추정한다. 유니트(270)는 먼저 AGC 에러 신호의 절대값을 형성한다. 그후 유니트(270)는, AGC 에러 신호가 값의 프로그램된 범위 내에 놓이는 지를 결정하기 위하여, 결과 값에 결정 임계값을 인가한다. 이것은, SNR 값의 추정 값에 대응하는 AGC 에러 값의 크기에 대한 결정을 제공한다. 이러한 SNR 추정 값은 도 1의 인터페이스(100)를 통해 마이크로 컨트롤러(105)에 제공된다. 마이크로 컨트롤러(105)는, SNR 값이 소정의 범위밖에 놓이는 지의 여부를 결정하도록 프로그램된다. SNR 값이 소정의 범위밖에 놓이면, 마이크로 컨트롤러(105)는, 다른 입력 신호 포맷을 위한 복조기(10), 이퀄라이저(220) 및 디코더(12)의 모든 구성 가능한 요소를 포함하는 시스템을 재구성할 수 있다. 이러한 방법에 있어서, 마이크로 컨트롤러(105)는, 인가된 입력 신호 포맷을 적절하게 복조시키고 디코드하기 위하여, 인터페이스(100)를 통해 제어 신호를 사용함으로써, 복조기(10) 및 디코더(12)를 반복적으로 재구성할 수 있다. 이러한 구성 기능은, 초기화 절차의 부분으로서 수행되거나 또는, 예컨대 조작자가 억세스 가능한 스위치로부터 마이크로 컨트롤러로의 입력 신호에 응답하여 수행되도록, 프로그램될 수 있다. 또한, 신호 품질 검출기(275)는 복조된 데이터 내의 에러 또는 SNR의 추정 값을 생성하기 위하여 다른 방법을 사용할 수 있다. 이들 방법은 예컨대 캐리어 회복 루프 내의 슬라이서 이전 및 슬라이서 이후의 데이터 사이의 평균 제곱된 에러 계산을 포함한다. 평균 제곱된 에러 계산 및 다른 에러 추정 방법은 Lee와 Messerschmidt에 의한 참고 문헌 "디지털 통신"(미국 보스턴의 Kluwer Academic Press에 의해 1988 출판) 및 다른 문헌에 설명되어 있다.
도 5에서 복조기(10)에 의해 사용되는 샘플링 및 동기화 클럭은 필터(235), 심벌 타이밍 회복 유니트(240) 및 출력 프로세서(250)를 포함하는 요소들에 의해 생성된다. 프로세서(20)의 아날로그-디지털 변환기(210)의 출력은, 초과 대역폭 계수(EBF)에 의해 표시되는 바와 같이, 초과 대역폭에서의 변동을 보상하기 위하여, 구성 가능한 필터(235)에 의해 대역 필터링된다. 양호한 실시예는 대역 필터를 사용하지만, 저역 필터와 같은 다른 필터 특성도 EBF 보상을 위해 사용될 수 있다. 최종 출력, 슬라이서(30 및 35)의 입력 신호 및 멀티플렉서(40)의 선택된 슬라이서 출력은, 샘플링 및 동기화 클럭을 생성하기 위하여 타이밍 회복 유니트(240)에 의해 사용된다. 이들 회복된 클럭은 송신기 클럭에 대응하고, 복조기(10), 프로세서(20)(특히 아날로그-디지털 변환) 및 이퀄라이저(220)의 동작을 타이밍하기 위하여 사용된다.
요구되는 타이밍 정보를 유도하는데 있어서, 도 5의 타이밍 요소는 아날로그-디지털 변환기(210)로부터의 디지털 신호를 사용한다. 변환기(210)에 의한 디지털화에 선행한 신호가 세 개의 모든 신호 포맷에 대해 동일한 상승 코사인 모양을 나타낸다 할지라도, 표 1에 상세하게 도시된 초과 대역폭 계수(EBF)에서의 변동은 이러한 모양을 변경시킬 수 있다. EBF는 실제 시스템 대역폭이 정확한 신호 회복을 보장하기 위해 요구되는 최소 대역폭을 초과하는 정도를 나타낼 수 있다. EBF와 상승 코사인 모양은 이전에 언급한 참고 문헌 "디지털 통신"에 설명되어 있다. EBF에서의 변동과, 입력 신호 포맷 사이에서의 EBF의 변동은 회복된 타이밍 클럭에서의 에러를 야기할 수 있다. 이러한 타이밍 에러를 보상하기 위하여, 아날로그-디지털 변환기(210)로부터의 I 및 Q 출력은, 유니트(240)에서 타이밍 및 클럭 생성에 선행하여, 유니트(235)에 의해 필터링된다. 표 1에 도시된 바와 같이, 세 개의 입력 신호 포맷의 각 EBF 값을 위한 적절한 클럭 및 타이밍 회복을 위하여 변환기(210)로부터의 디지털 비디오 신호를 필터링하기 위하여, 필터(235)는 인터페이스(100)를 경유하여 마이크로 컨트롤러(105)에 의해 프로그램된다. 필터(235)는, 설명된 표 1의 세 개의 입력 신호 포맷에 덧붙여, 다양한 신호 모양 및 EBF 값을 보상하도록 프로그램될 수 있다. 또한, 예컨대 테스트 목적을 위해 임의의 필터링이 없이 신호를 통과시키도록 프로그램될 수도 있다.
유니트(240) 내에서, 필터(235)로부터의 에러 보상된 데이터는 슬라이서(30 및 35)에 입력되는 데이터 및 멀티플렉서(40)로부터 출력되는 회복된 데이터와 비교된다. 이러한 비교에 기초하여, 유니트(240)는 심벌 타이밍 출력 프로세서(250)에 인가되는 위상 및 타이밍 에러 신호를 유도한다. 타이밍 에러 신호의 신호 비교 및 유도는, 예컨대 I.E.E.E 의 통신 회보 1986년 5월호에 F. M. Gardner에 의한 "샘플링된 수신기를 위한 BPSK/QPSK 타이밍 에러 검출기"에 설명되어 있는 공지된 원리에 따라 수행된다. 유니트(240)로부터의 위상 및 타이밍 에러 신호는, 유니트(250) 내에 포함된 전압 제어 수정 발진기(VCXO) 장치에 제어 신호를 제공하기 위하여, 출력 프로세서(250)에 의해 필터링되고 버퍼링된다. 양호한 실시예에 있어서, 집적 VCXO가 사용된다 할지라도, VCXO는 개별적인 장치이다. VCXO에 입력되는 제어 신호는 VCXO로부터 출력되는 샘플링 및 동기화 클럭 신호의 주파수와 위상을 제어한다. 이러한 샘플링 및 동기화 클럭 출력은 아날로그-디지털 변환기(210)와 다른 복조기 요소에 의해 사용된다.
도 1에 있어서, 구성 가능한 디코더(12)는 DSS 및 DVB 신호 포맷을 디코딩하기 위해 필요한 기능을 제공한다. 디코더(12)의 기본 기능은 펑춰드 상승 비터비(Viterbi) 디코더(50, 60), 바이트-심벌 맵퍼(mapper)(70), 디인터리버(deinterleaver) 네트워크(75, 80, 90, 95), 리드-솔로몬(Reed-Solomon) 디코더(110), 및 디스크램블러(descrambler)(115)를 포함한다. 이들 개별적인 기능은 예컨대 이전에 언급한 참고 문헌 "디지털 통신"에 설명되어 공지되었다. 디코더(12) 요소의 동작 특성은 DSS 및 DVB 모드에 대해 표 2에 도시되었다.
DSS 및 DVB 모드에서 디코더(12)의 기능
DSS DVB 위성 DVB 케이블
데이터 펑춰드 상승 코드 속도 2/36/7 1/22/33/45/67/8 적용할 수 없음
비터비 디코더 있음 있음 없음
바이트-심벌 맵퍼 1 -> 8비트/심벌 1 -> 8비트/심벌 6 -> 8(64-QAM)비트/심벌8 ->8(256-QAM)비트/심벌
디인터리버 형태 Ramsey Forney Forney
디스크램블러 없음 있음 있음
디코더(12)는 표 2에 나열된 바와 같이, 세 개의 입력 신호 포맷에 대해, 코트 속도, 디인터리버 형태, 바이트 맵핑에 대한 심벌, 및 디스크램블러의 요구 사항에서의 차이점을 수용한다. 이들 차이는 디코더(12) 기능을 이하에서 설명하는 바와 같이 구성함으로써 수용된다.
디코더 스테이지(50 및 60)는 펑춰드 상승 비터비 디코더가 표 2에 도시된 다양한 코드 속도를 디코딩할 수 있도록 구성한다. 유니트(50 및 60)는, 유니트(50)의 입력에 인가되는, 유니트(25)로부터 출력되는 필터링된 디지털 비디오 신호를 처리하고, 디코드하며, 에러 정정한다. 이들 유니트는 랜덤 전송 에러의 제 1 레벨의 정정을 제공한다. DSS 위성 신호 구성에 있어서, 가능한 두 개의 코드 속도(2/3 또는 6/7)중 하나가 선택된다. 대조적으로, DVB 위성 신호 구성에 있어서, 가능한 5개의 코드 속도(1/2, 2/3, 3/4, 5/6 또는 7/8)중 하나가 선택될 수 있다. 여기에서 "코드 속도"라는 용어는 코드화된 데이터에 의해 수행되는 에러 정정 시간을 한정한다. 예컨대 1/2의 코드 속도는 각 입력 데이터 비트에 대해 2 개의 데이터 비트가 인코드됨을 의미한다. 유사하게, 7/8의 코드 속도는 각 7 개의 입력 데이터 비트에 대해 8개의 데이터 비트가 인코드됨을 의미한다. 송신된 데이터 스트림의 변동 가능한 코드 속도는, 1/2의 기본 코드 속도로 코드화된 인코드된 데이터 스트림으로부터 비트를 제거함으로써 달성된다. 예컨대, 2/3의 코드 속도를 얻기 위하여, 2 개의 입력 데이터 비트를 1/2 코드 속도로 코딩함으로써 생성된 4 개의 비트 중, 송신될 3 개 비트는 남겨두면서, 하나가 삭제된다. 다른 코드 속도는 동일한 원리를 사용하여 얻어진다.
비터비 디코딩과, 위치 홀더(place holder)인 가공(dummy) 비트의 삽입을 허용하기 위하여, 유니트(50)는 비디오 신호 입력 데이터 스트림의 동기화를 위한 설비를 포함한다. 이것은 수신되는 특정 코드를 위해 인터페이스(100)를 통해 제어 신호에 의해 구성되는 동기화 상태 장치를 사용하여 달성된다. 동기화는 입력 데이터 스트림에서 비트 위치와 위상의 모호성을 모두 확인하고 분석함으로써 달성된다. 비트 위치와 위상의 모호성은 수신, 디코딩, 재인코딩 및 입력 데이터와 재 인코드된 데이터를 비교하는 처리에 의해 확인된다. 성공적인 동기화는 재인코드된 입력 데이터와 원래의 입력 데이터 사이의 허용 가능한 에러 속도에 의해 표시된다. 이러한 처리를 위하여, 입력 신호 내의 위상 및 비트 위치의 모호성으로부터 야기되는 모든 가능한 상태는 동기화 상태 장치에 의해 테스트된다. 동기화가 얻어지지 않는다면, 유니트(50)에 의해 동기화 되지 않았다는(out-of-lock) 표시가 생성된다. 이러한 표시는 복조기(10)(도 5)의 VCO(255)가 입력 데이터 스트림에 코드 형태와 구성에 의존하는 위상 이동을 삽입하도록 한다. 이러한 동기화 처리는 동기화가 이루어질 때까지 반복된다. 이것은 양호한 동기화 방법이라 할지라도, 다른 동작 시퀀스를 사용한 다른 방법도 가능하다.
상술한 바와 같이, 데이터 스트림이 동기화된 후, 송신기에서 삭제된 비트와 번호가 동일한 교체 "위치-홀더" 가공의 비트는 데이터 스트림 내로 삽입된다. 유니트(50) 내에서 구성 가능한 상태의 장치는, 특정 코드 형태와 수신된 데이터 스트림의 코드 속도를 위하여 적절한 "위치-홀더" 가공의 비트를 삽입하는데 사용된다. 마이크로 컨트롤러(105)로부터 인터페이스(100)를 통해 전달된 제어 신호에 따라, 유니트(50)는 유니트(50) 내의 레지스터를 로딩함으로써 선택된 코드 속도를 위해 구성된다. "위치-홀더" 비트 삽입 상태 장치는, 로딩된 레지스터 정보에 따라, 적절한 코드 속도 선택을 위해 위치-홀더 비트의 정확한 번호를 삽입하도록 구성된다. 유사하게, 유니트(50)의 비터비 동기화 네트워크는 이러한 정보를 사용하여 적절하게 구성되기도 한다. "위치-홀더" 비트 삽입 이후, 1/2의 고정된 기본 코드 속도는 유니트(50)로부터 출력된다. 이것은 표 2에 도시된 전송된 다양한 코드 속도 모두가, 고정된 기본 코드 속도(1/2)로 동작하는 단일의 비터비 디코더(60)를 사용하여 디코드됨을 의미한다. 유니트(50) 내에서 삽입된 "위치-홀더" 비트는 비터비 디코더(60) 내에서 확인된다. 이러한 위치-홀더 비트 확인으로부터 얻어진 정보는 비터비 디코더 알고리즘이 데이터를 정확하게 디코드할 수 있도록 한다. 최종 비터비 디코더(60) 출력은 멀티플렉서(65)에 제공된다.
위성 입력 신호 구성에 있어서, 비터비 디코더(60)의 출력은, 인터페이스(100)로부터의 제어 신호에 따라, 멀티플렉서(65)에 의해 바이트-심벌 맵퍼(70)에 제공된다. 맵퍼(70)는 비터비 디코더(60)의 단일 비트 출력을 8비트의 맵핑된 데이터 바이트로 변환한다. 선택적으로, 케이블 신호 입력 구성에 있어서, 유니트(45)의 차동 디코드된 출력은 제어 신호 상태에 따라 멀티플렉서(65)에 의해 맵퍼(70)에 제공된다. 또한, 케이블 입력 신호 구성에 있어서, 맵퍼(70)의 기능은 64 또는 256 점의 심벌 배열 중 어느 것이 선택되었는 지에 따라 변화한다. 64 점의 QAM 배열이 선택되었다면, 맵퍼(70)는 배열의 64점의 각각에 대한 6비트 심벌 코드를 8비트의 맵핑된 데이터 바이트로 변환시킨다. 대조적으로, 256 점의 QAM 배열 구성에 있어서, 맵퍼(70)는 배열의 각 256 점에 대한 8비트 심벌 코드를 8비트 맵핑된 데이터 바이트로 변환시킨다. 심벌-바이트 맵핑 변환은, 선택된 심벌 배열, 및 시스템의 출력 바이트 요구 사항에 따라 변동될 수 있다.
맵퍼(70)의 맵핑된 데이터 출력은 추가의 처리를 위하여 동기화 유니트(75)와 메모리(95)에 제공된다. 이러한 맵핑된 데이터 출력은 인터리브된 데이터이다. 즉, 데이터는 송신에 앞서 소정의 시퀀스로 배열된다. 인터리빙 동작의 목적은, 데이터를 시간에서의 소정의 시퀀스로 전개 또는 분산시켜, 송신 중의 데이터 손실이 연속된 데이터의 손실을 초래하지 않도록 하는 것이다. 대신에, 손실된 임의의 데이터는 분산되고, 따라서 보다 쉽게 숨길 수 있거나 또는 보다 쉽게 정정된다. 동기화 유니트(75) 및 메모리(95)는, 디인터리버 어드레스 생성기(80, 85) 및 멀티플렉서(90)와 함께, 데이터를 원래의 시퀀스로 복구하기 위한 구성 가능한 디인터리버 기능을 구성한다. DSS 모드에 있어서, 디인터리빙 알고리즘은, 정보 이론에 대한 I.E.E.E 회보(IT-15권, 1970년 5월호)의 "최적 인터리버의 실현"에서 기술된 바와 같이, Ramsey에 의해 제안되었다. 대조적으로, DVB 모드에 있어서는, 통신 기술에 대한 I.E.E.E 회보(COM-19권, 1971년 10월호)의 "전형적인 버스트 채널을 위한 버스트 정정 코드"에서 기술된 바와 같이, Forney에 의해 제안된 알고리즘이 사용된다.
동기화 네트워크(75)는 인터리브된 데이터 신호 내의 동기 워드를 검출하고, 데이터의 시작부에 동기화된 출력 신호를 제공한다. 동기 워드는 그들 자체가 인터리브되지는 않지만, 시간상에서 주기적인 간격으로 발생한다. 동기 워드의 검출을 가능케 하기 위하여, 동기 워드를 확인하는 정보와 기대되는 데이터 패킷의 길이는 유니트(75) 내의 레지스터 내에 로드된다. 이러한 정보는, 마이크로 컨트롤러(105)에 의해 인터페이스(100)를 통해 제어 신호의 수단에 의해 제공된다. 유니트(75)로부터의 출력 동기화 신호는, 어드레스 생성기(80 및 85)로부터의 어드레스 신호를 맵퍼(70)로부터 인터리브된 데이터와 동기화를 맞추기 위하여, 어드레스 생성기(80 및 85)에 제공된다. 생성된 어드레스 신호는 이후 멀티플렉서(90)를 통해 메모리(95)에 인가된다.
DSS 모드에 있어서, 멀티플렉서(90)는 제어 신호의 상태에 따라 생성기(80)로부터의 어드레스 신호를 메모리(95)에 인가한다. DVB 모드에 있어서, 멀티플렉서(90)는 생성기(85)로부터의 어드레스 신호를 다른 제어 신호 상태에 따라 메모리(95)에 인가한다. 생성기(80)는 Ramsey 디인터리빙 기능을 실현하기 위하여 DSS 모드에서 사용되고, 생성기(85)는 Forney 디인터리빙 기능을 실현하기 위하여 DVB 모드에서 사용된다. 이들 디인터리빙 기능은 논리 상태 장치를 사용하여 실현된다. 생성기(80 및 85)는 판독 및 기록 어드레스의 시퀀스를 생성하고, 멀티플렉서(90)를 통해 메모리(95)에 전달되는 해당 메모리 제어 신호(판독, 기록 및 출력 인에이블과 같은)를 생성한다. 생성기(80, 85)에 의해 생성된 기록 어드레스의 시퀀스는, 맵퍼(80)로부터 인터리브된 데이터가, 입력 인터리브된 데이터가 수신되는 순서로, 메모리(95)의 메모리 위치에 기록되는 것을 보장한다. 생성기(80, 85)에 의해 생성된 판독 어드레스의 시퀀스는, 데이터가 메모리(95)로부터 원하는 디인터리브된 순서로 판독되는 것을 보장한다. 메모리(95)로부터 최종 디인터리브된 출력 데이터는 리드-솔로몬 디코더(110)에 제공된다. 구성 가능한 디인터리버 기능의 동작과 관련된 추가의 배경 정보는 공동계류(co-pending) 중인 J. S. Stewart에 의한 미국 특허(08/346,950호)에 기술되어 있다.
리드-솔로몬 디코더(110)는 디코더(12)의 모든 모드에서 동작하고, 메모리(95)로부터 디인터리브된 출력 데이터를 에러 정정한다. 리드-솔로몬 디코더(110)는, 인터페이스(100)로부터의 제어에 따라 로드되는 내부 레지스터에 의해 구성 가능하다. 이들 레지스터에 로드되는 정보는, 메모리(95)로부터 디인터리브된 출력 데이터 내에서 기대되는 데이터의 특정 패킷 길이를 디코드하기 위하여, 유니트(110)를 구성한다. 정보는 또한, 예컨대 데이터 내에서 기대되는 패리티 바이트의 수와 형태, 패킷당 에러 정정 바이트의 수, 및 사용된 리드-솔로몬 디코더 기능의 형태를 선택하는 파라메터와 같은 다른 구성 파라메터를 포함할 수 있다.
유니트(110)로부터 출력되는 리드-솔로몬 디코드된 데이터는 디스크램블러(115)와 멀티플렉서(120)에 모두 제공된다. DSS 모드에 있어서, 멀티플렉서(120)는 제어 신호 상태에 따라, 유니트(110)로부터의 디코드된 데이터를 출력 프로세서(125)에 인가한다. 대조적으로, 표 2에 도시된 바와 같이, 케이블 및 위성 DVB 모드에 있어서, 유니트(110)로부터 디코드된 데이터는 먼저 디스크램블러(115)에 의해 디스크램블된다. 이들 모드에 있어서, 멀티플렉서(120)는 다른 제어 신호 상태에 응답하고, 유니트(115)로부터의 디스크램블된 출력을 출력 프로세서(125)에 인가한다. 출력 프로세서(125)는 멀티플렉서(120)로부터의 출력 데이터를 처리하고, 도 1의 시스템을 위한 출력 데이터를 제공한다. 출력 프로세서(125)는 출력 데이터를 다른 비디오 수신기 처리 네트워크에 인터페이스시키기 위하여 필요한 기능을 제공한다. 이들 기능은, 출력 데이터를 적합한 논리 레벨로 일치시키는 것과, 다른 비디오 수신기 네트워크와의 인터페이스를 용이하게 하기 위한 출력 데이터 신호와 관련된 클럭 신호를 제공하는 것을 포함한다. 최종적으로, 본 발명을 사용하는 시스템에서 MPEG 호환성이 필수적이지는 않지만, 유니트(125)로부터의 출력 데이터는, 비디오 데이터 압축 해제에 사용되는 동기화 및 에러 표시 정보를 제공하기 위하여, MPEG 호환 가능한 운송 프로세서(130)에 의해 처리된다. 운송 프로세서(130)는 또한, 헤더 정보의 분석에 기초한 형태에 따라 데이터를 분리시킨다. 프로세서(130)로부터 출력되는 데이터는, NTSC 인코더(140)에 의한 NTSC 포맷 신호로의 인코딩을 위하여 적합한 비디오 데이터를 제공하기 위하여, MPEG 압축 해제기(135)에 의해 압축 해제된다. 유니트(140)로부터의 인코드된 압축 해제 출력 데이터는, 디스플레이 장치(도시 안됨)를 포함하는 디스플레이 처리 회로에 제공된다.
도 2의 실시예에 있어서, 도 1의 복조기(10)와 디코더(12)는, DSS 위성 신호 포맷을 처리하기 위하여 제어 신호를 통해 구성된다. 도 2에 도시된 네트워크는, 도 1과 관련하여 이전에 설명된 바와 같은 동일한 기능을 수행한다. 이러한 DSS 모드에 있어서, 복조기(10)의 AGC 루프(도 5 및 도 6과 관련하여 설명되었음)는 멀티플렉서(40)를 통해 QPSK 슬라이서 출력을 사용한다. 이 후, 유니트(25)로부터 출력되는 이득이 제어되고, 필터링된 최종 디지털 비디오 신호는, 디코더(12)의 유니트(50 및 60)에 의해 처리되고, 비터비 디코드되며 에러 정정된다. 이러한 DSS 모드에 있어서, 유니트(50)는 이전에 언급한 바와 같이 2/3 또는 6/7 코드 속도를 위하여 구성될 수 있다. 유니트(60)로부터의 비터비 디코드된 최종 출력은 멀티플렉서(65)를 통해 심벌-바이트 맵퍼(70)로 전달된다. 맵퍼(70)의 출력은, 예컨대 Ramsey 디인터리버 기능을 위하여 구성되는 유니트(75, 85, 90 및 95)에 의해 디인터리브된다. 메모리(95)로부터 디인터리브된 출력은 리드-솔로몬 디코더(110)에 의해 디코드되고, 멀티플렉서(120)를 통해 출력 프로세서(125)에 전달된다. 프로세서(125)로부터 디코드되고 복조된 출력은 도 1과 관련되어 설명된 바와 같이 네트워크(130, 135 및 140)에 의해 처리된다.
도 3의 실시예에 있어서, 도 1의 복조기(10)와 디코더(12)는, DVB 위성 신호 포맷을 처리하기 위하여, 제어 신호를 통해 구성된다. 도 3에 도시된 네트워크는 도 1과 관련하여 이전에 설명된 바와 동일한 기능을 수행한다. DSS 모드에서와 같이, 이러한 DVB 위성 모드에 있어서, 복조기(10)의 AGC 루프는 멀티플렉서(40)를 통해 QPSK 슬라이서 출력을 사용한다. 유니트(25)로부터 이득 제어되고, 필터링되며 디지털화된 최종 비디오 신호 출력은 이후, 디코더(12)의 유니트(50 및 60)에 의해 처리되고, 비터비 디코드되며 에러 정정된다. 이러한 DVB 모드에 있어서, DSS 모드와는 대조적으로, 유니트(50)는 5 개의 다른 코드 속도(1/2, 2/3, 3/4, 5/6 및 7/8의 속도)를 위하여 구성될 수 있다. 유니트(60)로부터 최종 비터비 디코드된 출력은 멀티플렉서(65)를 경유하여 심벌-바이트 맵퍼(70)에 전달된다. 맵퍼(70)의 출력은, Forney 디인터리버 기능을 위하여 구성되는 유니트(75, 80, 90 및 95)에 의해 디인터리브된다. 메모리(95)로부터 디인터리브된 출력은 리드-솔로몬 디코더(110)에 의해 디코드되고, 유니트(115)에 의해 디스크램블되며, 이후 멀티플렉서(120)를 통해 출력 프로세서(125)에 전달된다. 프로세서(125)로부터 디코드되고 복조된 출력은 도 1과 관련하여 설명된 바와 같이 네트워크(130, 135 및 140)에 의해 처리된다.
도 4의 실시예에 있어서, 도 1의 복조기(10)와 디코더(12)는 DVB 케이블 신호 포맷을 수신하도록 제어 신호를 통해 구성된다. 도 4에 도시된 네트워크는 도 1과 관련하여 이전에 설명한 바와 동일한 기능을 수행한다. 이러한 DVB 케이블 모드에 있어서, 복조기(10)의 AGC 루프는 멀티플렉서(40)를 통해 QAM 슬라이서 출력을 사용한다. QAM 슬라이서는, 복조기(10)의 입력 신호에 따라, 64 또는 256 점의 심벌 배열을 위하여 구성된다. 멀티플렉서(40)의 출력에서 선택된 슬라이서 구성에 의해 회복된 최종 데이터는 유니트(45)에 의해 차동적으로 디코드되고, 디코더(12)의 멀티플렉서(65)에 제공된다. 유니트(45)의 디코드된 출력은 멀티플렉서(65)를 통해 심벌-바이트 맵퍼(70)에 전달된다. 맵퍼(70)의 출력은, 예컨대 Forney 디인터리버 기능을 위해 구성되는 유니트(75, 80, 90 및 95)에 의해 디인터리브된다. 메모리(95)로부터 디인터리브된 출력은 리드-솔로몬 디코더(110)에 의해 디코드되고, 유니트(115)에 의해 디스크램블되며, 멀티플렉서(120)를 통해 출력 프로세서(125)에 전달된다. 프로세서(125)로부터 디코드되고 복조된 출력은 도 1과 관련하여 설명된 바와 같이 네트워크(130, 135 및 140)에 의해 처리된다.
복조기(10) 및 디코더(12) 기능과, 이들 기능을 구성하고 선택하는 수단은 다양한 방법으로 실현될 수 있다. 예컨대, 기능을 선택하기 위한 멀티플렉서를 사용하는 대신에, 이러한 기능을 수행하기 위하여 구성 가능한 논리 네트워크가 사용될 수 있다. 선택적으로, 선택을 위한 멀티플렉서를 사용하는 대신에, 개별적인 기능 출력 사이에서 선택하기 위하여, 3상태 논리 버퍼링 구조가 사용될 수 있다. 또한, 본 발명의 원리를 적용함으로써, 다른 입력 신호 포맷의 디코딩 및 복조를 제공하기 위하여, 기능 자체가 다양화될 수 있다.

Claims (17)

  1. 위성, 지상 또는 케이블 송신에 적합한 다수의 다른 포맷 중 하나로 인코드된 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치에 있어서,
    다수의 코드 속도로부터 선택된 코드 속도의 함수로서 제 1의 디코드된 출력을 제공하기 위한 적응 디코더(50, 60)와,
    다수의 디인터리빙(deinterleaving) 기능으로부터 선택된 디인터리빙 기능에 따라, 상기 제 1의 디코드된 출력을 디인터리빙하기 위한 적응 디인터리버(80, 85, 90)와,
    디인터리브된 출력 데이터를 처리하기 위한 출력 신호 프로세서(125)를 포함하는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  2. 제 1항에 있어서, 상기 적응 디코더는 적응 비터비(Viterbi) 디코더인 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  3. 제 1항에 있어서, 상기 출력 프로세서는 상기 디인터리브된 출력 데이터를 디스크램블링(descrambling)하기 위한 디스크램블러(115)를 포함하는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  4. 제 3항에 있어서, 상기 디인터리브된 출력 데이터는, 상기 인코드된 비디오 신호가 소정의 포맷을 나타낼 때, 상기 디스크램블러를 우회하는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  5. 제 1항에 있어서, 상기 적응 디코더는, 상기 인코드된 비디오 신호가 소정의 포맷을 나타낼 때, 우회되는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  6. 제 5항에 있어서, 상기 인코드된 비디오 신호가 상기 소정의 포맷을 나타낼 때 상기 제 1의 디코드된 출력으로서 차동적으로 디코드된 출력을 제공하기 위한 차동 디코더(45)를 더 포함하는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  7. 제 1항에 있어서, 상기 출력 신호 프로세서는, 디스플레이를 위해 적합한 신호를 제공하기 위하여, 상기 디코드된 출력 데이터(130, 135, 140)를 처리하기 위한 네트워크를 더 포함하는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  8. 제 1항에 있어서, 상기 디코드된 비디오 신호의 포맷의 함수로서 디인터리브될 데이터를 선택적으로 맵핑하기 위한 적응 바이트 맵퍼(70)를 더 포함하는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  9. 제 1항에 있어서, 상기 출력 프로세서로부터의 처리된 디인터리브된 출력 데이터 내에서 발생하는 에러의 추정 값을 출력으로서 제공하는 신호 품질 검출기(275)를 더 포함하는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  10. 제 9항에 있어서, 상기 적응 디코더와 적응 디인터리버는, 상기 에러 추정 값에 따라, 상기 인코드된 비디오 신호의 포맷과 호환되도록 자동적으로 구성되는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  11. 제 3항에 있어서, 디스크램블링에 앞서, 디인터리브된 데이터 내의 에러를 검출하기 위한 적응 에러 프로세서(110)를 더 포함하는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  12. 제 11항에 있어서, 상기 적응 에러 프로세서는, 상기 디인터리브된 데이터 내의 에러를 정정하는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  13. 제 12항에 있어서, 상기 적응 에러 프로세서는 리드-솔로몬(Reed-Solomon) 디코더인 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  14. 위성, 지상 또는 케이블 송신에 적합한 다수의 다른 포맷 중 하나로 인코드된 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치에 있어서,
    다수의 코드 속도로부터 선택된 코드 속도의 함수로서 제 1의 디코드된 출력을 제공하기 위한 적응 디코더(50, 60)와,
    상기 제 1의 디코드된 출력 내의 에러를 검출하고 정정하기 위한 적응 에러 디코더(110)와,
    상기 에러 정정된 데이터를 처리하기 위한 출력 신호 프로세서(125)를 포함하는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  15. 제 14항에 있어서, 상기 적응 에러 디코더는 리드-솔로몬(Reed-Solomon) 디코더인 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  16. 위성, 지상 또는 케이블 송신에 적합한 다수의 다른 포맷 중 하나로 인코드된 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치에 있어서,
    다수의 디인터리빙(deinterleaving) 기능으로부터 선택된 디인터리빙 기능에 따라, 상기 인코드된 비디오 신호를 디인터리빙하기 위한 적응 디인터리버(80, 85, 90)와,
    상기 디인터리브된 출력 내의 에러를 검출하고 정정하기 위한 적응 에러 디코더(110)와,
    상기 에러 정정된 데이터를 처리하기 위한 출력 신호 프로세서(125)를 포함하는 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
  17. 제 16항에 있어서, 상기 적응 에러 디코더는 리드-솔로몬(Reed-Solomon) 디코더인 것을 특징으로 하는 비디오 신호를 수신하고 적응적으로 처리하기 위한 장치.
KR10-1998-0700167A 1995-07-12 1996-06-28 다양한포맷으로인코드된비디오신호를디코딩하기위한장치및그처리방법 KR100444378B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/501,334 1995-07-12
US8/501,334 1995-07-12
US08/501,334 US5666170A (en) 1995-07-12 1995-07-12 Apparatus for decoding video signals encoded in different formats

Publications (2)

Publication Number Publication Date
KR19990028866A true KR19990028866A (ko) 1999-04-15
KR100444378B1 KR100444378B1 (ko) 2004-11-03

Family

ID=23993115

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1998-0700167A KR100444378B1 (ko) 1995-07-12 1996-06-28 다양한포맷으로인코드된비디오신호를디코딩하기위한장치및그처리방법

Country Status (17)

Country Link
US (1) US5666170A (ko)
EP (1) EP0838115B1 (ko)
JP (14) JPH11506888A (ko)
KR (1) KR100444378B1 (ko)
CN (3) CN101448147B (ko)
AU (1) AU715071B2 (ko)
BR (1) BR9610052A (ko)
CA (1) CA2226505C (ko)
DE (1) DE69616555T2 (ko)
ES (1) ES2164900T3 (ko)
HK (1) HK1015591A1 (ko)
IN (1) IN190408B (ko)
MX (1) MX9800366A (ko)
PL (1) PL180857B1 (ko)
RU (1) RU2171548C2 (ko)
TW (1) TW299541B (ko)
WO (1) WO1997003518A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101133907B1 (ko) * 2007-07-06 2012-04-12 주식회사 코아로직 디인터리브 장치와 방법 및 인터리빙 인덱스 산출장치 및방법과 그 기록매체

Families Citing this family (61)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6104442A (en) * 1994-06-28 2000-08-15 Samsung Electronics Co., Ltd. Radio receiver for receiving both VSB and QAM digital HDTV signals
US5999223A (en) * 1994-05-23 1999-12-07 Samsung Electronics Co., Ltd. System for controlling the operating mode of an adaptive equalizer within a digital TV signal receiver
US5959699A (en) * 1994-06-28 1999-09-28 Samsung Electronics Co., Ltd. Reception mode control in radio receivers for receiving both VSB and QAM digital television signals
JP2964899B2 (ja) * 1995-02-28 1999-10-18 日本電気株式会社 符号化と復号化周波数同期方法
US5666170A (en) * 1995-07-12 1997-09-09 Thomson Consumer Electronics, Inc. Apparatus for decoding video signals encoded in different formats
JP3364098B2 (ja) * 1995-12-04 2003-01-08 シャープ株式会社 衛星放送チューナ
JP3305183B2 (ja) * 1996-01-12 2002-07-22 株式会社東芝 ディジタル放送受信端末装置
US5943369A (en) * 1996-02-27 1999-08-24 Thomson Consumer Electronics, Inc. Timing recovery system for a digital signal processor
US5841478A (en) * 1996-04-09 1998-11-24 Thomson Multimedia, S.A. Code sequence detection in a trellis decoder
US6366326B1 (en) * 1996-08-01 2002-04-02 Thomson Consumer Electronics Inc. System for acquiring, processing, and storing video data and program guides transmitted in different coding formats
US5946052A (en) * 1996-08-01 1999-08-31 Thomson Consumer Electronics, Inc. System for acquiring and processing video data and program guides transmitted in different coding formats
US6005640A (en) * 1996-09-27 1999-12-21 Sarnoff Corporation Multiple modulation format television signal receiver system
US5966188A (en) * 1996-12-26 1999-10-12 Samsung Electronics Co., Ltd. Decimation of baseband DTV signals prior to channel equalization in digital television signal receivers
US5801759A (en) * 1997-04-15 1998-09-01 Samsung Electronics Co., Ltd. Digital TV receiver circuitry for detecting and suppressing NTSC co-channel interference
JP3564961B2 (ja) 1997-08-21 2004-09-15 株式会社日立製作所 ディジタル放送受信装置
US6005897A (en) * 1997-12-16 1999-12-21 Mccallister; Ronald D. Data communication system and method therefor
DE19811035A1 (de) * 1998-03-13 1999-09-16 Grau Software Gmbh Verfahren zum Speichern von Daten
EP0952733B1 (en) * 1998-04-24 2006-11-02 Sony United Kingdom Limited Digital multimedia receiver and network including such receiver with IEEE 1394 serial bus interface
KR100493268B1 (ko) * 1998-05-21 2006-02-28 엘지전자 주식회사 비트 디인터리빙 방법
US6976267B1 (en) 1999-04-09 2005-12-13 Sony Corporation Method and apparatus for controlling connections between devices
WO2000062462A2 (en) * 1999-04-09 2000-10-19 Sony Electronics, Inc. Method for switching signal input based on device capability
US6731347B1 (en) 1999-04-09 2004-05-04 Sony Corporation Method for switching signal input based on device capability
US6757025B1 (en) 1999-04-09 2004-06-29 Sony Corporation Method for switching input terminals based on incoming signal format
US6826776B1 (en) 1999-04-09 2004-11-30 Sony Corporation Method and apparatus for determining signal path
DE69940400D1 (de) 1999-06-29 2009-03-26 Sony Deutschland Gmbh Rundfunkempfänger für Vielfach-Übertragungssystem
WO2001008365A1 (en) 1999-07-08 2001-02-01 Koninklijke Philips Electronics N.V. Receiver with optimal quantization and soft viterbi decoding
WO2001047275A1 (en) * 1999-12-20 2001-06-28 Viacast Networks, Inc. Data transport stream demultiplexer system
JP2001326864A (ja) * 2000-05-17 2001-11-22 Sony Corp チューナ装置
US6684366B1 (en) * 2000-09-29 2004-01-27 Arraycomm, Inc. Multi-rate codec with puncture control
US7016296B2 (en) * 2000-10-16 2006-03-21 Broadcom Corporation Adaptive modulation for fixed wireless link in cable transmission system
US7057666B2 (en) * 2000-10-24 2006-06-06 Harris Corporation System and method for encoding information into a video signal
US6630964B2 (en) * 2000-12-28 2003-10-07 Koninklijke Philips Electronics N.V. Multi-standard channel decoder for real-time digital broadcast reception
GB2374768B (en) * 2001-01-19 2004-05-05 Abdul-Imam Jassim Al-Sammak Multi-purpose encoder and decoder system
US6944804B1 (en) * 2001-06-06 2005-09-13 Silicon Image, Inc. System and method for measuring pseudo pixel error rate
CN1221113C (zh) * 2001-08-24 2005-09-28 连宇通信有限公司 基于增信删余卷积码与qam调制格码相结合的信道译码方法和系统
BR0206198A (pt) * 2001-11-05 2003-12-23 Nds Ltd Reformatador de caixa de aparelho decodificador
US7206341B2 (en) * 2001-12-11 2007-04-17 Agilent Technologies, Inc. System and method for providing equalization in a multiphase communications receiver
JP4015934B2 (ja) * 2002-04-18 2007-11-28 株式会社東芝 動画像符号化方法及び装置
US8284844B2 (en) 2002-04-01 2012-10-09 Broadcom Corporation Video decoding system supporting multiple standards
CN100563227C (zh) * 2002-04-16 2009-11-25 汤姆森特许公司 用于高清晰度电视接收机的连接均衡器/格子解码器结构
US20050060420A1 (en) * 2003-09-11 2005-03-17 Kovacevic Branko D. System for decoding multimedia data and method thereof
CN1954617B (zh) * 2004-05-13 2011-04-13 汤姆森许可贸易公司 数字视频接收机中的交织器模式检测
JP4633796B2 (ja) * 2004-07-15 2011-02-16 トムソン ライセンシング キャリア再生を向上させるシステム及び方法
GB2418118B (en) * 2004-09-09 2009-03-18 British Broadcasting Corp Digital transmission repeater
KR100640882B1 (ko) * 2004-12-28 2006-11-02 엘지전자 주식회사 디지털 방송 녹화기능을 갖는 이동 통신 단말기 및 이를이용한 녹화방법
US7694211B2 (en) * 2006-08-21 2010-04-06 Agere Systems, Inc. Method and apparatus for error compensation
US8036332B2 (en) 2007-03-30 2011-10-11 4472314 Canada Inc. Communication signal symbol timing error detection and recovery
DE102007056163A1 (de) * 2007-11-21 2009-06-04 Ali Corporation DVB-S Empfänger geeignet zur Anzeige der Intensität und Qualität eines empfangenen RF-Signals
EP2063594A1 (en) * 2007-11-23 2009-05-27 Sequans Communications Receiver with adjustable decoding speed and corresponding method
US20140047497A1 (en) * 2008-03-12 2014-02-13 Iberium Communications, Inc. Method and system for symbol-rate-independent adaptive equalizer initialization
KR20100044479A (ko) * 2008-10-22 2010-04-30 삼성전자주식회사 방송처리장치 및 그 제어방법
US8237869B2 (en) * 2010-03-31 2012-08-07 Silicon Laboratories Inc. Multi-standard digital demodulator for TV signals broadcast over cable, satellite and terrestrial networks
GB2557516B (en) * 2011-09-23 2018-11-14 Kt Corp Method for inducing a merge candidate block and device using same
US8934598B2 (en) * 2012-04-09 2015-01-13 Mindspeed Technologies, Inc. Integrated video equalizer and jitter cleaner
JP5944811B2 (ja) * 2012-10-30 2016-07-05 日本電信電話株式会社 デジタルコヒーレント光伝送方法、送信装置及び受信装置
CN103237253B (zh) * 2013-05-15 2015-12-23 海安欣凯富机械科技有限公司 兼容多种音视频信号接口并具有待机模式的dvb-s机顶盒
CN103501218B (zh) * 2013-09-26 2016-06-01 西安空间无线电技术研究所 一种基于资源复用的多载波自适应解调方法
US9160576B1 (en) * 2014-04-08 2015-10-13 Arris Enterprises, Inc. Conditional use of feedback equalization
CN106764682B (zh) * 2016-12-22 2023-10-20 赛尔富电子有限公司 一种货架标示牌led条形灯
CN112583771B (zh) * 2019-09-30 2023-08-08 瑞昱半导体股份有限公司 数据映射器与数据映射方法
CN110996133A (zh) * 2019-11-29 2020-04-10 上海工程技术大学 一种用于无人机的视频信号传输方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0013596B1 (en) * 1979-01-09 1983-11-23 Rca Corporation Luminance delay control apparatus in pal/secam television receiver
US5282019A (en) * 1988-10-03 1994-01-25 Carlo Basile Method and apparatus for the transmission and reception of a multicarrier digital television signal
US5134464A (en) * 1990-11-16 1992-07-28 North American Philips Corporation Method and apparatus for the transmission and reception of a multicarrier digital television signal
US5006926A (en) * 1988-10-03 1991-04-09 North American Philips Corporation High definition multiple analog component amplitude modulated television transmission system
DE3920590A1 (de) * 1989-06-23 1991-01-03 Thomson Brandt Gmbh Fernsehgeraet zur wahlweisen verarbeitung eines fbas- oder in bas und f getrennten signals
JPH0360251A (ja) * 1989-07-28 1991-03-15 Nippon Telegr & Teleph Corp <Ntt> 変調器
US5119177A (en) * 1989-07-31 1992-06-02 Goldstar Co., Ltd. Automatic 3-mode switching circuit of a color television set
EP0766478B1 (en) * 1991-03-27 2002-03-27 Matsushita Electric Industrial Co., Ltd. Signal transmission system
JP3241098B2 (ja) * 1992-06-12 2001-12-25 株式会社東芝 多方式対応の受信装置
US5475442A (en) * 1992-09-07 1995-12-12 Kabushiki Kaisha Toshiba Television signal processor for processing any of a plurality of different types of television signals
JPH06343085A (ja) * 1993-04-07 1994-12-13 Hitachi Ltd 信号復調復号装置および信号復調復号方法
US5438590A (en) * 1993-05-24 1995-08-01 Comstream Corporation Transmitting and receiving apparatus and method including punctured convolutional encoding and decoding
FR2707130A1 (fr) * 1993-06-30 1995-01-06 Philips Laboratoire Electroniq Système de réception et de décodage de signaux numériques selon deux niveaux de définition d'image.
MA23381A1 (fr) * 1993-12-03 1995-07-01 Scientific Atlanta Architecture de recepteurs de donnees multi-services
KR100264624B1 (ko) * 1993-12-29 2000-09-01 비트쿠스 리차드 에프. 가변 사이즈 데이타 성좌용 데이타 프레임 포맷
US5452015A (en) * 1994-02-10 1995-09-19 Philips Electronics North America Corporation Method and apparatus for combating co-channel NTSC interference for digital TV transmission
KR960013649B1 (ko) * 1994-04-12 1996-10-10 엘지전자 주식회사 에이치디티브이(hdtv)의 지상 및 케이블 방송신호 공동수신장치
US5506636A (en) * 1994-06-28 1996-04-09 Samsung Electronics Co., Ltd. HDTV signal receiver with imaginary-sample-presence detector for QAM/VSB mode selection
US5583889A (en) * 1994-07-08 1996-12-10 Zenith Electronics Corporation Trellis coded modulation system for HDTV
US5497401A (en) * 1994-11-18 1996-03-05 Thomson Consumer Electronics, Inc. Branch metric computer for a Viterbi decoder of a punctured and pragmatic trellis code convolutional decoder suitable for use in a multi-channel receiver of satellite, terrestrial and cable transmitted FEC compressed-digital television data
US5666170A (en) * 1995-07-12 1997-09-09 Thomson Consumer Electronics, Inc. Apparatus for decoding video signals encoded in different formats

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101133907B1 (ko) * 2007-07-06 2012-04-12 주식회사 코아로직 디인터리브 장치와 방법 및 인터리빙 인덱스 산출장치 및방법과 그 기록매체

Also Published As

Publication number Publication date
IN190408B (ko) 2003-07-26
AU6342296A (en) 1997-02-10
JP2012130013A (ja) 2012-07-05
US5666170A (en) 1997-09-09
CN101448147A (zh) 2009-06-03
JP4360557B2 (ja) 2009-11-11
JP2012105317A (ja) 2012-05-31
AU715071B2 (en) 2000-01-13
JP4335936B2 (ja) 2009-09-30
JP4578563B2 (ja) 2010-11-10
HK1015591A1 (en) 1999-10-15
CA2226505C (en) 2006-06-06
WO1997003518A1 (en) 1997-01-30
PL325871A1 (en) 1998-08-17
JP2014225918A (ja) 2014-12-04
JP2008104180A (ja) 2008-05-01
JP2007221783A (ja) 2007-08-30
JP4578564B2 (ja) 2010-11-10
JP2012130012A (ja) 2012-07-05
RU2171548C2 (ru) 2001-07-27
JP2008141731A (ja) 2008-06-19
CN1150751C (zh) 2004-05-19
DE69616555T2 (de) 2002-05-08
ES2164900T3 (es) 2002-03-01
MX9800366A (es) 1998-04-30
JP4446399B2 (ja) 2010-04-07
JP2012105316A (ja) 2012-05-31
KR100444378B1 (ko) 2004-11-03
JP2012105315A (ja) 2012-05-31
CN1497964A (zh) 2004-05-19
BR9610052A (pt) 1999-07-06
EP0838115A1 (en) 1998-04-29
TW299541B (ko) 1997-03-01
CA2226505A1 (en) 1997-01-30
DE69616555D1 (de) 2001-12-06
JP2010035239A (ja) 2010-02-12
EP0838115B1 (en) 2001-10-31
JP2010035240A (ja) 2010-02-12
JP2010246152A (ja) 2010-10-28
CN1191052A (zh) 1998-08-19
CN101448147B (zh) 2011-05-11
JPH11506888A (ja) 1999-06-15
PL180857B1 (pl) 2001-04-30
JP2008092583A (ja) 2008-04-17

Similar Documents

Publication Publication Date Title
KR100444378B1 (ko) 다양한포맷으로인코드된비디오신호를디코딩하기위한장치및그처리방법
KR100448181B1 (ko) 비디오신호의복조와디코딩을위한장치및수신기,그리고복조네트워크
US6744474B2 (en) Recursive metric for NTSC interference rejection in the ATSC-HDTV trellis decoder
MXPA98000366A (en) Device for decoding video signals coded in different way
US6449002B1 (en) Truncated metric for NTSC interference rejection in the ATSC-HDTV trellis decoder
AU735890B2 (en) Apparatus for decoding video signals encoded in different formats
RU2172566C2 (ru) Устройство для демодулирования и декодирования видеосигналов

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120719

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20130722

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20140722

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20150716

Year of fee payment: 12

EXPY Expiration of term