KR19990015830A - 시스템 구성 데이터를 안전하게 저장하는 컴퓨터 및 방법 - Google Patents

시스템 구성 데이터를 안전하게 저장하는 컴퓨터 및 방법 Download PDF

Info

Publication number
KR19990015830A
KR19990015830A KR1019970038158A KR19970038158A KR19990015830A KR 19990015830 A KR19990015830 A KR 19990015830A KR 1019970038158 A KR1019970038158 A KR 1019970038158A KR 19970038158 A KR19970038158 A KR 19970038158A KR 19990015830 A KR19990015830 A KR 19990015830A
Authority
KR
South Korea
Prior art keywords
system configuration
configuration data
reset
signal
warning
Prior art date
Application number
KR1019970038158A
Other languages
English (en)
Other versions
KR100472179B1 (ko
Inventor
진성곤
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019970038158A priority Critical patent/KR100472179B1/ko
Publication of KR19990015830A publication Critical patent/KR19990015830A/ko
Application granted granted Critical
Publication of KR100472179B1 publication Critical patent/KR100472179B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q9/00Arrangements in telecontrol or telemetry systems for selectively calling a substation from a main station, in which substation desired apparatus is selected for applying a control signal thereto or for obtaining measured values therefrom
    • H04Q9/04Arrangements for synchronous operation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/02Input arrangements using manually operated switches, e.g. using keyboards or dials
    • G06F3/023Arrangements for converting discrete items of information into a coded form, e.g. arrangements for interpreting keyboard generated codes as alphanumeric codes, operand codes or instruction codes
    • G06F3/0231Cordless keyboards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/048Interaction techniques based on graphical user interfaces [GUI]
    • G06F3/0487Interaction techniques based on graphical user interfaces [GUI] using specific features provided by the input device, e.g. functions controlled by the rotation of a mouse with dual sensing arrangements, or of the nature of the input device, e.g. tap gestures based on pressure sensed by a digitiser
    • G06F3/0488Interaction techniques based on graphical user interfaces [GUI] using specific features provided by the input device, e.g. functions controlled by the rotation of a mouse with dual sensing arrangements, or of the nature of the input device, e.g. tap gestures based on pressure sensed by a digitiser using a touch-screen or digitiser, e.g. input of commands through traced gestures
    • G06F3/04886Interaction techniques based on graphical user interfaces [GUI] using specific features provided by the input device, e.g. functions controlled by the rotation of a mouse with dual sensing arrangements, or of the nature of the input device, e.g. tap gestures based on pressure sensed by a digitiser using a touch-screen or digitiser, e.g. input of commands through traced gestures by partitioning the display area of the touch-screen or the surface of the digitising tablet into independently controllable areas, e.g. virtual keyboards or menus

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Debugging And Monitoring (AREA)

Abstract

이 발명은 시스템 구성 데이터를 안전하게 저장하는 컴퓨터 및 방법에 관한 것으로, 시스템을 구성하는 데이터를 저장하기 위한 시스템 구성 데이터 저장장치와; 상기 시스템 구성 데이터 저장장치에 데이터가 저장되는 것을 감지하여 인터럽트 신호를 발생하는 인터럽트 제어기와; 리셋신호를 발생하는 리셋 발생기와; 상기 리셋발생기의 리셋신호를 지연하여 출력하거나 바이패스하는 리셋 지연부와; 상기 인터럽트 제어기의 신호를 입력받아 시스템 구성 데이터를 저장하는 동안 경고표시를 하도록 제어신호를 출력하고, 시스템 구성 데이터를 저장하는 도중에 상기 리셋 발생기에서 리셋신호가 출력되면, 상기 리셋 지연부가 리셋신호를 지연하여 출력하도록 제어하는 제어부와; 상기 제어부의 제어신호를 입력받고, 경고를 하는 경고부로 구성되고, 시스템을 구성하는 데이터의 저장중에는 화면에 경고표시를 하여 사용자가 리셋 또는 파워 오프를 하지 않도록 하고, 정전시에는 무정전 전원장치로 안전하게 시스템 구성 데이터 저장(Write) 작업을 끝내고, 파워오프가 되도록 하는 컴퓨터 및 방법에 관한 것이다.

Description

시스템 구성 데이터를 안전하게 저장하는 컴퓨터 및 방법
이 발명은 시스템 구성 데이터를 안전하게 저장하는 컴퓨터 및 방법에 관한 것으로, 더욱 상세하게 말하자면, 시스템을 구성하는 데이터의 저장중에는 화면에 경고표시를 하여 사용자가 리셋(Reset) 또는 파워 오프(Power Off)를 하지 않도록 하고, 정전시에는 무정전 전원장치로 안전하게 시스템 구성 데이터 저장(Write) 작업을 끝내고, 파워오프가 되도록 하는 컴퓨터 및 방법에 관한 것이다.
일반적으로 컴퓨터 시스템의 구성을 나타내는 여러 가지 데이터는 알티씨(RTC: Real Time Clock) 칩 내의 씨모스 램(CMOS RAM), 엔브이 램(NVRAM), 배터리에 백업되는 에스램(SRAM) 및 플래시 메모리 등에 저장되어 있으며, 시스템의 부팅(Booting)시 또는 동작중에 사용이 된다.
상기 시스템을 구성하는 데이터는 파워 온/오프시, 리셋(Reset) 등의 외부 동작에 의해서 자주 파괴되는 경우가 발생한다. 이때에는 시스템이 시스템 구성 데이터가 파괴되었다는 에러 메시지를 보여주며, 사용자는 다시 시스템 구성 데이터를 조정하는 번거로운 작업을 해야 한다. 심할 경우에는 시스템 구성 데이터를 저장하고 있는 알티씨 칩 또는 플래시 메모리를 교환해야 한다.
이러한 시스템 구성 데이터의 파괴를 방지하기 위하여 사용되는 종래의 기술을 첨부된 도면을 참조로 하여 설명하기로 한다.
도4는 일반적인 컴퓨터의 내부 사시도이고,
도5는 종래의 컴퓨터의 내부 구성도이고,
도6은 종래의 컴퓨터에서 시스템 구성 데이터를 저장하기 위한 주요 부분의 구성도이다.
도4 내지 도6에 도시된 바와 같이, 종래의 컴퓨터의 구성은,
중앙처리장치(41), 인터럽트 제어기(64), 램(42), 플래시 롬(43) 및 알티씨칩(61)이 시스템 버스(45)에 연결되고,
리셋스위치(SW)에 연결된 리셋 발생기(63)가 시스템 버스(45)에 연결되어 있으며, 디스플레이 장치(65)를 제어하는 디스플레이 컨트롤러(44)가 시스템 버스(45)에 연결되어 있으며,
그 외에도 시스템 버스(75)에는,
플로피 디스크 드라이버(FDD, 46), 직렬포트(47), 병렬포트(48), 아이알(IR)포트(49)를 제어하는 입출력 컨트롤러(50)와,
하드 디스크 드라이버(51), 씨디 드라이버(CDD,52)를 제어하는 아이디이 컨트롤러(53)와,
스피커(55)를 제어하는 오디오 회로부(54)와,
키보드(56), 마우스(57) 및 전원공급장치(60)를 제어하는 마이크로 컨트롤러(58)가 연결되는 구조로 이루어진다.
또한, 시스템 버스(45)는 피씨아이(PCI: Parrall Component Interface)버스, 아이사(ISA:Industry Standard Acchitecture) 버스, 호스트(Host) 버스 등으로 구성되어 있다.
상기한 구성에 의한 종래의 컴퓨터는 도6에 도시되어 있듯이, 정상적인 동작상태에서 중앙처리장치(41)로부터 라잇 인에이블 신호(WRITE ENABLE)와 칩 선택신호(CHIP SELECT)를 입력받아 시스템 구성 데이터 저장장치(43, 61)에 데이터를 저장한다.
또한, 파워굳(Power Good)신호를 이용하여 정상적인 전원레벨이 될 경우에만 전원을 사용하도록 하였다.
이로 인해, 원하지 않는 데이터를 저장하는 경우는 줄어들었다.
그러나, 시스템 부팅시의 포스트(POST:Power on Self Test)과정 수행중에 또는 정상 동작중에 어떤 응용프로그램들은 시스템 구성 데이터를 필요에 의해서 갱신하는 작업을 한다.
이때, 사용자가 리셋스위치(SW) 또는 키보드를 이용하여 리셋을 발생시키면, 리셋 발생기(63)에서 리셋신호가 발생되고, 상기 리셋신호는 중앙처리장치(41)와 시스템 구성 데이터 저장장치(43, 61), 인터럽트 제어기(64) 및 시스템의 모든 장치를 리셋시키게 된다.
이로 인해, 시스템 저장장치(43, 61)는 데이터를 저장 중에 리셋이 되므로, 시스템 구성 데이터가 파괴되는 경우가 발생한다.
이와 같이, 종래에는 시스템 구성 데이터 저장장치에 데이터 저장 동작을 하는 중에 리셋, 파워 오프, 정전 등의 외부요인에 의해 시스템 구성데이터가 파괴되고, 이를 복구하기 위하여 시스템 구성 데이터를 새로 구성하거나, 시스템 구성 데이터 저장장치를 새것으로 교환해야 하는 단점이 있다.
그러므로 본 발명의 목적은 종래의 단점을 해결하고자 하는 것으로, 리셋신호에 의해 데이터가 파괴되지 않도록, 데이터 저장중에는 경고 메시지를 화면에 표시하고, 경고음을 스피커를 통해 출력하며, 사용자의 실수로 리셋신호가 입력되면, 데이터 저장 동작이 끝날 때까지 리셋신호를 지연하고, 정전 또는 파워 오프 등의 외부요인에 의해 시스템 구성 데이터가 파괴되지 않도록 하는 무정전 전원장치를 사용하는 시스템 구성 데이터를 안전하게 저장하는 컴퓨터 및 방법을 제공하는 것이다.
도1은 이 발명의 실시예에 따른 시스템 구성 데이터를 안전하게 저장하는 컴퓨터의 블록 구성도.
도2는 이 발명의 실시예에 따른 시스템 구성 데이터를 안전하게 저장하는 컴퓨터의 주요부의 구성도.
도3은 이 발명의 실시예에 따른 시스템 구성 데이터를 안전하게 저장하는 방법의 흐름도.
도4는 일반적인 컴퓨터의 내부 사시도.
도5는 종래의 컴퓨터의 내부 구성도.
도6은 종래의 컴퓨터에서 시스템 구성 데이터를 저장하기 위한 주요부의 구성도.
상기 목적을 달성하고자 하는 이 발명의 구성은,
시스템을 구성하는 데이터를 저장하기 위한 시스템 구성 데이터 저장장치와;
상기 시스템 구성 데이터 저장장치에 데이터가 저장되는 것을 감지하여 인터럽트 신호를 발생하는 인터럽트 제어기와;
리셋신호를 발생하는 리셋 발생기와;
상기 리셋발생기의 리셋신호를 지연하여 출력하거나 바이패스(Bypass)하는 리셋 지연부와;
상기 인터럽트 제어기의 신호를 입력받아 시스템 구성 데이터를 저장하는 동안 경고표시를 하도록 제어신호를 출력하고, 시스템 구성 데이터를 저장하는 도중에 상기 리셋 발생기에서 리셋신호가 출력되면, 상기 리셋 지연부가 리셋신호를 지연하여 출력하도록 제어하는 제어부와;
상기 제어부의 제어신호를 입력받고, 시스템 구성 데이터 저장중이라는 경고를 하는 경고부를 포함하여 이루어진다.
상기 목적을 달성하기 위한 이 발명의 다른 구성은,
시스템 구성 데이터의 저장 동작을 알리는 인터럽트 신호가 입력되었는지를 감지하는 단계와;
인터럽트 신호가 입력되면, 시스템 구성 데이터의 저장동작이 끝날 때까지 시스템 구성 데이터의 저장중임을 알리는 경고를 하는 단계와;
경고중에 리셋신호가 입력되면, 시스템 구성 데이터가 저장되기에 충분한 시간을 지연한 후 리셋을 시키는 단계를 포함하여 이루어진다.
상기 구성에 의하여 이 발명을 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 설명하면 다음과 같다.
도1은 이 발명의 실시예에 따른 시스템 구성 데이터를 안전하게 저장하는 컴퓨터의 상세도이고,
도2는 이 발명의 실시예에 따른 시스템 구성 데이터를 안전하게 저장하는 컴퓨터의 리셋동작의 신호흐름을 나타낸 구성도이고,
도3은 이 발명의 실시예에 따른 시스템 구성 데이터를 안전하게 저장하는 방법의 흐름도이다.
도1 또는 도2에 도시되어 있듯이, 이 발명의 실시예에 따른 시스템 구성 데이터를 안전하게 저장하는 컴퓨터의 구성은,
시스템을 구성하는 데이터를 저장하며, 타이머 기능을 하는 알티씨 칩(21)과;
시스템을 구성하는 데이터를 저장하는 플래시 롬(3)과;
인터럽트 신호를 발생하는 인터럽트 제어기(26)와;
리셋 스위치(SW)가 붙어 있으며, 리셋신호를 발생하는 리셋 발생기(23)와;
상기 리셋발생기(23)의 리셋신호를 지연하여 출력하거나 바이패스하는 리셋 지연기(24)와;
시스템 구성 데이터를 저장할 때 인터럽트 요구신호를 출력하고, 시스템 구성 데이터 저장 중에 상기 리셋 발생기(23)에서 리셋신호가 출력되면, 상기 리셋 지연기(24)가 리셋신호를 지연하여 출력하도록 하는 시스템 구성 데이터 제어기(22)와;
상기 인터럽트 제어기(24)의 신호를 입력받아 시스템 구성 데이터를 저장하는 동안 경고음을 발생하고, 경고메시지를 표시하도록 제어신호를 출력하는 중앙처리장치(1)와;
데이터 및 경고메시지를 화면에 표시하는 디스플레이 장치(25)와,
상기 중앙처리장치(1)의 제어신호를 입력받고, 경고메시지가 상기 디스플레이 장치(25)에 표시되도록 제어하는 디스플레이 컨트롤러(4)와;
소리를 출력하는 스피커(15)와;
상기 중앙처리장치(1)의 제어신호를 입력받고, 상기 스피커(15)가 경고음을 발생하도록 제어하는 오디오 회로부(14)와;
플로피 디스크 드라이버(FDD, 6), 직렬포트(7), 병렬포트(8), 아이알 포트(9)를 제어하는 입출력 컨트롤러(10)와,
하드 디스크 드라이버(11), 씨디 드라이버(CDD,12)를 제어하는 아이디이 컨트롤러(13)와,
전원 스위치(SW19)에 연결되고, 시스템 전체에 전원을 공급하며, 정전시 또는 파워오프시에 일정시간 전원을 추가로 공급하여 상기 알티씨 칩(3)과 플래시 롬(3)에 시스템 구성 데이터 저장 작업을 올바로 끝내도록 하는 무정전 전원장치(20)와;
키보드(16), 마우스(17)를 제어하는 마이크로 컨트롤러(18)와;
시스템의 각 장치들이 데이터 및 신호를 입출력하는 통로인 시스템 버스(5)를 포함하여 이루어진다.
상기 구성에 의한 이 발명의 실시예에 따른 시스템 구성 데이터를 안전하게 저장하는 컴퓨터 및 방법의 작용을 도1 내지 도3을 참조로 하여 설명하면 다음과 같다.
먼저 사용자에 의해 전원이 인가되면, 이 발명의 실시예에 따른 시스템 구성 데이터를 안전하게 저장하는 컴퓨터의 동작이 시작된다.
동작이 시작되면, 중앙처리장치(1)는 시스템 구성 데이터가 알티씨 칩(21) 또는 플래시 롬(3)에 저장이 되고 있는 지를 인터럽트 신호를 통해 판단한다(S1).
여기서, 시스템 구성 데이터 제어기(22)는 중앙처리장치(1)로부터 어드레스(ADDRESS)를 입력받고, 시스템 구성 데이터를 알티씨 칩(21) 또는 플래시 롬(3)에 라잇신호와 칩 선택신호를 이용해 데이터를 저장하며, 동시에 인터럽트 제어기(26)로 라잇 동작 인터럽트 요구신호를 출력하고, 인터럽트 제어기(26)는 인터럽트 신호를 중앙처리장치(1)로 출력한다.
다음, 중앙처리장치(1)는 인터럽트신호가 입력되었으면, 디스플레이 컨트롤러(4)를 제어하여 시스템 구성 데이터 저장중이라는 경고 메시지로 NO RESETTING 을 디스플레이 장치(25)에 디스플레이 한다. 또한, 오디오 회로부(14)를 제어하여 스피커(14)가 경고음을 발생하도록 한다(S2).
다음, 중앙처리장치(1)는 경고중에 리셋스위치(SW) 또는 키보드(16)에 의해 리셋 입력이 있는가를 판단한다(S3).
사용자에 의해 리셋입력이 없으면, 시스템 구성 데이터 저장작업이 계속되고, 리셋입력이 있으면, 시스템 구성 데이터 저장작업이 끝날 수 있도록 시스템 구성 데이터 제어기(22)는 리셋 지연기(24)에 리셋 지연 제어신호를 출력하고, 리셋 지연기(24)는 리셋신호를 일정시간 지연하여 출력하며, 그 결과로 리셋작업은 일정시간 후에 수행된다. 즉, 시스템 구성 데이터가 저장된 후에 리셋이 되므로 시스템 구성 데이터의 손상이 없게 된다. 상기한 일정시간은 시스템 구성 데이터가 알티씨 칩(21) 또는 플래시 롬(3)에 저장되기에 충분한 시간으로 정하며, 알티씨 칩(21) 내의 타이머에서 측정한다.
한편, 시스템 데이터 저장중이 아닐 경우의 리셋신호는 시스템 구성 데이터 제어기(22)의 제어에 의해 리셋 지연기(24)에서 지연되지 않고, 바이패스되어 리셋동작이 수행된다.
다음, 중앙처리장치(1)는 파워 오프가 되는가를 감지하여(S5), 정전 또는 파워오프시에도 무정전 전원장치(20)가 일정시간 파워를 더 공급한 후 파워가 오프되도록 하며(S6), 상기한 일정시간은 시스템 구성 데이터가 알티씨 칩(21) 또는 플래시 롬(3)에 저장되기에 충분한 시간으로 정하며, 알티씨 칩(21) 내의 타이머에서 측정한다.
다음, 중앙처리장치(1)는 시스템 구성 데이터 저장동작이 끝났는가를 감지하여(S7), 저장동작이 끝났으면, 오디오 회로부(14)를 제어하여 스피커(15)가 경고음을 중단하도록 하고, 디스플레이 컨트롤러(4)를 제어하여 디스플레이 장치(25)에 표시된 경고 메시지를 삭제한다(S8).
이상에서와 같이, 이 발명의 실시예는, 시스템 구성 데이터 저장 동작의 정상적인 시작과 종료를 보장함으로써, 시스템 구성 데이터 저장장치에 기록된 데이터가 파괴되는 것을 막을 수 있으며, 이로 인해 사용자가 다시 시스템을 구성하는 번거롭고 어려운 작업을 할 필요가 없고, 또한, 제품의 신뢰성을 증대시키는 효과가 있다. 이 발명의 이러한 효과는 컴퓨터의 제조, 생산, 및 판매 분야에서 사용될 수 있다.

Claims (7)

  1. 시스템을 구성하는 데이터를 저장하기 위한 시스템 구성 데이터 저장장치와;
    상기 시스템 구성 데이터 저장장치에 데이터가 저장되는 것을 감지하여 인터럽트 신호를 발생하는 인터럽트 제어기와;
    입력되는 리셋신호를 지연하여 출력하거나 바이패스하는 리셋 지연부와;
    상기 인터럽트 제어기의 신호를 입력받아 시스템 구성 데이터를 저장하는 동안 경고표시를 하도록 제어신호를 출력하고, 시스템 구성 데이터를 저장하는 도중에 리셋신호가 상기 리셋 지연부에 입력되면, 리셋신호를 지연하여 출력하도록 제어하는 제어부를 포함하는 컴퓨터.
  2. 제1항에 있어서,
    시스템 전체에 전원을 공급하고, 정전시 또는 파워오프시에 시스템 구성 데이터가 저장되기에 충분한 일정시간 동안 전원을 추가로 공급함으로써, 상기 시스템 구성 데이터 저장장치에 시스템 구성 데이터가 올바로 저장되도록 하는 무정전 전원장치를 더 포함하는 것을 특징으로 하는 컴퓨터.
  3. 제2항에 있어서,
    상기 제어부의 제어신호를 입력받고, 시스템 구성 데이터 저장중이라는 경고를 하는 경고부를 더 포함하는 것을 특징으로 하는 컴퓨터.
  4. 제3항에 있어서,
    상기한 제어부는,
    상기 인터럽트 제어기의 신호를 입력받아 시스템 구성 데이터를 저장하는 동안 경고음을 발생하고, 경고메시지를 표시하도록 제어신호를 출력하는 중앙처리장치와;
    시스템 구성 데이터를 저장할 때 인터럽트 요구신호를 출력하고, 시스템 구성 데이터 저장 중에 상기 리셋 지연부에 리셋신호가 입력되면, 상기 리셋 지연부가 리셋신호를 지연하여 출력하도록 하는 시스템 구성 데이터 제어기로 이루어지는 것을 특징으로 하는 시스템 구성 데이터를 안전하게 저장하는 컴퓨터.
  5. 제4항에 있어서,
    상기한 경고부는,
    데이터 및 경고메시지를 화면에 표시하는 디스플레이 장치와,
    상기 중앙처리장치의 제어신호를 입력받고, 경고메시지가 상기 디스플레이 장치(25)에 표시되도록 제어하는 디스플레이 컨트롤러와;
    소리를 출력하는 스피커와;
    상기 중앙처리장치의 제어신호를 입력받고, 상기 스피커가 경고음을 발생하도록 제어하는 오디오 회로부를 포함하는 것을 특징으로 하는 컴퓨터.
  6. 시스템 구성 데이터의 저장 동작을 알리는 인터럽트 신호가 입력되었는지를 감지하는 단계와;
    인터럽트 신호가 입력되면, 시스템 구성 데이터의 저장동작이 끝날 때까지 시스템 구성 데이터의 저장중임을 알리는 경고를 하는 단계와;
    경고중에 리셋신호가 입력되면, 시스템 구성 데이터가 저장되기에 충분한 시간을 지연한 후 리셋을 시키는 단계를 포함하여 구성되는 시스템 구성 데이터를 안전하게 저장하는 방법.
  7. 제6항에 있어서,
    경고중에 전원이 오프되거나 정전이 되면, 시스템 구성 데이터가 저장되기에 충분한 시간동안 전원을 추가로 공급한 후에 전원을 오프시키는 단계를 더 포함하는 것을 특징으로 하는 시스템 구성 데이터를 안전하게 저장하는 방법.
KR1019970038158A 1997-08-11 1997-08-11 시스템구성데이터를안전하게저장하는컴퓨터및방법 KR100472179B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970038158A KR100472179B1 (ko) 1997-08-11 1997-08-11 시스템구성데이터를안전하게저장하는컴퓨터및방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970038158A KR100472179B1 (ko) 1997-08-11 1997-08-11 시스템구성데이터를안전하게저장하는컴퓨터및방법

Publications (2)

Publication Number Publication Date
KR19990015830A true KR19990015830A (ko) 1999-03-05
KR100472179B1 KR100472179B1 (ko) 2005-07-07

Family

ID=37303357

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970038158A KR100472179B1 (ko) 1997-08-11 1997-08-11 시스템구성데이터를안전하게저장하는컴퓨터및방법

Country Status (1)

Country Link
KR (1) KR100472179B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020092603A (ko) * 2001-06-05 2002-12-12 박종순 컴퓨터 시스템의 보조 전원공급 제어방법
KR20030072683A (ko) * 2002-03-06 2003-09-19 주식회사 파워뱅크 정전시 컴퓨터 작동 상태 저장 방법
KR100903183B1 (ko) * 2007-06-21 2009-06-17 주식회사 어드밴스드웨이브 신호의 지연을 이용한 순간정전 보상장치

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2778299B2 (ja) * 1991-08-27 1998-07-23 三菱電機株式会社 プログラマブルコントローラ
JPH06202762A (ja) * 1992-10-30 1994-07-22 Nippon Motorola Ltd ライトデータ保護機能付きリセット信号発生回路
KR950013264B1 (ko) * 1993-01-12 1995-10-26 허명석 컴퓨터 시스템의 자동 백업 및 복구 장치와 방법
KR960014146B1 (ko) * 1994-08-24 1996-10-14 대우전자 주식회사 마이크로컴퓨터의 리셋장치
KR960015140A (ko) * 1994-10-27 1996-05-22 배순훈 콤퓨터의 순간 리셋 방지 회로

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020092603A (ko) * 2001-06-05 2002-12-12 박종순 컴퓨터 시스템의 보조 전원공급 제어방법
KR20030072683A (ko) * 2002-03-06 2003-09-19 주식회사 파워뱅크 정전시 컴퓨터 작동 상태 저장 방법
KR100903183B1 (ko) * 2007-06-21 2009-06-17 주식회사 어드밴스드웨이브 신호의 지연을 이용한 순간정전 보상장치

Also Published As

Publication number Publication date
KR100472179B1 (ko) 2005-07-07

Similar Documents

Publication Publication Date Title
US5203848A (en) Television game console and electronic control device for controlling the allowable playing time of the television game console
US5475271A (en) Power source control system for electronic device and expansion unit connected thereto
US5664203A (en) Peripheral device input-initiated resume system for combined hibernation system and back-up power supply for computer
US8935558B2 (en) Overclocking module, a computer system and a method for overclocking
JPH1165719A (ja) コンピュータおよび画像表示方法
US20020144074A1 (en) Method and motherboard for automatically determining memory type
KR100471055B1 (ko) 컴퓨터 및 그 제어방법
KR930007675B1 (ko) 확장 유닛이 접속가능한 컴퓨터 유닛의 리쥼처리의 제어 시스템
JP4409681B2 (ja) 情報処理装置及び情報処理装置のメモリ制御方法
JPH0588795A (ja) データ処理装置
KR100472179B1 (ko) 시스템구성데이터를안전하게저장하는컴퓨터및방법
JP4910119B2 (ja) 測定装置の制御方法
KR100524474B1 (ko) 컴퓨터 시스템 및 그 제어방법
KR20000008628A (ko) 컴퓨터 시스템의 부팅음악 출력방법
JP2003167649A (ja) 情報処理装置
JP3768565B2 (ja) Dram制御装置
JPH0736574A (ja) 電子機器の初期化装置及び方法
JP2001222421A (ja) フラッシュromカード、フラッシュrom、およびbios更新方法
JPH09213088A (ja) エンジン制御装置
JPH0527875A (ja) 電子機器
JPH0589041A (ja) データ処理装置
JP2001273274A (ja) 半導体集積回路およびそのテストモード設定回路
JPH02100743A (ja) 電子機器
JP3405239B2 (ja) 初期値設定変更装置
JPH11288329A (ja) コンピュータ

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120130

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130130

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee