KR19990001416A - 피디피(pdp)의 구동회로 - Google Patents

피디피(pdp)의 구동회로 Download PDF

Info

Publication number
KR19990001416A
KR19990001416A KR1019970024730A KR19970024730A KR19990001416A KR 19990001416 A KR19990001416 A KR 19990001416A KR 1019970024730 A KR1019970024730 A KR 1019970024730A KR 19970024730 A KR19970024730 A KR 19970024730A KR 19990001416 A KR19990001416 A KR 19990001416A
Authority
KR
South Korea
Prior art keywords
driving circuit
unit
data
output
voltage pulse
Prior art date
Application number
KR1019970024730A
Other languages
English (en)
Other versions
KR100281047B1 (ko
Inventor
강성호
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019970024730A priority Critical patent/KR100281047B1/ko
Priority to US09/093,911 priority patent/US6239775B1/en
Publication of KR19990001416A publication Critical patent/KR19990001416A/ko
Application granted granted Critical
Publication of KR100281047B1 publication Critical patent/KR100281047B1/ko
Priority to US09/822,481 priority patent/US6448961B2/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

피디피 구동 방식에서 디지탈 영상 신호의 로딩 타임을 최소화하여 640 x 480 화소 이상의 고 해상도를 갖는 피디피(prasma display pannel;이하, PDP라 약칭함)의 구동회로가 제안된다. 이 구동회로는 기존의 쉬프트 레지스터부의 출력단과 래치부의 입력단 사이에 디코더부를 접속 체용하거나, 상기 쉬프트 레지스터부를 생략하고 n비트 스캔 데이터 입력단과 래치부 입력단 사이에 디코더부 및 라인 선택부를 접속 체용하여 n비트 스캔 데이터를 원하는 라인들로 디코딩하여 출력함으로써 스캔 데이터의 로딩 타임이 1μsec 이하인 에이씨 피디피의 구동회로를 설계하는데 그 특징이 있다.

Description

피디피(PDP)의 구동회로
본 발명은 평면 표시 장치(flat panel display)의 구동방식에서 디지탈 영상 신호의 로딩 타임을 최소화하여 640 x 480 화소 이상의 고 해상도를 갖는 피디피(prasma display pannel;이하, PDP라 약칭함)의 구동회로에 관한 것이다.
일반적으로 PDP는 화소를 구성하는 셀(cell)의 수직 및 수평 전극 사이에 인가되는 전압 조절을 통하여 방전을 얻으며, 방전된 빛의 양은 셀 내에서의 방전 시간의 길이를 변화 시켜서 조절한다.
상기 PDP의 전체화면은 각각의 셀의 수직 및 수평 전극에 디지털 영상 신호를 입력시키기 위한 라이트 펄스, 주사를 위한 스캔 펄스, 방전을 유지시켜 주기 위한 서스테인 펄스 및 방전된 셀의 방전을 중지시키기 위한 소거 펄스를 인가하여 매트릭스(matrix) 형으로 구동 시켜서 얻어진다.
영상 표시를 위해 필요한 단계적인 밝기(계조; grey level)는 전체 영상을 표시하기 위해 필요한 주어진 시간(NTSC TV 신호의 경우 1/30초) 내에서 개개의 셀이 방전되는 시간의 길이를 서로 다르게 하여 구현 시킨다. 이때 화면의 휘도(brightness)는 각각의 셀을 최대로 구동 시켰을 때의 밝기에 의해 결정이 되고, 휘도를 증가시켜 주기 위해서는 한 화면을 구성 시키기 위한 주어진 시간 내에서 셀의 방전 시간을 최대한 길게 유지시킬 수 있도록 구동 회로가 설계 되어야 한다.
도 1은 일반적인 피디피를 나타낸 블록도이다.
상기 PDP는 스캔전극 및 공통전극이 형성된 전면 글라스 기판과 어드레싱 전극이 형성된 배면 글라스 기판이 진공 결합하여 형성된 패널(1)과, 상기 배면 글라스 기판상에 형성된 어드레싱 전극으로 디지탈 영상 데이터를 인가하는 어드레싱 전극 드라이버(4)와, 상기 패널(1)의 구동 여부를 결정하기 위해 스캔 데이터를 인가하는 구동회로(3)와, 상기 패널(1)의 공통전극을 구동하기 위한 공통전극 드라이버(5)와, 상기 드라이버들의 구동에 필요한 각종 신호 및 데이터를 제공하는 컨트롤러(2)로 구성되어 있다.
이와 같이 구성된 종래의 PDP에서 컨트롤러(2)는 외부로 부터 클럭, RGB 데이터, 수직동기(Vsync), 수평동기(Hsync) 등의 각종 신호들을 제공받는다. 이어서 컨트롤러(2)는 스캔 드라이버(3)에 스캔 데이터들 및 제어신호들을 인가하고, 어드레싱 전극 드라이버(4)에 어드레스 데이터 및 어드레스 클럭을 인가한다.
따라서 상기 각각의 드라이버들에 인가된 신호들에 따라 스캔전극과 공통전극이 구동되면, 어드레싱 전극들로 공급되는 데이터를 패널(1)에 표시할 수 있다.
그런데 상기 PDP에서 스캔 드라이버(3)는 패널(1)의 구동 여부를 결정하는 매우 중요한 소자로서, 그 상세한 구성은 도 2에 제시된 상세 블록도를 참조하여 설명한다.
도 2를 참조하면, 상기 스캔 드라이버(3)는 1비트씩의 스캔 데이터(최대 40비트)를 소정의 클럭 펄스에 따라 각각의 전극라인으로 병렬 전송하는 쉬프트 레지스터부(12)와, 상기 쉬프트 레지스터부(12)의 스캔 데이터를 계수하여 출력하는 래치부(13)와, 상기 래치부(13)를 통해 출력된 스캔 데이터를 AC 고압펄스에 실어 출력하는 고압펄스 출력부(14)로 구성된다.
상기 고압펄스 출력부(14)는 프로그램블 신호(pol)와 선택신호(cs)에 따라 스캔 데이터의 출력을 임의로 바꾸어 출력할 수 있다. 그러나 쉬프트 레지스터부(12)는 1비트씩 총 m비트 스캔 데이터를 25MHz 클럭펄스에 따라 쉬프트하므로 스캔 데이터의 로딩에 필요한 타임은 32비트 일경우 1.28μsec가 소요되고, 40비트일 경우 로딩 타임은 1.6μsec가 소요된다.
이와 같이 구성된 스캔 드라이버(3)는 원하는 비트의 스캔 데이터의 로딩을 위해 소정 크기의 쉬프트 레지스터부(12)를 사용해야 하므로 고압펄스 출력부(14)에서 최종 출력 데이터를 임의로 바꾸기 위해서는 상기 쉬프트 레지스터부(12)의 크기만큼 쉬프트 클럭(shift clock)이 필요로 하므로 상기 스프트 레지스터부(12)에 데이터를 로딩하는데 적어도 2μsec 이상의 로딩타임이 소요되는 문제점이 있다.
따라서 본 발명은 전술한 종래의 PDP의 구동회로에서 나타나는 제반 문제점들을 해결하기 위하여 안출한 것으로써, 본 발명의 목적은 스캔 데이터를 각 전극라인에 로딩시 로딩 타임을 최소화하고 고압펄스 출력부에서 최종 출력 데이터를 임의로 바꾸어 출력할 수 있도록 한 피디피의 구동회로를 제공함에 있다.
도 1은 일반적인 피디피 모듈부를 나타낸 블록도,
도 2는 도 1에 적용되는 피디피의 구동회로의 블록도,
도 3은 본 발명에 따른 피디디의 구동회로의 일 실시예를 나타낸 블록도, 그리고
도 4는 본 발명에 따른 피디디의 구동회로의 다른 실시예를 나타낸 블록도이다.
도면의 주요부분에 대한 부호의 설명
1 : 패널2 : 컨트롤러
3,3a, 3b : 구동회로4 : 어드레싱 전극 드라이버
5 : 공통전극 드라이버12, 32 : 쉬프트 레지스터부
13, 23 : 래치부14, 24 : 고압펄스 출력부
25, 35 : 디코더부26 : 지연부
27 : 라인 선택부OR1∼ORn : 오아 게이트
상기한 목적을 달성하기 위한 본 발명은 기존의 쉬프트 레지스터부의 출력단과 래치부의 입력단 사이에 디코더부를 접속 체용하거나, 상기 쉬프트 레지스터부를 생략하고 n비트 스캔 데이터 입력단과 래치부 입력단 사이에 디코더부 및 라인 선택부를 접속 체용하여 n비트 스캔 데이터를 원하는 라인들로 디코딩하여 출력함으로써 스캔 데이터의 로딩 타임이 1μsec 이하인 에이씨 피디피의 구동회로를 설계하는데 그 특징이 있다.
이하, 본 발명에 따른 에이씨 피디피의 구동회로의 바람직한 일 실시예들을 첨부한 도면을 참조하여 상세히 설명한다.
도 3은 본 발명에 따른 피디디의 구동회로의 일 실시예를 나타낸 블록도이다.
도 3을 참조하면 본 발명에 따른 피디피의 구동회로는 n비트의 스캔 데이터를 디코딩하여 출력하는 디코더부(25)와, 상기 디코더부(25)의 데이터를 소정 클럭 펄스에 따라 원하는 전극라인으로 출력하도록 각 라인을 선택하는 라인 선택부(27)와, 상기 라인 선택부(27)의 데이터를 계수하여 출력하는 래치부(23)와, 상기 래치부(23)를 통해 출력된 스캔 데이터를 AC 고압펄스에 실어 출력하는 고압펄스 출력부(24)로 구성되어 있다.
또한 상기 라인 선택부(27)는 디코더부(25)의 출력단에 접속된 다수개의 오아 게이트(OR1∼ORn)와, 그리고 상기 오아 게이트(OR1∼ORn)의 출력단과 상기 래치부(23)의 입력단에 접속된 지연부(26)로 구성되어 있다. 이때 상기 지연부(26)는 다수개의 논리회로로 설계된 D플립플롭으로 구성된다.
이와 같이 구성된 본 발명의 구동회로는 우선 n비트(예를들면, 6비트)의 스캔 데이터가 디코더부(25)로 입력단으로 인가된다. 상기 디코더부(25)를 통해 디코딩한 데이터는 오아 게이트(OR1∼ORn)의 일측 입력단으로 인가됨과 동시에 지연부(26)를 통해 지연된 데이터가 상기 오아 게이트(OR1∼ORn)의 타측 입력단으로 인가된다.
이때 20MHz 클럭 펄스에 따라 지연부(25)에서 지연된 데이터가 출력되고, 상기 데이터가 오아 게이트(OR1∼ORn)의 일측 입력단으로 피드백되므로 결과적으로 라인 선택부(27)는 n비트의 스캔 데이터의 입력이 바뀌어서 순차적으로 선택된 라인들의 스캔 데이터를 동시에 출력할 수 있다.
이어서 래치부(23)는 상기 라인 선택부(27)의 데이터를 계수하여 출력하고, 상기 래치부(23)를 통해 출력된 스캔 데이터는 고압펄스 출력부(24)의 AC 고압펄스에 실려서 출력된다.
그런데 PDP는 256 계조의 구현을 위해 한 프레임당 8번의 서브-필드가 필요하다. 본 발명에서는 8번의 클럭펄스로 8개 라인을 한번 선택하는데 1μsec의 데이터 로딩 타임이 소요된다고 볼 때 클리어 신호와 인에이블 신호를 감안하면 총 10 클럭펄스가 필요하므로 50μsec(한주기)×10=0.5μsec의 데이터 로딩 타임만 소요된다.
따라서 상기 고압펄스 출력부(24)는 외부에서 인가되는 프로그램블 신호(pol)와 칩선택신호(cs)가 서로 다른 레벨일 때 2n비트의 데이터 또는를 출력한다.
또한 상기 고압펄스 출력부(24)는 외부에서 인가되는 프로그램블 신호(pol)와 칩선택신호(cs)가 같은 레벨일 때 모두 1 또는 0을 출력한다.
또한 상기 고압펄스 출력부는 외부에서 인가되는 프로그램블 신호(pol)와 칩선택신호(cs)가 하이 레벨일 때 모두 1을 출력한다.
반대로 상기 고압펄스 출력부는 외부에서 인가되는 프로그램블 신호(pol)와 칩선택신호(cs)가 로우 레벨일 때 모두 0을 출력한다.
도 4는 본 발명에 따른 피디디의 구동회로의 다른 실시예를 나타낸 블록도이다.
도 4를 참조하면 본 발명의 피디디의 구동회로는 n비트의 스캔 데이터를 소정의 클럭 펄스에 따라 n-1비트로 전송하는 쉬프트 레지스터부(32)와, 상기 쉬프트 레지스터부(32)의 데이터를 소정의 클럭 펄스에 따라 원하는 전극라인으로 출력도록 디코딩하는 디코더부(35)와, 상기 디코더부(35)의 데이터를 계수하여 출력하는 래치부(33)와, 상기 래치부(33)를 통해 출력된 스캔 데이터를 AC 고압펄스에 실어 출력하는 고압펄스 출력부(34)로 구성된다. 여기서 상기 디코더부(35)는 설계자의 선택에 따라 엔드(AND)게이트 또는 오아(OR) 게이트로 구성할 수 있다.
이와 같이 구성된 본 발명의 구동회로는 우선 n비트(예를들면, 6비트)의 스캔 데이터가 쉬프트 레지스터부(32)의 입력단으로 인가된다. 상기 쉬프트 레지스터부(32)는 20MHz 클럭 펄스에 따라 n-1비트의 데이터를 출력한다.
이어서 디코더부(35)는 상기 n비트의 스캔 데이터 내에 포함된 디코딩 여부 선택신호(d_cs)에 따라 디코딩한 데이터를 각 전극라인으로 출력한다.
이어서 래치부(23)는 상기 디코더부(35)와 라인 선택부(27)의 데이터를 계수하여 출력하고, 상기 래치부(23)를 통해 출력된 스캔 데이터는 고압펄스 출력부(24)의 AC 고압펄스에 실려서 출력된다. 상기 고압펄스 출력부(24)는 상술한 바와 같이 2n비트의 스캔 데이터를 프로그램 선택신호(pol)와 칩 선택신호(cs)따라 임의로 변경하여 출력시킬 수 있다. 이때 데이터 로딩 타임은 스캔 데이터를 로딩하기 위해 6클럭 펄스가 필요하므로 50μsec(한주기)×6=0.3μsec의 데이터 로딩 타임만 소요된다.
이상에서 상세히 설명한 바와 같이 본 발명에 따른 피디피의 구동회로는 스캔 데이터의 로딩시 1μsec이하로 데이터 로딩 타임을 줄이고 고압펄스 출력을 임의로 변경 출력함으로써 고해상도를 갖는 PDP용 구동회로의 구현이 가능하다.
또한 본 발명의 피디피의 구동회로는 스캔 데이터를 n(6)비트 단위로 입력하므로 쉬프트 레지스터부의 사이즈를 줄일 수 있고, 고압펄스 출력부에서 2n비트의 스캔 데이터를 선택된 전극 라인으로 빠르게 로딩할 수 있는 탁월한 효과가 있다.
본 발명에 따른 피디피의 구동회로는 IC 형태로 설계되고 설계자의 변경에 따라 로직 회로의 다양한 변형이 예상되므로 본 발명에서 제시된 실시예에 한정되지 않고 본 발명의 기술적 사상이 벗어나지 않는 범위내에서 다양한 변조 변화가 가능함은 명백하다.

Claims (9)

1. n비트의 스캔 데이터를 디코딩하여 출력하는 디코더부와, 상기 디코더부의 데이터를 소정 클럭 펄스에 따라 원하는 전극라인으로 출력하도록 각 라인을 선택하는 라인 선택부와, 상기 라인 선택부의 데이터를 계수하여 출력하는 래치부와, 상기 래치부를 통해 출력된 스캔 데이터를 출력하는 고압펄스 출력부를 포함하여 구성함을 특징으로 하는 피디피의 구동회로.
제 1 항에 있어서, 상기 라인 선택부는 디코더의 출력단에 접속된 다수개의 오아 게이트와, 그리고 상기 오아 게이트의 출력단과 상기 래치부의 입력단에 접속된 지연부로 구성함을 특징으로 하는 피디피의 구동회로.
제 2 항에 있어서, 상기 지연부의 각 라인의 출력단은 오아 게이트의 일측 입력단과 접속됨을 특징으로 하는 피디피의 구동회로.
제 1 항에 있어서, 상기 고압펄스 출력부는 외부에서 인가되는 프로그램블 신호와 칩선택신호가 서로 다른 레벨일 때 2n비트의 데이터,를 출력함을 특징으로 하는 피디피의 구동회로.
제 4 항에 있어서, 상기 고압펄스 출력부는 외부에서 인가되는 프로그램블 신호와 칩선택신호가 같은 레벨일 때 모두 1 또는 0을 출력함을 특징으로 하는 피디피의 구동회로.
제 5 항에 있어서, 상기 고압펄스 출력부는 외부에서 인가되는 프로그램블 신호와 칩선택신호가 하이 레벨일 때 모두 1을 출력함을 특징으로 하는 피디피의 구동회로.
제 5 항에 있어서, 상기 고압펄스 출력부는 외부에서 인가되는 프로그램블 신호와 칩선택신호가 로우 레벨일 때 모두 0을 출력함을 특징으로 하는 피디피의 구동회로.
n비트의 스캔 데이터를 소정의 클럭 펄스에 따라 n-1비트로 전송하는 쉬프트 레지스터부와, 상기 쉬프트 레지스터부의 데이터를 소정의 클럭 펄스에 따라 원하는 전극라인으로 출력도록 디코딩하는 디코더부와, 상기 디코더부의 데이터를 계수하여 출력하는 래치부와, 상기 래치부를 통해 출력된 스캔 데이터를 출력하는 고압펄스 출력부로 구성함을 특징으로 하는 피디피의 구동회로.
제 8 항에 있어서, 상기 쉬프트 레지스터부는 디코더부에 디코딩 여부를 결정하는 칩선택신호를 인가함을 특징으로 하는 피디피의 구동회로.
KR1019970024730A 1997-06-14 1997-06-14 피디피(pdp)의구동회로 KR100281047B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019970024730A KR100281047B1 (ko) 1997-06-14 1997-06-14 피디피(pdp)의구동회로
US09/093,911 US6239775B1 (en) 1997-06-14 1998-06-09 Driving circuit of plasma display panel
US09/822,481 US6448961B2 (en) 1997-06-14 2001-04-02 Driving circuit of plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970024730A KR100281047B1 (ko) 1997-06-14 1997-06-14 피디피(pdp)의구동회로

Publications (2)

Publication Number Publication Date
KR19990001416A true KR19990001416A (ko) 1999-01-15
KR100281047B1 KR100281047B1 (ko) 2001-02-01

Family

ID=19509584

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970024730A KR100281047B1 (ko) 1997-06-14 1997-06-14 피디피(pdp)의구동회로

Country Status (2)

Country Link
US (1) US6239775B1 (ko)
KR (1) KR100281047B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100746059B1 (ko) 2004-07-26 2007-08-03 파이오니아 가부시키가이샤 Pdp 데이터 드라이버, pdp 구동 방법, 플라즈마디스플레이 장치 및 그 제어 방법

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6448961B2 (en) * 1997-06-14 2002-09-10 Lg Electronics Inc. Driving circuit of plasma display panel
KR100346376B1 (ko) * 1999-04-15 2002-08-01 삼성에스디아이 주식회사 플라즈마 표시 패널의 구동 장치
CN101577102B (zh) * 2008-05-08 2011-09-28 联咏科技股份有限公司 扫描驱动器
KR100998091B1 (ko) * 2008-12-01 2010-12-03 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3938137A (en) * 1974-05-21 1976-02-10 Bell Telephone Laboratories, Incorporated Plasma panel light pen tracking using adaptive tracking scan
US3962700A (en) * 1974-12-30 1976-06-08 Ibm Corporation Alphanumeric gas display panel with modular control
US4063223A (en) * 1976-08-11 1977-12-13 International Business Machines Corporation Nondestructive cursors in AC plasma displays
US5089812A (en) * 1988-02-26 1992-02-18 Casio Computer Co., Ltd. Liquid-crystal display
US5122792A (en) * 1990-06-21 1992-06-16 David Sarnoff Research Center, Inc. Electronic time vernier circuit
JP2772753B2 (ja) 1993-12-10 1998-07-09 富士通株式会社 プラズマディスプレイパネル並びにその駆動方法及び駆動回路
JP3241577B2 (ja) * 1995-11-24 2001-12-25 日本電気株式会社 表示パネル駆動回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100746059B1 (ko) 2004-07-26 2007-08-03 파이오니아 가부시키가이샤 Pdp 데이터 드라이버, pdp 구동 방법, 플라즈마디스플레이 장치 및 그 제어 방법

Also Published As

Publication number Publication date
US6239775B1 (en) 2001-05-29
KR100281047B1 (ko) 2001-02-01

Similar Documents

Publication Publication Date Title
US7586485B2 (en) Controller driver and display apparatus
US6222511B1 (en) AC plasma gas discharge gray scale graphics, including color, and video display drive system
US6252572B1 (en) Display device, display device drive method, and electronic instrument
US8339423B2 (en) Display apparatus, display method, display monitor, and television receiver
US6646629B2 (en) Liquid crystal display control device, liquid crystal display device using the same, and information processor
KR100496370B1 (ko) 액정 구동 장치
JP2003255915A (ja) 表示装置及びその駆動方法
US6014126A (en) Electronic equipment and liquid crystal display
KR19980025437A (ko) Ac 플라즈마 디스플레이 판넬(pdp) 구동방법
KR100465547B1 (ko) 플라즈마 디스플레이패널의 구동방법 및 플라즈마디스플레이 장치
US6919872B2 (en) Method and apparatus for driving STN LCD
EP0624862B1 (en) Driving circuit for display apparatus
KR100281047B1 (ko) 피디피(pdp)의구동회로
US6172465B1 (en) Method for driving plasma display
JP2747583B2 (ja) 液晶パネルの駆動回路及び液晶装置
US20100328559A1 (en) Display device and drive control device thereof, scan signal line driving method, and drive circuit
JPH0968690A (ja) 平面表示装置の駆動装置
US6486865B1 (en) Semiconductor device, image display system and electronic system
JP2002149131A (ja) 表示駆動装置およびにそれを用いた電気光学装置並びに電子機器
US6448961B2 (en) Driving circuit of plasma display panel
KR100269641B1 (ko) 피디피 텔레비전의 데이터 인터레이스 방법
KR100266324B1 (ko) 피디피 텔레비전의 데이터 로드클럭 발생장치
JPH04275592A (ja) 液晶表示装置
EP1724752A2 (en) Pixel circuit for LCD and method of driving the same
JPH1049102A (ja) 信号線選択回路およびマトリクス型表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091029

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee