KR19980015323A - 액정 표시 장치의 구동 전압 발생 회로 - Google Patents
액정 표시 장치의 구동 전압 발생 회로 Download PDFInfo
- Publication number
- KR19980015323A KR19980015323A KR1019960034608A KR19960034608A KR19980015323A KR 19980015323 A KR19980015323 A KR 19980015323A KR 1019960034608 A KR1019960034608 A KR 1019960034608A KR 19960034608 A KR19960034608 A KR 19960034608A KR 19980015323 A KR19980015323 A KR 19980015323A
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- transistor
- generating circuit
- digital
- power supply
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/10—Arrangements incorporating converting means for enabling loads to be operated at will from different kinds of power supplies, e.g. from ac or dc
Abstract
이 발명은 액정 표시 장치의 구동 전압 발생 회로에 관한 것으로서, 5[V] 또는 3.3[V]의 전원 전압을 입력받아 5[V]의 아날로그 전압을 발생시키기 위한 DC/DC 컨버터와, 상기 DC/DC 컨버터의 출력 전압을 일정한 비율로 분압하기 위한 제1, 제2저항과, 상기 제2저항에 인가되는 전압을 베이스로 입력받고 전원 전압 입력 단자와 디지탈 전압 출력 단자에 각각 컬렉터와 에미터가 연결되어 3.3[V] 레벨의 디지탈 전압을 설정하기 위한 제1트랜지스터와, 상기 DC/DC 컨버터의 출력 전압을 게이트로 입력받고 상기 전원 전압 입력 단자와 디지탈 전압 출력 단자에 각각 드레인과 소스가 연결되어 상기 설정된 레벨의 디지탈 전압을 공급되는 전원 전압과 무관하게 출력하기 위한 제2트랜지스터를 포함하여 구성되어 있으며, 단일 보드로 외부로부터 공급되는 전원전압과 무관하게 안정된 아날로그 전압과 디지탈 전압을 발생시키므로 제품 생산성을 향상시킬 수 있는 액정 표시 장치의 구동 전압 발생 회로에 관한 것이다.
Description
이 발명은 액정 표시 장치의 구동 전압 발생 회로에 관한 것으로서, 더욱 상세히 말하자면 단일 보드로 외부로부터 공급되는 전원 전압과 무관하게 안정된 액정 구동용 전압과 디지탈 회로 구동용 전압을 발생시킬 수 있는 액정 표시 장치의 구동 전압 발생 회로에 관한 것이다.
일반적으로 박막 트랜지스터(이하 TFT)를 스위칭 소자로 사용하는 TN(Twisted Nematic) 모드의 액정 표시 장치(이하 LCD)는 5[V]의 전압폭 내에서 계조(Gray)를 표현하므로 주로 5[V]의 액정 구동용 전압이 공급된다. 그러나, TFT LCD의 해상도가 점차적으로 증가함에 따라 TFT 패널(Panel)에 있는 많은 화소(Pixel)에 데이터를 공급해야 하므로, 드라이브 IC와 같은 디지탈 회로 부분에서 EMI(Electromagnetic Interference) 문제가 발생하게 된다.
따라서 상기와 같은 EMI 문제를 해결하기 위해서 고해상도 TFT LCD 모듈(Module)에서는 상기 디지탈 회로를 구동하기 위한 디지탈 회로 구동용 전압으로 3.3[V]의 낮은 전압이 필요하다. 이는 상기 고해상도 TFT LCD 모듈이 정상적으로 동작하기 위해서 액정 구동용 아날로그 전압 5[V]와, 디지탈 회로 구동용 전압 3.3[V]가 동시에 필요함을 의미하는 것이다.
제1도 및 2도는 각각 상기와 같은 액정 구동용 아날로그 전압(이하 아날로그 전압) 5[V]와 디지탈 회로 구동용 전압(이하 디지탈 전압) 3.3[V]를 발생시키기 위한 종래 TFT LCD의 구동 전압 발생 회로도이다. 제1도에 도시되어 있듯이, 사용자가 TFT LCD모듈로 공급하는 전원 전압(Vcc)이 5[V]일 경우, 상기 디지탈 전압(Vo) 3.3[V]는 npn형 트랜지스터(Q1)를 이용한 전압 강하로 얻을 수 있고, 상기 아날로그 전압(Va) 5[V]는 DC/DC 컨버터(10)를 통하여 얻을 수 있다. 또 제2도에 도시되어 있듯이, 사용자가 TFT LCD 모듈로 공급하는 전원 전압(Vcc)이 3.3[V]일 경우에는 상기 디지탈 전압(Vo) 3.3[V]를 직접 얻을 수 있고, 상기 아날로그 전압(Va) 5[V]는 역시 DC/DC 컨버터(10)를 통하여 얻을 수 있다.
그러나, 상기와 같은 종래의 방법에서, 사용자가 5[V]의 전원 전압(Vcc)을 공급하는 경우에는 제1도에 도시된 바와 같이 5[V]를 처리할 수 있는 별도의 보드를 사용하여야 하고, 사용자가 3.3[V]의 전원 전압(Vcc)을 공급하는 경우에는 제2도에 도시된 바와 같이 3.3[V]를 처리할 수 있는 별도의 보드를 사용하여야 하므로, TFT LCD 모듈의 생산 효율이 급격히 저하된다는 문제점이 있다.
따라서, 이 발명의 과제는 상기와 같은 종래의 문제점을 해결하기 위한 것으로서, 단일 보드로써 외부로부터 공급되는 전원 전압과 무관하게 안정된 아날로그 전압과 디지탈 전압을 발생시킬 수 있는 TFT LCD 구동 전압 발생 회로를 제공하는 데에 있다.
제1도는 종래의 박막 트랜지스터 액정 표시 장치의 구동 전압 발생 회로도(전원 전압이 5[V]인 경우),
제2도는 종래의 박막 트랜지스터 액정 표시 장치의 구동 전압 발생 회로도(전원 전압이 3[V]인 경우),
제3도는 이 발명의 실시예에 따른 박막 트랜지스터 액정 표시 장치의 구동 전압 발생 회로도이다.
*도면의 주요 부분에 대한 부호의 설명*
Vcc:전원 전압Va:액정 구동용 전압
Vo:디지탈 회로 구동용 전압10:DC/DC컨버터
Q1:npn형 트랜지스터M1:n-모스 트랜지스터
R1, R2. RL:저항
상기의 목적을 달성하기 위한 이 발명의 구성은, 5[V] 또는 3.3[V]의 전원 전압을 입력받아 5[V]의 일정한 아날로그 전압을 발생시키기 위한 DC/DC 컨버터와; 상기 DC/DC 컨버터의 출력 전압을 일정한 비율로 분할하기 위한 분할 수단과; 상기 분할 수단에 의해 분할된 전압을 베이스로 입력받고, 전원 전압 입력 단자와 디지탈 전압 출력 단자에 각각 컬렉터와 에미터가 연결되어, 3.3[V] 레벨의 디지탈 전압을 설정하기 위한 제1트랜지스터와; 상기 DC/DC 컨버터의 출력 전압을 게이트로 입력받고, 상기 전원 전압 입력 단자와 디지탈 전압 출력 단자에 각각 드레인과 소스가 연결되어, 상기 설정된 레벨의 디지탈 전압을 공급되는 전원 전압과 무관하게 출력하기 위한 제2트랜지스터를 포함하여 이루어져 있다.
이하, 이 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 이 발명을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위해 이 발명의 가장 바람직한 실시예를 첨부된 도면을 참조로 설명하기로 한다.
제3도는 이 발명의 실시예에 따른 TFT LCD 구동 전압 발생 회로도이다.
제3도에 도시되어 있듯이, 이 발명의 실시예에 따른 TFT LCD 구동 전압 발생 회로는, 5[V] 또는 3.3[V]의 전원 전압(Vcc)을 입력받아 5[V]의 아날로그 전압(Va)을 발생시키기 위한 DC/DC 컨버터(10)와; 상기 DC/DC 컨버터(10)의 출력 전압(Va)을 일정한 비율로 분할하기 위한 저항(R1, R2)과; 상기 저항(R2) 양단에 인가된 전압을 베이스로 입력받고, 전원 전압(Vcc) 입력 단자와 디지탈 전압(Vo) 출력 단자에 각각 컬렉터와 에미터가 연결되어, 3.3[V] 레벨의 디지탈 전압을 설정하기 위한 npn형 트랜지스터(Q1)와; 상기 DC/DC 컨버터(10)의 출력 전압(Va)을 게이트로 입력받고, 상기 전원 전압(Vcc) 입력 단자와 디지탈 전압(Vo) 출력 단자에 각각 드레인과 소스가 연결되어, 상기 설정된 레벨의 디지탈 전압(Vo)을 공급되는 전원 전압(Vcc)과 무관하게 출력하기 위한 n-모스 트랜지스터(M1)를 포함하여 이루어져 있다.
이 발명의 실시예에 따른 TFT LCD 구동 전압 발생 회로의 동작은 다음과 같다.
이 발명의 실시예에 따른 TFT LCD 구동 전압 발생 회로는, 외부로부터 공급되는 전원 전압(Vcc)이 5[V] 또는 3.3[V]인 경우 출력되는 디지탈 전압(Vo)을 항상 3.3[V]로 유지할 수 있는데 이의 동작 원리를 먼저 설명하기로 한다.
우선, 제3도에 도시되어 있는 DC/DC 컨버터(10)의 출력 전압(Va=5[V])은 아날로그 전압으로서 상기 전원 전압(Vcc)의 변동에 대해 안정한 화질이 유지될 수 있도록 하는 역할을 한다. 상기 아날로그 전압(Va)을 저항(R1, R2)에 의해 분압하면 npn형 트랜지스터(Q1)의 에미터에 인가되는 디지탈 전압(Vo)은 다음 수학식 1과 같이 표현될 수 있다.
[수학식 1]
[Vbe:Q1의 베이스-에미터간 전압]
따라서, 상기 디지탈 전압(Vo)은 상기 저항(R1, R2)의 분할비로 결정된다. 여기서, 상기 전원 전압(Vcc)이 5[V]일 경우 npn형 트랜지스터(Q1)와 n-모스 트랜지스터(M1)는 각각 다음 수학식 2, 수학식 3과 같은 조건에 턴-온(turn-on)되어 상기 npn형 트랜지스터(Q1)의 에미터와 접지단 사이에 연결되어 있는 부하 저항(RL)에 전류를 공급한다.
다음에, 상기 전원 전압(Vcc)이 3.3[V]일 경우 상기 npn형 트랜지스터(Q1)는 다음 수학식 4와 같은 조건에 의해 턴-오프(trun-off)되고, 상기 n-모스 트랜지스터(M1)는 상기 수학식 3과 같은 조건에 의해 턴-온(turn0on)되어 상기 부하 저항(RL)에 전류를 제공하는 채널을 형성한다. 즉, 상기 전원 전압(Vcc)으로서 5[V] 또는 3.3[V] 중 어떤 전압이 공급되더라도 이와 무관하게 일정한 디지탈 전압을 얻을 수 있게 된다. 이 때 상기 n-모스 트랜지스터(M1)는 턴-온 저항(Ron)이 거의 0[ohm] 대인 파워 모스 트랜지스터이다.
상기 수학식 1과 같이 상기 디지탈 전압(Vo)은 상기 아날로그 전압(Va)을 기준 전압으로 하여 얻어지므로, 외부로부터 공급되는 전원 전압(Vcc)의 변동에 대해서 상당히 안정된 전압이 된다.
따라서, 이 발명의 실시예에 따른 TFT LCD 구동 전압 발생 회로의 효과는, 단일 보드로써 아날로그 전압과 안정된 디지탈 전압을 발생시키므로 제품 생산성을 향상시킬 수 있다는 것이다.
Claims (9)
- 전원 전압을 입력받아 5[V]의 아날로그 전압을 발생시키기 위한 DC/DC 컨버터와;상기 DC/DC컨버터의 출력 전압을 일정한 비율로 분할하기 위한 분할 수단과;상기 분할 수단에 의해 분할된 전압을 베이스로 입력받고, 전원 전압 입력 단자와 디지탈 전압 출력 단자에 각각 컬렉터와 에미터가 연결되어, 3.3[V] 레벨의 디지탈 전압을 설정하기 위한 제1트랜지스터와;상기 DC/DC 컨버터의 출력 전압을 게이트로 입력받고, 상기 전원 전압 입력 단자와 상기 디지탈 전압 출력 단자에 각각 드레인과 소스가 연결되어, 상기 설정된 디지탈 전압을 출력하기 위한 제2트랜지스터를 포함하여 이루어져 있는 LCD 구동 전압 발생 회로.
- 제1항에 있어서, 상기 제1트랜지스터는 npn형 트랜지스터인 LCD 구동 전압 발생 회로.
- 제2항에 있어서, 상기 npn형 트랜지스터는 공급되는 전원 전압이 5[V]일 경우 다음 수학식과 같은 조건에 의해 턴-온(turn-on)되는 LCD 구동 전압 발생회로.VCE=VCC-Vo0VCE:트랜지스터의 컬렉터-에미터간 전압,Vcc:전원 전압, Vo:디지탈 전압
- 제2항에 있어서, 상기 npn형 트랜지스터는 공급되는 전원 전압이 3.3[V]일 경우 다음 수학식과 같은 조건에 의해 턴-오프(turn-off) 되는 LCD 구동 전압 발생 회로.VCE=0 VCE:트랜지스터의 컬렉터-에미터간 전압
- 제1항에 있어서, 상기 제2트랜지스터는 n-모스 트랜지스터인 LCD 구동 전압 발생 회로.
- 제5항에 있어서, 상기 n-모스 트랜지스터는 공급되는 전원 전압이 5[V] 또는 3.3[V]일 경우 다음 수학식과 같은 조건에 의해 턴-온(turn-on)되는 LCD 구동 전압 발생 회로.VGS=Va-Vo0VGS:트랜지스터의 게이트-소스간 전압,Va:아날로그 전압, Vo:디지탈 전압
- 제5항에 있어서, 상기 n-모스 트랜지스터는 턴-온 저항이 거의 0[ohm] 대인 파워 모스 트랜지스터인 LCD 구동 전압 발생 회로.
- 제1항에 있어서, 상기 전원 전압은 5[V] 또는 3.3[V]인 LCD 구동 전압 발생 회로.
- 제1항에 있어서, 상기 분할 수단은 분압 저항인 LCD 구동 전압 발생 회로.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960034608A KR100206566B1 (ko) | 1996-08-21 | 1996-08-21 | 액정 표시 장치의 구동 전압 발생 회로 |
JP22376797A JP3809258B2 (ja) | 1996-08-21 | 1997-08-20 | Lcd駆動電圧発生回路 |
US08/914,757 US5940069A (en) | 1996-08-21 | 1997-08-20 | Driving signal generator for a liquid crystal display |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960034608A KR100206566B1 (ko) | 1996-08-21 | 1996-08-21 | 액정 표시 장치의 구동 전압 발생 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980015323A true KR19980015323A (ko) | 1998-05-25 |
KR100206566B1 KR100206566B1 (ko) | 1999-07-01 |
Family
ID=19470209
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960034608A KR100206566B1 (ko) | 1996-08-21 | 1996-08-21 | 액정 표시 장치의 구동 전압 발생 회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5940069A (ko) |
JP (1) | JP3809258B2 (ko) |
KR (1) | KR100206566B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100455651B1 (ko) * | 1997-08-08 | 2005-01-17 | 삼성전자주식회사 | 다중출력 직류/직류 전압 변환장치 및 이를 이용한 액정 표시 장치 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100543038B1 (ko) * | 1998-07-08 | 2006-03-30 | 삼성전자주식회사 | 박막 트랜지스터 액정 표시 장치의 구동 신호 제어 회로 |
TW407256B (en) * | 1998-10-16 | 2000-10-01 | Samsung Electronics Co Ltd | Power supply apparatus of an LCD and voltage sequence control method |
JP4225630B2 (ja) * | 1999-05-27 | 2009-02-18 | 株式会社ルネサステクノロジ | 電圧発生回路 |
KR100536833B1 (ko) * | 1999-07-05 | 2005-12-14 | 엘지.필립스 엘시디 주식회사 | 액정표시소자의 화이트스크린 에러 방지방법 및 그에 따른 장치 |
KR100604058B1 (ko) * | 2004-09-24 | 2006-07-24 | 삼성에스디아이 주식회사 | 직류/직류 변환기와 이를 이용한 발광 표시장치 및 그의구동방법 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5283762A (en) * | 1990-05-09 | 1994-02-01 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor device containing voltage converting circuit and operating method thereof |
US5422523A (en) * | 1992-11-09 | 1995-06-06 | Intel Corporation | Apparatus for translating logic signal levels from 3.3 volts to 5 volts |
US5550729A (en) * | 1994-06-09 | 1996-08-27 | Digital Equipment Corporation | Power sequencing control |
JP3213179B2 (ja) * | 1994-10-21 | 2001-10-02 | 東芝マイクロエレクトロニクス株式会社 | 半導体集積回路 |
US5632039A (en) * | 1995-01-24 | 1997-05-20 | Compaq Computer Corporation | Circuit that automatically switches between supplying a microprocessor with a first voltage and a second voltage |
US5627413A (en) * | 1995-04-17 | 1997-05-06 | Intel Corporation | Voltage regulator disable circuit |
US5608275A (en) * | 1995-05-19 | 1997-03-04 | Dell Usa L.P. | Fault tolerant isolation between devices powered by separate power sources |
JPH09231339A (ja) * | 1996-02-27 | 1997-09-05 | Mitsubishi Electric Corp | メモリカード |
-
1996
- 1996-08-21 KR KR1019960034608A patent/KR100206566B1/ko not_active IP Right Cessation
-
1997
- 1997-08-20 US US08/914,757 patent/US5940069A/en not_active Expired - Lifetime
- 1997-08-20 JP JP22376797A patent/JP3809258B2/ja not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100455651B1 (ko) * | 1997-08-08 | 2005-01-17 | 삼성전자주식회사 | 다중출력 직류/직류 전압 변환장치 및 이를 이용한 액정 표시 장치 |
Also Published As
Publication number | Publication date |
---|---|
JPH1082978A (ja) | 1998-03-31 |
JP3809258B2 (ja) | 2006-08-16 |
KR100206566B1 (ko) | 1999-07-01 |
US5940069A (en) | 1999-08-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5585744A (en) | Circuits systems and methods for reducing power loss during transfer of data across a conductive line | |
KR100747684B1 (ko) | 전원 시퀀스장치 및 그 구동방법 | |
US6373479B1 (en) | Power supply apparatus of an LCD and voltage sequence control method | |
US20170372671A1 (en) | Common Electrode Driving Module and Liquid Crystal Display Panel | |
KR970067069A (ko) | 액티브매트릭스 액정디스플레이의 구동회로 | |
KR20080065458A (ko) | 디스플레이장치, 그 제어방법 및 표시패널용 구동소자 | |
KR100206566B1 (ko) | 액정 표시 장치의 구동 전압 발생 회로 | |
US20040130395A1 (en) | Current steering circuit for amplifier | |
US20100141632A1 (en) | Liquid crystal display and display apparatus | |
KR100537886B1 (ko) | 게이트 온 전압 파형 조절이 가능한 박막 트랜지스터 액정표시장치 | |
KR0124975B1 (ko) | 박막 트랜지스터형 액정표시장치의 전력 구동회로 | |
KR20050015099A (ko) | 액정 표시 장치 및 그의 구동 방법 | |
KR100759343B1 (ko) | Lcd 구동 회로 | |
KR19980014827A (ko) | 파워-오프 방전 회로를 갖는 액정 표시 장치 | |
KR100634271B1 (ko) | 액정 표시 장치, 트랜지스터, 및 표시 장치 | |
KR100767373B1 (ko) | 액정 표시 장치의 구동 장치 | |
KR100909052B1 (ko) | 액정표시장치의 감마 기준전압회로 | |
KR100948378B1 (ko) | 액정 표시 장치의 구동 장치 | |
KR100483534B1 (ko) | 액정표시장치전원시퀀스회로 | |
KR100421486B1 (ko) | 게이트 하이전압 발생장치 | |
KR100478341B1 (ko) | 액정 표시 장치용 구동 회로 | |
KR100697269B1 (ko) | 액정 디스플레이 장치를 위한 고속 방전회로 | |
KR100304264B1 (ko) | 액정표시장치의 파워 시퀀스 제어장치 | |
JPH075729Y2 (ja) | 映像信号入力回路 | |
KR20110051398A (ko) | 슬루 레이트를 제어하는 소스 드라이버 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130329 Year of fee payment: 15 |
|
FPAY | Annual fee payment |
Payment date: 20140401 Year of fee payment: 16 |
|
EXPY | Expiration of term |